JP2016500971A - マルチキャリアベースバンドのピーク除去装置及び方法 - Google Patents

マルチキャリアベースバンドのピーク除去装置及び方法 Download PDF

Info

Publication number
JP2016500971A
JP2016500971A JP2015538264A JP2015538264A JP2016500971A JP 2016500971 A JP2016500971 A JP 2016500971A JP 2015538264 A JP2015538264 A JP 2015538264A JP 2015538264 A JP2015538264 A JP 2015538264A JP 2016500971 A JP2016500971 A JP 2016500971A
Authority
JP
Japan
Prior art keywords
signal
peak
position information
module
generation module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015538264A
Other languages
English (en)
Other versions
JP5941228B2 (ja
Inventor
フェン ゼン
フェン ゼン
ウェイミン パン
ウェイミン パン
ダメン レン
ダメン レン
ユイピン ツゥイ
ユイピン ツゥイ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ZTE Corp
Original Assignee
ZTE Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ZTE Corp filed Critical ZTE Corp
Publication of JP2016500971A publication Critical patent/JP2016500971A/ja
Application granted granted Critical
Publication of JP5941228B2 publication Critical patent/JP5941228B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • H04L1/0042Encoding specially adapted to other signal generation operation, e.g. in order to reduce transmit distortions, jitter, or to improve signal shape
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2614Peak power aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2614Peak power aspects
    • H04L27/2618Reduction thereof using auxiliary subcarriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transmitters (AREA)

Abstract

マルチキャリアベースバンドのピーク除去装置及び方法である。前記装置はK個のブランチ、ピーク選択モジュール、誤差信号生成モジュール、及び加算器を含み、Kは1を超える整数であり、各々のブランチは遅延器、デジタルアップコンバージョンモジュール、第1数値制御発振器、第1乗算器、第2数値制御発振器、第2乗算器、デジタルダウンコンバージョンモジュール、オフセットパルス生成モジュール、及び減算器を含む。

Description

本発明は移動通信技術に関し、特にマルチキャリアベースバンドのピーク除去装置及び方法に関する。
移動通信技術の急速な発展につれて、移動通信は人々の日常の仕事と生活に不可欠なツールとなる。基地局にとって、どのように比較的高い電力増幅器効率を確保するかは肝心な問題であり、そのうち、どのようにベースバンド信号の信号ピーク対平均電力比を低減させるかは重要な点の1つである。
本発明の実施例はマルチキャリアベースバンドのピーク除去装置及び方法を提供し、ベースバンド信号のピーク対平均電力比を低減させるニーズの問題を解決する。
本発明の実施例はマルチキャリアベースバンドのピーク除去装置を提供し、K個のブランチ、ピーク選択モジュール、誤差信号生成モジュール、及び加算器を含み、
Kは1を超える整数であり、各々のブランチは、遅延器、デジタルアップコンバージョンモジュール、第1数値制御発振器、第1乗算器、第2数値制御発振器、第2乗算器、デジタルダウンコンバージョンモジュール、オフセットパルス生成モジュール、及び減算器を含み、
前記デジタルアップコンバージョンモジュールの入力端と遅延器の入力端はベースバンド信号に接続されることに用いられ、前記デジタルアップコンバージョンモジュールの出力端が前記第1乗算器の入力端に接続され、前記第1数値制御発振器の出力端が第1乗算器の入力端に接続され、K個のブランチの第1乗算器の出力端が加算器の入力端に接続され、加算器の出力端が前記ピーク選択モジュール及び誤差信号生成モジュールに順に接続され、誤差信号生成モジュールの出力端がK個のブランチの第2乗算器の一方の入力端に接続され、第2数値制御発振器の出力端が第2乗算器の他方の入力端に接続され、第2乗算器の出力端がデジタルダウンコンバージョンモジュール及びオフセットパルス生成モジュールに順に接続され、オフセットパルス生成モジュールの出力端が前記減算器の被減数端に接続され、及び前記遅延器の出力端が前記減算器の減数端に接続され、
前記デジタルアップコンバージョンモジュールは、入力されたベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行うように設定され、
前記デジタルダウンコンバージョンモジュールは、入力されたベースバンド信号に対してN倍ダウンサンプリング間引きフィルタリングを行うように設定され、
前記第1数値制御発振器は、プリセットの周波数の複素信号を発生させるように設定され、
前記第2数値制御発振器は、前記第1数値制御発振器と同一周波数の共役信号を発生させるように設定され、
前記ピーク選択モジュールは、加算器により出力される合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定され、
前記誤差信号生成モジュールは、ピーク信号振幅と合成信号位相との積を算出して誤差信号を得て、且つ前記誤差信号及び前記位置情報を出力するように設定され、
前記オフセットパルス生成モジュールは、前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させ、且つ入力信号と乗算して出力するように設定される。
さらに、前記装置は、
前記ピーク選択モジュールは、前記ピーク信号振幅、前記合成信号位相、及び前記位置情報を前記誤差信号生成モジュールに出力することによって、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定され、
前記誤差生成モジュールは、前記誤差信号を前記第2乗算器に出力し、前記位置情報を前記デジタルダウンコンバージョンモジュールに出力することによって、前記誤差信号及び前記位置情報を出力するように設定され、
前記デジタルダウンコンバージョンモジュールはさらに、前記位置情報を前記オフセットパルス生成モジュールに出力するように設定されることを特徴とすればよい。
さらに、前記装置は、
前記ピーク選択モジュールの出力端は前記オフセットパルス生成モジュールの入力端に接続され、
前記ピーク選択モジュールは、前記ピーク信号振幅、合成信号位相を前記誤差信号生成モジュールに出力し、前記位置情報を前記オフセットパルス生成モジュールに出力することによって、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定されることを特徴とすればよい。
さらに、前記装置は、
前記誤差信号生成モジュールは、実部が前記合成信号位相の余弦関数、虚部が前記合成信号位相の正弦関数である複素数を算出した後、この複素数と前記ピーク信号振幅との積を算出して誤差信号を得ることによって、前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得るように設定されることを特徴とすればよい。
さらに、前記装置は、
前記オフセットパルス生成モジュールは、ピーク除去カーネルシーケンスを循環シフトしてピーク除去カーネルシーケンスの最大振幅位置を入力信号の位置情報に示される位置に合わせた後、入力信号と乗算すること、又は成形パルスを生成して入力信号と成形パルスを乗算することによって、前記位置情報に対応する位置のピーク除去シーケンスを発生させて入力信号と乗算するように設定されることを特徴とすればよい。
本発明の実施例はさらにマルチキャリアベースバンドのピーク除去装置を提供し、K個のブランチ、加算器、ピーク選択モジュール、誤差信号生成モジュール、及びオフセットパルス生成モジュールを含み、
Kは1を超える整数であり、各々のブランチは、遅延器、デジタルアップコンバージョンモジュール、第1数値制御発振器、第1乗算器、第2数値制御発振器、第2乗算器、デジタルダウンコンバージョンモジュール、及び減算器を備え、
前記デジタルアップコンバージョンモジュールの入力端と遅延器の入力端はベースバンド信号に接続されることに用いられ、前記デジタルアップコンバージョンモジュールの出力端が前記第1乗算器の入力端に接続され、前記第1数値制御発振器の出力端が第1乗算器の入力端に接続され、K個のブランチの第1乗算器の出力端が加算器の入力端に接続され、加算器の出力端が前記ピーク選択モジュール、誤差信号生成モジュール及びオフセットパルス生成モジュールに順に接続され、オフセットパルス生成モジュールの出力端がK個のブランチの第2乗算器の一方の入力端に接続され、第2数値制御発振器の出力端が第2乗算器の他方の入力端に接続され、第2乗算器の出力端がデジタルダウンコンバージョンモジュールの入力端に接続され、デジタルダウンコンバージョンモジュールの出力端が前記減算器の被減数端に接続され、前記遅延器の出力端が前記減算器の減数端に接続され、
前記デジタルアップコンバージョンモジュールは、入力されたベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行うように設定され、
前記デジタルダウンコンバージョンモジュールは、入力されたベースバンド信号に対してN倍ダウンサンプリング間引きフィルタリングを行うように設定され、
前記第1数値制御発振器は、プリセットの周波数の複素信号を発生させるように設定され、
前記第2数値制御発振器は、前記第1数値制御発振器と同一周波数の共役信号を発生させるように設定され、
前記ピーク選択モジュールは、加算器により出力される合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定され、
前記誤差信号生成モジュールは、ピーク信号振幅と合成信号位相との積を算出して誤差信号を得て、且つ前記誤差信号及び前記位置情報を出力するように設定され、
前記オフセットパルス生成モジュールは、前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させ、且つ入力信号と乗算して出力するように設定される。
さらに、前記装置は、
前記誤差信号生成モジュールは、実部が前記合成信号位相の余弦関数、虚部が前記合成信号位相の正弦関数である複素数を算出した後、この複素数と前記ピーク信号振幅との積を算出して誤差信号を得ることによって、前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得るように設定されることを特徴とすればよい。
さらに、前記装置は、
前記オフセットパルス生成モジュールは、ピーク除去カーネルシーケンスを循環シフトしてピーク除去カーネルシーケンスの最大振幅位置を入力信号の位置情報に示される位置に合わせた後、入力信号と乗算すること、又は成形パルスを生成して入力信号と成形パルスを乗算することによって、前記位置情報に対応する位置のピーク除去シーケンスを発生させて入力信号と乗算するように設定されることを特徴とすればよい。
本発明の実施例はさらにマルチキャリアベースバンドのピーク除去方法を提供し、
K個のブランチの各々によってベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行ってプリセットの周波数の複素信号を乗算し、Kは1を超える整数であり、K個のブランチにおいて乗算されて得た信号を加算して合成信号を得て、合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力することと、
ピーク信号振幅と合成信号位相との積を算出して誤差信号を得ることと、
K個のブランチの各々において、それぞれ前記誤差信号を前記プリセットの周波数の複素信号の共役信号と乗算し、乗算された信号に対してN倍ダウンサンプリング間引きフィルタリングを行ってフィルタリング信号を得て、前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させてこのフィルタリング信号と乗算して積信号を得て、前記ベースバンド信号を遅延させた後、前記積信号を減算してベースバンドピーク除去信号を得ることと、を含む。
本発明の実施例はさらにマルチキャリアベースバンドのピーク除去方法を提供し、
K個のブランチの各々によってベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行ってプリセットの周波数の複素信号を乗算し、Kは1を超える整数であり、K個のブランチにおいて乗算されて得た信号を加算して合成信号を得て、合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力することと、
ピーク信号振幅と合成信号位相との積を算出して誤差信号を得ることと、
前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させて前記誤差信号と乗算して積信号を得ることと、
K個のブランチの各々において、前記積信号を前記プリセットの周波数の複素信号の共役信号と乗算し、乗算された信号に対してN倍ダウンサンプリング間引きフィルタリングを行ってフィルタリング信号を得て、前記ベースバンド信号を遅延させた後、前記フィルタリング信号を減算してベースバンドピーク除去信号を得ることと、を含む。
本発明によれば、マルチキャリアへのサポートを実現し、効果的にベースバンド出力信号のピーク対平均電力比を低減させることができる。本発明に係るベースバンドピーク除去手段によれば、中間周波数ピーク除去の負荷を解消し、それにより全体のピーク除去性能を向上させることができる。
本発明の実施例に係るマルチキャリアベースバンドのピーク除去装置の構成図である。 本発明の実施例に係るデジタルアップコンバージョンモジュールの模式図である。 本発明の実施例に係るピーク選択モジュールの模式図である。 本発明の実施例に係る誤差信号生成モジュールの模式図である。 本発明の実施例に係るデジタルダウンコンバージョンモジュールの模式図である。 本発明の実施例に係るオフセットパルス生成モジュールの一模式図である。 本発明の実施例に係るオフセットパルス生成モジュールの別の一模式図である。 本発明の実施例の手段に係るマルチキャリアベースバンドのピーク除去装置の別の一構成図である。
以下、図面を参照しながら本発明の実施例を詳細に説明する。ただし、衝突しない場合、本願の実施例及び実施例における特徴を任意に組み合わせることができる。
図1に示されるように、マルチキャリアベースバンドのピーク除去装置はK個のブランチを含む。Kは1を超える整数である。各々のブランチは遅延器101、デジタルアップコンバージョンモジュール102、第1数値制御発振器103、第1乗算器104、第2数値制御発振器105、第2乗算器106、デジタルダウンコンバージョンモジュール107、オフセットパルス生成モジュール108、及び減算器109を含み、本装置はさらに加算器111、ピーク選択モジュール112、及び誤差信号生成モジュール113を含む。
各々のブランチにおいて、デジタルアップコンバージョンモジュール102と遅延器101の入力端はベースバンド信号に接続されることに用いられる。デジタルアップコンバージョンモジュール102の出力端が第1乗算器104の入力端に接続され、第1数値制御発振器103の出力端が第1乗算器104の入力端に接続され、K個のブランチの第1乗算器104の出力端が加算器111の入力端に接続され、加算器111の出力端がピーク選択モジュール112及び誤差信号生成モジュール113に順に接続され、誤差信号生成モジュール113の出力端がK個のブランチの第2乗算器106の一方の入力端に接続され、各々のブランチにおいて第2数値制御発振器105の出力端が第2乗算器106の他方の入力端に接続され、第2乗算器106の出力端がデジタルダウンコンバージョンモジュール107及びオフセットパルス生成モジュール108に順に接続され、オフセットパルス生成モジュール108の出力端が減算器109の被減数端に接続され、遅延器101の出力端が減算器109の減数端に接続される。
デジタルアップコンバージョンモジュール102は、入力されたベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行うことに用いられ、
デジタルダウンコンバージョンモジュール107は、入力されたベースバンド信号に対してN倍ダウンサンプリング間引きフィルタリングを行うことに用いられ、
第1数値制御発振器103は、プリセットの周波数の複素信号を発生させることに用いられ、
第2数値制御発振器105は、第1数値制御発振器103と同一周波数の共役信号を発生させることに用いられ、
ピーク選択モジュール112は、加算器111により出力される合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力することに用いられ、
誤差信号生成モジュール113は、ピーク信号振幅と合成信号位相との積を算出して誤差信号を得て、且つ誤差信号及び位置情報を出力することに用いられ、
オフセットパルス生成モジュール108は、上記位置情報に基づいて位置情報に対応する位置のピーク除去シーケンスを発生させ、入力信号と乗算して出力することに用いられる。
ピーク選択モジュール112は、前記ピーク信号、ピーク信号振幅、合成信号位相、及び前記位置情報を前記誤差信号生成モジュール113に出力することに用いられ、誤差信号生成モジュール113は、前記誤差信号を前記第2乗算器106に出力し、前記位置情報をデジタルダウンコンバージョンモジュール107に出力することに用いられ、デジタルダウンコンバージョンモジュール107はさらに前記位置情報をオフセットパルス生成モジュール108に出力することに用いられる。又は、ピーク選択モジュール112の出力端が各オフセットパルス生成モジュール108の入力端に接続され、ピーク選択モジュール112はピーク信号振幅、合成信号位相を誤差信号生成モジュール113に出力し、位置情報をオフセットパルス生成モジュール108に出力することに用いられる。
図2に示されるように、デジタルアップコンバージョンモジュール102は成形フィルタ201、N倍アップサンプリングモジュール202、及び複数の補間フィルタ203を含む。成形フィルタ201は、入力信号に対してパルスを形成することに用いられる。N倍アップサンプリングモジュール202は信号サンプリングレートをN倍増加させることに用いられる。補間フィルタ203はミラー信号を除去することに用いられる。信号はデジタルアップコンバージョンモジュール102を通過した後、ベースバンドキャリア信号が補間され、N倍サンプリングレートになるようにフィルタリングする。
第1数値制御発振器103は、実部が余弦波、虚部が正弦信号である所定周波数の複素信号を発生させることに用いられる。デジタルアップコンバージョンモジュール102の出力データを第1数値制御発振器103の出力データと乗算することによって周波数領域シフトの目的を達成する。K個のブランチの信号を加算することによって、周波数領域にK個のキャリアを区分することができる。
図3に示されるように、ピーク選択モジュール112は振幅位相算出モジュール301、振幅比較モジュール302、及びピーク振幅算出モジュール303を含む。振幅位相算出モジュール301は複素数形式の信号に基づいて信号振幅、位相を算出することに用いられる。振幅比較モジュール302は、信号振幅を予め設定した閾値と比較することに用いられ、閾値を超えると、ピーク振幅算出モジュール303により出力されるピーク振幅が信号振幅から閾値を減算した値となり、閾値以下であると、ピーク振幅算出モジュール303により出力されるピーク振幅がゼロとなる。
図4に示されるように、誤差信号生成モジュール113は、実部が位相角の余弦関数、虚部が位相角の正弦関数である複素数として位相角を算出することに用いられる位相算出モジュール401と、位相算出モジュール401により出力される複素数を入力信号と乗算して誤差信号を算出することに用いられる乗算器402と、を含む。
図5に示されるように、デジタルダウンコンバージョンモジュール107は、アンチエイリアシングすることに用いられる間引きフィルタ501と、信号サンプリングレートをN倍低減させて、元の信号サンプリングレートに復元することに用いられるN倍ダウンサンプリングモジュール502と、を含む。
オフセットパルス生成モジュール108は、異なる方式、例えば、図6の無損失方式及び図7の損失方式によって実現されてもよい。
図6に示されるように、オフセットパルス生成モジュール108は、ピーク除去カーネルシーケンスを循環シフトしてピーク除去カーネルシーケンスの最大振幅位置を入力信号の位置情報に示される位置に合わせることに用いられるピーク除去カーネル循環シフトモジュール601と、ピーク除去カーネル循環シフトモジュール601の信号を入力信号と乗算してオフセットパルスシーケンスを得ることに用いられる乗算器602と、を含む。
図7に示されるように、オフセットパルス生成モジュール108は、成形パルスを生成することに用いられる誤差信号成形パルスモジュール701と、生成された成形パルスを入力信号と乗算してオフセットパルスシーケンスを得ることに用いられる乗算器702と、を含む。
本装置の構造に基づいて、マルチキャリアベースバンドのピーク除去方法は、K個のブランチの各々によってベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行ってプリセットの周波数の複素信号を乗算する。ここで、Kは1を超える整数である。K個のブランチにおいて乗算されて得た信号を加算して合成信号を得て、合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力する。ピーク信号振幅と合成信号位相との積を算出して誤差信号を得る。K個のブランチの各々において、前記誤差信号を前記プリセットの周波数の複素信号の共役信号と乗算し、乗算された信号に対してN倍ダウンサンプリング間引きフィルタリングを行ってフィルタリング信号を得る。前記位置情報に基づいて位置情報に対応する位置のピーク除去シーケンスを発生させ、このフィルタリング信号と乗算して積信号を得る。前記ベースバンド信号を遅延させた後、前記積信号を減算してベースバンドピーク除去信号を得る。
図8に示されるように、別のマルチキャリアベースバンドのピーク除去装置は、K個のブランチを含む。Kは1を超える整数である。各々のブランチは遅延器801、デジタルアップコンバージョンモジュール802、第1数値制御発振器803、第1乗算器804、第2数値制御発振器805、第2乗算器806、デジタルダウンコンバージョンモジュール807、及び減算器808を含む。本装置はさらに加算器811、ピーク選択モジュール812、誤差信号生成モジュール813、及びオフセットパルス生成モジュール814を含む。
各々のブランチにおいて、デジタルアップコンバージョンモジュール802と遅延器801の入力端はベースバンド信号に接続されることに用いられ、デジタルアップコンバージョンモジュール802の出力端が第1乗算器804の入力端に接続され、第1数値制御発振器803の出力端が第1乗算器804の入力端に接続され、K個のブランチの第1乗算器804の出力端が加算器811の入力端に接続され、加算器811の出力端がピーク選択モジュール812、誤差信号生成モジュール813、及びオフセットパルス生成モジュール814に順に接続され、オフセットパルス生成モジュール814の出力端がK個のブランチの第2乗算器806の一方の入力端に接続され、各々のブランチの第2数値制御発振器805の出力端が第2乗算器806の他方の入力端に接続され、第2乗算器806の出力端がデジタルダウンコンバージョンモジュール807の入力端に接続され、デジタルダウンコンバージョンモジュール807の出力端が減算器808の被減数端に接続され、遅延器801の出力端が減算器808の減数端に接続される。
デジタルアップコンバージョンモジュール802は、入力されたベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行うことに用いられ、
デジタルダウンコンバージョンモジュール807は、入力されたベースバンド信号に対してN倍ダウンサンプリング間引きフィルタリングを行うことに用いられ、
第1数値制御発振器803は、プリセットの周波数の複素信号を発生させることに用いられ、
第2数値制御発振器805は、前記第1数値制御発振器と同一周波数の共役信号を発生させることに用いられ、
ピーク選択モジュール812は、加算器811により出力される合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力することに用いられ、
誤差信号生成モジュール813は、ピーク信号振幅と合成信号位相との積を算出して誤差信号を得て、且つ誤差信号及び位置情報を出力することに用いられ、
オフセットパルス生成モジュール814は、入力信号の位置情報に基づいて位置情報に対応する位置のピーク除去シーケンスを発生させて入力信号と乗算して出力することに用いられる。
本装置において、マルチキャリアベースバンドのピーク除去方法は、K個のブランチの各々によってベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行ってプリセットの周波数の複素信号を乗算する。ここで、Kは1を超える整数である。K個のブランチにおいて乗算されて得た信号を加算して合成信号を得て、合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、且つピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力する。ピーク信号振幅と合成信号位相との積を算出して誤差信号を得る。前記位置情報に基づいて位置情報に対応する位置のピーク除去シーケンスを発生させ、前記誤差信号と乗算して積信号を得る。K個のブランチの各々において、前記積信号を前記プリセットの周波数の複素信号の共役信号と乗算し、乗算された信号に対してN倍ダウンサンプリング間引きフィルタリングを行ってフィルタリング信号を得る。前記ベースバンド信号を遅延させた後、前記フィルタリング信号を減算してベースバンドピーク除去信号を得る。
各モジュールの構造及び機能は図1に示される装置の説明と同様であり、ここで重複説明を省略する。図1及び図8の装置の主な相違点は、オフセットパルス生成モジュールの位置が異なることである。図1のパルスオフセット生成モジュールは低サンプリングレートで実現され、図8のパルスオフセット生成モジュールは高サンプリングレートで実現されるが、両者の実現プロセスは完全に同様である。両図を比較すると、図1における低サンプリングレートでの達成方式がより好ましい。
本手段に係るベースバンドピーク除去技術によれば、従来の中間周波数ピーク除去技術と組み合わせて、完全な基地局ピーク除去技術を作成することができる。
勿論、本発明は、他の様々な実施例を有してもよく、本発明の趣旨及びその本質を逸脱せずに、当業者は、本発明の実施例に基づいて各種の相応の変更や変形を行うことができ、それらの相応な変更や変形は本発明の請求の範囲の保護範囲に属すべきである。
当業者にとって、上記方法のステップの全部又は一部は、プログラムにより関連ハードウェアにコマンドを出して行われてもよく、前記プログラムはコンピュータ読み取り可能な記録媒体、例えば、読み出し専用メモリ、フロッピー(登録商標)ディスク又は光ディスクなどに記憶されてもよい。選択的に、上記実施例のステップのすべて又は一部は、1つの又は複数の集積回路によって実現されてもよい。それに対して、上記実施例における各モジュール/ユニットはハードウェアの形態で実現されてもよく、ソフトウェア機能モジュールの形態で実現されてもよい。本発明の実施例はいずれかの特定の形態のハードウェア及びソフトウェアの組み合わせに限定されない。
本発明の実施例において、効果的にベースバンド出力信号のピーク対平均電力比を低減させることができ、中間周波数ピーク除去の負荷を解消し、それにより全体のピーク除去性能を向上させることができる。

Claims (10)

  1. マルチキャリアベースバンドのピーク除去装置であって、
    K個のブランチ、ピーク選択モジュール、誤差信号生成モジュール、及び加算器を含み、
    Kは1を超える整数であり、
    各々のブランチは、遅延器、デジタルアップコンバージョンモジュール、第1数値制御発振器、第1乗算器、第2数値制御発振器、第2乗算器、デジタルダウンコンバージョンモジュール、オフセットパルス生成モジュール、及び減算器を含み、
    前記デジタルアップコンバージョンモジュールの入力端及び前記遅延器の入力端は、ベースバンド信号に接続されることに用いられ、
    前記デジタルアップコンバージョンモジュールの出力端は、前記第1乗算器の入力端に接続され、
    前記第1数値制御発振器の出力端は、前記第1乗算器の入力端に接続され、
    前記K個のブランチの第1乗算器の出力端は、前記加算器の入力端に接続され、
    前記加算器の出力端は、前記ピーク選択モジュール及び前記誤差信号生成モジュールに順に接続され、
    前記誤差信号生成モジュールの出力端は、前記K個のブランチの第2乗算器の一方の入力端に接続され、
    前記第2数値制御発振器の出力端は、前記第2乗算器の他方の入力端に接続され、
    前記第2乗算器の出力端は、前記デジタルダウンコンバージョンモジュール及び前記オフセットパルス生成モジュールに順に接続され、
    前記オフセットパルス生成モジュールの出力端は、前記減算器の被減数端に接続され、
    前記遅延器の出力端は、前記減算器の減数端に接続され、
    前記デジタルアップコンバージョンモジュールは、入力されたベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行うように設定され、
    前記デジタルダウンコンバージョンモジュールは、入力されたベースバンド信号に対してN倍ダウンサンプリング間引きフィルタリングを行うように設定され、
    前記第1数値制御発振器は、プリセットの周波数の複素信号を発生させるように設定され、
    前記第2数値制御発振器は、前記第1数値制御発振器と同一周波数で、且つ共役の信号を発生させるように設定され、
    前記ピーク選択モジュールは、前記加算器により出力される合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定され、
    前記誤差信号生成モジュールは、前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得て、且つ前記誤差信号及び前記位置情報を出力するように設定され、
    前記オフセットパルス生成モジュールは、前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させ、且つ入力信号と乗算して出力するように設定される、
    ことを特徴とする、マルチキャリアベースバンドのピーク除去装置。
  2. 前記ピーク選択モジュールは、前記ピーク信号振幅、前記合成信号位相、及び前記位置情報を前記誤差信号生成モジュールに出力することによって、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定され、
    前記誤差信号生成モジュールは、前記誤差信号を前記第2乗算器に出力し、前記位置情報を前記デジタルダウンコンバージョンモジュールに出力することによって、前記誤差信号及び前記位置情報を出力するように設定され、
    前記デジタルダウンコンバージョンモジュールはさらに、前記位置情報を前記オフセットパルス生成モジュールに出力するように設定される、
    ことを特徴とする、請求項1に記載のピーク除去装置。
  3. 前記ピーク選択モジュールの出力端は、前記オフセットパルス生成モジュールの入力端に接続され、
    前記ピーク選択モジュールは、前記ピーク信号振幅、前記合成信号位相を前記誤差信号生成モジュールに出力し、前記位置情報を前記オフセットパルス生成モジュールに出力することによって、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定される、
    ことを特徴とする、請求項1に記載のピーク除去装置。
  4. 前記誤差信号生成モジュールは、実部が前記合成信号位相の余弦関数、虚部が前記合成信号位相の正弦関数である複素数を算出した後、前記複素数と前記ピーク信号振幅との積を算出し、前記誤差信号を得ることによって、前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得るように設定される、
    ことを特徴とする、請求項1〜3のいずれか1項に記載のピーク除去装置。
  5. 前記オフセットパルス生成モジュールは、ピーク除去カーネルシーケンスを循環シフトして前記ピーク除去カーネルシーケンスの最大振幅位置を入力信号の位置情報に示される位置に合わせた後、前記入力信号と乗算すること、又は成形パルスを生成して前記入力信号と前記成形パルスを乗算することによって、前記位置情報に対応する位置のピーク除去シーケンスを発生させて入力信号と乗算するように設定される請求項1〜3のいずれか一つに記載のピーク除去装置。
  6. マルチキャリアベースバンドのピーク除去装置であって、
    K個のブランチ、加算器、ピーク選択モジュール、誤差信号生成モジュール、及びオフセットパルス生成モジュールを含み、
    Kは1を超える整数であり、
    各々のブランチは遅延器、デジタルアップコンバージョンモジュール、第1数値制御発振器、第1乗算器、第2数値制御発振器、第2乗算器、デジタルダウンコンバージョンモジュール、及び減算器を含み、
    前記デジタルアップコンバージョンモジュールの入力端と前記遅延器の入力端がベースバンド信号に接続されることに用いられ、
    前記デジタルアップコンバージョンモジュールの出力端は、前記第1乗算器の入力端に接続され、
    前記第1数値制御発振器の出力端は、前記第1乗算器の入力端に接続され、
    前記K個のブランチの第1乗算器の出力端は、前記加算器の入力端に接続され、
    前記加算器の出力端は、前記ピーク選択モジュール、前記誤差信号生成モジュール及び前記オフセットパルス生成モジュールに順に接続され、
    前記オフセットパルス生成モジュールの出力端は、前記K個のブランチの第2乗算器の一方の入力端に接続され、
    前記第2数値制御発振器の出力端は、前記第2乗算器の他方の入力端に接続され、
    前記第2乗算器の出力端は、前記デジタルダウンコンバージョンモジュールの入力端に接続され、
    前記デジタルダウンコンバージョンモジュールの出力端は、前記減算器の被減数端に接続され、前記遅延器の出力端が前記減算器の減数端に接続され、
    前記デジタルアップコンバージョンモジュールは、入力されたベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行うように設定され、
    前記デジタルダウンコンバージョンモジュールは、入力されたベースバンド信号に対してN倍ダウンサンプリング間引きフィルタリングを行うように設定され、
    前記第1数値制御発振器は、プリセットの周波数の複素信号を発生させるように設定され、
    前記第2数値制御発振器は、前記第1数値制御発振器と同一周波数で、且つ共役の信号を発生させるように設定され、
    前記ピーク選択モジュールは、前記加算器により出力される合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するように設定され、
    前記誤差信号生成モジュールは、前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得て、且つ前記誤差信号及び前記位置情報を出力するように設定され、
    前記オフセットパルス生成モジュールは、前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させ、且つ入力信号と乗算して出力するように設定される
    ことを特徴とする、マルチキャリアベースバンドのピーク除去装置。
  7. 前記誤差信号生成モジュールは、実部が前記合成信号位相の余弦関数、虚部が前記合成信号位相の正弦関数である複素数を算出した後、前記複素数と前記ピーク信号振幅との積を算出し、前記誤差信号を得ることによって、前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得るように設定される、
    ことを特徴とする、請求項6に記載のピーク除去装置。
  8. 前記オフセットパルス生成モジュールは、ピーク除去カーネルシーケンスを循環シフトして前記ピーク除去カーネルシーケンスの最大振幅位置を入力信号の位置情報に示される位置と合わせた後、前記入力信号と乗算すること、又は成形パルスを生成して前記入力信号と前記成形パルスを乗算することによって、前記位置情報に対応する位置のピーク除去シーケンスを発生させて入力信号と乗算するように設定される、
    ことを特徴とする、請求項6に記載のピーク除去装置。
  9. Kは1を超える整数であるK個のブランチの各々によってベースバンド信号に対して、N倍アップサンプリング補間フィルタリングを行ってプリセットの周波数の複素信号を乗算し、前記K個のブランチにおいて乗算されて得た信号を加算して合成信号を得て、前記合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するステップと、
    前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得るステップと、
    前記K個のブランチの各々において、前記誤差信号を前記プリセットの周波数の複素信号の共役信号と乗算し、乗算された信号に対してN倍ダウンサンプリング間引きフィルタリングを行ってフィルタリング信号を得て、前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させて前記フィルタリング信号と乗算して積信号を得て、前記ベースバンド信号を遅延させた後、前記積信号を減算してベースバンドピーク除去信号を得るステップと、
    を含むことを特徴とする、マルチキャリアベースバンドのピーク除去方法。
  10. 1を超える整数であるK個のブランチの各々によってベースバンド信号に対してN倍アップサンプリング補間フィルタリングを行ってプリセットの周波数の複素信号と乗算し、前記K個のブランチにおいて乗算されて得た信号を加算して合成信号を得て、前記合成信号のうち振幅が予め設定した閾値を超えるピーク信号を選別し、ピーク信号振幅、合成信号位相、及びピーク信号の合成信号における位置情報を出力するステップと、
    前記ピーク信号振幅と前記合成信号位相との積を算出して誤差信号を得るステップと、
    前記位置情報に基づいて前記位置情報に対応する位置のピーク除去シーケンスを発生させて前記誤差信号と乗算して積信号を得るステップと、
    K個のブランチの各々において、前記積信号を前記プリセットの周波数の複素信号の共役信号と乗算し、乗算された信号に対してN倍ダウンサンプリング間引きフィルタリングを行ってフィルタリング信号を得て、前記ベースバンド信号を遅延させた後、前記フィルタリング信号を減算してベースバンドピーク除去信号を得るステップと、
    を含むことを特徴とする、マルチキャリアベースバンドのピーク除去方法。
JP2015538264A 2012-10-25 2013-09-13 マルチキャリアベースバンドのピーク除去装置及び方法 Expired - Fee Related JP5941228B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201210413020.2 2012-10-25
CN201210413020.2A CN103780531B (zh) 2012-10-25 2012-10-25 一种多载波基带消峰装置及方法
PCT/CN2013/083458 WO2014063539A1 (zh) 2012-10-25 2013-09-13 一种多载波基带消峰装置及方法

Publications (2)

Publication Number Publication Date
JP2016500971A true JP2016500971A (ja) 2016-01-14
JP5941228B2 JP5941228B2 (ja) 2016-06-29

Family

ID=50543977

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015538264A Expired - Fee Related JP5941228B2 (ja) 2012-10-25 2013-09-13 マルチキャリアベースバンドのピーク除去装置及び方法

Country Status (5)

Country Link
US (1) US9590766B2 (ja)
EP (1) EP2899935B1 (ja)
JP (1) JP5941228B2 (ja)
CN (1) CN103780531B (ja)
WO (1) WO2014063539A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3363171B1 (en) * 2015-10-15 2020-06-03 Telefonaktiebolaget LM Ericsson (PUBL) Method and peak reduction unit for limiting a peak or group of peaks of an aggregated baseband carrier signal in a radio transmitter.
CN106209720B (zh) * 2016-07-28 2019-05-03 浙江天则通信技术有限公司 一种用于cofdm系统的消峰方法
KR102631230B1 (ko) 2018-10-10 2024-01-29 엘지전자 주식회사 피가열체 구분 기능이 개선된 유도 가열 장치
CN110417702B (zh) * 2019-07-23 2021-06-15 三维通信股份有限公司 滤波器系数生成方法、系统和降低信号峰均比的系统

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003510898A (ja) * 1999-09-17 2003-03-18 ローベルト ボツシユ ゲゼルシヤフト ミツト ベシユレンクテル ハフツング 無線信号の送信方法および無線信号を送出するための送信機
US20050141408A1 (en) * 2003-12-30 2005-06-30 Kiomars Anvari Phase rotation technique to reduce Crest Factor of multi-carrier signals
WO2007091434A1 (ja) * 2006-02-06 2007-08-16 Matsushita Electric Industrial Co., Ltd. Ofdm送信装置およびその制御方法
JP2009535924A (ja) * 2006-04-27 2009-10-01 クレストコム, インク. 信号を適応的に制御する方法及び装置
JP4927585B2 (ja) * 2007-02-15 2012-05-09 株式会社日立国際電気 送信機

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030086507A1 (en) * 2001-11-07 2003-05-08 Jaehyeong Kim Peak limiting architecture and method
GB2401516A (en) 2003-04-17 2004-11-10 Univ Southampton Peak-to-average power ratio reduction by subtracting shaped pulses from a baseband signal
KR101083944B1 (ko) * 2005-12-21 2011-11-15 엘지에릭슨 주식회사 입력신호의 전력변화에 따른 적응성 cfr 장치 및 그방법
CN101136890B (zh) * 2006-09-01 2010-04-21 中兴通讯股份有限公司 一种优化的多载波信号削波装置及其方法
CN101076008B (zh) 2007-07-17 2010-06-09 华为技术有限公司 信号的削波处理方法和设备
CN101110619B (zh) * 2007-08-27 2011-03-02 中兴通讯股份有限公司 一种ofdma系统中降低峰均比的方法及装置
CN101662449B (zh) * 2009-09-17 2012-03-07 京信通信系统(中国)有限公司 窗式削峰方法
CN102244626B (zh) * 2010-05-12 2015-01-28 中兴通讯股份有限公司 一种降低信号峰均比的方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003510898A (ja) * 1999-09-17 2003-03-18 ローベルト ボツシユ ゲゼルシヤフト ミツト ベシユレンクテル ハフツング 無線信号の送信方法および無線信号を送出するための送信機
US20050141408A1 (en) * 2003-12-30 2005-06-30 Kiomars Anvari Phase rotation technique to reduce Crest Factor of multi-carrier signals
WO2007091434A1 (ja) * 2006-02-06 2007-08-16 Matsushita Electric Industrial Co., Ltd. Ofdm送信装置およびその制御方法
JP2009535924A (ja) * 2006-04-27 2009-10-01 クレストコム, インク. 信号を適応的に制御する方法及び装置
JP4927585B2 (ja) * 2007-02-15 2012-05-09 株式会社日立国際電気 送信機

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JPN6016000543; 日野 貴哉 他: '適応ピークキャンセラを用いたMIMO-OFDM信号のピーク電力低減に関する検討' 電子情報通信学会技術研究報告 Vol.112, No.118, 20120705, pp.113-118 *

Also Published As

Publication number Publication date
EP2899935A4 (en) 2015-10-14
EP2899935A1 (en) 2015-07-29
JP5941228B2 (ja) 2016-06-29
US9590766B2 (en) 2017-03-07
WO2014063539A1 (zh) 2014-05-01
US20160261372A1 (en) 2016-09-08
CN103780531B (zh) 2018-01-05
EP2899935B1 (en) 2018-08-15
CN103780531A (zh) 2014-05-07

Similar Documents

Publication Publication Date Title
JP5170267B2 (ja) 信号ピーク電圧抑圧装置
JP5941228B2 (ja) マルチキャリアベースバンドのピーク除去装置及び方法
CN112019471A (zh) 一种基于多相结构的削峰方法、装置及计算机存储介质
JP2008103881A (ja) ピークファクタ低減装置およびベースバンド信号処理装置
US8618961B1 (en) Sample rate conversion using infinite impulse response filters
WO2010061914A1 (ja) ピーク抑圧装置およびピーク抑圧方法
JP5085896B2 (ja) 信号ピーク電圧抑圧装置
CN201360268Y (zh) 一种基于峰值检测的削峰装置
US9608598B1 (en) Cascaded integrator-comb filter as a non-integer sample rate converter
CN117040655B (zh) 超宽带信号抖动的计算方法、装置、电子设备及存储介质
Schwingshackl et al. Polyphase representation of multirate nonlinear filters and its applications
JPWO2006077795A1 (ja) サンプリング周波数変換装置
CN102891662A (zh) 一种通用的速率下变换、上变换装置及方法
JP2013168812A (ja) 信号発生方法および信号発生システム
WO2012122908A1 (zh) 模拟射频信号生成方法及系统
WO2006103924A1 (ja) ピーク電力抑圧装置及びピーク電力抑圧方法
CN108270416B (zh) 一种高阶插值滤波器及方法
WO2013125173A1 (ja) ディジタルフィルタ回路、ディジタルフィルタ処理方法及びディジタルフィルタ処理プログラム記憶媒体
CN102457251B (zh) 一种实现通用数字滤波器的方法及装置
WO2013094308A1 (ja) ディジタルフィルタ回路およびディジタルフィルタ処理方法
JP2014192648A (ja) ピーク低減回路及びピーク低減方法
JP4241353B2 (ja) 任意波形発生器
CN105245480B (zh) 数字信号处理方法及装置
CN114866099B (zh) 滤波方法、装置和电子设备
CN109698801B (zh) 信号插值运算系统、应用于lte频偏估计补偿的处理系统

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160112

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160331

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160510

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160519

R150 Certificate of patent or registration of utility model

Ref document number: 5941228

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees