JP2015509303A - 耐故障性制御システム - Google Patents

耐故障性制御システム Download PDF

Info

Publication number
JP2015509303A
JP2015509303A JP2014548171A JP2014548171A JP2015509303A JP 2015509303 A JP2015509303 A JP 2015509303A JP 2014548171 A JP2014548171 A JP 2014548171A JP 2014548171 A JP2014548171 A JP 2014548171A JP 2015509303 A JP2015509303 A JP 2015509303A
Authority
JP
Japan
Prior art keywords
switching device
control system
data
switching
power semiconductor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014548171A
Other languages
English (en)
Other versions
JP6096213B2 (ja
Inventor
マーク スヌーク、
マーク スヌーク、
エドワード シェルトン、
エドワード シェルトン、
スティーブン パーカー、
スティーブン パーカー、
マッテオ ヴィト、
マッテオ ヴィト、
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Amantys Ltd
Original Assignee
Amantys Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Amantys Ltd filed Critical Amantys Ltd
Publication of JP2015509303A publication Critical patent/JP2015509303A/ja
Application granted granted Critical
Publication of JP6096213B2 publication Critical patent/JP6096213B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/08Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/327Testing of circuit interrupters, switches or circuit-breakers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H83/00Protective switches, e.g. circuit-breaking switches, or protective relays operated by abnormal electrical conditions otherwise than solely by excess current
    • H01H83/20Protective switches, e.g. circuit-breaking switches, or protective relays operated by abnormal electrical conditions otherwise than solely by excess current operated by excess current as well as by some other abnormal electrical condition
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/08122Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/081Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit
    • H03K17/0812Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit
    • H03K17/08126Modifications for protecting switching circuit against overcurrent or overvoltage without feedback from the output circuit to the control circuit by measures taken in the control circuit in bipolar transitor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0822Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0826Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in bipolar transistor switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/08Modifications for protecting switching circuit against overcurrent or overvoltage
    • H03K17/082Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
    • H03K17/0828Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in composite switches
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/18Modifications for indicating state of switch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H83/00Protective switches, e.g. circuit-breaking switches, or protective relays operated by abnormal electrical conditions otherwise than solely by excess current
    • H01H83/06Protective switches, e.g. circuit-breaking switches, or protective relays operated by abnormal electrical conditions otherwise than solely by excess current operated by current falling below a predetermined value
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H83/00Protective switches, e.g. circuit-breaking switches, or protective relays operated by abnormal electrical conditions otherwise than solely by excess current
    • H01H83/10Protective switches, e.g. circuit-breaking switches, or protective relays operated by abnormal electrical conditions otherwise than solely by excess current operated by excess voltage, e.g. for lightning protection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/325Means for protecting converters other than automatic disconnection with means for allowing continuous operation despite a fault, i.e. fault tolerant converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)
  • Power Conversion In General (AREA)
  • Remote Monitoring And Control Of Power-Distribution Networks (AREA)

Abstract

耐故障性パワー半導体スイッチングデバイス制御システムが開示される。該制御システムは:協調制御システム;および、それぞれが前記協調制御システムに結合される複数のスイッチングデバイスコントローラであって、それぞれが各パワー半導体スイッチングデバイスを制御するように構成される複数のスイッチングデバイスコントローラを含み;前記協調制御システムは前記パワー半導体スイッチングデバイスのスイッチングを制御するために、リアルタイムスイッチング制御データを前記スイッチングデバイスコントローラに送信し、前記スイッチングデバイスコントローラからリアルタイムアクノリッジメントデータを受信するように構成され;前記スイッチングデバイスコントローラは前記協調制御システムから前記リアルタイムスイッチング制御データを受信し、前記リアルタイムスイッチング制御データに応答して前記パワー半導体スイッチングデバイスを制御し、および、前記スイッチングデバイスが前記協調制御システムに制御されていることを確認する前記リアルタイムアクノリッジメントデータを提供するように構成され;および、前記協調制御システムは、前記リアルタイムアクノリッジメントデータに応答して、前記パワー半導体スイッチングデバイスのスイッチングをさらに制御するように構成される。

Description

本発明は、パワー半導体スイッチングデバイスを制御するための耐故障性システムおよび方法に関する。
対象とするパワー半導体スイッチングデバイスは、典型的には、1アンペアよりも大きい電流を通電する能力があり、および、100ボルトよりも大きい電圧で動作可能である。我々の関心があるデバイスの実施形態では、10アンペア、50アンペアまたは100アンペアよりも大きい電流を搬送でき、および/または、デバイスに印可される電圧差が500ボルトまたは1KVよりも大きい電圧差を維持できる。
該デバイスの実施例は、MOSFETS(バーティカルまたはラテラル)およびJFETなどのFETだけではなく、絶縁ゲートバイポーラトランジスタ(IGBT)を含み、潜在的には、LILET(ラテラル反転層エミッタトランジスタ)、SCRおよび、同種のものなどのデバイスを含む。開示される技術は、任意の特定の種類デバイスのアーキテクチャに限定されるものではないので、パワースイッチングデバイスは、たとえば、バーティカルまたはラテラルデバイスのどちらでもよい。これに限定されるわけではないが、シリコン、および炭化ケイ素を含む技術範囲で製造される。
このタイプのスイッチングデバイスの用途には、特に、たとえば、沖合の風力設備からの電力伝送といったタイプのDC伝送ラインにおける高電圧伝送ラインのスイッチング、および、モーター、たとえば機関車のモーターおよび同種のもののための中間電圧(たとえば1KVよりも大きい)のスイッチングを含む。
このタイプの用途では、典型的に、数十個または数百個のデバイスが直列および/または並列に接続されて所望の電圧/電流で動作する。電気的環境は比較的ノイズが多く、および、スイッチングされる電圧/電流が大きいので、該デバイスのスイッチング制御には、デバイスの故障という重要な危険につながる特定の問題がある。さらに該システムの一つのデバイスが故障すると、システムの他のスイッチングデバイスは、結果として簡単に故障し得る
これらおよび他の問題に対処する技術をわれわれは説明する。
したがって、本発明によれば、耐故障性パワー半導体スイッチングデバイス制御システムが提供される。該制御システムは:協調制御システム;および、それぞれが前記協調制御システムに結合され、および、それぞれが各パワー半導体スイッチングデバイスを制御するように構成される複数のスイッチングデバイスコントローラを含む。ここで、前記協調制御システムは、前記パワー半導体スイッチングデバイスのスイッチングを制御するように、リアルタイムスイッチング制御データを前記スイッチングデバイスコントローラに送信し、および、前記スイッチングデバイスコントローラからリアルタイムアクノリッジメントデータを受信するように構成される。ここで、前記スイッチングデバイスコントローラは、前記リアルタイムスイッチング制御データに応答して前記パワー半導体スイッチングデバイスを制御するように、前記協調制御システムから前記リアルタイムスイッチング制御データを受信し、および、前記スイッチングデバイスの制御を確認する前記リアルタイムアクノリッジメントデータを前記協調制御システムに提供するように構成される。ここで、前記協調制御システムは、前記リアルタイムアクノリッジメントデータに応答して、前記パワー半導体スイッチングデバイスのスイッチングをさらに制御するように構成される。
上述の制御システムの実施形態は、重要なデータが容易に破損する、ノイズの多い環境で、10個、100個または1000個以上のパワー半導体スイッチングデバイスの制御を容易にする。理論的には、電気的にノイズの多いスイッチング間隔を避けたタイミングで、スイッチング制御データは送信され得る。しかし、大きなシステムでは、これを達成することが難しい。代わりに、スイッチングステージ後に、「ロックステップ」アプローチを使用して制御することがよいものと見いだされてきた。これは、アクノリッジメントデータの内容によってスイッチングが異なるが、アクティブ制御が可能になった。このアクティブ制御は、すべてのデバイスが同時にスイッチングしない、典型的な大きなシステムでは有用である。さらに、いくつかの好ましい実装では、アクノリッジメントデータは、以下にさらに説明するように、誤り検出データを含む。
いくつかのシステムの好ましい実施形態では、(可能性がある)誤りがいつ発生したかを示す誤り検出データの生成に応じて、スイッチングデバイスコントローラは、それが制御するパワー半導体スイッチングデバイスのスイッチングを監視するように構成される。この誤り検出データは、さまざまな発生源に起因する可能性があり、それらは、これに限定されるわけではないが、:測定された電流、測定された電圧、測定された電流の変化の割合、測定された電圧の変化の割合、並びに、1つまたは複数の完全オフステート、飽和オンステート、およびスイッチングデバイスの中間ステートにおける電圧および/または電流の1つまたは複数であり得る。協調制御システムは誤り検出データを読み込み、処理し、および、誤りが特定されると、誤り処理の決定を実施する。広い意味で、これは、現在のステートから次のステートへ、一つまたは一組のスイッチングデバイスを移動させるか否かを決定すること、および/または、スイッチングデバイスのグループまたはネットワークの一部または全部をシャットダウンする決定すること、および/または、前のスイッチングステートをバックトラックする決定すること、および/または、誤り検出データそれ自体がエラーであるか否かを検出する決定をすることになる。
ノイズの多い環境の大きなスイッチング制御システムでは、誤り検出データビットのエラーは、比較的ありふれたことであり得る。従って誤り検出データに応じて行動を起こす、前の一つの好ましい予備のステップは、誤り検出データを再リクエストすることであり、より詳細には誤り検出データを含むアクノリッジメントデータである。いくつかの好ましいシステムアーキテクチャでは、スイッチングデバイスコントローラのツリーまたはグループに、アクノリッジメントデータを再要求する協調制御システムを含んでもよい。一つの好ましいアーキテクチャでは、中央コントローラは、1つまたは複数の共通バスを介して複数のサブコントローラと通信し、およびサブコントローラは、それが一組の専用接続によって接続される一組のデバイスコントローラと通信する。該配列ではスイッチング制御信号は中央コントローラから送信され、および、1つまたは複数のサブコントローラによって、サブコントローラ(単数または複数)に接続されている各デバイスコントローラにブロードキャストされる。
実施形態では、データは半二重プロトコルを使用してシステムの要素間で送信され、各(シリアルまたは並列)データバスによって、1つまたは複数のデータパケットを送信する。(実施形態ではパケットはリアルタイムであり、他の非リアルタイムデータパケットよりも所定の順位だけ優先順位が高いことを示すフラグによって分類される)。このタイプのアーキテクチャでは、誤り検出データは、特定のサブコントローラに結合するすべてのデバイスに、アクノリッジメントデータを再要求する中央コントローラによって再要求されてもよい(この場合には、サブコントローラは、このリクエストをスイッチングデバイスコントローラに単純にブロードキャストしてもよい)、または、中央コントローラは、ツリー全体に対してアクノリッジメントデータを再要求してもよい。実施形態ではアクノリッジメントデータは、サブコントローラで結合され、および、潜在的にサブコントローラは、どのスイッチングデバイスコントローラが誤り検出データの中の誤りをフラグしたかを示す記録を保持できる。しかしながら、誤りの可能性が検出される場合には、サブコントローラを比較的単純に維持し、および、中央コントローラがスイッチングおよびデータの再要求を同期させて制御できることが好ましい。
システムのいくつかの好ましい実装では、スイッチングデバイスコントローラは、対応するパワー半導体スイッチングデバイスを飽和オンステートと完全オフステートとの間の少なくとも一つの中間ステートを含むステートに移行するように制御できる。たとえば該中間ステートは、準備(ready−on)ステートを含んでもよい。該ステートでは、デバイスは低電流(完全オフおよび飽和オンとの間の中間)を流し、直列接続ストリング中のデバイス電圧をバランスさせ、および/または、低電圧ステート(完全オフおよび飽和オンとの間の中間電圧)で並列接続デバイス中の電流をバランスさせる。実施形態では、いくつかの中間ステートがあってもよい。
このように中間ステートを実装することによって、対故障性アーキテクチャを実現できる。それは、誤りが検出されると、前記、またはある一組のスイッチングデバイスが安全ステートに制御されるからであり、その安全ステートは、以前の中間または開始ステート、若しくは、通常のスイッチングサイクルの一部分ではない分離されたステートである。一つのパワー半導体スイッチングデバイスの故障(failure)によって1つまたは複数の他のデバイスの故障(failure)が引き起こされるので、これによって付随する損傷を制限することに役立つ。デバイスを以前の「良好(good)」なステートまたはいくつかの他の安全ステートに戻すように制御することによって、誤りを制御し、および、救済アクションを起こすことができる。
実施形態では、デバイスは、基本的に中間ステートで安定しており、すなわち該ステートは0.5ms、1ms、2msまたは5ms(これらは、この説明の中では比較的長い期間である)よりも長い時間続いてもよい。この時間によって、誤りを検査することができ、望ましい場合は、および/または、さらなるアクションを起こすことができる。たとえば協調制御システムは、質問信号を1つまたは複数のスイッチングデバイスコントローラに送信またはブロードキャストすることができ、前記スイッチングデバイスまたはある一つのグループのスイッチングデバイスに関する測定データを要求する。このデータは、実施形態では、スイッチングデバイスコントローラから非リアルタイムで返信され、これはリアルタイムスイッチング制御データ/データパケットよりも優先順位が低い。実施形態では、協調制御システムはリクエストをシステムのサブ−ツリー中のすべてのデバイスへ送信し、オプションで誤りデバイスの特定のアドレスがブロードキャストパケットのアドレスに含まれても良い。戻ってきた測定データは、単に例示に過ぎないが:電流または電圧データ;電流または電圧の変化の割合データ;温度データ;あるいは他の所望の/関連するデータが含まれてもよい。この結果は、協調制御システムがどういったアクションを起こすべきかを決定するために採用されてもよく、この状況では、該アクションには、スイッチングデバイスの一部または全部の温度を低減するための1つまたは複数のアクション、および、たとえば回路の別の部分のスイッチングを(準)永久的にオフにすることによって、スイッチングデバイスの一部または全部の電圧を低減または除去するためのアクションが挙げられる。上記に記載されたツリーベースのアーキテクチャでは、潜在的な誤りデバイスの小さなリストを同定することは比較的単純であり、たとえばデバイスまたはそれらのデバイスサブコントローラの特定のポートに接続されているので、適切なアクションを取ることができる。
さらに誤り耐性のためには、いくつかの好ましい実施形態では、協調制御システム、より詳細には、複数のサブコントローラに結合される中央コントローラを含むこのシステムにおける中央コントローラは、スイッチングデバイスコントローラと通信するために使用される二つの独立した通信チャンネルを備える。このようにデータはこれらの二つのチャンネルのいずれかによって送信され、および、たとえば、制御されたスイッチングデバイスの次のステートに移動するためのアクションを起こす前に、スイッチング制御信号を検証するためにスイッチングデバイスコントローラで比較される。該アプローチのいくつかの好ましい実装では、複数のスイッチングデバイスコントローラ/スイッチングデバイスを制御する場合には、デバイス/デバイスコントローラのそれぞれのために、一つのサブコントローラが第1の組(A)のチャンネルのために使用され、および、デバイス/デバイスコントローラのそれぞれのために、第2の異なるサブコントローラ(同一の中央コントローラに結合される)が第2の組(B)のチャンネルのために使用され、各スイッチングデバイス/デバイスコントローラはAチャンネルおよびBチャンネルの両方を介してコマンドを受信する。
システムの実施形態では、スイッチングデバイスコントローラからの誤り検出データを含むアクノリッジメントデータは結合され、実施形態ではサブコントローラでOR処理される。これによって、いずれかのデバイスコントローラから戻ってきたデータにエラーが存在するか否かの迅速な検出が可能になる。類似する方法で、スイッチングデバイスが達成したステートを規定するアクノリッジメントデータも結合またはOR処理されるので、再び、すべてのスイッチングデバイスが要求される目標ステートに何時、到達したかを迅速に検出できる。既に述べたように、潜在的にサブコントローラはどのスイッチングデバイスコントローラがOR処理されたデータに誤りを定義したかを記録できるが、これは採用されるべき改良点ではなく、および、一般に、サブコントローラを比較的単純に維持することが好ましい。
誤り検出データそれ自体が誤りである可能性があるので、いくつかの好ましい実施形態では、誤り検出データは、誤り検出データ中のエラーを検出/訂正するためのエラー検出データおよび/または訂正データを含む。非常に多くのスイッチングデバイスが制御されている場合、例えば、いくつかの用途で数千の制御デバイスがある場合にこれは特に重要である。
パワー半導体スイッチングデバイススイッチングシステムでは、存在している大電圧/電流のスイッチングのより良い同期を取るために、遅延が最小化されることがしばしば重要である。従って、シリアルバスでデータが送信される場合、たとえばパケットデータ通信システムでは、エラー検出/訂正データの少なくとも一部が誤り検出データの中にインターリーブされていると有用である。従って誤り検出データの1つまたは複数のビットの後に、エラー検出/訂正データの1つまたは複数のビットが続くので、エラー検出/訂正データの少なくとも一つのビットが誤り検出データのビットの間に提供される。このように、誤り検出データが協調制御システムで受信されるまでには、実施形態ではサブコントローラで、エラー検出/訂正データのいくつか、または、ほとんども受信される。誤り検出データが正しいか誤りであるかの判断には遅延が小さいことが必要である。好ましくはこのアプローチは、エラー検出/訂正データの進行的な処理を可能にするエラー検出(および/または訂正)コードと組み合わされると、最後のエラー検出/訂正データビットが到着する前に、このデータのほとんどが処理されている。これを達成するために採用されてもよい一つの該エラー検出/訂正コードはハミングコードであるが、代替のコードが採用されてもよい。
上述のアプローチによって、実施形態では、スイッチング制御/アクノリッジメントデータの伝搬遅延に対して比較して小さい、たとえば1nsのオーダの時間規模でエラー検出が可能になる。
関連する態様で、本発明は、複数のパワー半導体スイッチングデバイスのスイッチングの耐故障性制御方法を提供する。該方法は、協調制御システムから複数のスイッチングデバイスコントローラにリアルタイムスイッチング制御データを送信する工程と、前記スイッチングデバイスコントローラを使用して前記パワー半導体スイッチングデバイスのスイッチングを制御する工程と、前記パワー半導体スイッチングデバイスのスイッチングの前記制御をモニタリングする工程と、前記スイッチングデバイスコントローラから前記協調制御システムにアクノリッジメントデータを送信する工程と、送信されたアクノリッジメントデータに応答して、前記パワー半導体スイッチングデバイス1つまたは複数のスイッチングをさらに制御する工程を含む。
対故障性制御システムの前述された特徴が、上記に記載された方法の実施形態に採用されてもよい。
本発明はまた、耐故障性パワー半導体スイッチングデバイス制御システムも提供する。該制御システムは:協調制御システムから複数のスイッチングデバイスコントローラにリアルタイムスイッチング制御データを送信するための手段;前記スイッチングデバイスコントローラを使用して前記パワー半導体スイッチングデバイスのスイッチングを制御するための手段;前記パワー半導体スイッチングデバイスのスイッチングの前記制御をモニタリングするための手段;前記スイッチングデバイスコントローラから前記協調制御システムにアクノリッジメントデータを送信するための手段;および送信されたアクノリッジメントデータに応答して1つまたは複数の前記パワー半導体スイッチングデバイスのスイッチングをさらに制御する手段を含む。
本発明はさらに、上記のような協調制御システムおよびスイッチングデバイスコントローラを別々に提供する。
このように、さらに関連した態様では、本発明は、耐故障性パワー半導体スイッチングデバイス制御システムのための協調制御システムを提供する、協調制御システムは:それぞれが前記協調制御システムに結合される複数のスイッチングデバイスコントローラであって、それぞれが各パワー半導体スイッチングデバイスを制御するように構成される複数のスイッチングデバイスコントローラにスイッチング制御データを送信し、および、各パワー半導体スイッチングデバイスのスイッチングを制御し;および前記スイッチングデバイスコントローラからリアルタイムアクノリッジメントデータを受信するシステム;および、前記アクノリッジメントデータの内容に対応して、さらに前記パワー半導体スイッチングデバイスのスイッチングを制御するシステムを含み;ここで、前記アクノリッジメントデータは、誤り検出データを含み、および、ここで、前記誤り検出データは前記パワー半導体スイッチングデバイスの前記スイッチングに誤りが存在するか否かを示す。
協調制御システムの実施形態は、ハードウェア、ソフトウェア、またはその二つの組み合わせに実装することができる。たとえばシステムの一部または全部は、ディスクなどの物理的データ媒体にコードとして実装されてもよく;該コードは、デジタル信号プロセッサーなどのプロセッサーを制御するためのコード、および/または、ハードウェア記述言語のためのコードを含んでもよい。協調制御システムの機能は、お互いに通信する複数の結合要素間に分散されてもよい。
本発明の実施形態による、サブコントローラに結合する中央コントローラを含む協調制御システムと組み合わせられるスイッチングデバイスコントローラ(SD)の実施例を示す。 ブリッジアプリケーションの実施例における、本発明の実施形態によるパワー半導体スイッチングデバイス制御システムを示す。 図2aの配置の詳細を示す。 六つの所与のステートと五つの遷移で示されるパワー半導体スイッチングデバイスゲートのチャージ曲線に対するゲート電圧の例を示す。 六つの所与のステートと五つの遷移で示されるパワー半導体スイッチングデバイスゲートのステートおよび遷移の対応表を示す。 六つの所与のステートと五つの遷移で示されるパワー半導体スイッチングデバイスゲートのIGBT(絶縁ゲートバイポーラトランジスタ)パワー半導体スイッチングデバイスのスイッチ−オンに対する、時間対コレクタ電流およびコレクタ−エミッタ電圧のグラフを示す。 本発明の実施形態による、パワー半導体スイッチングデバイス制御システムのための通信トポロジーの第1の実施例を示す。 本発明の実施形態による、パワー半導体スイッチングデバイス制御システムのための通信トポロジーの第2の実施例を示す。 サブコントローラに接続されている複数のスイッチングデバイスコントローラから送信される、データパケットをサブコントローラで処理するスキームの概念図である。 小さい制御システムネットワークでのデバイスアドレス指定の実施例を示す図である。 本発明の実施形態によるパワー半導体スイッチングデバイス制御システムのためのサブコントローラのブロック図である。 本発明の実施形態による、スイッチングデバイスコントローラのための一対のコンフィギュレーションレジスターバンクの詳細を示す図である。 協調制御システムからアドレス指定されたデバイスに送信されたデータパケットの非リアルタイムデータを書き込むためのプロシージャを示す図である。 補完的な非リアルタイムデータ読み出しプロシージャを示す図である。
図1aを参照すると、パワー半導体スイッチングデバイス制御システム100の実施形態は、一つだけが図示されているが、複数のサブコントローラ120に結合し、次に複数のスイッチングデバイスコントローラ130(再び一つのだけが図示される)に結合される中央コントローラ110を含む。以下の記載では、スイッチングデバイスコントローラ130はスイッチデバイス(SD)と称する場合もあり;および中央コントローラおよびサブコントローラはそれぞれCCおよびSCと略称される場合もある。図1aの実施例ではサブコントローラが提供されているが、これは本質的ではなく、および、制御システムの実施形態では中央コントローラだけを使用してもよい。他の制御システムの実施形態では、多重レベルの(ネスト化した)サブコントローラを使用してもよい。
パワーエレクトロニクスシステムまたは回路は、一般に、複数のスイッチを含み、それぞれのスイッチは、一つ、または、典型的には複数のスイッチングデバイスを含んでもよい。
図1aの実施例ではパワー半導体スイッチングデバイスはIGBT132であるが、MOSFETS、JFETおよび同種のものなどの他のデバイスが採用されてもよい。
図示されるように、スイッチングデバイスコントローラ(スイッチデバイス)130は、デバイスコントローラ130を接続するバス122とサブコントローラ120をインターフェースするデジタルロジックを含む。好ましい実施形態ではデバイスコントローラ130はこのバスを介して電力も受電し、および、デジタルロジック140は、バスから電力を受電し、デバイスコントローラ/スイッチデバイス130の低電圧部分に電力を供給する回路を含む。動作中、デジタルロジック140は、バス122を介してコマンドおよびコンフィギュレーション情報を受信し、および、アクノリッジメントおよび以降により詳細に記載する他のデータで応答する。
デジタルロジック140は、図示される実施例では、IGBT132を駆動するゲートドライバ136と結合するアナログ制御回路138とインターフェースする。われわれは以前、2011年3月7日に申請された英国特許出願特許出願GB1103806.4(参照によって本明細書に援用する)にIGBT駆動回路のいくつかの実施例を記載した。特に好ましい回路を、本出願と同日に申請された同時係属の英国特許出願特許出願に記載し、および、そのタイトルは「パワー半導体デバイスコントローラ」(参照によって本明細書に援用する)である。これは、図1に図示されるように、アクティブ制御システムとともに電流および電圧フィードバックの組み合わせを使用して、スイッチングデバイス(IGBT)が受動的な抵抗器に実質的に見えるようにする。従って二つのアクティブ中間ステートが目標抵抗値によって決定される。その目標抵抗値は、アクティブ低電流ステートに対する高抵抗値、および、アクティブ低電圧ステートに対する低抵抗値である(以降ステート3および4と記載される)。好ましくは第2の制御ループも、ゲート電圧を閾値にサーボするためにコントローラに設けられ、一つの閾値はデバイスがスイッチオンを開始する閾値の直下である閾値であり、第2の閾値はデバイスが飽和状態から出始める直上の閾値である(後にステート2および5で記載される)。
より一般的には、図1aのスイッチングデバイスコントローラ130の好ましい実施形態は、半導体スイッチングデバイスの電圧を検出するための電圧センシング回路142、および、デバイスを通過する電流を検出するための電流センシング回路144を含む。いくつかの好ましい実施形態では、オプションでサブコントローラ120および中央コントローラ110の一方または両方へのリクエストに応じて、これらのセンシング回路のどちらか一方あるいは両方からのデータはフィードバックされる。
フル(H−)ブリッジ、ハーフブリッジまたは3−相インバ−ターなどの電力変換器では、各スイッチ位置には、1つまたは複数の半導体スイッチングデバイスを含む。導入部に記載されたタイプの高電圧および/または高電流用途では、多くの半導体スイッチングデバイスは、直列および/または並列に接続される、それぞれは各スイッチングデバイスコントローラに接続されてもよい。図2aは、たとえば、DCからACに変換または反対に変換するために採用されるH−ブリッジ電力変換器200の実施例を示す。この実施例ではH−ブリッジ204の各スイッチ202a〜202dは、図2bにより詳しい詳細を示すように、一組の半導体スイッチングデバイスダイ(die)を含む。図2bの拡大図では単一の制御可能なスイッチ202は、9つのパワー半導体スイッチングデバイス210を含み、たとえば各デバイスは炭化ケイ素ダイ、電圧レベルを形成するために並列に接続された複数のデバイス、直列に接続されて直列接続した電圧レベルを形成する複数の組の複数のデバイスを含む。他の実施形態では単一のスイッチングデバイスコントローラは、2つ以上のスイッチまたはデバイスダイを制御することができる。各スイッチ210は、順番に、サブコントローラ120a、120bの一つに結合されるスイッチングデバイスコントローラ130を有する。
図示されるように、各スイッチングデバイスコントローラに一つの該バスがあるように、分離されたバスがサブコントローラとスイッチングデバイスコントローラとの間を走る。例示的な一実施形態では、サブコントローラは、各スイッチングデバイスコントローラに30個の分離されたバス接続を提供し、および図2aの36個の半導体スイッチを使用する実施例H−ブリッジに対して、二つのサブコントローラが使用される。複数のスイッチを有する高電圧および/または高電流の電力電子回路では、数百個または可能性として数千個の半導体スイッチングデバイスが採用されることが当業者には理解されるであろう。該配列では、パワー半導体スイッチングデバイスは直列および並列に接続可能であるべきであり、および、スイッチングデバイスコントローラシステムは、これらのデバイスのスイッチングを、事実上実質的に同時に同期してスイッチするように制御可能であるべきである。
同時制御を補助するために、多くのスイッチステートが定義される。実施形態の一例は、以下の通りである、(究極の実装では、より多くまたは少ないステートが採用されてもよい);
ステート1:完全オフ:スイッチが切られ、漏れ電流だけが流れる。
ステート2:低ゲート電圧によるオフ:スイッチが切られるがゲート閾値電圧に近い。
ステート3:アクティブ低電流:スイッチはアクティブであるが、デバイスをあらかじめ定められた低電流が流れるステートである。
ステート4:アクティブ低電圧:スイッチはアクティブであるが、デバイスの両端にあらかじめ定められた低電圧(飽和電圧を超える)が存在するステートである。
ステート5:高ゲート電圧によるオン:スイッチがオンになり、および、完全に飽和していない飽和状態である
ステート6:飽和オン:スイッチは飽和オン状態である
アクティブ低電流ステートでは、デバイスの両端は高電圧であってもよいが、デバイスの両端の電圧はどのような電圧にもなり得る(誘導性負荷の場合に起こりえるが、スイッチを介して電流は反転するので、反転並列ダイオードが伝導すれば負にもなり得る)。アクティブ低電圧ステートでは、デバイスを通ってフル電流に近い電流が流れてもよいが、再び原則として、このステートではデバイスを通ってどのような電流が流れてもよい。
要求されるスイッチステートの通信は、リアルタイムメッセージで中央コントローラからスイッチングデバイスに送信される。さらにコンフィギュレーションおよびモニタリングデータは、非リアルタイムメッセージで交換できる。
広い意味で、デバイスがオフの場合、デバイスの両端間は高電圧であり、たとえば1KV、および、実質的にゼロ電流(漏洩電流だけ)であり、たとえば、実質的にゼロゲート電圧である。電流がゲートに注入されると、ゲート電圧が少し上昇し、小さな電流が流れ始め、たとえば0.1アンペア〜1アンペアのオーダである。これによって実質的に直列に結合するデバイスを同時にアクティブにする。このステートに到達するには、たとえば、50ns〜1μsオーダの、ゲートをチャージするための時間、および伝搬遅延を考慮することが必要である。このステートから、さらに電流をゲートに注入するとさらにゲート電圧が上昇し、デバイスに、たとえば100アンペアオーダの実質的により多くの電流が流れるステートに到達し、および、さらに、たとえば10ボルトオーダの残留または「アクティブ」低電圧がデバイスの両端間に存在する。最終的にゲート電圧はフル電圧に駆動され、それは、たとえば、シリコンデバイスでは15ボルトオーダであり、または、炭化ケイ素デバイスでは20ボルトオーダであり、そのポイントでデバイスが飽和し、フル電流が流れ、および、たとえば2ボルトオーダの最小の飽和オン電圧がデバイスの両端にあらわれる。
上記の概要説明は、実施形態では、特にIGBTパワー半導体スイッチングデバイスで使用される多様な維持ステートおよび遷移を簡略化している。従って図3aおよび図3bを参照すると、1から6のラベルを貼った六つのステートがAからEのラベルが貼られた5つの遷移領域の間で採用される。図3dの表には、これらのステートおよび遷移が記載されている:ステート1および2では、デバイスはOFFである;ステート3および4では、デバイスは中間の「アクティブ」ステートであり、およびステート5および6では、デバイスはONである。
より詳細には、ステート1では、ゼロまたは負ゲート電圧でデバイスがスイッチオフされているかによって異なるが、ゲート電圧Vg=0または負である。ステート2では、ゲート電圧は第1の(低)閾値電圧V=Vth(低)であり、遷移Aの間にゲート電圧は上昇する。ステート3では、IGBTのコレクタ電流は、IC=minであるあらかじめ定められた最小値Iminである。ステート4では、コレクタ−エミッタ電圧は、Vce=minで定義された、最小電圧値Vminである。遷移Bでステート2からステート3に移動し、および、遷移Cでステート3からステート4に移動する。ステート5では、ゲート電圧はV=Vth(高)である第2の(高)閾値電圧に等しく、および、ステート6では、ゲート電圧はVg=である最大飽和電圧Vで、遷移Eはステート5と6の間である。ステート1から6に移動する間に、デバイスは完全オフから飽和オンに(および反対に)スイッチする。各ステートにおいて、スイッチングデバイスコントローラは、隣接ステートに遷移するために、中央コントローラまたはサブコントローラからステート変更コマンドを受信し、および、遷移が完了するとアクノリッジメントを送信する。次のステートへ変更するコマンドを送信する前に、中央コントローラまたはサブコントローラは、すべてのノードからのアクノリッジメントを待つ。ステート間の移動は可逆であるので、誤りが示されまたは検知される場合には、たとえば一組のスイッチングデバイスを知られた良好なステートに戻る(または、前に進む)ために、デバイスまたはデバイスのグループは意図されるステートから前のステートに戻ることできる。
従って実施形態では中央コントローラまたはサブコントローラはRTパケットを、六つのステートの一つにステート変更を要求するスイッチングデバイスコントローラ(後に「ノード」とも記載される)に送信してもよい。ステート遷移が完了するとノードはアクノリッジメントを返信し、および、この情報によって、コントローラは何時すべての接続されたノードが所望のステートに到達したかを知ることができる。
図3bに図示されるように6ステートは、OFF、アクティブ、およびONとステート間の遷移を持つ、それぞれ2ステートを持つ3領域に分けることができる。
実施形態では、この情報は、たとえば、リアルタイムパケット内の4つの連続するデータビットである4データビットによってコード化される。返信パケットは、二つのステート間の遷移が進行中であるか否かを示す一つのフラグを有する。次に、複合パケットを形成するために各ノードからパケットが到着すると、コントローラは一緒に、または、ビット単位でこれらを「OR処理」できる。このように、いずれか一つのノードがまだ遷移状態である場合には、複合された効果によって、一番最後のノードが遷移を完了し次のステートに移るまで、全ブロックのステートがまだ遷移状態にある。
さらに後述するように、この4ビットペイロードだけではなく、データパケットは、少なくとも二つの異なるタイプのパケットである、リアルタイムパケットおよび非リアルタイムパケットを定義する、追加のペイロードデータビットおよび好ましくは少なくとも一つのパケットタイプ(T)ビットも含んでもよい。好ましい実施形態では、パケットは、少なくとも一つの受信エラーフラグおよび/またはパケットが有効であることを示す少なくとも一つのフラグも含む。エラー検出(および、可能であれば訂正する)コードのために、前述されたデータビットに加えて、パケットはさらに好ましくは1つまたは複数のビットを含む。
リアルタイムスイッチ制御データばかりではなく、コントローラからノードへ送信されるデータには、非リアルタイムコンフィギュレーションデータ、および、グローバルシステムステータスを決定するステータス変化データなど、スリープモード、シャットダウンモードおよび同種のモードに入るためのコマンドなど、オプションで他のデータを含んでもよい。このステータス変化データ(アクションコマンドと呼ばれる)は、好ましくはリアルタイムデータとして送信される。ノードからコントローラへ返信されるデータは、前述されたリアルタイムスイッチアクノリッジメントデータ、非リアルタイムモニタリングデータ、および、過電流データ過電圧データ、または過温度データなどの、ステータスデータまたは警告データ(リアルタイムで送信される)を含んでもよい。既に述べたように、パケットタイプフラグは、スイッチ制御/アクノリッジメントデータ等のリアルタイムデータを示すために使用されてもよく、たとえばゼロはリアルタイムパケットであることを示し、および1は非リアルタイムパケットであることを示す。実施形態では、特に非リアルタイムデータパケットのためのパケットサブタイプを定義するために、追加のパケットタイプビットが使用される。非リアルタイムデータパケットは、たとえば、コンフィギュレーションまたはモニタリングデータを含んでもよい。この後者のデータタイプは、より大きなペイロードを使用してもよいので、オプションでNRTメッセージを定義するための1つまたは複数のシーケンスデータビットが採用されてもよい。図3cを参照すると、IGBTが、前述されたように初期スイッチオンコマンドで開始し、および、維持ステート6でスイッチオン完了で終了する6つのステートを通じて移動する場合の、時間に対するコレクタ電流Iおよびコレクタ電流エミッタ電圧Vceの概略図が示されている。従って、図から見られるように、初期のフリー(free)OFFステート1ではIは0アンペアで、維持ステート3で0.1アンペア〜1アンペアのオーダであるIminへ遷移し、次に遷移ステートCの間に最大値へ増加する。遷移ステートCの間に、Vceは、飽和オン飽和電圧よりも大きい、たとえば10ボルト〜50ボルトオーダの低電圧Vmin(ステート4で)に降下する。遷移ステートDの間に、Vceは最終的に、たとえば、1ボルト〜5ボルトのオーダの飽和オン飽和値Vに低下する。従って維持ステート6では、デバイスは飽和オン状態である。スイッチOFFシーケンスは、図3cに示されたシーケンスとは本質的に反対となる。
概して、および、前述して概略したように、中央コントローラの仕事は、電力変換装置のすべてのスイッチデバイスのスイッチングを組織化することである。二つのレベル通信システムを介してこれは実行される。
リアルタイム(RT)データパケットシステムによって、リアルタイムステート−変化コマンドの適切な到着およびリアルタイムステータスおよび誤りフラグの返信を確実にする。
非リアルタイム(NRT)メッセージサービスは、スイッチデバイスの構成、および、搬送タイムスタンプされたモニタリングデータを中央コントローラに返信するために使用される。
中央コントローラは、スイッチデバイスまたはサブコントローラに双方向に接続され得る多くのポートを備えるが、好ましくは各ポートは変換器の接続形態と関連してマップされる。中央コントローラのポートはハードウェアでアドレス指定されるので、データパケットはこれらのポートからお互いに独立し、および、同期して、送信および受信される。
前述されたように、各ポートは、冗長性のために、二つのチャンネル、「A」および「B」を有し、これらは独立しても使用できる。中央コントローラは、同時に起こるNRT(非リアルタイム)メッセージトランザクションを調整する能力がある。この二重チャンネルセットアップは、RTデータエラーチェックを補助するためにも使用できる。スイッチデバイスは、二つのチャンネルで同時に同一のRTデータを受信し、および、各スイッチデバイスはこれらの二つの受信されたパケットを比較し、アクションを実行する前にRTデータが同一であるかを確認する。パケットのRTデータ部分は同一であるべきだから、中央コントローラは、このアプローチを受信されたパケットにも適用できる。しかしながら、これらが同一ポートで異なるデバイスのNRTメッセージトランザクションに対して独立して使用される場合には、チャンネルAおよびBからのパケットのNRT部分は同一ではないことに留意すべきである。
実施形態ではすべてのポートは半二重であってもよい。データパケットは中央コントローラからサブコントローラおよびスイッチデバイスに送信され、および、次に、返信パケットは、受信したすべてのスイッチデバイスから中央コントローラに送信される。これは一つの完全なパケット交換である。中央コントローラはパケット交換を開始し、および、スイッチデバイスには応答を返信すべき時間ウィンドウが決められる。
NRTメッセージは同様の方法で処理される。中央コントローラは、完了メッセージが送信されるまで一連のデータパケットを交換することによって、メッセージトランザクションを開始する。メッセージは、単一のスイッチデバイス、サブコントローラ、または、スイッチループのアドレスを含んでもよい。アドレス指定されたデバイス(単数または複数)はメッセージを処理し、および、それらの自己メッセージで応答できる(しかし一つのデバイスは一度に一つのハードウェアポート/チャンネルだけに応答できる)。従って、応答が期待される場合には、中央コントローラは、NRTメッセージが受信されたスイッチデバイスからの応答を待つ間はポート/チャンネルをオープンに維持する。スイッチデバイスが応答メッセージを送信すると、メッセージトランザクションが完了する。
中央コントローラは、スイッチデバイスが応答メッセージを送信するまで待たなければならないかもしれず、その間ポート/チャンネルはロックされ、および、他のどのスイッチデバイスへ、または、他のどのスイッチデバイスからもNRTメッセージを送受信するために使用されてはいけないかもしれない。しかしながら、中央コントローラは、他の利用可能なハードウェアポートおよびチャンネルを同時に開いて、他のメッセージトランザクションを実行することはできる。
概してサブコントローラの機能は、中央コントローラからスイッチデバイスにデータパケットを通過させること、および、返信データパケットからデータをまとめることである。この仕事は好ましくは、完了データパケットの到着を待たずに、ビット入出力デースで、迅速に実行される。サブコントローラは、両方向でタスクを実行するために、出力されるパケットデータのコンテンツをビット単位ベースで変更できる。
再び述べるが、各サブコントローラは、実施形態では、冗長性のために各ポートが二つのチャンネル、「A」および「B」を有する多くのポートを備える。そのようなものであるから、サブコントローラおよび中央コントローラは類似するインターフェースを備えることができ、および/または、類似するハードウェアを含む。実施形態では電力および通信は、これらのポート接続を介してルートされる。
実施形態では、アドレス方式(後述される)によって、各サブコントローラおよびスイッチデバイスはユニークアドレスを備えることができる。チャンネルAまたはBの選択は、好ましくは中央コントローラによって自動的に実行され、および、アドレス方式の一部ではない(両方のチャンネルとも同一のスイッチデバイスで終了するようにルートされるので)。中央コントローラのポートの第1の段は、ハードウェアルーティングを介してアドレス指定されるけれども、この第1のレベル列挙は、好ましくは、ルーティングおよび検査のためにメッセージアドレスに含まれる。
実施例では、4−レベル通信アーキテクチャを備えるシステムをアドレス指定するために、20−ビットアドレスが使用される。3相−レッグ(leg)を有するインバータ−は以下のように構成される:
レベル1:中央コントローラポート1−>4を、ハーフフェーズレグ(half−phase−leg)で、4つの一次サブコントローラに接続する1H、ポート5−>8を、ハーフフェーズレグ(half−phase−leg)で、4つの一次サブコントローラに接続する1L、および、フェーズ2&3のために同様に続く(すなわちポート1−>24)。
レベル2:一次サブコントローラをそれぞれ24個の二次サブコントローラに接続する(すなわち1.1−>24.24)。
レベル3:二次サブコントローラをさらに24個のサブ−レベルに接続し、ハーフフェーズレグで全部で2304レベルを形成する(すなわち1.1.1−>24.24.24)。
レベル4:三次サブコントローラをそれぞれ24個の並列スイッチデバイスに接続する、合計で331776個の接続されたスイッチデバイスを形成する(すなわち1.1.1.1−>24.24.24.24)。
該システムは、1KV/100Aスイッチデバイスで2400Aの通電能力がある、+/−1MVHVDCシステムを形成するための好適な接続性レベルを示す。
このアドレス方式はNRTメッセージだけのためにあり、実施形態では、RTデータパケット配信には使用されないことに留意すべきである。
実施形態では、すべてのスイッチデバイスはすべてのデータパケットを所定の中央コントローラポートで受信し、および、それら自身のデータパケットで応答する(中央コントローラに戻る途中でサブコントローラが結合する)。中央コントローラポート/チャンネルに対して一つのスイッチデバイスだけが、いかなる場合も一度に非−ヌルNRTデータを含むパケットで応答することが許可されている。これが発生すると、二つのNRTデータの塊を受信したサブコントローラはロジック1「マージ(Merge)エラー」フラグを返信パケットに挿入し、中央コントローラに通信エラーが発生したことを警告する。(データ塊は、1つまたは複数のビットを含み、および、一バイトまたは8−ビットバイト未満である場合もある)。
同様に実施形態では、所定の中央コントローラポートのすべてのメッセージは、すべてのスイッチデバイスに受信される。
前述されたように、各スイッチデバイスは、デジタル回路およびアナログ回路の組み合わせを含むので、電力デバイス(IGBTまたはMOSFET)は、6スイッチステートのそれぞれを移動できるようになる。
スイッチが、単一のスイッチデバイスだけを含む場合には、複数のスイッチデバイスを同期させる場合に使用されるアクティブ_ロー_電流ステートおよびアクティブ_ロー_電圧ステートは必要ないかもしれない。
ステート3:アクティブ_ロー_電流は、電力デバイスの両端間に高電圧が印可された場合に使用される。この制御された低電流ステートによって、電力デバイスがアクティブ状態でターンオンされる間、低電力消費になることを確実にする。
ステート4:アクティブ_ロー_電圧は、電力デバイスに高電流が流れる場合に使用される。この制御された低電圧ステートによって、電力デバイスがアクティブ状態でターンオフされる間、低電力消費になることを確実にする。
次に図4aを参照すると、この図は、パワー半導体スイッチングデバイス制御システム400の第1の実施例の接続形態を示し、冗長なチャンネルの第1の配置を図示する。図4aの実施例では、中央コントローラ402は複数の(たとえば30個の)論理出力/入力404を有し、それぞれが一対の冗長なチャンネルA、404a、およびチャンネルB、404bに分割される。システムは、複数のサブコントローラ406も含む、各サブコントローラはA−チャンネルおよびB−チャンネルを備え、サブコントローラが故障した場合に冗長性を付与し、各スイッチングデバイスコントローラ(SD)408は、AチャンネルおよびBチャンネルのそれぞれに対して一つずつ、二つの冗長な入力/出力410A、Bを備える。実施形態では複数層のサブコントローラ、たとえば三層までのサブコントローラが採用されてもよい。
図示される実施例では、各デバイス/コントローラ間の接続は高速ポイントツーポイント接続であるが、代替配置では中央コントローラとサブコントローラ間に共通バスが採用されてもよい。一実施形態では接続は、ツイストペア銅線を含み、同一のペアまたは追加のペアが、スイッチングデバイスコントローラに電源を供給するように採用されてもよい。または、中央コントローラおよびサブコントローラ(単数または複数)および/またはスイッチングデバイスコントローラへ/スイッチングデバイスコントローラから、間に光ファイバー接続が採用されてもよい。該配置によって高速データ転送が可能になり、たとえば100Mビット/sまたは1Gビット/sを超える。ネットワーク接続412システムの全体のコンフィギュレーション/制御のために中央コントローラ402にも提供されている。実施形態では、これはEthernet(登録商標)接続であってもよい。
図4aの要素と同様の要素は同様の参照番号によって示される図4bは、中央コントローラからスイッチングデバイスコントローラに接続されているチャンネルAおよびチャンネルBの両方が同一のサブコントローラによって取り扱われる第2の実施例接続形態を示す。これによって冗長性が低減されるが、配線が単純になり、および、ネットワークAおよびBで異なるアドレスに接続されるデバイスが低減するなどいくつかの他の利点がある。どちらの接続形態が採用されてもよい。
上述した記載から、スイッチングデバイス制御システムの接続形態によって、単一の中央コントローラが、潜在的に、非常に多くのパワー半導体デバイスをツリー構造を介して制御できることを当業者は理解するであろう。ここで、ツリーの各ノードはアドレスが割り当てられ、後述するように、非リアルタイムメッセージを通過させることを容易にする。通信プロトコルはこのツリー上で動作し、好ましくは以下の特徴を提供する。パワー半導体スイッチングデバイスのグループのスイッチングを同期させて、全体の通信待ち時間ができるだけ小さいように、中央コントローラからスイッチングデバイスコントローラへ短いリアルタイムリクエストを送信し、および該リクエストが完了した時刻を示す情報を受信するメカニズム。修正アクションを実行するために、誤り条件を検出するために使用される、中央コントローラが、再び好ましくは実用的な短い遅延で、スイッチングデバイスコントローラから高レベル誤り情報を受信するメカニズム。潜在的に長いマルチバイトトランザクションを使用し、および、「リアルタイム」が必要とされないかもしれない、誤り診断、初期デバイスコンフィギュレーションのために、および、誤り予想(prognosis)および同種のものの測定データを読むために、中央コントローラがスイッチングデバイスコントローラ(SD)およびサブコントローラ(SC)に問い合わせるメカニズム。通信ノード間は比較的高度に電気的に絶縁されているが、通信プロトコルは、一般に電気的ノイズの多い環境で動作する。
低遅延リアルタイム要求を支援するために、プロトコルは短いフレーム構造およびリクエスト/レスポンスプロトコルを使用する。CCは単一のフレームをすべてのデバイスに送信し、SCはそれをそのすべての出力ポートに転送し、SDはこれを受信する。SDは即時にレスポンスを送信し、SCはすべてのポートからこれらを受信し、および、結合したレスポンスをCCへ返信する前にそれらを結合する。これは非対称である。SCは上から単一のデータフレームを受信し、および、それをすべてのポートでブロードキャストする。SCは下流から複数のデータフレームを受信し、および、上流へ単一のフレームを送信する前にこれらを一緒に結合する。
低遅延のために使用される短いフレーム長は、リクエストまたはレスポンス送信されるべきパケットに複数バイトパケットを要求するNRT(非リアルタイム)メッセージングを直接的に可能とはしない。これを達成するために、NRTトランザクションが多くの短いフレームに分割される高いレベルのプロトコルが要求される。
低−レベルフレーム構造の実施例が後述される。いくつかの特徴は、
ダウンストリーム(CCからSD)およびアップストリーム(SDからCC)フレームはその内容と大きさの両方で異なる。
両方のフレームは、エラー検出および訂正を可能にするハミングコードを含む。
ダウンストリームフレームのタイプビット(T)は、それが、リアルタイム(RT)および非リアルタイム(NRT)データを含むか否かを示す。
アップストリームフレームは、RTデータとNRTデータの両方を含む(すなわちタイプビットが無い)。
CCは、常にNRTトラフィックよりもRTトラフィックの優先順位を高くする責任がある。従ってステート変更は、NRTデータよりも優先順位が高い。SDは、NRTデータの送信よりも誤りデータの送信(RT)の優先順位を高くせず(さもなければ誤りステートにあるノードはNRTメカニズムを使用して検査できない)、したがってRTデータおよびNRTデータの両方がアップストリームフレームに存在する。
ハミングコードの選択(より定着しているCRCよりも)によって、下流からのフレームを結合する場合にSCの遅延を低減し、および、ある程度のエラー訂正を提供する。
リアルタイムリクエストは、リアルタイムグループ(一実施形態では32個ある)内でCCからすべてのデバイスに送信される。該リクエストは、このグループのすべてのSDは、スイッチングステートを変更するべきか、または、いくつかのリアルタイムアクションを実施すべきかを示す。リアルタイムレスポンスは、スイッチまたはアクションが完了した時刻を示す「実施中のステート変更」および「実施中のアクション」ビット、およびSDの誤りステートを示す誤りフラグを含む。
「サブシステムステータス」をCCに提供するために、SCは、すべてのダウンストリームノードのこれらのビットにOR動作を実施する。CCがステート変更を発行すれば、SIPビットがクリアされると、すべてのデバイスがその動作を完了したと決定できる。実施例のRTフレームを後述する。
実施形態では、スイッチングデバイスが二つの(中間)ステート間を遷移する時間よりも、リアルタイムパケットの往復遅延時間は短い。さらに往復遅延時間はスイッチングデバイスの故障時間以下であることが好ましい。好ましくは往復遅延時間は、これよりも10分の一オーダで短い。典型的な故障時間は約1〜10μsである(たとえば短絡時間はデバイスデータシートから決定できる。これはデバイスの動作条件によって異なってもよい)。一般にスイッチングデバイスのステートは約1μsの時間スケールで変化するので、信号伝達はこれよりも早く動作できることが好ましい。
非リアルタイムリクエストは、ネットワーク上に複数のフレームで転送される。NRTフレーム構造は、8ビットのデータおよび通常のデータバイトであるか否かを示すビット、またはメッセージ構造を示す制御バイト(たとえば、フロー制御に使用するための開始(START)信号または終了(STOP)信号、または一次停止(PAUSE)信号を含む。ダウンストリームNRTフレームは、シーケンス番号も含む(バス手段の非対称特性を示すが、これはアップストリームには必要とされない)。
実施形態では、SCで結合されたときにデータが破壊されないように、一度に単一のSD/SCだけがNRTリクエストに応答できる。すべての他のデバイスは、すべてがゼロビットであるヌル−制御パケットを転送するので、害無く、結合することができる。
CCは、SD内のレジスターにアクセスするためにNRT層を使用する。NRTメッセージは、動作の種類(読み出し、または、書き込み)とともにNRTデバイスアドレスおよびアクセスするレジスターアドレスを含む。書き込み動作のために、書き込みデータも転送される。読み出し動作のために、読み出すレジスター番号が転送される。SD/SCからのレスポンスは、ステータス、および、読み出しリクエストの場合には、要求されるデータを含む。
NRTアドレス指定モデルは、複数のノードに動作が適用されるようにするためのブロードキャストアドレスおよびグループアドレスを好ましくは含む。好ましい制約である、ただ一つの転送SD/SCとは、グループリクエストに応じてSD/SCはデータを転送すべきではないことを意味する。したがって、これらのリクエストは、たとえば、デバイスのグループの初期コンフィギュレーションなどの書き込み動作に対してだけ使用される。
図5aを参照すると、これは、概念的に、複数のスイッチングデバイスコントローラからサブコントローラで受信したデータパケットの結合として説明される。スイッチングデバイスコントローラからのステートデータは、一組のRT(リアルタイム)フラグによって示されており、実施形態では前述されたように6つのフラグがある。これらは、潜在的に、10個オーダまでのデバイスからのデータを結合するために一緒にOR処理500される。これは、遷移中は、アクティブである遷移(SIP)ビットが提供されるからである。従ってスイッチングデバイスコントローラからのステートデータ一緒にORすることによって、デバイスのすべてが次のステートに到達したときを示す。それは、この時になると、すべてのデバイスがSIPビットを設定しないからである。このようにステート変更完了502決定がなされる。実施形態の1つでは、各リアルタイムパケットにおおよそ1Gビット/sビットレートでのシリアルデータ通信を採用することによって、おおよそ到達に24nsかかるので、ステート変更完了決定は非常に迅速になされる。しかしながら、当業者であれば、同一のアプローチを使用することによって、シリアル通信よりも、並列または一部並列を代替的に採用できることが理解できるであろう。
実施形態では、スイッチングデバイスコントローラからのデータは、誤りを示すために1つまたは複数のビットがアクティブ(高または低レベルで)となる、誤りデータも含む。その組のスイッチングデバイスコントローラに誤りが存在するか否か504を同定するために、再びこの誤りデータは一緒にOR処理500されてもよい。実施形態では、1つまたは複数のデータパケットに組み込まれてから、結果として生じるステート変更完了、および、オプションの誤りデータは中央コントローラに転送されてもよい。
実施形態ではスイッチングデバイスコントローラから受信されたデータは、エラー検出データ、実施形態ではハミングコードのためのパリティデータも含む。次にプロシージャは、ハミングコードを復号するためのエラー復号プロセス506を含む。ハミングコードは、ツリーの関連する枝のスイッチングデバイスコントローラからのアクノリッジメントデータパケットのエラーを検出するために試験される。このように、中央コントローラへのパケット中にエラーフラグが設定される。当業者であれば、エラー検出データを扱うために採用されてもよい代替アプローチが存在することを理解するであろう、特にこのデータを結合することによって、潜在的にどのスイッチングデバイスコントローラのアクノリッジメントパケットにエラーを含むかが隠されてしまう(好ましくは、これを同定するための問い合わせ用に、結合前のデータが局所的に記憶されることが好ましい)。いくつかの好ましい実施形態では、エラー検出データは、サブコントローラから中央コントローラに転送されるデータにも含まれる。実施形態では、これによって二つのビットエラーを検出し、および、一つのビットエラーを訂正することを容易にする(コントローラに結合するサブコントローラで)。
図5aは、ステートまたはスイッチングデバイスコントローラから送信される他のデータのどこにパリティビットが含まれるか、そして入力するデータは到着するとエラーチェックを受け、エラー復号待ち時間を低減することも概念的に示す。入力する(シリアル)データの最終部分が到着する時間までに、いくらかのエラー復号がすでに実行されているので、したがって完了パケットが良好(有効)または無効かを決定するための追加の遅延が小さくなり、後者の場合にはOR処理する前に一つのビットエラーフラグ、E、がエラー復号プロセス506から出るデータに追加される。実施形態では、1〜5ビットのエラー復号待ち時間が示されており、ナノ秒あたり1ビットなので制御システムの信号伝搬遅延と比べると一般に小さい。最も重要なことは、全パケットが検証される前に各ビットが転送されるので、大部分が送信された後に、何時パケットがエラーになったかを示すフラグを付けるメカニズムが要求される。これは、ハミングコードの最後の3ビットによって覆われる付加されたエラーフラグによって提供される。
実施形態では、スイッチングデバイスコントローラからサブコントローラによって受信されるアクノリッジメントデータは、24ビットフレームを含む。サブコントローラは、たとえば、サブ−システムステータスを決定するためにデータビットをOR処理することによって結合される30ビットの該フレームを受信できる。実施形態では一つの通信チャンネルが各スイッチングデバイスコントローラのために提供される。これは、1つまたは複数の「ワイヤ」または光ファイバーケーブルで実装されてもよい。既に述べたように、リアルタイムアクノリッジメントデータパケットは、特に、6つのフラグを含む。他方、スイッチングデバイスコントローラ(ノードまたはSD)に送信されるスイッチステートまたは他のコマンドは、グループアドレスを含み、実施形態では5ビットを含む。該コマンドパケットは中央コントローラからブロードキャストされ、および、1つまたは複数のサブコントローラによって、コマンドを解釈し、たとえば、ステートを変更するスイッチングデバイスコントローラに転送される。しかしながら、代替的に、データパケットまたは実施形態による該アドレス指定技術を使用しないで、並列バス配置が採用されてもよい。
データリンク層の好ましい実装形態の実施例をより詳細に説明する
データリンク層
概して、データリンク層は、CCからSDへの信頼性のないブロードキャストデータグラムサービスを提供し、および、SDからCCへの信頼性のないユニキャストデータグラムサービス(SDは直接自分達の間で通信することはできないが、すべての通信はマスターによって制御されている)を提供する。コントローラからノードへのデータフレームの一般的なフォーマット(CC−>N)、および反対(N−>CC)は、以下の通りである:
Figure 2015509303
以下の略語が使用される:
T パケットタイプ
P[5:0] パリティ
F[5:0] RTフラグ
D[9:0] データ
E エラー
ME マージ(Merge)エラー
出力方向パケット(CC−>SD)では、データはT(タイプ)フラグに基づくRTデータまたはNRTデータであってもよい。入力方向パケット(SD−>CC)では、RTデータおよびNRTデータの両方が存在する。RTデータは、重要な情報をSDからCCへ送信するために使用される一組のフラグを含む。パリティビットP[5:0]およびP[4:0]はSECDED(「単一のエラー訂正、二重エラー検出」)ハミングコードである。ノードが間違ったパケットを受信すると、エラービット、E、が設定される。これは、SDがCCから破損したパケットを受信した場合、または、SCがSDから破損したパケットを受信した場合であり得る。エラービットは、アップストリームパケットで後から送信されるので、入力するアップストリームパケットがエラーである場合にSCは誤りを報告できる(最後のパリティビットが受信され、および、チェックされるまでEビットが送信されないので、SCで数ビットの遅延が必要になる)。サブコントローラが2つ以上のダウンストリームデバイスから非ヌルNRTデータを受信すると、マージ(Merge)エラービット、ME、が設定される。(これは、同一のアドレスを持つ二つのデバイスが存在する場合にだけ発生するべきである。)
プロトコルは、リクエスト−レスポンスパターンである:CCによってパケットが送信されるたびに、SDがパケットを受信する。CCは、RTトラフィックがNRTトラフィックよりも優先順位が高くなるように制御する。
CCからのすべてのパケットは、SCによってすべてのSDへ転送される。SDがパケットを受信すると、ハミングコードがチェックされる。
・単一のビットエラーが検出されると、エラーは訂正され、および、フレームのコンテントはTフラグに基づいて関連する上位層へ転送される。単一のビットエラーカウンターが統計処理のためにインクリメントされる。
・二重ビットエラーが検出されると、フレームのコンテントは破棄され、および、E(エラー)フラグが応答パケットに設定される。すべての場合に(フレームが破損し、または、破損しない場合)、出力方向パケットがCCに返信される。
・CCが、Eフラグが設定されたフレームを受信すると、応答フレームのEフラグがクリアされるか、または、リトライカウンターが終了するまで、直前のフレームが再送される。
CCが受信した応答フレームが破損し、および、それを訂正できない(2ビットエラー)場合には、受信されたパケットのコンテントは信用できないので、および、CCはパケットを再び送信する。
オプションで単一のビットエラーが検出される場合にフレームが破棄されてもよい(エラーを訂正することが可能なケース)ので、これによって誤りフレームを受け入れる可能性が低減される。
各フレームはSECDED(「単一のエラー訂正、二重エラー検出」)ハミングコードを有している。出力方向通信に対して、各SDは、単一のビットエラーを検出し、および、訂正する能力がある。莫大な数のSDおよび高速通信によってこの種類のエラーが発生する可能性があるので、これは単一のビットエラーに対する再送信を避けるために使用される。
サブコントローラはダウンストリームデータCC−>SDを最小の遅延ですべての出力ポートへ送信する(すなわち、すべてのパケットが受信されるまで待たない)。パケットはSDからCCへのアップストリームであるので、前述されたように、すべてのSCは:F[5:0]、D[8:0]およびEのOR機能を実行する。SCは、発信データに対して訂正パリティビット(P[5:0])を送信する(パリティビットは一緒にOR処理されない)。
RT層データパケットについて検討する。これらは以下のフォーマットを有する。
Figure 2015509303
以下の略語が使用される:
G[4:0] グループアドレス
S[3:0] スイッチステータス
A[3:0] アクション
RT パケットタイプ
(RTパケットタイプでは、0=RTステートである。すなわち、スイッチステートはCCからノード(SD)へ送信される。1=RTアクションである。)
OC 過電流
OV 過電圧
XX スペア
CE 通信エラー
AIP 実施中のアクション
SIP スイッチステータス変化が進行中
グループアドレスは、RTデータをSDの異なるグループ、たとえば異なるレベルのマルチレベルインバータ−へ送信するために使用される。グループ0はブロードキャストグループである。デバイスは、RTアドレス指定グループのメンバーのRTリクエストに従ってのみ動作する。グループアドレスは、NRTデータパケットを使用してSDに送信され、および、RTアクションコマンドパケットを使用してアクティブにされる。スイッチステータスは、SDグループのための所望のスイッチステートを示す4−ビット番号である。
アクションコマンドは4−ビット番号である。アクションの例には、デバイスをパワーオン−ステータスにリセットする、NRT通信システムのリセット、デバイスに記憶されるコンフィギュレーションを適用することが挙げられる。「シャドーレジスター」ビット23から18は、SDからCCに時間重要情報を送信するために使用される一組のフラグである。
SDがRTアクションコマンドまたはスイッチステータス変化を受信すると、AIPおよびSIPフラグが設定される。アクションまたはスイッチステータス変化が完了すると、フラグがリセットされる。SCのフラグOR処理によって、CCは少なくとも一つのSDがまだアクション/変化を完了しているか否かを知ることができる。
RTデータパケットは、該組のSDのステートを報告する一組の誤りフラグ(OC、OV等)を含む。報告される誤りの例には、過電流(不飽和)、過電圧、ON(あるいはOFF)ステートの確立の失敗(これはゲート駆動の失敗を示す)、過温度、および、スイッチングデバイスコントローラが連続して電圧固定ステートにあることを示すステート(制御システムのどこかの故障を示す)が挙げられる。
SDに誤りがある場合、たとえば過電圧誤りの場合には、RTデータ中にビットが設定され、および、これはSCまで転送される。SCはOR動作を実施し、および、これを前方に送信する。データがCCに到着すると、ネットワークのどこかに故障があるという情報が利用可能になり、および、たとえば各デバイスに質問することで、NRTデータチャンネルが正確にこの故障の場所を決定するために使用される。
各SDは、誤りステータスをチェックするために読み出されるレジスターを有する。しかしながら実施形態では、すべてのダウンストリームポートからの最新の誤りステータスはSCにキャッシュされ、および、誤りステータスレジスターによって案内されてSCツリーをたどることによって誤りの位置を決定できる。誤りを検出すると、望むならば、誤りステートに至った遷移およびステートにノードがステップバックするように制御することによって(あるいは、代替的に、前に進んで次の「安全な」ステートに移行させることによって)システムの一部または全部を、以前の知られている良いステートに戻すことができる。
次に、データパケットが以下のフォーマットを持つNRTトランスポート層を検討する。
Figure 2015509303
以下の略語が使用される:
D[7:0] データ
C[7:0] 制御
NT パケットタイプ
S シーケンスフラグ
POR パワーオン/リセット
NRTパケットは、8−ビットデータバイトまたは8−ビット制御コードを含む。デバイスがパワーオンまたはリセットされると、パワー−オン/リセットビット、POR、が設定され、および、デバイスのアドレスがそれに割り当てられるまで設定状態を維持する。(これによって、動作中のシステムにデバイスがいつ加わったかをCCが検知することが可能になる。)制御ビットは、特に、パケットの開始と終了を示す(約64バイトまでのNRTデータフレームペイロードの可変番号で構成される)。
シーケンスフラグは、信頼性があるブロードキャストデータグラムサービスを提供するために使用される。NRTフレームを受信すると、フレームのSフラグは、受信ノード中の内部シーケンスフラグと比較される。二つのフラグが等しくない場合には、出力方向フレームからのデータは無視されて、新しいデータが入力方向フレームに挿入され、および内部シーケンスフラグは無効にされる。
NRT通信プロトコルは、20−ビットデバイスアドレスを使用する。三つのアドレスクラスがある:
1.「デバイスアドレス」はa.b.c.dの形態を取り、ここで第1の要素は1〜30であり、および、すべての他の要素は0〜30である。このアドレスによって各デバイスを規定する。
2.「ワイルドアドレス」はデバイスアドレスであるが、1つまたは複数の要素が「すべてのデバイス」を意味する値31を取る。たとえば1.2.31.0とは、1.2.x.0ここでxは0〜30であるすべてのデバイスを意味する。
3.「グループアドレス」は0.x.y.zの形態を取り、ここで15−ビット番号xyzはデバイスのグループを規定する。
すべてのスレーブデバイス(すなわち、中央コントローラではない)は単一のデバイス識別子を持つ。中央コントローラは、それらのネットワークの位置に基づいて、デバイスにアドレスを割り付ける責任がある。図5Bを参照すると、アドレス方式を説明するために、単一の中央コントローラ出力ポート(ポート1)に取り付けられた小さいネットワークを示す。円はサブコントローラノードを示し、長方形は各デバイスを示す。図の各層で、数字がアドレスに加えられる。
ワイルドアドレスによって、ノードグループをツリー中のそれらの位置に基づいてアドレス指定できる。アドレスのワイルド部分は値31で示される(ポート番号が無効であることを示す)。たとえば:
1番.31.0.0.0は中央コントローラに直接接続されるすべてのデバイスをアドレス指定する。
2番.31.31.0.0は、ツリーの第1レベルおよび第2レベルにあるすべてのデバイスをアドレス指定する。
3番.1.2.3.31は、アドレス1.2.3.0のサブコントローラに接続されているすべてのデバイスをアドレス指定する。
4番.31.31.31.31は、ネットワーク上のすべてのデバイスをアドレス指定する。
グループアドレスによって、動的に管理されるグループに基づいて、デバイスのアドレス指定が可能になる。これらのグループはデバイスのグループアドレスレジスターを設定する中央コントローラによって管理でき、デバイスの特性に基づく(たとえば、NRTアドレスがデバイスにアドレス指定されたか否か)。以下に事前に定義されるグループを示す。
Figure 2015509303
アドレスがデバイスに割り付けられると、デバイス列挙スキームが使用される。デバイスにアドレスが割り付けられる前には、個々にアドレス指定することはできず、ブロードキャスト/グループアドレスを使用することによってのみアクセスできる。したがってアルゴリズムが使用されることによって、グループアドレスがデバイスアドレスを設定するために使用されるのであれば、該グループは、該デバイスを含み、他のデバイスを含まないことが確実になる。これは、該組の動作可能なサブコントローラのNRT出力ポートを操作することによって実行される。該アルゴリズムは各CC出力ポート、N、で実施され、および、アドレスN.a.b.cがノードにアドレス指定される。アルゴリズムは、以下のステップで実行される:
1.リセットアクションをブロードキャストRTグループに送信する(従ってすべてのノードのアドレスがクリアされ、および、すべてのSC出力はNRTトラフィックと遮断される)。
2.グループアドレスGROUP_NO_ADDRESSを使用してアドレスNを割り当てる(このノードは、すべての出力がディスエーブルとなったSD、または、SCであり、従って一つのデバイスだけが応答する)。
3.以下のアドレスNで始まる「列挙アルゴリズム」を実施する。
列挙アルゴリズムはアドレスNで開始し、デバイス上で再帰的である。プロシージャはデバイスタイプを読み、および、デバイスがSCでなければアルゴリズムは終了する。デバイスがサブコントローラであれば:SCのすべての出力−ポートをディスエーブルとし、各出力ポート、iに対して:
1.出力ポートiをイネーブルにする。
2.グループアドレスGROUP_NO_ADDRESSを使用して、アドレスをデバイスiに割り当てる。
3.デバイスiで列挙アルゴリズムを実行する(ツリーの下の第1のサーチ深さ)。
4.出力ポートiをディスエーブルとする。
次にすべての出力ポートをイネーブルにする。
図5cを参照すると、本発明の実施形態による、上述の技術を実装するためのサブコントローラ550のブロック図を示す。従ってサブコントローラは、一組のポート552a〜552cを含み、それぞれは(ローカルなポート0は別にして)、データ送受信機554、送信されるデータのためのエンコーダ556、受信されるデータのためのデコーダーおよびデータ回復機能558、および、FIFO560、および、好ましくは、パリティデコーダー562を含む。復号受信されたデータからの出力および各ポートパリティデコーダーからの出力がポートOR処理ブロック500に提供され、概略説明したように、その後、パリティ機能およびデータエンコーダ機能570、572を介して、中央コントローラへ再送信される。物理インターフェースは、一対のデータ送受信機574を含む、および、受信されるデータは、クロック信号をブロック500に提供するデコーダーおよびデータ回復機能576に提供され、および、ローカルポート0を介してこのブロックにも入力される。複数のサブコントローラを有する制御システムでは、層ポート574が別のサブコントローラと通信可能である。従って実施形態では32個の双方向ポートがあり、1つの「入力方向」、30個の「出力方向」および1つの内部ポートがある。実施形態では、各ポートは半二重であるので、実施形態では一対のバッファーが、サブコントローラロジックで制御される各外部ポートに提供される。
実施形態では、動作中エンコーダ556、572の一方または両方が、デジタル1/0レベルビットストリームを三元コードを使用してエンコードする、たとえば、ハイブリッド(H−)三元コードを、3レベル、正、ゼロ、および負にする。復号およびデータ回復ボックス558、576はこれらの3レベルを二つのレベルのデジタルビットストリームに復号し、および、データを内部クロックに同期させる。FIFO560は入力されるデータを完了フレームまで記憶する。パリティデコーダー562は、入力されるフレームのハミングコードをチェックする。実施形態では、ポート0は、SDへの他のノードと類似している内部ノードであり、サブコントローラ自体を構成するために使用されるローカルノードモジュール578を含む。
入力方向データ(中央コントローラからの)は実質的に変更無しですべての出力方向ポート(ノード/SDに向かう)およびローカルポートに送信される。この最中に、入力方向データストリームはデーコードされるので、内部サブコントローラロジックがフレームの先頭を同定することが可能になり、および、バッファーを駆動する;外部出力方向ポートに対して、データストリームは転送される前に再エンコードされる。
ノード/SD(および内部ポート)の一つから到着したデータはビット単位ベースで結合される。好ましくは、ノード/SDから(オプションで別のサブコントローラを介して)入力される各データストリームは、一時的にFIFOに記憶される。サブコントローラからその方向(他のサブコントローラまたはノード)のケーブルでは長さマッチングが必要ないので、入力データビットは異なる時間に到着可能である。すべてのポートに対して、FIFOにフレームの第1ビットが記憶されると、サブコントローラロジックはFIFOからデータの読み出しを開始し、ビット単位でデータストリームのOR処理を実行する。パリティビットを除いて、すべてのビットがOR処理される。NRTデータパケットの場合には、一つのポートだけがデータを受信し、および、他のポートはすべてが0であるヌルパケットを受信するので、OR処理によってデータが変更されない。複数のポートがNRTデータパケットを受信すると、マージ(Merge)エラーフラグが立つので、中央コントローラが修正アクションを取ることが可能になる。4ビット遅延(以下参照)後に、各ビットは入力方向ポートに転送される。
好ましくは、結合されたデータストリームは、完了フレームが記憶される前に、できるだけ早く転送される(したがって、フレームの終端にパリティストリームを伴う、環式冗長性チェックなどのパリティメカニズムは使用されない)。実施形態では、パリティビットストリングはフレームの終端で記憶されず、フレームに広がり、および、SCによってフレームの終端が受信されると、結合されたフレームの大部分はCCに向かってすでに転送されている。これは分散型パリティメカニズムであるのでハミングコードパリティスキームが使用され、および、パリティビット(P)が受信されると、以下に示されるように、該ビットはそこまで受信されたフレームデータビット(d)(だけ)をカバーする。
Figure 2015509303
各パリティビットは、それが到着するとすぐにチェックでき、および、完了フレームを待つ必要がない。これによって、それが該パリティスキームによってカバーされている間は、最後のデータビット(ビット3、エラーフラグ)を送信した時に、転送されるフレームが無効になる可能性がある。これを防ぐことを達成するために、各ビットは、4ビット遅延後に入力方向ポートに転送される(したがってフレームは4ビット遅延して転送される)。フレームの終端で、SCは最後の3パリティビット(P2からP0)を受信し、および、それらをチェックする。次に、パケットが破損した(一つまたは二つのビットエラー)場合には、SCはエラーフラグを設定し、および、フレームの最後の4ビットを転送する前に、P2〜P0に対する新しい値を演算する。
このプロトコルによって、出力方向(SCから)および入力方向(SCへの)データフローに対して、異なるエラー検査/訂正能力が付与される。実施形態では、出力方向データフローに対して、各SDまたはSCローカルノードは単一のビットエラー訂正ができ、および、二重ビットエラーを検出できる。入力方向データフローに対して、単一または二重ビットエラーを各SCが検知できるが、訂正は不可能である。従って実施形態では、CCと、CCに直接接続されるSCとの間でフレームが破損する場合には、(別のSCを介して接続されるものとは対照的に)単一のビットエラーは、CCによってだけ訂正できる。
決められたタイミングで、たとえばスイッチングアクション発生していないときに、スイッチングデバイスコントローラのコンフィギュレーションを更新できることが望ましい。しかしながらコンフィギュレーションデータはとても大きすぎてリアルタイムパケットで送信できない可能性があるので、実施形態では、各スイッチングデバイスコントローラ(SD)内の「シャドーコンフィギュレーション」を使用して、コンフィギュレーション情報は二つのステージプロセスで更新される。
図6aを参照すると、図1のデジタルロジック140の詳細が示される。既に述べたように、中央コントローラからリアルタイムメッセージによってスイッチステートが要求され(および、到達したときには同様にアクノレッジされ)るが、一方で、コンフィギュレーションおよびモニタリングデータは非リアルタイムメッセージで送受信される。従ってバス122に対するインターフェースは、リアルタイムロジック150と非リアルタイムロジック152を含む。実施形態では、コントローラは、マルチプレクサ156によって選択可能なコンフィギュレーションデータを記憶する、二つのレジスターバンク154a、154bを含む。レジスターバンクはデジタルロジックによってプログラムされ、デジタルロジックはレジスターバンクをアクティブに制御し、および、書き込みできる。アクティブなレジスターバンクは、スイッチングデバイスコントローラを構成するパラメータ情報を提供する。アクティブでないレジスターバンクは通信インターフェースを介して更新され、および、レジスターバンクをアクティブにするとこの新しいパラメータデータでシステムステートを制御する。これによってリアルタイムでコントローラコンフィギュレーションの更新ができ、および、多くのスイッチ/コントローラを備えるシステムの更新を同期させることができる。
従って動作中、レジスターバンクの一つのは、シャドーコンフィギュレーションデータを記憶するように機能し、および他のレジスターバンクは、アクティブコンフィギュレーションデータを記憶するように機能する。コンフィギュレーションチェンジが望まれるノードに対するシャドーコンフィギュレーションは、NRTフレームを使用して更新される。しかしながら、シャドーコンフィギュレーションに対する変更は、デバイスのスイッチング動作には影響を及ぼさない。次にシャドーコンフィギュレーションはアクティブコンフィギュレーションレジスターバンクに、リアルタイムアクションコマンドを使用してコピーされる(どちらがシャドーレジスターバンクで、どちらがアクティブレジスターバンクかの指定はスイッチングされる)。データリンク層のエラービットによって、中央コントローラはこのアクションコマンドを受信していない1つまたは複数のデバイスを検出することができるので、コマンドを再送できる。一実施形態では、レジスターバンクは、4K32−ビットワードのアドレス指定可能なメモリを含む。
図6bは、中央コントローラからレジスターにデータを書き込むプロシージャ例を説明する(アドレスは各デバイスアドレスまたはデバイスグループアドレスであってもよい)。図から見られるように、NRTメッセージによって、デバイスアドレスおよびこのメッセージのペイロード、レジスターアドレスおよびレジスターコンテンツが提供され;および、さらにNRTメッセージはステータスデータのアクノリッジメント(有効またはエラー)のために使用される。同様に図6cは、中央コントローラが各アドレス指定されたデバイスの1つまたは複数のレジスターのコンテンツを読み出す、読み出しリクエストを示す。NRTメッセージのペイロードは、レジスターアドレスを搬送し、および、レジスターコンテンツはさらなるNRTメッセージのペイロードに展開されて供給される。戻ってくるデータは、たとえば、コンフィギュレーションデータおよび/または測定データであり得る。
当業者であれば多くの他の有効な代替実施形態を思いつくであろう。理解されるであろう本発明は記載された実施形態に限定されず、および、本明細書に添付の特許請求の範囲の精神および範囲内で、当業者にとって明らかな変更形態を包含する。

Claims (18)

  1. 耐故障性パワー半導体スイッチングデバイス制御システムであって、
    前記制御システムは、
    協調制御システムと
    それぞれが前記協調制御システムに結合される複数のスイッチングデバイスコントローラであって、それぞれが各パワー半導体スイッチングデバイスを制御するように構成される前記複数のスイッチングデバイスコントローラを含み、
    前記協調制御システムは、前記パワー半導体スイッチングデバイスのスイッチングを制御するために、リアルタイムスイッチング制御データを前記スイッチングデバイスコントローラに送信し、および、前記スイッチングデバイスコントローラからリアルタイムアクノリッジメントデータを受信するように構成され、
    前記スイッチングデバイスコントローラは、前記協調制御システムから前記リアルタイムスイッチング制御データを受信し、前記リアルタイムスイッチング制御データに応答して前記パワー半導体スイッチングデバイスを制御し、および、前記スイッチングデバイス制御を確認する前記リアルタイムアクノリッジメントデータを前記協調制御システムに提供するように構成され、
    前記協調制御システムは、前記リアルタイムアクノリッジメントデータに応答して、前記パワー半導体スイッチングデバイスのスイッチングをさらに制御するように構成される制御システム。
  2. 請求項1に記載される制御システムにおいて、
    前記アクノリッジメントデータは、誤り検出データを含み、および、前記スイッチングデバイスコントローラは、前記パワー半導体スイッチングデバイスのスイッチングをモニタリングし、前記モニタリングに対応して前記誤り検出データを生成するように構成され、ここで、前記誤り検出データは前記パワー半導体スイッチングデバイスの前記スイッチングに誤りが存在するか否かを示し、
    前記協調制御システムは前記誤りが発生した時を同定し、それに応じて誤り処理の決定をするように前記誤り検出データを処理するように構成される制御システム。
  3. 請求項2に記載される制御システムにおいて、
    前記誤り処理の決定は、前記アクノリッジメントデータの再要求を決定することを含む制御システム。
  4. 請求項2または3に記載の制御システムにおいて、
    前記誤り処理の決定は、前記誤りが存在する前記パワー半導体スイッチングデバイスを安全スイッチングステートに制御する決定を含み、前記協調制御システムは、対応するリアルタイムスイッチング制御データを前記パワー半導体スイッチングデバイスに送信するように構成される制御システム。
  5. 請求項2、3または4に記載の制御システムにおいて、
    前記誤り処理の決定は、前記誤りを調査する決定を含み;
    前記協調制御システムは、質問信号を前記誤りが存在する前記パワー半導体スイッチングデバイスに送信するように構成され、
    前記スイッチングデバイスコントローラは、要求されている前記質問信号に対応して、前記パワー半導体スイッチングデバイスに関連する測定データを前記協調制御システムに返信するように構成される制御システム。
  6. 請求項1から5のいずれか一項に記載の制御システムにおいて、
    前記協調制御システムは、1つまたは複数のサブコントローラに結合する中央コントローラを含み、前記1つまたは複数のサブコントローラは共通バスを介して前記中央コントローラに結合され、および、前記サブコントローラは、専用バスを介して前記スイッチングデバイスコントローラに結合される制御システム。
  7. 請求項1から6のいずれか一項に記載の制御システムにおいて、
    前記スイッチングデバイスコントローラは、二つの独立したチャンネルを介して前記協調制御システムに結合され、前記協調制御システムは、前記リアルタイムスイッチング制御データを前記二つの独立チャンネルを介して前記スイッチングデバイスコントローラに送信するように構成され、前記スイッチングデバイスコントローラは、前記パワー半導体スイッチングデバイスのスイッチングを制御する前に、前記二つの独立したチャンネルを介して受信された前記リアルタイムスイッチング制御データを比較するように構成される制御システム。
  8. 請求項2、および、請求項2を引用する請求項3から7のいずれか一項に記載の制御システムにおいて、
    前記協調制御システムは、前記複数のスイッチングデバイスコントローラからの前記誤り検出データを結合し、前記誤りが存在するか否かを同定するように構成される制御システム。
  9. 請求項8に記載の制御システムにおいて、
    前記協調制御システムは、前記誤り検出データを結合するために、前記複数のスイッチングデバイスコントローラからの前記誤り検出データをOR処理するように構成される制御システム。
  10. 請求項8または9に記載の制御システムにおいて、
    前記協調制御システムは、1つまたは複数のサブコントローラに結合する中央コントローラを含み、ここで、各前記サブコントローラは前記スイッチングデバイスコントローラの一グループに結合され、および、各前記サブコントローラは、結合されている前記スイッチングデバイスコントローラのグループからの前記誤り検出データを結合し、前記結合された誤り検出データによって、前記スイッチングデバイスコントローラのグループに前記誤りが存在するか否かを同定するように構成される制御システム。
  11. 請求項2、および、請求項2を引用する請求項3から10のいずれか一項に記載の制御システムにおいて、
    前記誤り検出データは、前記誤り検出データ中のエラーを検出するためのエラー検出データを含む制御システム。
  12. 請求項11に記載の制御システムにおいて、
    前記エラー検出データの1つまたは複数のビットは、前記誤り検出データのビット間に提供され、すべての前記誤り検出データを受信する前に前記誤り検出データ中のエラーが検出可能である制御システム。
  13. 請求項1から12のいずれか一項に記載の制御システムにおいて、
    前記協調制御システムと前記複数のスイッチングデバイスコントローラ間の通信は、パケットデータ通信を含み、前記リアルタイムスイッチング制御データおよび前記リアルタイムアクノリッジメントデータは前記パケットデータ通信のデータパケットとしてフォーマットされる制御システム。
  14. 複数のパワー半導体スイッチングデバイスのスイッチングの耐故障性制御方法において、
    前記方法は;
    協調制御システムから複数のスイッチングデバイスコントローラにリアルタイムスイッチング制御データを送信する工程と、
    前記スイッチングデバイスコントローラを使用して前記パワー半導体スイッチングデバイスのスイッチングを制御する工程と、
    前記パワー半導体スイッチングデバイスのスイッチングの前記制御をモニタリングする工程と、
    前記スイッチングデバイスコントローラから前記協調制御システムにアクノリッジメントデータを送信する工程と、
    送信された前記アクノリッジメントデータに応答して、前記パワー半導体スイッチングデバイスの1つまたは複数のスイッチングをさらに制御する工程を含む方法。
  15. 耐故障性パワー半導体スイッチングデバイス制御システムであって、
    前記制御システムは:
    協調制御システムから複数のスイッチングデバイスコントローラにリアルタイムスイッチング制御データを送信するための手段と、
    前記スイッチングデバイスコントローラを使用して前記パワー半導体スイッチングデバイスのスイッチングを制御するための手段と、
    前記パワー半導体スイッチングデバイスのスイッチングの前記制御をモニタリングするための手段と、
    前記スイッチングデバイスコントローラから前記協調制御システムにアクノリッジメントデータを送信するための手段と、
    送信された前記アクノリッジメントデータに応答して1つまたは複数の前記パワー半導体スイッチングデバイスのスイッチングをさらに制御する手段を含む制御システム。
  16. 請求項1から13のいずれか一項に記載の協調制御システム。
  17. 請求項1から13のいずれか一項に記載のスイッチングデバイスコントローラ。
  18. 耐故障性パワー半導体スイッチングデバイス制御システムのための協調制御システムであって、
    前記協調制御システムは:
    それぞれが前記協調制御システムに結合される複数のスイッチングデバイスコントローラであって、それぞれが各パワー半導体スイッチングデバイスを制御するように構成される前記複数のスイッチングデバイスコントローラにスイッチング制御データを送信し、および、前記各パワー半導体スイッチングデバイスのスイッチングを制御し、並びに、前記スイッチングデバイスコントローラからリアルタイムアクノリッジメントデータを受信するシステムと、
    前記アクノリッジメントデータの内容に対応して、さらに前記パワー半導体スイッチングデバイスのスイッチングを制御するシステムを含み、
    前記アクノリッジメントデータは、誤り検出データを含み、前記誤り検出データは前記パワー半導体スイッチングデバイスの前記スイッチングに誤りが存在するか否かを示す協調制御システム。
JP2014548171A 2011-12-23 2012-11-09 耐故障性制御システム Expired - Fee Related JP6096213B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GB1122279.1A GB2497967B (en) 2011-12-23 2011-12-23 Fault-tolerant control systems
GB1122279.1 2011-12-23
PCT/GB2012/052785 WO2013093408A1 (en) 2011-12-23 2012-11-09 Fault - tolerant power semiconductor switching device control system

Publications (2)

Publication Number Publication Date
JP2015509303A true JP2015509303A (ja) 2015-03-26
JP6096213B2 JP6096213B2 (ja) 2017-03-15

Family

ID=45573012

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014548171A Expired - Fee Related JP6096213B2 (ja) 2011-12-23 2012-11-09 耐故障性制御システム

Country Status (7)

Country Link
US (1) US9362902B2 (ja)
EP (1) EP2795795B1 (ja)
JP (1) JP6096213B2 (ja)
KR (1) KR101969742B1 (ja)
CN (1) CN104054265B (ja)
GB (1) GB2497967B (ja)
WO (1) WO2013093408A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021506183A (ja) * 2018-03-08 2021-02-18 ジン−ジン エレクトリック テクノロジーズ カンパニー リミテッド モータコントローラのigbt駆動回路及びモータコントローラ

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016511581A (ja) * 2013-02-11 2016-04-14 エービービー テクノロジー アーゲー 並列スイッチのドライバ信号の障害の検出
US9509580B2 (en) * 2013-03-11 2016-11-29 Time Warner Cable Enterprises Llc Adaptive power control in a network
KR102104332B1 (ko) * 2013-07-16 2020-04-27 삼성디스플레이 주식회사 게이트 구동부의 에러 검출 장치 및 이를 포함하는 표시 장치 및 이를 이용한 게이트 구동부의 에러 검출 방법
US10285248B2 (en) 2014-11-04 2019-05-07 Signify Holding B.V. Transmitter comprising a transmission queue and corresponding source device
GB2532215A (en) * 2014-11-11 2016-05-18 Reinhausen Maschf Scheubeck Gate boost
JP6341852B2 (ja) * 2014-12-26 2018-06-13 ルネサスエレクトロニクス株式会社 半導体装置及びそれを備えた半導体システム
JP2017093108A (ja) * 2015-11-09 2017-05-25 日立オートモティブシステムズ株式会社 昇圧回路の過昇圧抑制回路
GB201609907D0 (en) 2016-06-07 2016-07-20 Rolls Royce Plc Method for estimating power system health
US10181813B2 (en) 2016-10-27 2019-01-15 Power Integrations, Inc. Half-bridge inverter modules with advanced protection through high-side to low-side control block communication
US10284112B2 (en) * 2017-05-09 2019-05-07 City University Of Hong Kong Circuit arrangement for use in a power conversion stage and a method of controlling a power conversion stage
JP6765358B2 (ja) * 2017-09-20 2020-10-07 三菱電機株式会社 パワーモジュール
US10802932B2 (en) 2017-12-04 2020-10-13 Nxp Usa, Inc. Data processing system having lockstep operation
US10402121B2 (en) 2017-12-21 2019-09-03 Apple Inc. Systems and methods for reducing performance state change latency
EP3514929B1 (en) * 2018-01-19 2021-02-24 Hamilton Sundstrand Corporation Parallel switch current control
CN110988669B (zh) * 2019-12-24 2022-08-26 山东钢铁股份有限公司 一种高压断路器的故障检测方法及装置
KR20220139199A (ko) * 2021-04-07 2022-10-14 삼성전자주식회사 반도체 메모리 장치 및 이를 포함하는 메모리 시스템
CN113933703B (zh) * 2021-09-23 2024-04-26 交控科技股份有限公司 转辙机功率采集系统、方法、对象控制器和存储介质
CN116819976B (zh) * 2023-08-31 2023-11-10 中国人民解放军空军工程大学 控制输入受约束动力学系统的预定时间容错控制设计方法

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0816484A (ja) * 1994-06-27 1996-01-19 Mitsubishi Electric Corp 二重化メモリシステム
JPH08297588A (ja) * 1995-04-25 1996-11-12 Fujitsu Ltd 二重照合装置
JPH09326782A (ja) * 1996-06-06 1997-12-16 Toshiba Microelectron Corp シリアル通信方法
JPH11178349A (ja) * 1997-12-04 1999-07-02 Toshiba Corp パルス幅変調制御装置
JPH11215834A (ja) * 1998-01-28 1999-08-06 Toshiba Corp インバータ装置の通信用オプション装置およびこれを用いた通信システム
JP2002345252A (ja) * 2001-05-17 2002-11-29 Meidensha Corp 複数台の電力変換装置の運転方法とその装置
JP2003517661A (ja) * 1999-03-31 2003-05-27 ヴァリ・ライト、インク ユニバーサル電力モジュール
JP2005328405A (ja) * 2004-05-17 2005-11-24 Hitachi Ltd 多重化スイッチング回路
JP2006033475A (ja) * 2004-07-16 2006-02-02 Fuji Electric Holdings Co Ltd 通信システム及び通信装置
JP2006223036A (ja) * 2005-02-09 2006-08-24 Fuji Electric Systems Co Ltd 電力変換制御システム
JP2006238635A (ja) * 2005-02-25 2006-09-07 Mitsubishi Electric Corp 電力用半導体装置
JP2008090600A (ja) * 2006-10-02 2008-04-17 Mitsubishi Electric Corp 制御装置の保護動作制御システム
JP2011024393A (ja) * 2009-07-21 2011-02-03 Hitachi Ltd 電力変換装置
JP2011147334A (ja) * 2010-01-14 2011-07-28 Siemens Ag 電力コンバータの電力変換を制御するための方法およびコントロールシステム

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9601584D0 (en) * 1996-01-26 1996-03-27 Hewlett Packard Co Fault-tolerant processing method
US5900683A (en) * 1997-12-23 1999-05-04 Ford Global Technologies, Inc. Isolated gate driver for power switching device and method for carrying out same
EP1257056A1 (de) * 2001-05-11 2002-11-13 ABB Schweiz AG Verfahren zur Abschaltung eines Bipolartransistors mit isoliert angeordneter Gateelektrode und Vorrichtung zur Durchführung des Verfahrens
US7031124B2 (en) 2003-01-15 2006-04-18 International Rectifier Corporation Synchronous soft-shutdown gate drive circuit
US7391218B2 (en) * 2005-03-11 2008-06-24 Honeywell International Inc. Method and apparatus for generalized arc fault detection
DE102005032962A1 (de) * 2005-07-14 2007-01-18 Siemens Ag Ansteuerschaltung für Leistungshalbleitermodule
DE102005045957A1 (de) * 2005-09-26 2006-11-16 Siemens Ag Verfahren und Vorrichtung zur Übertragung von Signalen
WO2011050109A1 (en) * 2009-10-20 2011-04-28 Motiv Power Systems, Inc. System and method for managing a power system with multiple power components
CN101752906B (zh) * 2009-12-17 2012-02-01 宁波兴邦电器有限公司 高压开关智能化控制系统及其控制方法
JP5007754B2 (ja) * 2010-05-14 2012-08-22 株式会社デンソー 電力変換システムの放電制御装置
US9071169B2 (en) * 2011-02-18 2015-06-30 Ge Hybrid Technologies, Llc Programmable gate controller system and method
US9450274B2 (en) * 2013-03-15 2016-09-20 Design Flux Technologies, Llc Method and apparatus for creating a dynamically reconfigurable energy storage device

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0816484A (ja) * 1994-06-27 1996-01-19 Mitsubishi Electric Corp 二重化メモリシステム
JPH08297588A (ja) * 1995-04-25 1996-11-12 Fujitsu Ltd 二重照合装置
JPH09326782A (ja) * 1996-06-06 1997-12-16 Toshiba Microelectron Corp シリアル通信方法
JPH11178349A (ja) * 1997-12-04 1999-07-02 Toshiba Corp パルス幅変調制御装置
JPH11215834A (ja) * 1998-01-28 1999-08-06 Toshiba Corp インバータ装置の通信用オプション装置およびこれを用いた通信システム
JP2003517661A (ja) * 1999-03-31 2003-05-27 ヴァリ・ライト、インク ユニバーサル電力モジュール
JP2002345252A (ja) * 2001-05-17 2002-11-29 Meidensha Corp 複数台の電力変換装置の運転方法とその装置
JP2005328405A (ja) * 2004-05-17 2005-11-24 Hitachi Ltd 多重化スイッチング回路
JP2006033475A (ja) * 2004-07-16 2006-02-02 Fuji Electric Holdings Co Ltd 通信システム及び通信装置
JP2006223036A (ja) * 2005-02-09 2006-08-24 Fuji Electric Systems Co Ltd 電力変換制御システム
JP2006238635A (ja) * 2005-02-25 2006-09-07 Mitsubishi Electric Corp 電力用半導体装置
JP2008090600A (ja) * 2006-10-02 2008-04-17 Mitsubishi Electric Corp 制御装置の保護動作制御システム
JP2011024393A (ja) * 2009-07-21 2011-02-03 Hitachi Ltd 電力変換装置
JP2011147334A (ja) * 2010-01-14 2011-07-28 Siemens Ag 電力コンバータの電力変換を制御するための方法およびコントロールシステム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021506183A (ja) * 2018-03-08 2021-02-18 ジン−ジン エレクトリック テクノロジーズ カンパニー リミテッド モータコントローラのigbt駆動回路及びモータコントローラ
US11323112B2 (en) 2018-03-08 2022-05-03 Jing-Jin Electric Technologies Co., Ltd IGBT drive circuit for motor controller, and motor controller
JP7072066B2 (ja) 2018-03-08 2022-05-19 ジン-ジン エレクトリック テクノロジーズ カンパニー リミテッド モータコントローラのigbt駆動回路及びモータコントローラ

Also Published As

Publication number Publication date
CN104054265A (zh) 2014-09-17
KR101969742B1 (ko) 2019-04-17
US20140347103A1 (en) 2014-11-27
JP6096213B2 (ja) 2017-03-15
KR20140113988A (ko) 2014-09-25
GB2497967A (en) 2013-07-03
US9362902B2 (en) 2016-06-07
GB2497967B (en) 2018-02-21
CN104054265B (zh) 2017-08-11
EP2795795B1 (en) 2019-06-12
EP2795795A1 (en) 2014-10-29
GB201122279D0 (en) 2012-02-01
WO2013093408A1 (en) 2013-06-27

Similar Documents

Publication Publication Date Title
JP6096213B2 (ja) 耐故障性制御システム
JP6096214B2 (ja) スイッチング制御システム信号伝達技術
JP6005759B2 (ja) スイッチング制御システム
AU2012364265B2 (en) Methods and apparatus for controlling power switches via a digital communication bus
CN100363899C (zh) 容错计算机控制系统
JP6438018B2 (ja) 並列電力スイッチの同期
US20140086136A1 (en) Redundantly Operable Industrial Communication System and Method for Operation Thereof
US20050258865A1 (en) System, method and program product for extending range of a bidirectional data communication bus
US20080288844A1 (en) Data Communication Module Providing Fault Tolerance and Increased Stability
CN103346862B (zh) 一种分级保护的片上网络数据传输装置及方法
KR101605045B1 (ko) 이중화 통신선로의 중복 데이타 처리장치 및 방법
US20100208581A1 (en) Data transfer system, data transmitting device, data receiving device and data transfer method
Nakamura et al. Hybrid ARQ for DC-DC converter noise in controller area networks
CN107643681A (zh) 一种信息控制器切换装置

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20150709

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150914

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160526

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160608

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160818

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170118

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170215

R150 Certificate of patent or registration of utility model

Ref document number: 6096213

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees