JP2015503843A - 印刷回路基板及びその製造方法 - Google Patents

印刷回路基板及びその製造方法 Download PDF

Info

Publication number
JP2015503843A
JP2015503843A JP2014549081A JP2014549081A JP2015503843A JP 2015503843 A JP2015503843 A JP 2015503843A JP 2014549081 A JP2014549081 A JP 2014549081A JP 2014549081 A JP2014549081 A JP 2014549081A JP 2015503843 A JP2015503843 A JP 2015503843A
Authority
JP
Japan
Prior art keywords
conductive
conductive circuit
printed
circuit
insulating coating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2014549081A
Other languages
English (en)
Inventor
チャールズ ランドール マルストローム、
チャールズ ランドール マルストローム、
ジョゼフ ディー ラコンドロ、
ジョゼフ ディー ラコンドロ、
マイケル フレデリック ラウブ、
マイケル フレデリック ラウブ、
デイビッド ブルース サラーフ、
デイビッド ブルース サラーフ、
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TE Connectivity Corp
Original Assignee
Tyco Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tyco Electronics Corp filed Critical Tyco Electronics Corp
Publication of JP2015503843A publication Critical patent/JP2015503843A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4685Manufacturing of cross-over conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4664Adding a circuit layer by thick film methods, e.g. printing techniques or by other techniques for making conductive patterns by using pastes, inks or powders
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0284Details of three-dimensional rigid printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09818Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
    • H05K2201/0999Circuit printed on or in housing, e.g. housing as PCB; Circuit printed on the case of a component; PCB affixed to housing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • H05K3/245Reinforcing conductive patterns made by printing techniques or by other techniques for applying conductive pastes, inks or powders; Reinforcing other conductive patterns by such techniques
    • H05K3/246Reinforcing conductive paste, ink or powder patterns by other methods, e.g. by plating

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Structure Of Printed Boards (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

【解決手段】印刷回路基板(100)は基板(102)を具備する。基板(102)は、第1表面(104)と、第1表面上に付着された第1導電回路(110)と、第1表面上に付着されると共に第1導電回路の少なくとも一部を覆う絶縁被覆(116)とを有する。絶縁被覆は一縁(172)を有し、第1表面はこの一縁の上に露出する。第2導電回路(110)は、絶縁被覆及び基板上に付着される。第2導電回路は、第2導電回路の少なくとも一部が絶縁被覆上に付着され且つ第2導電回路の少なくとも一部が第1表面上に付着されるように、一縁上に渡される。

Description

本発明は、総括的には印刷回路基板及びその製造方法に関する。
回路基板は、従来から銅クラッド積層を用いて製造される。導電銅層が誘電層に付着され、その後、銅箔がエッチングで除去され、誘電層上にトレースのパターンが残る。複数の誘電層が関相され、多層回路基板を形成する。従来の回路基板は、平坦であり、基板全体を覆う各層を有する。導電バイアが回路基板を貫通し、異なる層上のトレースを電気接続する。より高密度の用途が、回路基板を通るより多数の回路トレースを引き回すためにより多層を必要とする。追加の層により、回路基板全体の厚みが増大してしまう。
様々なタイプの基板に製造することができる回路基板に対するニーズが残っている。
本発明によれば、印刷回路基板は基板を有して提供され、基板は、第1表面と、第1表面上に付着された第1導電回路と、第1表面上に付着されると共に第1導電回路の少なくとも一部を覆う絶縁被覆とを有する。絶縁被覆は一縁を有し、第1表面はこの一縁の上に露出する。第2導電回路は、絶縁被覆及び基板上に付着される。第2導電回路は、第2導電回路の少なくとも一部が絶縁被覆上に付着され且つ第2導電回路の少なくとも一部が第1表面上に付着されるように、一縁上に渡される。
添付図面を参照して、以下、本発明を例示により説明する。
典型的な一実施形態に従って形成された印刷回路基板の斜視図である。
印刷回路基板を製造する典型的な方法を示す図である。
典型的な一実施形態に従って形成された印刷回路基板の斜視図である。
図3に示された印刷回路基板の一部を断面した図である。
典型的な一実施形態に従って形成された印刷回路基板を下から見た斜視図である。
図5に示された印刷回路基板を上から見た斜視図である。
図1は、本発明の典型的な一実施形態に従って形成された印刷回路基板100を示す。印刷回路基板100は基板102を具備し、基板102は、第1表面104と、その反対側の第2表面106とを有する。基板102は、印刷回路基板100の基壁を画定する。基板102は、任意の種類の基板であってもよい。例えば、基板102は、FR−4等の複合材料であってもよい。他の実施形態では、基板102は、射出成形されたプラスチック等のプラスチック材料、又はセラミック材料であってもよい。他の実施形態では、基板102は、金属クラッド回路基板を画定するのに用いられるアルミニウムブロック等の金属基板であってもよい。基板102は、平坦な板であってもよく、1層以上の層を具備してもよい。他の実施形態では、基板102は、平坦ではなく、非平坦の方向に互いに延びる2壁を具備してもよい。特定の実施形態において、基板102は、携帯電話、パーソナルコンピュータ(PC)タブレット、コンピュータ、GPS装置又は他の電子装置等の電子装置のハウジングすなわちケースであってもよい。
典型的な一実施形態において、印刷回路基板100は、基板102の1以上の表面すなわち層の上に付着された導電回路110を具備する。任意の数の導電回路110が印刷回路基板100上に設けられてもよい。図示の実施形態において、印刷回路基板100は、第1表面104上に付着された第1導電回路112と、第1表面104上に付着された第2導電回路114とを具備する。
印刷回路基板100は、第1表面104上に付着されると共に第1導電回路112の少なくとも一部を覆う絶縁被覆116を具備する。絶縁被覆116は、第1導電回路112及び第2導電回路114の交差点に近接して、第1導電回路112の一部の上に選択的に付着される。任意であるが、絶縁被覆116は、第2導電回路114の一部を覆ってもよい。
絶縁被覆116上には第3導電回路118が付着される。第3導電回路118は、第2導電回路114上に付着されると共に第2導電回路114に電気的に係合する。第3導電回路118は、第2導電回路114と共に回路経路の一部を画定する。任意であるが、第2導電回路116及び第3導電回路118は、異なるタイミングで印刷されるのではなく、単一のトレースとして印刷されてもよい。第3導電回路118は、第1導電回路118及び第1導電回路112間に絶縁被覆116が配置された第1導電回路112上で架橋する。絶縁被覆116は、第1導電回路112を第3導電回路118から電気的に絶縁する。絶縁被覆116により、第2導電回路114が第1導電回路112に電気接続することなく、第2導電回路114が第1導電回路112上を渡ることができる。印刷回路基板110は、第3導電回路118を用いて、電気接続を伴うことなく、第1導電回路112上を渡って第2導電回路114の一部同士を架橋する。絶縁被覆116は、2回路112,118を互いに電気的に絶縁する。
図1に示された導電回路110は互いにほぼ直交して延びているが、別の実施形態では任意の方向に導電回路110が延びてもよい。導電回路110及び絶縁被覆116は、積層された(stacked)回路構成を画定する。追加の絶縁被覆116及び導電回路110を付着させることにより、任意の数の積層された層を用いてもよい。絶縁被覆又はバンプの層の付着及び導電トレースの層の付着の積み上げ方法を用いることにより、回路の占有面積(footprint)を減少させるよう回路トレースが互いに交差したり、基板上の共通空間に嵌め込んだりすることが可能になる。その積み上げ方法により、絶縁層上に積層されたエッチングされた銅板の層を有する従来の回路基板は異なり、電子装置のケース等の任意の基板に回路が印刷され積層されることができる。基板102に比較的近い導電回路110は内部導電回路と称され、積層内で基板102から比較的遠い導電回路110は外部導電回路と称される。内部導電回路(例えば、第1導電回路112)の任意の長さが絶縁被覆116に覆われてもよい。絶縁被覆116は、導電回路110間のアークの発生を防止するのに十分に大きい寸法を有する。絶縁被覆116は、導電回路110間を絶縁するのに十分に大きい寸法を有する。任意であるが、第3導電回路118は、さらに別の絶縁回路が絶縁被覆及び導電回路の積層上に延びた状態で、別の絶縁被覆により覆われてもよい。このため、導電回路110及び絶縁被覆116を積層することにより、多層回路基板が提供される。
導電回路110は、導電回路の交差点に近接した、又は導電回路の交差点から離れた他の電子部品に接続されてもよい。例えば、端子又はコンタクトが導電回路110に終端接続されてもよい。導電回路110は、プロセッサ、バッテリ、又は基板102に実装された別の電子部品等の他の電子部品に電気接続されてもよい。導電回路110は、印刷回路基板100を貫通するバイアに接続されてもよい。
図2は、図1に示された印刷回路基板100等の印刷回路基板を製造する典型的な方法を示す。図2は、全体では130から140で示された異なる製造工程での印刷回路基板100を示す。工程130において、基板102が設けられる。基板102は、特定用途に依存する任意の寸法又は形状を有してもよい。基板102は平坦であっても、非平坦であってもよい。
工程132において、基板102上に印刷導電トレース150が付着される。印刷導電トレース150は、基板102に塗布された導電インクであってもよい。印刷導電トレース150は、基板102上に印刷導電トレース150をパッド印刷すること等により、基板102の第1表面104に印刷されてもよい。他の実施形態では、印刷導電トレース150は、他の方法又は手段により付着されてもよい。例えば、他の実施形態では、印刷導電トレース150は、スクリーン印刷又はレーザ印刷されてもよい。
印刷導電トレース150は、導電回路110を形成するのに用いられる。印刷導電トレース150は、特定実施形態に依存して任意のレイアウトを有してもよい。任意の数の印刷導電トレース150を設けてもよい。少なくともいくつかの印刷導電トレース150は、共通の回路を形成するよう共に接続されてもよい。他の印刷導電トレース150は、異なる導電回路を画定するよう他の印刷導電トレース150から独立してもよい。図示の実施形態では、印刷導電トレース150’の一つが、他の印刷導電トレース150”の一側に第1切片152を、他の印刷導電トレース150”の反対側に第2切片154をそれぞれ有して不連続になっている。第1切片152及び第2切片154は、他の印刷導電トレース150”に近接した近端156,158を有するが、切片152,154及び他の印刷導電トレース150”間に空間すなわち間隙160,162を有する。
工程134において、基板102上に導電回路トレース170が付着される。導電回路トレース170は、印刷導電トレース150上に付着される。印刷導電トレース150は、導電回路トレース170を付着させるための種層として作用する。典型的な一実施形態において、導電回路トレース170は、印刷導電トレース150をめっきすることにより付着される。導電回路トレース170は、印刷導電トレース150を電気めっきすることによりめっきされてもよい。例えば、印刷導電トレース150には電荷が加えられるのに対し、基板102はめっき材料の浴内で吊られる。めっきは印刷導電トレース150の導電インクに誘引され、その結果、印刷回路基板100が印刷導電トレース150の領域でめっきされる。
導電回路トレース170は、印刷導電トレース150より厚く、高密度であってもよい。導電回路トレース170は、印刷導電トレース150より大きな通電容量を有してもよい。導電回路トレース170の寸法は、導電回路110により伝送される信号のタイプに依存してもよい。例えば、導電回路トレース170は、データを伝送する導電回路110とは逆に、電力を伝送する導電回路のために厚くてもよい。導電回路トレース170により、印刷導電トレース150のみが使用される場合よりも多くの電流を導電回路に沿って伝送することができる。別の実施形態において、導電回路トレース170で印刷導電トレース150をめっきするのではなく、厚さ、延いては通電容量を大きくするために、印刷導電トレース150が多層にされる。例えば、印刷導電トレース150の複数の印刷ストロークが基板102に加えられてもよい。このような実施形態は、後めっきなしで用いられてもよい。
工程136において、絶縁被覆116は、基板102の第1表面104上に付着される。絶縁被覆116は、導電回路トレース170の少なくとも一部を覆ってもよい。絶縁被覆116は、絶縁被覆116が第1表面104に移行する一縁172を有する。任意であるが、絶縁被覆116は、一縁172近傍で薄く、絶縁被覆116の中央部174で厚いバンプ又はマウント状の形状を有してもよい。絶縁被覆116は、一縁172から中央部174に向かって湾曲した過渡部を有してもよい。任意であるが、絶縁被覆116は、絶縁被覆116の上面がほぼ平坦であるが第1表面104上で盛り上がっている台地を中央部174に有してもよい。
典型的な一実施形態において、基板102上に絶縁材料をパッド印刷することにより、絶縁被覆116が基板102上に付着される。他の実施形態では、絶縁被覆116は、別の手段又は方法で付着されてもよい。例えば、絶縁被覆116は、ドット又はビードとして基板102上に注入されてもよい。絶縁被覆116は任意の絶縁材料から製造されてもよい。絶縁被覆116はエポキシであってもよい。
絶縁被覆116は、内面176と、内面176とは反対側の外面178とを有する。内面176は、第1表面104及び導電回路トレース170上に付着されると共にそれらと直接係合する。外面178は、別の導電回路110を受容するために露出する。外面178は、絶縁被覆116の側壁を画定し、以下では側壁178と称することがある。絶縁被覆116の側壁178は、基板102から外側に延びており、印刷回路基板100の基壁を画定する。絶縁被覆116の側壁178は湾曲してもよい。任意であるが、絶縁被覆116が台地を具備する場合、台地は、側壁178が上壁と基板102により画定される下壁との間を延びた状態で、絶縁被覆116の上壁を画定してもよい。
工程138において、絶縁被覆116上に印刷導電トレース180が付着される。印刷導電トレース180は印刷導電トレース150と同様であってもよい。印刷導電トレース180は、一縁172を横切り、基板102上に、又は導電回路110の一つの導電回路トレース170上に延びている。印刷導電トレース180は、導電インクを用いてパッド印刷することにより絶縁被覆116に塗布してもよい。典型的な一実施形態において、印刷導電トレース180は、印刷導電トレース180の第1切片182が第1表面104又は導電印刷トレース170上に付着される場所では非平坦であり、全体的には平坦であって第1表面104の平面と平行である。印刷導電トレース180の第2切片184は、絶縁被覆116上に付着され、絶縁被覆116の湾曲した外面178に沿って移行する。印刷導電トレース180の印刷技術により、非平坦面に印刷することが可能になる。印刷導電トレース180の印刷技術により、導電インクが絶縁被覆116の湾曲面に沿って移行することが可能になる。
工程140において、第2印刷導電トレース180上に導電回路トレース190が付着される。導電回路トレース190は導電回路トレース170と同様であってもよい。導電回路トレース190は、電気めっき方法等のめっき方法により付着されてもよい。導電回路トレース190は印刷導電トレース180を覆う。導電回路トレース190は、第2導電回路114を画定する導電回路トレース170に電気接続されると共に導電回路トレース170上に付着される。導電回路トレース190は、第3導電回路118を画定する。第3導電回路118は、第2導電回路114に電気接続されると共に同じ回路の一部を形成する。導電回路トレース190は、第1導電回路112を画定する導電回路トレー170から電気的に絶縁される。第3導電回路118は、絶縁被覆116により第1導電回路112から電気的に絶縁される。
他の実施形態において、印刷回路基板は、導電回路トレース190をめっき又は付着することなく製造してもよい。むしろ、印刷導電トレース180は十分な通電容量を有してもよい。印刷導電トレース180は、複数の層に塗布され、導電回路トレース190を要することなく通電容量を増大させてもよい。
図3は、典型的な一実施形態に従って形成された印刷回路基板200を示す。図4は、印刷回路基板200の一部を断面した図である。印刷回路基板200は基板202を具備し、基板202は、第1表面204と、その反対側の第2表面206とを有する。基板202は、印刷回路基板200の基壁を画定する。基板202は、基板102(図1参照)と同様であってもよい。
典型的な一実施形態において、印刷回路基板200は、基板202の1以上の表面すなわち層の上に付着された導電回路210を具備する。任意の数の導電回路210が印刷回路基板200上に設けられてもよい。図示の実施形態において、印刷回路基板200は、第1表面204上に付着された第1導電回路212を具備する。第1表面204には1個の導電回路210のみが図示されているが、任意の数の導電回路210を第1表面204に設けてもよい。
印刷回路基板200は、第1表面204上に付着されると共に第1導電回路212の少なくとも一部を覆う絶縁被覆214とを具備する。絶縁被覆214は、第1導電回路212の一部及び第1表面204の一部上に選択的に付着される。典型的な一実施形態において、絶縁被覆214は、絶縁被覆214を貫通するバイアすなわち開口216を具備する。バイア216は、絶縁被覆214により周囲を取り囲まれる。典型的な一実施形態において、第1導電回路212はバイア216内で露出する。
絶縁被覆214上には第2導電回路218が付着される。第2導電回路218は、バイア216に移行すると共にバイア216内で第1導電回路212に電気的に係合する。第2導電回路218は、第1導電回路212と共に共通の回路経路の一部を画定する。絶縁被覆214により、第2導電回路218を他の導電回路210に電気接続することなく、他の導電回路210が引き回される場所等の基板102の他の部分と交差することができる。図3に示される第2導電回路218が第1導電回路212にほぼ直交して延びるように図示されるが、別の実施形態では任意の方向に導電回路212,218が延びてもよい。導電回路210及び絶縁被覆214は、積層された回路構成を画定する。絶縁被覆214は、第1導電回路24が配置される平面上を盛り上がっている平面に第2導電回路218を盛り上げている。
導電回路210は、導電回路210の交差点から離れた他の電子部品に接続されてもよい。例えば、端子又はコンタクトが導電回路210に終端接続されてもよい。導電回路210は、プロセッサ、バッテリ、又は基板202に実装された別の電子部品等の他の電子部品に電気接続されてもよい。導電回路210は、印刷回路基板200を貫通するバイアに接続されてもよい。
印刷回路基板200は、印刷回路基板100(図2参照)と同様の方法で製造してもよい。基板202は設けられ、特定用途に依存する任意の寸法又は形状を有してもよい。
基板202には印刷導電トレース250が付着される。印刷導電トレース250は、基板202に塗布された導電インクであってもよい。印刷導電トレース250は、基板202上に印刷導電トレース250をパッド印刷すること等により、基板202の第1表面204に印刷されてもよい。他の実施形態では、印刷導電トレース250は、他の方法又は手段により付着されてもよい。
基板202上に導電回路トレース270が付着される。導電回路トレース270は、印刷導電トレース250上に付着される。典型的な一実施形態において、導電回路トレース270は、印刷導電トレース250をめっきすることにより付着される。導電回路トレース270は、印刷導電トレース250を電気めっきすることによりめっきされてもよい。導電回路トレース270は、印刷導電トレース250より厚く、高密度であってもよい。導電回路トレース270は、印刷導電トレース250より大きな通電容量を有してもよい。
絶縁被覆214は、基板202の第1表面204上に付着される。絶縁被覆214は、導電回路トレース270の少なくとも一部を覆ってもよい。絶縁被覆214は、絶縁被覆214が第1表面204に移行する一縁272を有する。一縁272はバイア216を取り囲む。別の縁272が絶縁被覆214の側壁を取り囲む。絶縁被覆214は、一縁272から絶縁被覆214の上壁274に向かって湾曲した過渡部を有してもよい。
典型的な一実施形態において、基板202上に絶縁材料をパッド印刷することにより、絶縁被覆214が基板202上に付着される。他の実施形態では、絶縁被覆214は、別の手段又は方法で付着されてもよい。絶縁被覆214は任意の絶縁材料から製造されてもよい。絶縁被覆214はエポキシであってもよい。
絶縁被覆214は、内面276と、内面276とは反対側の外面278とを有する。内面276は、第1表面204及び導電回路トレース270上に付着されると共にそれらと直接係合する。外面278は、別の導電回路210を受容するために露出する。外面278は、絶縁被覆214の側壁を画定し、以下では側壁278と称することがある。絶縁被覆214の側壁278は湾曲してもよい。一側壁278は、バイア216を画定すると共に、上壁274からバイア216の周囲を取り囲む一縁272まで延びる。
絶縁被覆214上に印刷導電トレース280が付着される。印刷導電トレース280は印刷導電トレース250と同様であってもよい。印刷導電トレース280は、一縁272を横切り、バイア216内に延びる。印刷導電トレース280は、基板102上に、及び第1導電回路212を画定する導電回路トレース270上に延びている。印刷導電トレース280は、導電インクを用いてパッド印刷することにより塗布してもよい。典型的な一実施形態において、印刷導電トレース280は、印刷導電トレース280の第1切片282が第1表面204及び導電印刷トレース270上に付着される場所では非平坦である。印刷導電トレース280の第2切片284は、絶縁被覆214上に付着され、絶縁被覆214の湾曲した外面278に沿って移行する。印刷導電トレース280の印刷技術により、非平坦面に印刷することが可能になる。印刷導電トレース280の印刷技術により、導電インクが絶縁被覆214の湾曲面に沿って移行することが可能になる。
第2印刷導電トレース280上に導電回路トレース290が付着される。導電回路トレース290は導電回路トレース270と同様であってもよい。導電回路トレース290は、電気めっき方法等のめっき方法により付着されてもよい。導電回路トレース290は印刷導電トレース280を覆う。導電回路トレース290は、第2導電回路212を画定する導電回路トレース270に電気接続されると共に導電回路トレース270上に付着される。導電回路トレース290は、第2導電回路218を画定する。第2導電回路218は、第1導電回路212に電気接続されると共に同じ回路の一部を形成する。
図5及び図6は、典型的な一実施形態に従って形成された印刷回路基板300を示す。図5は、印刷回路基板300を下から見た斜視図である。図6は、印刷回路基板300を上から見た斜視図である。印刷回路基板300は基板302を有し、基盤302は、その表面に付着された1以上の導電回路304を有する。基板302は非平坦であり、導電回路304は基板302の非平坦な表面に亘って延びる。
基板302は、基壁306と、基壁306から延びる側壁308とを具備する。図示の実施形態において、側壁308は、基壁306に対してほぼ直交する方向を向く。基壁306及び側壁308は、隅310で交わる。基壁306及び側壁308は、隅310に亘って延びる。基壁306及び側壁308は、非平坦な表面を画定する。
典型的な一実施形態において、基壁306及び側壁308は、内部に電子部品を保持するよう構成されたケースすなわちハウジングの外壁である。例えば、基壁306及び側壁308は、携帯電話、コンピュータ、PCタブレット、GPS装置又は別のタイプの電子装置等の電子装置のケースの一部であってもよい。基壁306及び側壁308は一体に形成され、射出成形されたポリマ、機械加工されたポリマ、押し出し加工されたポリマ、可撓性フィルム、合成複合材料、ガラス材料、セラミック材料、金属コーティングされた絶縁体、又は特定用途用の任意の他の絶縁材料等の絶縁材料から製造される。基壁306及び側壁308は、内面312及び外面314を有する。内面312は、バッテリ、プロセッサ、カメラ、ディスプレー等の電子部品318を保持するキャビティ316を画定する。
典型的な一実施形態において、導電回路304は、基壁306及び側壁308の外面314にアンテナ320を画定する。任意であるが、アンテナ320は、外面314に加えて又は代えて、内面312に設けてもよい。アンテナ320は、基板302の非平坦な表面に沿って延びる。アンテナ320は、導電回路110(図1及び図2参照)と同様の方法で製造してもよい。アンテナ320は、基板302上(例えば、基壁306上、及び側壁308上)にパッド印刷等により印刷される印刷導電トレースを有してもよい。任意であるが、印刷導電トレースは、単一の連続印刷工程中に基壁306及び側壁308の双方に印刷されてもよい。例えば、パッドは、基壁306及び側壁308上の隅310を転がり、表面に導電インクを付着させてもよい。次に、印刷導電トレースは、電気めっきにより導電回路トレースでめっきされてもよい。任意であるが、アンテナ320の一部は、絶縁被覆により覆われてもよい。任意であるが、絶縁被覆の一部は、表面に付着された別の導電回路を有してもよい。他の導電回路は、アンテナ320の一部であってもよいし、別の回路の一部であってもよい。
別の実施形態において、導電回路304は、印刷された絶縁体及び印刷された導電層の層形成の印刷可能なスタック方法を用いて、インダクタ、キャパシタ、パッチアンテナ、ダイポールアンテナ、折り返しダイポールアンテナ、F型アンテナ、スタック型アンテナ等の他のタイプの電気部品を画定してもよい。構造は、基板上のX−Y方向の空間をより占有するのではなく、基板を垂直方向に上る。例えば、ダイポールアンテナでは、印刷された導体は、それらの間に印刷絶縁体で積層され、導体に接続された供電線で積層される。例えば、キャパシタでは、任意の数の導電層及び絶縁層を印刷すると共に積層し、基板お所与の領域に所望のキャパシタンスを得る。例えば、パッチアンテナでは、接地平面、絶縁体、及び駆動される要素が積層配置で印刷される。駆動される要素は、特定の点で給電され、縁又は中央等でインピーダンスを整合させ、極性を設定する。例えば、螺旋インダクタでは、導体は、空間内の或る領域(囲まれた領域は構造体のインダクタンスを決定する)の周囲に閉じた周辺を形成する。絶縁層は印刷により追加され、他の導体は印刷により追加される。ここで、導体層は、介在する絶縁層を通るバイアを通る等で、他の層に接続される。
典型的な一実施形態において、導電回路304は、基壁306の内面312上の回路トレース330を画定する。任意であるが、回路トレース330は、基壁306に加えて又は代えて、側壁308の内面312上に設けられてもよい。他の実施形態において、回路トレース330は、外面314上に設けられてもよい。回路トレース330は、様々な電子部品318を相互接続するのに用いられてもよい。典型的な一実施形態において、少なくともいくつかの回路トレースは、多層又は積層回路基板レイアウトの一部として形成されてもよい。回路トレースを積層することは、回路トレースの引き回しに必要な占有面積を小さくし、基板302(延いては電子装置)の全体寸法を小さくすることができ、或いは、回路トレースが積層構成でない場合に回路トレースの引き回しに使用されるであろう基板の特定領域に追加の電子部品318を配置することができる。絶縁被覆すなわち絶縁パンプの層を付着させ、導電トレースの層を付着させる積み上げ方法を用いることにより、絶縁層上に積層されたエッチングされた銅板の層を有する従来の回路基板とは異なり、電子装置のケース等の任意のタイプの基板上に回路トレースを積層することができる。
典型的な一実施形態において、基板302は、基壁306から側壁308の内部に延びる突起332を具備する。これらの突起332はキャビティ316内に位置する。突起332は、ラッチ334又は他の実装構造等を用いて電子部品318を保持するために、電子部品318用の実装位置決めとして用いられる。突起332は側壁336を有する。これらの側壁336は、隅338で基壁306に交わる。隅338は、基壁306から側壁308までの湾曲した過渡部等の滑らかな過渡部を有してもよい。回路トレース330は、基壁306から側壁308まで過渡部に亘って延びる。基壁306及び側壁336は、非平坦である。回路トレース330は、基壁306及び側壁336により画定された非平坦な表面に沿って延びてもよい。
典型的な一実施形態において、基板302は、基壁306内に延びる凹部すなわち溝340を具備する。溝340は、電子部品318を保持するために電子部品318用の実装位置決めとして用いられてもよい。溝340は側壁342を有する。これらの側壁342は、隅344で基壁306に交わる。隅344は、基壁306から側壁342までの湾曲した過渡部等の滑らかな過渡部を有してもよい。回路トレース330は、基壁306から側壁342まで過渡部に亘って延びる。基壁306及び側壁342は、非平坦である。回路トレース330は、基壁306及び側壁342により画定された非平坦な表面に沿って延びてもよい。
回路トレース330は、導電回路110(図1及び図2参照)と同様に製造してもよい。回路トレース330は、基板302上(例えば、基壁306上、及び側壁308上)にパッド印刷等により印刷される印刷導電トレースを有してもよい。任意であるが、印刷導電トレースは、単一の連続印刷工程中に基壁306及び側壁336,342の双方に印刷されてもよい。例えば、パッドは、基壁306及び側壁336,342上の隅338,344を転がり、表面に導電インクを付着させてもよい。次に、印刷導電トレースは、電気めっきにより導電回路トレースでめっきされてもよい。任意であるが、回路トレース330の一部は、絶縁被覆350により覆われてもよい。絶縁被覆350は、積層された回路トレース構成が望ましい場所等の個別の場所に選択的に配置されてもよい。絶縁被覆の一部は、その表面に付着された他の回路トレース330を有する。
コンタクト352は、電子部品318との接続を容易にする位置等の所定の位置で回路トレース330に終端接続される。コンタクト352は、回路トレース330に半田付けされてもよい。別の実施形態では、コンタクト352は、他の手段又は方法で回路トレース330に電気接続されてもよい。例えば、コンタクト352は、電子部品318の一部であり、圧縮接続により回路トレース330に対して保持されてもよい。
100 印刷回路基板
102 基板
104 第1表面
110 第1導電回路
116 絶縁被覆
150 印刷導電トレース
156 近端(第1端)
158 近端(第2端)
170 導電回路トレース
172 一縁
176 内面
178 外面
180 印刷導電トレース
190 導電回路トレース
210 第1導電回路
214 絶縁被覆
216 バイア
272 一縁

Claims (10)

  1. 第1表面を有する基板と、
    前記第1表面上に付着された第1導電回路と、
    前記第1表面上に付着されると共に前記第1導電回路の少なくとも一部を覆うと共に、一縁を有する絶縁被覆と、
    前記絶縁被覆及び前記基板上に付着された第2導電回路であって、前記第2導電回路の少なくとも一部が前記絶縁被覆上に付着され且つ前記第2導電回路の少なくとも一部が前記第1表面上に付着されるように、前記一縁上に渡される前記第2導電回路と
    を具備する印刷回路基板であって、
    前記第1表面は前記一縁の上に露出することを特徴とする印刷回路基板。
  2. 前記第2導電回路は、前記第1導電回路上に付着されると共に前記第1導電回路に電気接続されることを特徴とする請求項1記載の印刷回路基板。
  3. 前記第2導電回路は、前記絶縁被覆が前記第1導電回路及び前記第2導電回路間に配置された状態で、前記第1導電回路上を架橋し、前記第1導電回路から前記第2導電回路を電気的に絶縁することを特徴とする請求項1記載の印刷回路基板。
  4. 前記絶縁被覆は、前記第1導電回路よりも若干広く、
    前記基板の大部分は、前記絶縁被覆に覆われていないことを特徴とする請求項1記載の印刷回路基板。
  5. 前記絶縁被覆は、前記第1導電回路上を前記第1表面から延びるバンプであり、
    前記バンプは、前記一縁から前記絶縁被覆の中央部に向かって湾曲した過渡部を有することを特徴とする請求項1記載の印刷回路基板。
  6. 前記絶縁被覆は、内面及び外面を有し、
    前記内面は、前記第1表面及び前記第1導電回路上に付着されると共に前記第1表面及び前記第1導電回路と直接係合し、
    前記第2導電回路は、前記絶縁被覆の前記外面上に付着されると共に前記外面と直接係合することを特徴とする請求項1記載の印刷回路基板。
  7. 前記絶縁被覆はバイアを具備し、
    前記第1導電回路の少なくとも一部は、前記バイア内に露出し、
    前記一縁は、前記バイアの周囲を取り囲み、
    前記第2導電回路は、前記バイア内に延びると共に、前記バイアを介して前記第1導電回路と係合することを特徴とする請求項1記載の印刷回路基板。
  8. 前記第1導電回路及び前記第2導電回路は各々、印刷導電トレース及び導電回路トレースを具備し、
    前記印刷導電トレースはパッド印刷されており、
    前記導電回路トレースは、前記印刷導電トレースに電気めっきされていることを特徴とする請求項1記載の印刷回路基板。
  9. 前記絶縁被覆は、前記第1表面上にパッド印刷されていることを特徴とする請求項1記載の印刷回路基板。
  10. 前記印刷回路基板は、前記基板の前記第1表面上に付着された第3導電回路をさらに具備し、
    前記絶縁被覆は、前記第3導電回路の少なくとも一部を覆い、
    前記第1導電回路は、不連続であり、前記第3導電回路の両側に配置された第1端及び第2端を有し、
    前記第2導電回路は、前記第3導電回路と交差すると共に、前記第1端及び前記第2端に近接した前記第1導電回路に電気接続され、
    前記第2導電回路は、前記絶縁被覆により前記第3導電回路から電気的に絶縁されていることを特徴とする請求項1記載の印刷回路基板。
JP2014549081A 2011-12-22 2012-12-05 印刷回路基板及びその製造方法 Pending JP2015503843A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/335,504 2011-12-22
US13/335,504 US20130161083A1 (en) 2011-12-22 2011-12-22 Printed circuit boards and methods of manufacturing printed circuit boards
PCT/US2012/067879 WO2013095922A1 (en) 2011-12-22 2012-12-05 Printed circuit boards and methods of manufacturing printed circuit boards

Publications (1)

Publication Number Publication Date
JP2015503843A true JP2015503843A (ja) 2015-02-02

Family

ID=47520248

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014549081A Pending JP2015503843A (ja) 2011-12-22 2012-12-05 印刷回路基板及びその製造方法

Country Status (6)

Country Link
US (1) US20130161083A1 (ja)
EP (1) EP2796020A1 (ja)
JP (1) JP2015503843A (ja)
KR (1) KR20140099280A (ja)
TW (1) TW201330724A (ja)
WO (1) WO2013095922A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20240074045A1 (en) * 2022-08-31 2024-02-29 Ncr Corporation Conductive ink interconnected devices

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS556819A (en) * 1978-06-30 1980-01-18 Hitachi Ltd Thick film circuit board
US4520228A (en) * 1981-09-18 1985-05-28 Wilhelm Ruf Kg Multi-layer conductor plate and a method of making
JPS61210695A (ja) * 1985-03-15 1986-09-18 日立コンデンサ株式会社 印刷配線板の製造方法
JPH0325272U (ja) * 1989-07-24 1991-03-15
JP2009545868A (ja) * 2006-08-03 2009-12-24 ビーエーエスエフ ソシエタス・ヨーロピア 構造化導電性表面を製造するための方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3461436A (en) * 1965-08-06 1969-08-12 Transitron Electronic Corp Matrix-type,permanent memory device
GB1099797A (en) * 1965-10-04 1968-01-17 Marconi Co Ltd Improvements in or relating to electrical circuit arrangements
US3560256A (en) * 1966-10-06 1971-02-02 Western Electric Co Combined thick and thin film circuits
JPS57133674A (en) * 1981-02-13 1982-08-18 Hitachi Ltd Structure of multilayer wiring
DE3172643D1 (en) * 1981-12-23 1985-11-14 Ibm Deutschland Multilayer ceramic substrate for semiconductor integrated circuits with a multilevel metallic structure
US4586105A (en) * 1985-08-02 1986-04-29 General Motors Corporation High voltage protection device with a tape covered spark gap
JPH01154669U (ja) * 1988-04-14 1989-10-24
US6059983A (en) * 1997-09-23 2000-05-09 Hewlett-Packard Company Method for fabricating an overcoated printed circuit board with contaminant-free areas
GB0316351D0 (en) * 2003-07-12 2003-08-13 Hewlett Packard Development Co A cross-over of conductive interconnects and a method of crossing conductive interconnects
JP4536430B2 (ja) * 2004-06-10 2010-09-01 イビデン株式会社 フレックスリジッド配線板
KR101235701B1 (ko) * 2008-12-29 2013-02-21 엘지디스플레이 주식회사 엘이디 백라이트용 연성인쇄회로기판 및 이의 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS556819A (en) * 1978-06-30 1980-01-18 Hitachi Ltd Thick film circuit board
US4520228A (en) * 1981-09-18 1985-05-28 Wilhelm Ruf Kg Multi-layer conductor plate and a method of making
JPS61210695A (ja) * 1985-03-15 1986-09-18 日立コンデンサ株式会社 印刷配線板の製造方法
JPH0325272U (ja) * 1989-07-24 1991-03-15
JP2009545868A (ja) * 2006-08-03 2009-12-24 ビーエーエスエフ ソシエタス・ヨーロピア 構造化導電性表面を製造するための方法

Also Published As

Publication number Publication date
TW201330724A (zh) 2013-07-16
WO2013095922A1 (en) 2013-06-27
US20130161083A1 (en) 2013-06-27
EP2796020A1 (en) 2014-10-29
KR20140099280A (ko) 2014-08-11

Similar Documents

Publication Publication Date Title
US8638542B2 (en) Capacitor containing a large number of filamentous conductors and method of manufacturing the same
US7696849B2 (en) Electronic component
CN102695366B (zh) 电子部件内置电路板及其制造方法
JP5404312B2 (ja) 電子装置
US9113569B2 (en) Wiring board and method for manufacturing same
US20120268875A1 (en) Mounting structure of circuit board having thereon multi-layered ceramic capacitor, method thereof, land pattern of circuit board for the same, packing unit for multi-layered ceramic capacitor taped horizontally and aligning method thereof
US20060281343A1 (en) Printed wiring board connection structure
US20150022982A1 (en) Wiring board and method for manufacturing the same
JP5182448B2 (ja) 部品内蔵基板
CN104575938A (zh) 线圈组件及其制造方法、基板及具有基板的电压调整模块
TWI522026B (zh) 具有電子元件內嵌於其中的基板及其製造方法
US20120314389A1 (en) Wiring board and method for manufacturing same
CN108154991B (zh) 线圈组件及制造线圈组件的方法
KR20150014157A (ko) 박막 인덕터 소자 및 이의 제조방법
KR20160108905A (ko) 적층 세라믹 전자 부품 및 그 제조 방법
CN102316681B (zh) 电路板及其制作方法
US9622340B2 (en) Flexible circuit board and method for manufacturing same
JP5111815B2 (ja) 多層構造を持つ埋め込みキャパシタコア
JP2006121046A (ja) 回路基板
TWI730368B (zh) 內埋電路板及其製作方法
KR100671748B1 (ko) 스티프너를 이용한 박형 인쇄회로기판 및 그 제조방법
JP2015503843A (ja) 印刷回路基板及びその製造方法
CN106341945B (zh) 一种柔性线路板及其制作方法
CN101198212B (zh) 多层印刷布线板及其制造方法
CN220087562U (zh) 线路板和电子设备

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150924

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160823

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160913

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20170421