JP2015142178A - 記録装置、撮像装置、記録装置の制御方法、及びプログラム - Google Patents
記録装置、撮像装置、記録装置の制御方法、及びプログラム Download PDFInfo
- Publication number
- JP2015142178A JP2015142178A JP2014012763A JP2014012763A JP2015142178A JP 2015142178 A JP2015142178 A JP 2015142178A JP 2014012763 A JP2014012763 A JP 2014012763A JP 2014012763 A JP2014012763 A JP 2014012763A JP 2015142178 A JP2015142178 A JP 2015142178A
- Authority
- JP
- Japan
- Prior art keywords
- delay
- data
- delay amount
- range
- reception
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1087—Data input latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1093—Input synchronization
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
- G11C7/222—Clock generating, synchronizing or distributing circuits within memory device
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Television Signal Processing For Recording (AREA)
- Information Transfer Systems (AREA)
Abstract
Description
本発明の記録装置をデジタルカメラのような撮像装置に適用した実施形態について説明する。図1は、第1の実施形態に係るデジタルカメラ100の構成例を示すブロック図である。図1において、撮影レンズ101は、被写体像をとらえ、絞り102によって光量が所定量に制限された後、撮像素子103上に被写体像を結像させる。結像した被写体像は、A/D変換器104でデジタル化される。デジタル化された画像データは、画像処理部105でガンマ補正、ホワイトバランス補正、及びノイズリダクション処理等が行われた後、データバス107に非圧縮画像データとして出力される。
また、本発明は、以下の処理を実行することによっても実現される。即ち、上述した実施形態の機能を実現するソフトウェア(プログラム)を、ネットワーク又は各種記憶媒体を介してシステム或いは装置に供給し、そのシステム或いは装置のコンピュータ(又はCPUやMPU等)がプログラムを読み出して実行する処理である。
Claims (10)
- 記録媒体に対してクロック信号を出力する出力手段と、
前記記録媒体との間でコマンド又はデータを送受信する通信手段と、
前記クロック信号を遅延させることにより、前記通信手段による受信のタイミングを規定するタイミング信号を生成する生成手段と、
所定のデータの送信を指示するデータ送信コマンドを前記記録媒体へ複数回送信するように前記通信手段を制御し、前記複数回送信されたデータ送信コマンドに応えて前記記録媒体から複数回送信されたデータを、各回ごとに異なる遅延量を有するタイミング信号に従って受信するように前記通信手段及び前記生成手段を制御し、当該受信した複数のデータそれぞれを前記所定のデータと比較することにより遅延量ごとの受信成否を判定する判定手段と、
前記遅延量ごとの受信成否を遅延量の順に並べた場合に複数の受信成功が連続して並ぶ範囲を検出する検出手段と、
前記検出手段により複数の範囲が検出された場合、最も広い範囲に対応する複数の遅延量のうちの1つを、前記生成手段による遅延の量として設定する設定手段と、
を備えることを特徴とする記録装置。 - 前記複数の範囲の中に最も広い範囲が複数存在する場合、前記設定手段は、当該複数の最も広い範囲のうちより少ない遅延量に対応する範囲に対応する複数の遅延量のうちの1つを、前記生成手段による遅延の量として設定する
ことを特徴とする請求項1に記載の記録装置。 - 前記複数の範囲の中に最も広い範囲との広さの差が閾値以下の範囲が存在する場合、前記設定手段は、前記最も広い範囲、及び前記最も広い範囲との広さの差が閾値以下の範囲のうち、より少ない遅延量に対応する範囲に対応する複数の遅延量のうちの1つを、前記生成手段による遅延の量として設定する
ことを特徴とする請求項2に記載の記録装置。 - 前記閾値は、前記最も広い範囲の広さに比例する
ことを特徴とする請求項3に記載の記録装置。 - 前記検出手段により検出された範囲が1つだけの場合、前記設定手段は、当該検出された範囲に対応する複数の遅延量のうちの1つを、前記生成手段による遅延の量として設定する
ことを特徴とする請求項1乃至4のいずれか1項に記載の記録装置。 - 前記設定手段は、設定対象の遅延量の選択対象の範囲の中心に対応する遅延量を、前記生成手段による遅延の量として設定する
ことを特徴とする請求項1乃至5のいずれか1項に記載の記録装置。 - 前記設定手段は、設定対象の遅延量の選択対象の範囲に対応する遅延量の数が偶数である場合、当該範囲の中心に最も近い2つの遅延量のうち、より少ない遅延量を、前記生成手段による遅延の量として設定する
ことを特徴とする請求項6に記載の記録装置。 - 請求項1乃至7のいずれか1項に記載の記録装置を備えることを特徴とする撮像装置。
- 記録媒体に対してクロック信号を出力する出力手段と、
前記記録媒体との間でコマンド又はデータを送受信する通信手段と、
前記クロック信号を遅延させることにより、前記通信手段による受信のタイミングを規定するタイミング信号を生成する生成手段と、
を備える記録装置の制御方法であって、
前記記録装置の判定手段が、所定のデータの送信を指示するデータ送信コマンドを前記記録媒体へ複数回送信するように前記通信手段を制御し、前記複数回送信されたデータ送信コマンドに応えて前記記録媒体から複数回送信されたデータを、各回ごとに異なる遅延量を有するタイミング信号に従って受信するように前記通信手段及び前記生成手段を制御し、当該受信した複数のデータそれぞれを前記所定のデータと比較することにより遅延量ごとの受信成否を判定する判定工程と、
前記記録装置の検出手段が、前記遅延量ごとの受信成否を遅延量の順に並べた場合に複数の受信成功が連続して並ぶ範囲を検出する検出工程と、
前記記録装置の設定手段が、前記検出工程により複数の範囲が検出された場合、最も広い範囲に対応する複数の遅延量のうちの1つを、前記生成手段による遅延の量として設定する設定工程と、
を備えることを特徴とする制御方法。 - コンピュータに、請求項9に記載の制御方法の各工程を実行させるためのプログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014012763A JP6356972B2 (ja) | 2014-01-27 | 2014-01-27 | 記録装置、撮像装置、及び記録装置の制御方法 |
US14/598,556 US9240231B2 (en) | 2014-01-27 | 2015-01-16 | Recording apparatus and control method for recording apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014012763A JP6356972B2 (ja) | 2014-01-27 | 2014-01-27 | 記録装置、撮像装置、及び記録装置の制御方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015142178A true JP2015142178A (ja) | 2015-08-03 |
JP2015142178A5 JP2015142178A5 (ja) | 2017-02-23 |
JP6356972B2 JP6356972B2 (ja) | 2018-07-11 |
Family
ID=53679631
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014012763A Active JP6356972B2 (ja) | 2014-01-27 | 2014-01-27 | 記録装置、撮像装置、及び記録装置の制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9240231B2 (ja) |
JP (1) | JP6356972B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10714039B2 (en) | 2018-08-23 | 2020-07-14 | Sakai Display Products Corporation | Display device and data transmission method in display device |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107329923B (zh) * | 2017-06-26 | 2020-12-22 | 南京鼎越信息科技有限公司 | 一种调整总线时序的方法、存储介质和终端 |
CN109347989B (zh) * | 2018-12-11 | 2021-08-13 | 武汉盛帆电子股份有限公司 | 基于NB-IoT物联网的表计设计方法、装置及系统设计方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08102729A (ja) * | 1994-10-03 | 1996-04-16 | Hitachi Ltd | クロックタイミング自動調整方法およびクロックタイミング自動調整装置 |
JP2001024563A (ja) * | 1999-07-06 | 2001-01-26 | Futaba Corp | シンボル同期装置および周波数ホッピング受信装置 |
JP2008152315A (ja) * | 2006-12-14 | 2008-07-03 | Sanyo Electric Co Ltd | 信号処理回路 |
US20100287335A1 (en) * | 2007-12-27 | 2010-11-11 | Hyunmo Chung | Read Enable Signal Adjusting Flash Memory Device and Read Control Method of Flash Memory Device |
WO2014208552A1 (ja) * | 2013-06-25 | 2014-12-31 | コニカミノルタ株式会社 | 位相調整回路、画像形成装置及び位相調整方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4662536B2 (ja) * | 2004-12-28 | 2011-03-30 | パナソニック株式会社 | タイミング調整方法及び装置 |
JP2008257776A (ja) * | 2007-04-03 | 2008-10-23 | Elpida Memory Inc | 半導体記憶装置及びその制御方法 |
JP5330340B2 (ja) | 2010-08-31 | 2013-10-30 | 株式会社東芝 | サンプリング位相を補正するホストコントローラ及び方法 |
US9443602B2 (en) * | 2013-08-23 | 2016-09-13 | Kabushiki Kaisha Toshiba | Storage device and data latch timing adjustment method |
-
2014
- 2014-01-27 JP JP2014012763A patent/JP6356972B2/ja active Active
-
2015
- 2015-01-16 US US14/598,556 patent/US9240231B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08102729A (ja) * | 1994-10-03 | 1996-04-16 | Hitachi Ltd | クロックタイミング自動調整方法およびクロックタイミング自動調整装置 |
JP2001024563A (ja) * | 1999-07-06 | 2001-01-26 | Futaba Corp | シンボル同期装置および周波数ホッピング受信装置 |
JP2008152315A (ja) * | 2006-12-14 | 2008-07-03 | Sanyo Electric Co Ltd | 信号処理回路 |
US20100287335A1 (en) * | 2007-12-27 | 2010-11-11 | Hyunmo Chung | Read Enable Signal Adjusting Flash Memory Device and Read Control Method of Flash Memory Device |
WO2014208552A1 (ja) * | 2013-06-25 | 2014-12-31 | コニカミノルタ株式会社 | 位相調整回路、画像形成装置及び位相調整方法 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10714039B2 (en) | 2018-08-23 | 2020-07-14 | Sakai Display Products Corporation | Display device and data transmission method in display device |
Also Published As
Publication number | Publication date |
---|---|
US20150213874A1 (en) | 2015-07-30 |
JP6356972B2 (ja) | 2018-07-11 |
US9240231B2 (en) | 2016-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6356970B2 (ja) | 記録装置、及び記録装置の制御方法 | |
CN108632552B (zh) | 记录装置、控制方法和存储介质 | |
JP6356972B2 (ja) | 記録装置、撮像装置、及び記録装置の制御方法 | |
US10545680B2 (en) | Recording/reproduction apparatus, control method of recording/reproduction apparatus, and non-transitory computer-readable storage medium | |
US9363465B2 (en) | Data processing apparatus and data processing method | |
JP2010244399A (ja) | データ転送装置及び撮像装置 | |
US10771681B2 (en) | Imaging pickup apparatus of which display start timing and display quality are selectable, method of controlling the same | |
US10439619B2 (en) | Recording apparatus, control method, and storage medium | |
US11837257B2 (en) | Electronic device and control methods thereof | |
JP6151976B2 (ja) | 記録再生装置及び制御方法 | |
JP6857066B2 (ja) | 記録再生装置、記録再生装置の制御方法、及び、プログラム | |
JP2015210540A (ja) | 記録装置、撮像装置、記録装置の制御方法、及びプログラム | |
JP2016046781A (ja) | 記録再生装置、記録再生装置の制御方法及びプログラム | |
JP2015118568A (ja) | 記録再生装置、記録再生装置の制御方法及びコンピュータプログラム | |
JP2020091696A (ja) | 記録再生装置 | |
JP2015219775A (ja) | 記録装置、撮像装置、記録装置の制御方法、及びプログラム | |
JP6141066B2 (ja) | 制御装置、撮像制御方法、コンピュータプログラム、及び撮像システム | |
JP2018147260A (ja) | 記録再生装置、記録再生装置の制御方法、及び、プログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170120 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170120 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20171017 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171030 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171221 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180518 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180615 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6356972 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |