JP2015018564A - 検出されたエラーレートに応じたSerDes電力調節 - Google Patents
検出されたエラーレートに応じたSerDes電力調節 Download PDFInfo
- Publication number
- JP2015018564A JP2015018564A JP2014165486A JP2014165486A JP2015018564A JP 2015018564 A JP2015018564 A JP 2015018564A JP 2014165486 A JP2014165486 A JP 2014165486A JP 2014165486 A JP2014165486 A JP 2014165486A JP 2015018564 A JP2015018564 A JP 2015018564A
- Authority
- JP
- Japan
- Prior art keywords
- serdes
- integrated circuit
- link
- error rate
- receiver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/02—Details
- H04L12/12—Arrangements for remote connection or disconnection of substations or of equipment thereof
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0036—Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. Transmission Power Control [TPC] or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Quality & Reliability (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Communication Control (AREA)
- Dc Digital Transmission (AREA)
- Debugging And Monitoring (AREA)
- Bus Control (AREA)
- Information Transfer Systems (AREA)
- Power Sources (AREA)
Abstract
【解決手段】第1の集積回路(IC)から第2のICまでの第1のSerDesリンク31と、第2のICから第1のICまでの第2のリンク35において、第1のリンクの回路内の消費電力設定が、第1のリンクのビットエラーレートがある範囲内に維持されるように消費電力を制御するように調整され、範囲の下限は実質的にゼロより大きい。第2のリンクに対する回路内の消費電力設定が、第2のリンクのビットエラーレートが範囲内に維持されるように消費電力を制御するように調整され、範囲の下限は実質的にゼロより大きい。第2のIC内の回路が第1のリンク内のエラーを検出し、第2のリンクを介して報告を返す。第1のICは、第1のリンクに対するビットエラーレートを決定するために、報告された情報を使用する。
【選択図】図1
Description
図14は、図3のCDR回路18内のループフィルタ66の図である。ループフィルタは、図12のアーリーレート検出器443からの2ビットデジタル値H/R/Aのストリームをフィルタリングするデジタルフィルタである。破線461内の回路だけが使用される場合、デジタルフィルタは、1次のローパスフィルタとなるように構成される。破線462内の全回路が使用される場合、デジタルフィルタは、2次のローパスフィルタとなるように構成される。ループフィルタ66が1次のローパスフィルタまたは2次のローパスフィルタのいずれに構成されるかにかかわらず、フィルタの出力は、導線463上の16ビット値のストリームとして現れる。入力リード線464上のSECOND_ORDER_SEL信号62は、図3のCDR回路18に供給される設定61の一部である。2次のフィルタがディセーブルされると、クロック信号CLKは、アキュムレータ466をクロッキングすることを(開であるスイッチ465で表されるように)阻止されるのに対して、2次のフィルタがイネーブルされると、クロック信号CLKはゲートオフされない。回路はデジタルであるので、消費電力は低減される。というのはデジタル回路の静的消費電力は低いからである。2次のフィルタがディセーブルされると、スイッチ467および468は図示の位置にあるのに対して、2次のフィルタがイネーブルされると、スイッチ467および468は図示と反対の位置にある。導線463上の16ビット信号は、ループフィルタのローパスフィルタリング効果によってゆっくりと変化する信号である。
したがって、説明した特定の実施形態の様々な特徴の様々な変更、適合、および組合せは、以下に記載する特許請求の範囲の範囲から逸脱することなく実施できる。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1]
SerDes(直列化器/並列化器)リンクを介した情報の通信においてSerDes回路を使用することであって、前記SerDes回路が、前記SerDesリンクを介して情報を送信するSerDes送信機と、前記SerDesリンクから情報を受信するSerDes受信機とからなる群から得られることと、
前記SerDesリンクのエラーレートが、実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように、前記SerDes回路の消費電力を制御することと
を備え、前記制御することが行われる間、前記消費電力があるときは増大され、またあるときは低減される、方法。
[C2]
SerDes(直列化器/並列化器)リンクを介して情報を通信するように適合されたSerDes回路に動作可能に結合されたコントローラを備え、前記SerDesリンクのエラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記SerDes回路の消費電力を制御するように前記コントローラが適合され、前記制御することが行われる間、前記消費電力があるときは増大され、またあるときは低減される、装置。
[C3]
前記コントローラが第1のSerDesデバイスの一部であり、前記SerDes回路が第2のSerDesデバイスの一部であり、前記SerDesリンクが前記第1のSerDesデバイスと前記第2のSerDesデバイスとの間に延在する、C2に記載の装置。
[C4]
前記コントローラおよび前記SerDes回路が第1のSerDesデバイスの一部であり、前記SerDesリンクが前記第1のSerDesデバイスと第2のSerDesデバイスとの間に延在する、C2に記載の装置。
[C5]
(a)SerDes(直列化器/並列化器)リンクのエラーレートを決定することであって、前記SerDesリンクを介して進む情報がSerDes受信機によって受信されることと、
(b)前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記SerDes受信機の消費電力設定を制御することと
を備え、(b)の前記制御することが、
前記エラーレートが前記エラーレート下限を下回っていると判断される場合、前記エラーレートが増加して実質的に前記エラーレート下限以上になるように、前記消費電力設定を前記SerDes受信機の消費電力が低減されるように調整することと、
前記エラーレートが前記エラーレート上限を上回っていると判断される場合、前記エラーレートが減少して実質的に前記エラーレート上限以下になるように、前記消費電力設定を前記SerDes受信機の前記消費電力が増加するように調整することと
を伴い、(b)の前記制御することが行われる間、あるときは前記消費電力が増大され、またあるときは低減される、方法。
[C6]
(a)の前記決定することおよび(b)の前記制御することが、電池式モバイル通信デバイス内で行われ、前記SerDesリンクが前記電池式モバイル通信デバイス内に配設される、C5に記載の方法。
[C7]
前記SerDesリンクが、電池式モバイル通信デバイス内の第1の集積回路から前記電池式モバイル通信デバイス内の第2の集積回路まで延在する、C5に記載の方法。
[C8]
(a)の前記決定することおよび(b)の前記制御することが前記SerDes受信機を含む第1の集積回路によって実行され、前記SerDesリンクを介して進む前記情報が、第2の集積回路の一部であるSerDes送信機から受信され、前記第1の集積回路が中央処理装置(CPU)を含み、前記第2の集積回路がメモリを含み、前記方法が、
前記SerDesリンクの前記SerDes受信機を使用して前記第2の集積回路の前記メモリにアクセスすること
をさらに備え、前記第1の集積回路の前記CPUが前記アクセスすることを実行する、C5に記載の方法。
[C9]
(a)の前記決定することおよび(b)の前記制御することが集積回路によって実行され、前記集積回路が前記SerDes受信機を含み、(a)の前記決定することが、
データ部分とエラー検出コード部分とを含む情報を前記SerDes受信機を介して受信することと、
前記エラー検出コード部分を使用して前記データ部分内の1つまたは複数のビットエラーを検出するために前記集積回路上のエラー検出回路を使用することと
を伴う、C5に記載の方法。
[C10]
前記エラー検出コード部分が、エラー訂正コードと、エラー検出および訂正コードと、CRC(巡回冗長コード)コードとからなる群から得られる、C9に記載の方法。
[C11]
(a)の前記決定することが、
検出されたビットエラーの数の合計を保持することと、
エラーなしで受信されたビットの数の合計を保持することと
をさらに伴う、C9に記載の方法。
[C12]
前記SerDes受信機がループフィルタを含み、前記消費電力設定が前記ループフィルタの設定を備える、C5に記載の方法。
[C13]
前記SerDes受信機がデジタルフィルタを含み、前記消費電力設定が、デジタルクロック信号が前記デジタルフィルタの一部分に供給されるのを防止する設定である、C5に記載の方法。
[C14]
前記SerDes受信機がクロックとデータ回復回路とを含み、前記消費電力設定が前記クロックおよびデータ回復回路の設定を備える、C5に記載の方法。
[C15]
前記SerDes受信機がイコライザを含み、前記消費電力設定が前記イコライザの設定を備える、C5に記載の方法。
[C16]
前記SerDes受信機がイコライザを含み、前記消費電力設定が、前記イコライザの高周波数ブーストをイネーブルする設定を備える、C5に記載の方法。
[C17]
前記SerDes受信機が多相クロック信号を出力する位相ロックループ(PLL)を含み、前記消費電力設定が前記PLLの設定を備える、C5に記載の方法。
[C18]
前記SerDes受信機が入力インピーダンスを有し、前記消費電力設定が前記SerDes受信機の前記入力インピーダンスを決定する設定を備える、C5に記載の方法。
[C19]
(a)第1のSerDes(直列化器/並列化器)リンクのエラーレートを決定することであって、前記第1のSerDesリンクを介して進む情報がSerDes受信機によって受信されることと、
(b)前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように、前記SerDes受信機の入力インピーダンス設定を制御することと
を備え、(b)の前記制御することが、
前記エラーレートが前記エラーレート下限を下回っていると判断される場合、前記エラーレートが増加して実質的に前記エラーレート下限以上になるように、前記入力インピーダンス設定を前記SerDes受信機の前記入力インピーダンスが増大されるように調整することと、
前記エラーレートが前記エラーレート上限を上回っていると判断される場合、前記エラーレートが減少して実質的に前記エラーレート上限以下になるように、前記入力インピーダンス設定を前記SerDes受信機の前記入力インピーダンスが低減されるように調整することと
を伴い、(b)の前記制御することが行われる間、前記SerDes受信機の入力インピーダンスがあるときは増大され、またあるときは低減される、方法。
[C20]
(a)における前記エラーレートを前記決定することが第1の集積回路上で実行され、前記SerDes受信機が第2の集積回路の一部である、C19に記載の方法。
[C21]
(a)における前記第1のSerDesリンクを介して進む前記情報が第1の集積回路のSerDes送信機によって出力され、(a)における前記情報を受信する前記SerDes受信機が第2の集積回路の一部であり、(a)の前記決定することおよび(b)の前記制御することが前記第1の集積回路によって実行される、C19に記載の方法。
[C22]
前記エラーレートを決定するために、第2のSerDesリンクを介して第1の集積回路上で受信されるパケット内のエラー情報を使用することをさらに備え、(a)の前記決定することが前記第1の集積回路によって実行され、前記SerDes受信機が前記第1の集積回路の一部ではない、C19に記載の方法。
[C23]
前記パケットがキープアライブ同期パケットである、C22に記載の方法。
[C24]
前記エラー情報が、(a)における前記第1のSerDesリンクを介して進む前記情報に関連する、C22に記載の方法。
[C25]
第2の集積回路内の回路が、(a)における前記SerDesリンクを介して進む前記情報内のエラーを検出し、前記エラーから前記エラー情報を生成し、前記第2の集積回路が前記エラー情報を前記パケットに組み込んで、前記パケットを前記第2のSerDesリンクを介して前記第1の集積回路に送信する、C22に記載の方法。
[C26]
前記第1の集積回路が、パケットを前記第1のSerDesリンクを介して前記第2の集積回路に送信することによって(b)の前記制御することを実行し、前記第2の集積回路に送信された前記パケットが前記入力インピーダンス設定を含み、前記入力インピーダンス設定が前記第2の集積回路の前記SerDes受信機に供給される、C20に記載の方法。
[C27]
前記パケットが制御パケットである、C26に記載の方法。
[C28]
(a)の前記決定することおよび(b)の前記制御することが、SerDes送信機を含む第1の集積回路によって実行され、前記第1のSerDesリンクを介して進む前記情報が前記SerDes送信機から送信され、前記SerDes受信機が第2の集積回路の一部であり、前記第1の集積回路が中央処理装置(CPU)を含み、前記第2の集積回路がメモリを含み、前記第1の集積回路の前記CPUが前記第1のSerDesリンクを使用して前記第2の集積回路の前記メモリにアクセスする、C19に記載の方法。
[C29]
(a)の前記決定することおよび(b)の前記制御することが、電池式ワイヤレスモバイル通信デバイス内の第1の集積回路によって実行される、C19に記載の方法。
[C30]
(a)第1のSerDes通信を第1のデバイスから第1のSerDesリンクを介して第2のデバイス上で受信することであって、前記第1のSerDes通信が前記第2のデバイスのSerDes受信機上で受信されることと、
(b)前記第1のSerDes通信内でエラーが発生したことを前記第2のデバイス上で判断することと、前記判断することに応答して、前記第1のSerDes通信に関連するエラー情報を含む第2のSerDes通信を前記第2のデバイスから前記第1のデバイスに第2のSerDesリンクを介して送信することと、
(c)第3のSerDes通信を前記第1のデバイスから前記第1のSerDesリンクを介して前記第2のデバイス上で受信することと、
(d)前記第2のデバイスの前記SerDes受信機の入力インピーダンス設定を調整するために、前記第3のSerDes通信内の情報を使用することと
を備える、方法。
[C31]
(c)において受信された前記第3のSerDes通信内の前記情報が、(b)における前記エラー情報の関数である、C30に記載の方法。
[C32]
(a)、(b)、(c)および(d)が第2の集積回路によって実行され、前記第1のSerDesリンクのエラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように複数回繰り返される、C30に記載の方法。
[C33]
SerDes受信機と、
前記SerDes受信機に結合されたコントローラと
を備え、前記コントローラが、前記SerDes受信機を伴うSerDesリンクに対するエラーレートを決定し、前記コントローラが、前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように、前記コントローラによって前記SerDes受信機に供給される消費電力設定を調整する、集積回路。
[C34]
前記コントローラが、前記SerDesリンクを介して行われた通信内のエラーを検出するエラー検出回路を含み、前記コントローラが、前記SerDesリンクに対する前記エラーレートを決定するために、前記エラー検出回路によって生成されたエラー情報を使用する、C33に記載の集積回路。
[C35]
前記SerDes受信機がループフィルタを含み、前記消費電力設定が前記ループフィルタの設定を備える、C33に記載の集積回路。
[C36]
前記SerDes受信機がデジタルフィルタを含み、前記消費電力設定が、デジタルクロック信号が前記デジタルフィルタの一部分に供給されるのを防止する設定である、C33に記載の集積回路。
[C37]
前記SerDes受信機がクロックおよびデータ回復回路を含み、前記消費電力設定が前記クロックおよびデータ回復回路の設定を備える、C33に記載の集積回路。
[C38]
前記SerDes受信機がイコライザを含み、前記消費電力設定が前記イコライザの設定を備える、C33に記載の集積回路。
[C39]
前記SerDes受信機がイコライザを含み、前記消費電力設定が、前記イコライザの高周波数ブーストをイネーブルする設定を備える、C33に記載の集積回路。
[C40]
前記SerDes受信機が、多相クロック信号を出力する位相ロックループ(PLL)を含み、前記消費電力設定が前記PLLの設定を備える、C33に記載の集積回路。
[C41]
前記SerDes受信機が入力インピーダンスを有し、前記消費電力設定が、前記SerDes受信機の前記入力インピーダンスを決定する設定を備える、C33に記載の集積回路。
[C42]
第2のSerDesリンクを介して情報を受信するように適合された第1のSerDes受信機と、
第1のSerDesリンクを介して第2のSerDes受信機に情報を送信するように適合されたSerDes送信機と、
前記第1のSerDes受信機と前記SerDes送信機とに結合されたコントローラと
を備え、前記コントローラが、前記第1のSerDes受信機を介してエラー情報を受信し、前記第1のSerDesリンクのエラーレートを決定するために前記エラー情報を使用し、前記コントローラが、前記第1のSerDesリンクの前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記第2のSerDes受信機の入力インピーダンスを調整するために、前記SerDes送信機に制御パケットを送信させる、集積回路。
[C43]
前記エラー情報が、キープアライブ同期パケットの一部として前記第2のSerDesリンクを介して前記集積回路上で受信される、C42に記載の集積回路。
[C44]
前記第1のSerDesリンクおよび第2のSerDesリンクを介してメモリアクセスを実行する中央処理装置(CPU)をさらに備える、C42に記載の集積回路。
[C45]
エラーレートを有する第1のSerDesリンクを介して情報を受信するように適合されたSerDes受信機と、
第2のSerDesリンクを介して情報を送信するように適合されたSerDes送信機と、
前記第1のSerDes受信機と前記SerDes送信機とに結合されたコントローラと
を備え、前記コントローラが、前記第1のSerDesリンクを介した第1のSerDes通信に関するエラー情報を生成し、前記コントローラが、前記第2のSerDesリンクを介して第2のSerDes通信内で前記エラー情報を通信させ、前記コントローラが前記第1のSerDesリンクを介して第3のSerDes通信内の制御パケットを受信し、前記制御パケットに応答して、前記第1のSerDesリンクの前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記第2のSerDes受信機の入力インピーダンスを調整する、集積回路。
[C46]
前記第2のSerDes通信がキープアライブ同期パケットの通信である、C45に記載の集積回路。
[C47]
前記コントローラに結合され、前記第1のSerDesリンクおよび前記第2のSerDesリンクを使用して別の集積回路によってアクセスされ得るメモリをさらに備える、C45に記載の集積回路。
Claims (47)
- SerDes(直列化器/並列化器)リンクを介した情報の通信においてSerDes回路を使用することであって、前記SerDes回路が、前記SerDesリンクを介して情報を送信するSerDes送信機と、前記SerDesリンクから情報を受信するSerDes受信機とからなる群から得られることと、
前記SerDesリンクのエラーレートが、実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように、前記SerDes回路の消費電力を制御することとを備え、前記制御することが行われる間、前記消費電力があるときは増大され、またあるときは低減される、方法。 - SerDes(直列化器/並列化器)リンクを介して情報を通信するように適合されたSerDes回路に動作可能に結合されたコントローラを備え、前記SerDesリンクのエラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記SerDes回路の消費電力を制御するように前記コントローラが適合され、前記制御することが行われる間、前記消費電力があるときは増大され、またあるときは低減される、装置。
- 前記コントローラが第1のSerDesデバイスの一部であり、前記SerDes回路が第2のSerDesデバイスの一部であり、前記SerDesリンクが前記第1のSerDesデバイスと前記第2のSerDesデバイスとの間に延在する、請求項2に記載の装置。
- 前記コントローラおよび前記SerDes回路が第1のSerDesデバイスの一部であり、前記SerDesリンクが前記第1のSerDesデバイスと第2のSerDesデバイスとの間に延在する、請求項2に記載の装置。
- (a)SerDes(直列化器/並列化器)リンクのエラーレートを決定することであって、前記SerDesリンクを介して進む情報がSerDes受信機によって受信されることと、
(b)前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記SerDes受信機の消費電力設定を制御することとを備え、(b)の前記制御することが、
前記エラーレートが前記エラーレート下限を下回っていると判断される場合、前記エラーレートが増加して実質的に前記エラーレート下限以上になるように、前記消費電力設定を前記SerDes受信機の消費電力が低減されるように調整することと、
前記エラーレートが前記エラーレート上限を上回っていると判断される場合、前記エラーレートが減少して実質的に前記エラーレート上限以下になるように、前記消費電力設定を前記SerDes受信機の前記消費電力が増加するように調整することとを伴い、(b)の前記制御することが行われる間、あるときは前記消費電力が増大され、またあるときは低減される、方法。 - (a)の前記決定することおよび(b)の前記制御することが、電池式モバイル通信デバイス内で行われ、前記SerDesリンクが前記電池式モバイル通信デバイス内に配設される、請求項5に記載の方法。
- 前記SerDesリンクが、電池式モバイル通信デバイス内の第1の集積回路から前記電池式モバイル通信デバイス内の第2の集積回路まで延在する、請求項5に記載の方法。
- (a)の前記決定することおよび(b)の前記制御することが前記SerDes受信機を含む第1の集積回路によって実行され、前記SerDesリンクを介して進む前記情報が、第2の集積回路の一部であるSerDes送信機から受信され、前記第1の集積回路が中央処理装置(CPU)を含み、前記第2の集積回路がメモリを含み、前記方法が、
前記SerDesリンクの前記SerDes受信機を使用して前記第2の集積回路の前記メモリにアクセスすることをさらに備え、前記第1の集積回路の前記CPUが前記アクセスすることを実行する、請求項5に記載の方法。 - (a)の前記決定することおよび(b)の前記制御することが集積回路によって実行され、前記集積回路が前記SerDes受信機を含み、(a)の前記決定することが、
データ部分とエラー検出コード部分とを含む情報を前記SerDes受信機を介して受信することと、
前記エラー検出コード部分を使用して前記データ部分内の1つまたは複数のビットエラーを検出するために前記集積回路上のエラー検出回路を使用することとを伴う、請求項5に記載の方法。 - 前記エラー検出コード部分が、エラー訂正コードと、エラー検出および訂正コードと、CRC(巡回冗長コード)コードとからなる群から得られる、請求項9に記載の方法。
- (a)の前記決定することが、
検出されたビットエラーの数の合計を保持することと、
エラーなしで受信されたビットの数の合計を保持することとをさらに伴う、請求項9に記載の方法。 - 前記SerDes受信機がループフィルタを含み、前記消費電力設定が前記ループフィルタの設定を備える、請求項5に記載の方法。
- 前記SerDes受信機がデジタルフィルタを含み、前記消費電力設定が、デジタルクロック信号が前記デジタルフィルタの一部分に供給されるのを防止する設定である、請求項5に記載の方法。
- 前記SerDes受信機がクロックとデータ回復回路とを含み、前記消費電力設定が前記クロックおよびデータ回復回路の設定を備える、請求項5に記載の方法。
- 前記SerDes受信機がイコライザを含み、前記消費電力設定が前記イコライザの設定を備える、請求項5に記載の方法。
- 前記SerDes受信機がイコライザを含み、前記消費電力設定が、前記イコライザの高周波数ブーストをイネーブルする設定を備える、請求項5に記載の方法。
- 前記SerDes受信機が多相クロック信号を出力する位相ロックループ(PLL)を含み、前記消費電力設定が前記PLLの設定を備える、請求項5に記載の方法。
- 前記SerDes受信機が入力インピーダンスを有し、前記消費電力設定が前記SerDes受信機の前記入力インピーダンスを決定する設定を備える、請求項5に記載の方法。
- (a)第1のSerDes(直列化器/並列化器)リンクのエラーレートを決定することであって、前記第1のSerDesリンクを介して進む情報がSerDes受信機によって受信されることと、
(b)前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように、前記SerDes受信機の入力インピーダンス設定を制御することとを備え、(b)の前記制御することが、
前記エラーレートが前記エラーレート下限を下回っていると判断される場合、前記エラーレートが増加して実質的に前記エラーレート下限以上になるように、前記入力インピーダンス設定を前記SerDes受信機の前記入力インピーダンスが増大されるように調整することと、
前記エラーレートが前記エラーレート上限を上回っていると判断される場合、前記エラーレートが減少して実質的に前記エラーレート上限以下になるように、前記入力インピーダンス設定を前記SerDes受信機の前記入力インピーダンスが低減されるように調整することとを伴い、(b)の前記制御することが行われる間、前記SerDes受信機の入力インピーダンスがあるときは増大され、またあるときは低減される、方法。 - (a)における前記エラーレートを前記決定することが第1の集積回路上で実行され、前記SerDes受信機が第2の集積回路の一部である、請求項19に記載の方法。
- (a)における前記第1のSerDesリンクを介して進む前記情報が第1の集積回路のSerDes送信機によって出力され、(a)における前記情報を受信する前記SerDes受信機が第2の集積回路の一部であり、(a)の前記決定することおよび(b)の前記制御することが前記第1の集積回路によって実行される、請求項19に記載の方法。
- 前記エラーレートを決定するために、第2のSerDesリンクを介して第1の集積回路上で受信されるパケット内のエラー情報を使用することをさらに備え、(a)の前記決定することが前記第1の集積回路によって実行され、前記SerDes受信機が前記第1の集積回路の一部ではない、請求項19に記載の方法。
- 前記パケットがキープアライブ同期パケットである、請求項22に記載の方法。
- 前記エラー情報が、(a)における前記第1のSerDesリンクを介して進む前記情報に関連する、請求項22に記載の方法。
- 第2の集積回路内の回路が、(a)における前記SerDesリンクを介して進む前記情報内のエラーを検出し、前記エラーから前記エラー情報を生成し、前記第2の集積回路が前記エラー情報を前記パケットに組み込んで、前記パケットを前記第2のSerDesリンクを介して前記第1の集積回路に送信する、請求項22に記載の方法。
- 前記第1の集積回路が、パケットを前記第1のSerDesリンクを介して前記第2の集積回路に送信することによって(b)の前記制御することを実行し、前記第2の集積回路に送信された前記パケットが前記入力インピーダンス設定を含み、前記入力インピーダンス設定が前記第2の集積回路の前記SerDes受信機に供給される、請求項20に記載の方法。
- 前記パケットが制御パケットである、請求項26に記載の方法。
- (a)の前記決定することおよび(b)の前記制御することが、SerDes送信機を含む第1の集積回路によって実行され、前記第1のSerDesリンクを介して進む前記情報が前記SerDes送信機から送信され、前記SerDes受信機が第2の集積回路の一部であり、前記第1の集積回路が中央処理装置(CPU)を含み、前記第2の集積回路がメモリを含み、前記第1の集積回路の前記CPUが前記第1のSerDesリンクを使用して前記第2の集積回路の前記メモリにアクセスする、請求項19に記載の方法。
- (a)の前記決定することおよび(b)の前記制御することが、電池式ワイヤレスモバイル通信デバイス内の第1の集積回路によって実行される、請求項19に記載の方法。
- (a)第1のSerDes通信を第1のデバイスから第1のSerDesリンクを介して第2のデバイス上で受信することであって、前記第1のSerDes通信が前記第2のデバイスのSerDes受信機上で受信されることと、
(b)前記第1のSerDes通信内でエラーが発生したことを前記第2のデバイス上で判断することと、前記判断することに応答して、前記第1のSerDes通信に関連するエラー情報を含む第2のSerDes通信を前記第2のデバイスから前記第1のデバイスに第2のSerDesリンクを介して送信することと、
(c)第3のSerDes通信を前記第1のデバイスから前記第1のSerDesリンクを介して前記第2のデバイス上で受信することと、
(d)前記第2のデバイスの前記SerDes受信機の入力インピーダンス設定を調整するために、前記第3のSerDes通信内の情報を使用することとを備える、方法。 - (c)において受信された前記第3のSerDes通信内の前記情報が、(b)における前記エラー情報の関数である、請求項30に記載の方法。
- (a)、(b)、(c)および(d)が第2の集積回路によって実行され、前記第1のSerDesリンクのエラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように複数回繰り返される、請求項30に記載の方法。
- SerDes受信機と、
前記SerDes受信機に結合されたコントローラとを備え、前記コントローラが、前記SerDes受信機を伴うSerDesリンクに対するエラーレートを決定し、前記コントローラが、前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように、前記コントローラによって前記SerDes受信機に供給される消費電力設定を調整する、集積回路。 - 前記コントローラが、前記SerDesリンクを介して行われた通信内のエラーを検出するエラー検出回路を含み、前記コントローラが、前記SerDesリンクに対する前記エラーレートを決定するために、前記エラー検出回路によって生成されたエラー情報を使用する、請求項33に記載の集積回路。
- 前記SerDes受信機がループフィルタを含み、前記消費電力設定が前記ループフィルタの設定を備える、請求項33に記載の集積回路。
- 前記SerDes受信機がデジタルフィルタを含み、前記消費電力設定が、デジタルクロック信号が前記デジタルフィルタの一部分に供給されるのを防止する設定である、請求項33に記載の集積回路。
- 前記SerDes受信機がクロックおよびデータ回復回路を含み、前記消費電力設定が前記クロックおよびデータ回復回路の設定を備える、請求項33に記載の集積回路。
- 前記SerDes受信機がイコライザを含み、前記消費電力設定が前記イコライザの設定を備える、請求項33に記載の集積回路。
- 前記SerDes受信機がイコライザを含み、前記消費電力設定が、前記イコライザの高周波数ブーストをイネーブルする設定を備える、請求項33に記載の集積回路。
- 前記SerDes受信機が、多相クロック信号を出力する位相ロックループ(PLL)を含み、前記消費電力設定が前記PLLの設定を備える、請求項33に記載の集積回路。
- 前記SerDes受信機が入力インピーダンスを有し、前記消費電力設定が、前記SerDes受信機の前記入力インピーダンスを決定する設定を備える、請求項33に記載の集積回路。
- 第2のSerDesリンクを介して情報を受信するように適合された第1のSerDes受信機と、
第1のSerDesリンクを介して第2のSerDes受信機に情報を送信するように適合されたSerDes送信機と、
前記第1のSerDes受信機と前記SerDes送信機とに結合されたコントローラとを備え、前記コントローラが、前記第1のSerDes受信機を介してエラー情報を受信し、前記第1のSerDesリンクのエラーレートを決定するために前記エラー情報を使用し、前記コントローラが、前記第1のSerDesリンクの前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記第2のSerDes受信機の入力インピーダンスを調整するために、前記SerDes送信機に制御パケットを送信させる、集積回路。 - 前記エラー情報が、キープアライブ同期パケットの一部として前記第2のSerDesリンクを介して前記集積回路上で受信される、請求項42に記載の集積回路。
- 前記第1のSerDesリンクおよび第2のSerDesリンクを介してメモリアクセスを実行する中央処理装置(CPU)をさらに備える、請求項42に記載の集積回路。
- エラーレートを有する第1のSerDesリンクを介して情報を受信するように適合されたSerDes受信機と、
第2のSerDesリンクを介して情報を送信するように適合されたSerDes送信機と、
前記第1のSerDes受信機と前記SerDes送信機とに結合されたコントローラとを備え、前記コントローラが、前記第1のSerDesリンクを介した第1のSerDes通信に関するエラー情報を生成し、前記コントローラが、前記第2のSerDesリンクを介して第2のSerDes通信内で前記エラー情報を通信させ、前記コントローラが前記第1のSerDesリンクを介して第3のSerDes通信内の制御パケットを受信し、前記制御パケットに応答して、前記第1のSerDesリンクの前記エラーレートが実質的にゼロより大きいエラーレート下限とエラーレート上限との間に実質的に維持されるように前記第2のSerDes受信機の入力インピーダンスを調整する、集積回路。 - 前記第2のSerDes通信がキープアライブ同期パケットの通信である、請求項45に記載の集積回路。
- 前記コントローラに結合され、前記第1のSerDesリンクおよび前記第2のSerDesリンクを使用して別の集積回路によってアクセスされ得るメモリをさらに備える、請求項45に記載の集積回路。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/029,934 US8578222B2 (en) | 2011-02-17 | 2011-02-17 | SerDes power throttling as a function of detected error rate |
| US13/029,934 | 2011-02-17 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013554620A Division JP2014510468A (ja) | 2011-02-17 | 2012-02-16 | 検出されたエラーレートに応じたSerDes電力調節 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2015018564A true JP2015018564A (ja) | 2015-01-29 |
| JP2015018564A5 JP2015018564A5 (ja) | 2015-03-19 |
| JP5852196B2 JP5852196B2 (ja) | 2016-02-03 |
Family
ID=45768319
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013554620A Pending JP2014510468A (ja) | 2011-02-17 | 2012-02-16 | 検出されたエラーレートに応じたSerDes電力調節 |
| JP2014165486A Active JP5852196B2 (ja) | 2011-02-17 | 2014-08-15 | 検出されたエラーレートに応じたSerDes電力調節 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013554620A Pending JP2014510468A (ja) | 2011-02-17 | 2012-02-16 | 検出されたエラーレートに応じたSerDes電力調節 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US8578222B2 (ja) |
| EP (2) | EP2676372B1 (ja) |
| JP (2) | JP2014510468A (ja) |
| KR (1) | KR101527800B1 (ja) |
| CN (1) | CN103444085B (ja) |
| WO (1) | WO2012134652A2 (ja) |
Families Citing this family (52)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8565605B2 (en) * | 2009-12-15 | 2013-10-22 | Broadcom Corporation | Burst mode to continuous mode converter |
| US8760188B2 (en) * | 2011-06-30 | 2014-06-24 | Silicon Image, Inc. | Configurable multi-dimensional driver and receiver |
| US9071243B2 (en) | 2011-06-30 | 2015-06-30 | Silicon Image, Inc. | Single ended configurable multi-mode driver |
| EP2667547B1 (en) * | 2011-07-29 | 2016-01-20 | Huawei Technologies Co., Ltd. | Bandwidth adjustment method, bus controller and signal converter |
| JP2013115802A (ja) * | 2011-12-01 | 2013-06-10 | Alaxala Networks Corp | 信号伝送システムおよび信号伝送方法 |
| US8866508B2 (en) * | 2012-01-20 | 2014-10-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | System and method for calibrating chips in a 3D chip stack architecture |
| US9252809B2 (en) * | 2012-10-11 | 2016-02-02 | Broadcom Corporation | Using FEC statistics to tune serdes |
| US9052900B2 (en) | 2013-01-29 | 2015-06-09 | Oracle International Corporation | Serdes fast retrain method upon exiting power saving mode |
| US9065601B1 (en) * | 2013-03-15 | 2015-06-23 | Xilinx, Inc. | Circuits for and methods of implementing a receiver in an integrated circuit device |
| US8970254B1 (en) | 2014-03-03 | 2015-03-03 | Qualcomm Incorporated | Systems and methods for frequency detection |
| JP2015191255A (ja) * | 2014-03-27 | 2015-11-02 | 日本電気株式会社 | クロック分配回路およびクロック分配方法 |
| US9281810B2 (en) | 2014-05-13 | 2016-03-08 | Qualcomm Incorporated | Current mode logic circuit with multiple frequency modes |
| US9461626B2 (en) * | 2014-07-14 | 2016-10-04 | Qualcomm Incorporated | Dynamic voltage adjustment of an I/O interface signal |
| US9106462B1 (en) | 2014-07-21 | 2015-08-11 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Reduced power SERDES receiver using selective adaptation of equalizer parameters in response to supply voltage and operating temperature variations and technique for measuring same |
| US9690646B2 (en) * | 2014-07-29 | 2017-06-27 | SEAKR Engineering, Inc. | Robust SerDes wrapper |
| KR102163877B1 (ko) | 2014-10-13 | 2020-10-12 | 삼성전자 주식회사 | Serdes 회로 구동 방법 |
| US9577818B2 (en) * | 2015-02-04 | 2017-02-21 | Teradyne, Inc. | High speed data transfer using calibrated, single-clock source synchronous serializer-deserializer protocol |
| US9374217B1 (en) * | 2015-09-14 | 2016-06-21 | Inphi Corporation | SerDes with high-bandwith low-latency clock and data recovery |
| US10834672B2 (en) * | 2015-09-23 | 2020-11-10 | International Business Machines Corporation | Power management of network links |
| DE102015222112A1 (de) * | 2015-11-10 | 2017-05-11 | Volkswagen Aktiengesellschaft | Ethernet-Bus, Steuergerät und Verfahren zum Aufwecken eines Steuergeräts eines Ethernet-Busses |
| US10572416B1 (en) | 2016-03-28 | 2020-02-25 | Aquantia Corporation | Efficient signaling scheme for high-speed ultra short reach interfaces |
| US11088876B1 (en) | 2016-03-28 | 2021-08-10 | Marvell Asia Pte, Ltd. | Multi-chip module with configurable multi-mode serial link interfaces |
| US10447506B1 (en) | 2016-04-01 | 2019-10-15 | Aquantia Corp. | Dual-duplex link with independent transmit and receive phase adjustment |
| KR101884070B1 (ko) * | 2016-08-31 | 2018-08-02 | 사단법인 엑시콘산학공동연구소 | PCIe 테스트 장치 |
| US10135641B1 (en) * | 2017-01-04 | 2018-11-20 | Aquantia Corp. | Far end crosstalk cancellation for serdes links |
| US10218391B1 (en) * | 2017-08-02 | 2019-02-26 | Qualcomm Incorporated | Systems and methods providing a low-power mode for serial links |
| US10236891B1 (en) * | 2017-09-21 | 2019-03-19 | Synopsys, Inc. | Lock time measurement of clock and data recovery circuit |
| US10594518B2 (en) * | 2018-03-14 | 2020-03-17 | Rohm Co., Ltd. | Bidirectional transmission system |
| US10678296B2 (en) | 2018-08-03 | 2020-06-09 | Futurewei Technologies, Inc. | Multi-phase signal generation |
| JP7211028B2 (ja) * | 2018-11-19 | 2023-01-24 | 株式会社リコー | デジタル回路システム、電源電圧調整方法、及び電源電圧調整プログラム |
| US11855056B1 (en) | 2019-03-15 | 2023-12-26 | Eliyan Corporation | Low cost solution for 2.5D and 3D packaging using USR chiplets |
| US11791903B2 (en) | 2019-05-13 | 2023-10-17 | Mellanox Technologies, Ltd. | Consolidating multiple electrical data signals into an optical data signal on a multi-chip module using ASIC for controlling a photonics transceiver |
| US11108894B2 (en) * | 2019-08-09 | 2021-08-31 | Microsoft Technology Licensing, Llc | Masked packet checksums for more efficient digital communication |
| CN114586294B (zh) | 2019-11-14 | 2025-03-07 | 迈络思科技有限公司 | 电压受控的电光串行器/解串器(串行解串器) |
| US12100662B2 (en) * | 2020-12-18 | 2024-09-24 | Intel Corporation | Power-forwarding bridge for inter-chip data signal transfer |
| KR102721940B1 (ko) * | 2021-03-30 | 2024-10-25 | 한국전자통신연구원 | 메모리 액세스를 위한 직렬 통신 방법 및 시스템 |
| US11789807B1 (en) | 2021-03-30 | 2023-10-17 | Amazon Technologies, Inc. | Autonomous management of communication links |
| US11658796B2 (en) * | 2021-04-15 | 2023-05-23 | Mellanox Technologies, Ltd. | End-to-end link channel with lookup table(s) for equalization |
| US11855043B1 (en) | 2021-05-06 | 2023-12-26 | Eliyan Corporation | Complex system-in-package architectures leveraging high-bandwidth long-reach die-to-die connectivity over package substrates |
| US12438095B1 (en) | 2021-05-06 | 2025-10-07 | Eliyan Corp. | Complex system-in-package architectures leveraging high-bandwidth long-reach die-to-die connectivity over package substrates |
| US12204794B1 (en) | 2021-05-18 | 2025-01-21 | Eliyan Corporation | Architecture for DRAM control optimization using simultaneous bidirectional memory interfaces |
| US11909850B1 (en) * | 2021-06-23 | 2024-02-20 | Amazon Technologies, Inc. | Dynamic improvement of a communication channel |
| JP2023034909A (ja) * | 2021-08-31 | 2023-03-13 | キオクシア株式会社 | 半導体記憶装置 |
| US12190038B1 (en) | 2021-11-25 | 2025-01-07 | Eliyan Corporation | Multi-chip module (MCM) with multi-port unified memory |
| US11842986B1 (en) | 2021-11-25 | 2023-12-12 | Eliyan Corporation | Multi-chip module (MCM) with interface adapter circuitry |
| US11841815B1 (en) | 2021-12-31 | 2023-12-12 | Eliyan Corporation | Chiplet gearbox for low-cost multi-chip module applications |
| US12248419B1 (en) | 2022-05-26 | 2025-03-11 | Eliyan Corporation | Interface conversion circuitry for universal chiplet interconnect express (UCIe) |
| US12058874B1 (en) | 2022-12-27 | 2024-08-06 | Eliyan Corporation | Universal network-attached memory architecture |
| US12182040B1 (en) | 2023-06-05 | 2024-12-31 | Eliyan Corporation | Multi-chip module (MCM) with scalable high bandwidth memory |
| US12204482B1 (en) | 2023-10-09 | 2025-01-21 | Eliyan Corporation | Memory chiplet with efficient mapping of memory-centric interface to die-to-die (D2D) unit interface modules |
| US12204468B1 (en) | 2023-10-11 | 2025-01-21 | Eliyan Corporation | Universal memory interface with dynamic bidirectional data transfers |
| CN120567667A (zh) * | 2024-02-29 | 2025-08-29 | 华为技术有限公司 | Dsp模式配置方法、装置、通信系统及存储介质 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0523649U (ja) * | 1991-09-06 | 1993-03-26 | 河村電器産業株式会社 | シリアル伝送機器 |
| JP2004208008A (ja) * | 2002-12-25 | 2004-07-22 | Toshiba Corp | 電子機器、無線通信装置および送出電力制御方法 |
| JP2008167416A (ja) * | 2006-12-04 | 2008-07-17 | Shinko Electric Ind Co Ltd | シリアルデータ伝送方法、送受信装置及び1対の送受信装置のシリアルデータ伝送方法 |
| JP2010258747A (ja) * | 2009-04-24 | 2010-11-11 | Nec Saitama Ltd | スイッチドファブリックシステム |
| JP2010258841A (ja) * | 2009-04-27 | 2010-11-11 | Fujitsu Ltd | 伝送装置、受信回路及び伝送装置の制御方法 |
Family Cites Families (29)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FI86352C (fi) | 1989-11-14 | 1992-08-10 | Nokia Oy Ab | Digitaliskt radiolaenksystem och foerfarande foer reglering av en saendingseffekt i ett digitaliskt radiolaenksystem. |
| US5768684A (en) | 1994-03-04 | 1998-06-16 | Motorola, Inc. | Method and apparatus for bi-directional power control in a digital communication system |
| KR100343141B1 (ko) * | 1999-12-29 | 2002-07-05 | 윤종용 | 전송 에러를 보상하는 광 전송 시스템 |
| US7251256B1 (en) * | 2000-05-18 | 2007-07-31 | Luminous Networks, Inc. | Synchronization of asynchronous networks using media access control (MAC) layer synchronization symbols |
| US6771929B1 (en) | 2000-10-20 | 2004-08-03 | Northrop Grumman Corporation | Satellite communication system threshold leveling techniques |
| US6895520B1 (en) * | 2001-03-02 | 2005-05-17 | Advanced Micro Devices, Inc. | Performance and power optimization via block oriented performance measurement and control |
| US6650141B2 (en) * | 2001-12-14 | 2003-11-18 | Lattice Semiconductor Corporation | High speed interface for a programmable interconnect circuit |
| US7613958B2 (en) * | 2004-01-12 | 2009-11-03 | Hewlett-Packard Development Company, L.P. | Error detection in a system having coupled channels |
| CN1703027B (zh) * | 2004-05-25 | 2012-03-14 | 惠普开发有限公司 | 传递调试信息 |
| US7721159B2 (en) * | 2005-02-11 | 2010-05-18 | Hewlett-Packard Development Company, L.P. | Passing debug information |
| US7254797B2 (en) * | 2004-09-30 | 2007-08-07 | Rambus Inc. | Input/output cells with localized clock routing |
| US7311458B2 (en) | 2004-12-01 | 2007-12-25 | Verlin Stephen J | Squeegee |
| US7208975B1 (en) * | 2005-01-20 | 2007-04-24 | Lattice Semiconductor Corporation | SERDES with programmable I/O architecture |
| US20070016835A1 (en) * | 2005-07-12 | 2007-01-18 | Integrated Device Technology, Inc. | Method and apparatus for parameter adjustment, testing, and configuration |
| US9323311B2 (en) | 2006-06-22 | 2016-04-26 | Broadcom Corporation | Method and system for packet based signaling between A Mac and A PHY to manage energy efficient network devices and/or protocols |
| CN101132245B (zh) * | 2006-08-22 | 2010-12-08 | 中兴通讯股份有限公司 | 数字同步系列简易仪表实现装置 |
| TW200832140A (en) * | 2006-09-01 | 2008-08-01 | Fairchild Semiconductor | Low power serdes architecture using serial I/O burst gating |
| US7656323B2 (en) * | 2007-05-31 | 2010-02-02 | Altera Corporation | Apparatus for all-digital serializer-de-serializer and associated methods |
| US7813415B2 (en) * | 2007-06-11 | 2010-10-12 | Lsi Corporation | System for automatic bandwidth control of equalizer adaptation loops |
| US8051338B2 (en) * | 2007-07-19 | 2011-11-01 | Cray Inc. | Inter-asic data transport using link control block manager |
| JP2009077188A (ja) * | 2007-09-21 | 2009-04-09 | Hitachi Ltd | 半導体装置 |
| JP5174493B2 (ja) * | 2008-03-06 | 2013-04-03 | 株式会社日立製作所 | 半導体集積回路装置及びアイ開口マージン評価方法 |
| US8670335B2 (en) | 2008-04-02 | 2014-03-11 | Marvell World Trade Ltd. | Reduced power transmission |
| US8396106B2 (en) | 2008-04-11 | 2013-03-12 | International Business Machines Corporation | System and method for improving equalization in a high speed serdes environment |
| US8228972B2 (en) * | 2008-06-04 | 2012-07-24 | Stmicroelectronics, Inc. | SERDES with jitter-based built-in self test (BIST) for adapting FIR filter coefficients |
| JP4609552B2 (ja) | 2008-08-22 | 2011-01-12 | オムロン株式会社 | 光伝送用並列直列変換器、光伝送システム、及び電子機器 |
| US8542764B2 (en) * | 2009-01-14 | 2013-09-24 | Sun Microsystems, Inc. | Power and area efficient SerDes transmitter |
| US8325793B2 (en) * | 2009-05-05 | 2012-12-04 | Lsi Corporation | Precursor ISI cancellation using adaptation of negative gain linear equalizer |
| US8704532B2 (en) * | 2010-12-14 | 2014-04-22 | Avago Technologies General Ip (Singapore) Pte. Ltd. | System and method for determining power supply noise in an integrated circuit |
-
2011
- 2011-02-17 US US13/029,934 patent/US8578222B2/en active Active
-
2012
- 2012-02-16 EP EP12706167.9A patent/EP2676372B1/en active Active
- 2012-02-16 JP JP2013554620A patent/JP2014510468A/ja active Pending
- 2012-02-16 EP EP14172061.5A patent/EP2809111B1/en active Active
- 2012-02-16 WO PCT/US2012/025526 patent/WO2012134652A2/en not_active Ceased
- 2012-02-16 KR KR1020137024661A patent/KR101527800B1/ko active Active
- 2012-02-16 CN CN201280014691.XA patent/CN103444085B/zh active Active
-
2014
- 2014-08-15 JP JP2014165486A patent/JP5852196B2/ja active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0523649U (ja) * | 1991-09-06 | 1993-03-26 | 河村電器産業株式会社 | シリアル伝送機器 |
| JP2004208008A (ja) * | 2002-12-25 | 2004-07-22 | Toshiba Corp | 電子機器、無線通信装置および送出電力制御方法 |
| JP2008167416A (ja) * | 2006-12-04 | 2008-07-17 | Shinko Electric Ind Co Ltd | シリアルデータ伝送方法、送受信装置及び1対の送受信装置のシリアルデータ伝送方法 |
| JP2010258747A (ja) * | 2009-04-24 | 2010-11-11 | Nec Saitama Ltd | スイッチドファブリックシステム |
| JP2010258841A (ja) * | 2009-04-27 | 2010-11-11 | Fujitsu Ltd | 伝送装置、受信回路及び伝送装置の制御方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN103444085B (zh) | 2016-07-27 |
| JP2014510468A (ja) | 2014-04-24 |
| KR20130136518A (ko) | 2013-12-12 |
| JP5852196B2 (ja) | 2016-02-03 |
| CN103444085A (zh) | 2013-12-11 |
| US20120216084A1 (en) | 2012-08-23 |
| EP2809111A1 (en) | 2014-12-03 |
| EP2676372A2 (en) | 2013-12-25 |
| WO2012134652A2 (en) | 2012-10-04 |
| US8578222B2 (en) | 2013-11-05 |
| EP2676372B1 (en) | 2016-10-19 |
| KR101527800B1 (ko) | 2015-06-10 |
| WO2012134652A3 (en) | 2012-11-22 |
| EP2809111B1 (en) | 2018-06-06 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5852196B2 (ja) | 検出されたエラーレートに応じたSerDes電力調節 | |
| US20250167818A1 (en) | Time encoded data communication protocol, apparatus and method for generating and receiving a data signal | |
| US9490965B2 (en) | Simultaneous transmission of clock and bidirectional data over a communication channel | |
| US8279976B2 (en) | Signaling with superimposed differential-mode and common-mode signals | |
| CN108418582B (zh) | 传输信号的方法、驱动器及系统 | |
| US11979177B2 (en) | Time encoded data communication protocol, apparatus and method for generating and receiving a data signal | |
| US8751709B2 (en) | Hybrid interface for serial and parallel communication | |
| US8090047B2 (en) | System and method for programmably adjusting gain and frequency response in a 10-gigabit ethernet/fibre channel system | |
| KR102802275B1 (ko) | 고주파 송신 라인들을 위한 종단 | |
| US7426235B1 (en) | Method of adaptive equalization for high-speed NRZ and multi-level signal data communications | |
| US12143205B1 (en) | Unidirectional fast retraining of a bidirectional ethernet link | |
| US20190140869A1 (en) | Joint adaptation of high and low frequency gains of a linear equalizer | |
| US20240056059A1 (en) | Duty cycle distortion (dcd) sampling in a low-swing transmitter |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150129 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150508 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150714 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151013 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151104 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151203 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5852196 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |