JP2014524699A5 - - Google Patents

Download PDF

Info

Publication number
JP2014524699A5
JP2014524699A5 JP2014525317A JP2014525317A JP2014524699A5 JP 2014524699 A5 JP2014524699 A5 JP 2014524699A5 JP 2014525317 A JP2014525317 A JP 2014525317A JP 2014525317 A JP2014525317 A JP 2014525317A JP 2014524699 A5 JP2014524699 A5 JP 2014524699A5
Authority
JP
Japan
Prior art keywords
signal
clock
data
downstream
circuit device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014525317A
Other languages
English (en)
Other versions
JP6126602B2 (ja
JP2014524699A (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/DE2012/200053 external-priority patent/WO2013023655A2/de
Publication of JP2014524699A publication Critical patent/JP2014524699A/ja
Publication of JP2014524699A5 publication Critical patent/JP2014524699A5/ja
Application granted granted Critical
Publication of JP6126602B2 publication Critical patent/JP6126602B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (14)

  1. シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、
    特に、コモンモードベースの、差動データ信号およびクロック信号(LP)との両方を、
    少なくとも1つのデータソースに割り当て可能な少なくとも1つの送信装置(S)と、少なくとも1つのデータシンクに割り当て可能な少なくとも1つの受信装置(E)との間で、
    前記シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、前記差動データ信号およびクロック信号(LP)をシリアル化する少なくとも1つの共通信号ストリーム(SI)の形態で、および/または
    前記差動データ信号およびクロック信号(LP)と、特に、追加的な、バイナリ信号(PD)との両方を備える、例えば、全二重に基づいて実施される、少なくとも1つの、特に双方向の信号ストリームの形態で、
    伝送するための回路装置(A)。
  2. 前記共通信号ストリーム(SI)は、少なくとも1つの光媒体(OM)を介して、具体的には、少なくとも1つの光導波路を介して、例えば、少なくとも1つのガラス繊維または少なくとも1つのプラスチック繊維を介して送信され得ることを特徴とする請求項1に記載の回路装置。
  3. 前記差動データ信号およびクロック信号(LP)と、前記バイナリ信号(PD)との両方を備える前記信号ストリームを、少なくとも1つの電気的またはガルバニックな、具体的には、1ビット幅のリンク(GA)を介して、具体的には、少なくとも1つのプリント回路基板上に配置された少なくとも1つの電気的ラインを介して送信することができることを特徴とする請求項1または2に記載の回路装置。
  4. 前記電気的またはガルバニックなリンク(GA)は、
    前記送信装置(S)において、少なくとも1つの送信/受信モジュール(TXRXS)に割り当てられ、および、
    前記受信装置(E)において、少なくとも1つの送信/受信モジュール(TXRXE)に割り当てられ、それを用いて、前記差動データ信号およびクロック信号(LP)と、前記バイナリ信号(PD)との両方を備える前記信号ストリームを送信/受信することができることを特徴とする請求項3に記載の回路装置。
  5. 特に、送信モジュールとしてのその機能における、前記送信/受信モジュール(TXRXS,TXRXE)は、
    前記差動データ信号およびクロック信号(LP)と、前記バイナリ信号(PD)とをシリアル化するための少なくとも1つのマルチプレクサ(MUP)と、
    前記マルチプレクサ(MUP)の下流の、シリアル化された信号ストリームを、バイナリNRZ(non retrun−to−zero)フォーマットからパルス幅変調フォーマットへ変えるための少なくとも1つのバイナリPWM(puls width modulation)コンバータ(BPWMW)と、
    前記バイナリPWMコンバータ(BPWMW)の下流の少なくとも1つのラインドライバ(LD)と、
    前記ラインドライバ(LD)の下流の少なくとも1つの終端抵抗(R0)と、
    を備えることを特徴とする請求項4に記載の回路装置。
  6. 特に、その受信モジュールとしての機能における、前記送信/受信モジュール(TXRXS,TXRXE)は、
    前記終端抵抗(R0)の下流の、前記終端抵抗(R0)によって分けられた、および特に、1:2の比で重み付けされた少なくとも2つの信号(SA,SB)を減算するための少なくとも1つの差動増幅器(DV)と、
    前記差動増幅器(DV)の下流の、パルス幅変調フォーマットから前記バイナリNRZフォーマットへ変えるための少なくとも1つのPWMバイナリコンバータ(PWMBW)と、
    前記PWMバイナリコンバータ(PWMBW)の下流の、前記差動データ信号およびクロック信号(LP)と前記バイナリ信号(PD)に非シリアル化するための少なくとも1つのデマルチプレクサ(DMP)と、
    を備えることを特徴とする請求項5に記載の回路装置。
  7. 前記送信装置(S)は、
    前記データ信号およびクロック信号のための少なくとも1つの入力部(ES)と、前記入力部(ES)の下流の、前記データ信号およびクロック信号を受け取るための少なくとも1つの送信インタフェースロジック(LS)と、
    前記送信インタフェースロジック(LS)の下流の、前記共通信号ストリーム(SI)を生成するための少なくとも1つのシリアライザ(SE)と、
    前記シリアライザ(SE)の上流で、前記送信インタフェースロジック(LS)のクロックモジュール(CS)の下流に設けられた、少なくとも1つの基準クロックを生成するための少なくとも1つのクロック発振器(PS)、特に、位相ロックループ、例えば、クロックマルチプライヤユニットと、
    前記シリアライザ(SE)の下流の少なくとも1つの出力ドライバ(AT)と、
    前記出力ドライバ(AT)の下流の、前記共通信号ストリーム(SI)を前記受信装置(E)へ送信するための少なくとも1つの出力部(AS)と、
    を備えることを特徴とする請求項1〜6の少なくとも一項に記載の回路装置。
  8. 前記シリアライザ(SE)は、
    前記送信インタフェースロジック(LS)の下流の、前記共通信号ストリーム(SI)のための、前記受信装置(E)で認識可能な少なくとも1つのフレームを生成するための少なくとも1つのフレーマ(FR)と、
    前記フレーマ(FR)の下流の、前記共通信号ストリーム(SI)を生成するための少なくとも1つのマルチプレクサ(MU)と、
    を備えることを特徴とする請求項7に記載の回路装置。
  9. 前記シングルエンド論理レベルベースのデータ信号(HSD0,HSD1,HSD2,HSD3)と前記差動データ信号(DD0+,DD0−,DD1+,DD1−,DD2+,DD2−,DD3+,DD3−)との両方を、前記フレーマ(FR)に印加することができること、および、前記フレーマは、少なくとも1つの符号器(KO)を用いて、具体的には、少なくとも1つの5b/6b符号器ブロックを用いて、前記差動データ信号(DD0+,DD0−,DD1+,DD1−,DD2+,DD2−,DD3+,DD3−)を、前記シングルエンド論理レベルベースのデータ信号(HSD0,HSD1,HSD2,HSD3)のストリームに埋め込むことを特徴とする請求項8に記載の回路装置。
  10. 前記受信装置(E)は、
    前記送信装置(S)によって送信された前記共通信号ストリーム(SI)のための少なくとも1つの入力部(EE)と、
    前記共通信号ストリーム(SI)を受け取るための少なくとも1つの入力増幅器(EV)と、
    前記データ信号およびクロック信号を前記共通信号ストリーム(SI)から復元するための少なくとも1つのクロックおよびデータリカバリユニット(CD)と、
    前記クロックおよびデータリカバリユニット(CD)の下流の、少なくとも1つの受信インタフェースロジック(LE)の少なくとも1つのクロックモジュール(CE)と、
    前記クロックおよびデータリカバリユニット(CD)の下流の、前記データ信号を再並列化するための、および前記再並列化されたデータ信号を前記受信インタフェースロジック(LE)に割り当てるための少なくとも1つのデシリアライザ(DS)と、
    前記受信インタフェースロジック(LE)の下流の、前記データ信号およびクロック信号のための少なくとも1つの出力部(AE)と、
    を備えることを特徴とする請求項1〜請求項9の少なくとも一項に記載の回路装置。
  11. 前記デシリアライザ(DS)は、
    前記クロックおよびデータリカバリユニット(CD)の下流の、前記データ信号を再並列化するための少なくとも1つのデマルチプレクサ(DM)と、
    前記デマルチプレクサ(DM)の下流の、前記再並列化されたデータ信号を、前記受信インタフェースロジック(LE)に割り当てるための少なくとも1つのデフレーマ(DF)と、
    を備えることを特徴とする請求項10に記載の回路装置。
  12. 前記デフレーマ(DF)は、前記差動データ信号(DD0+,DD0−,DD1+,DD1−,DD2+,DD2−,DD3+,DD3−)を、少なくとも1つの復号器(DK)を用いて、具体的には、少なくとも1つの6b/5b復号器ブロックを用いて、前記シングルエンド論理レベルベースのデータ信号(HSD0,HSD1,HSD2,HSD3)と分けて、前記再並列化されたデータ信号を、それぞれのデータライン(CH0+,CH0−,CH1+,CH1−,CH2+,CH2−,CH3+,CH3−)に割り当てることを特徴とする請求項11に記載の回路装置。
  13. シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、
    特に、コモンモードベースの、差動データ信号およびクロック信号(LP)との両方を、
    少なくとも1つのデータソースに割り当て可能な少なくとも1つの送信装置(S)と、少なくとも1つのデータシンクに割り当て可能な少なくとも1つの受信装置(E)との間で、
    前記シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、前記差動データ信号およびクロック信号(LP)とをシリアル化する少なくとも1つの共通信号ストリーム(SI)の形態で、および
    前記差動データ信号およびクロック信号(LP)と、特に、追加的な、バイナリ信号(PD)との両方を備える少なくとも1つの全二重に基づく、特に双方向の信号ストリームの形態で、
    伝送するための方法。
  14. 前記差動データ信号およびクロック信号(LP)と、前記バイナリ信号(PD)とが、異なる周波数でスキャンされること、具体的には、前記差動データ信号およびクロック信号(LP)は、前記バイナリ信号(PD)よりも8倍多い頻度でスキャンされることを特徴とする請求項13に記載の方法。
JP2014525317A 2011-08-16 2012-08-16 回路装置および信号を送信するための方法 Expired - Fee Related JP6126602B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE102011052762 2011-08-16
DE102011052762.1 2011-08-16
PCT/DE2012/200053 WO2013023655A2 (de) 2011-08-16 2012-08-16 Schaltungsanordnung und verfahren zum uebertragen von signalen

Publications (3)

Publication Number Publication Date
JP2014524699A JP2014524699A (ja) 2014-09-22
JP2014524699A5 true JP2014524699A5 (ja) 2015-10-08
JP6126602B2 JP6126602B2 (ja) 2017-05-10

Family

ID=47519768

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014525317A Expired - Fee Related JP6126602B2 (ja) 2011-08-16 2012-08-16 回路装置および信号を送信するための方法

Country Status (5)

Country Link
US (1) US9231755B2 (ja)
EP (1) EP2745457B1 (ja)
JP (1) JP6126602B2 (ja)
DE (1) DE112012003384A5 (ja)
WO (1) WO2013023655A2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10114789B2 (en) 2015-01-08 2018-10-30 Samsung Electronics Co., Ltd. System on chip for packetizing multiple bytes and data processing system including the same
TWI705666B (zh) * 2015-06-15 2020-09-21 日商新力股份有限公司 傳送裝置、接收裝置、通信系統
DE112017002162T5 (de) * 2016-04-25 2019-01-10 Olympus Corporation Bildgebungselement, endoskop und endoskopsystem
CN113993227B (zh) * 2021-10-08 2024-06-21 深圳市广和通无线股份有限公司 通讯模组和终端设备

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001103028A (ja) * 1999-10-01 2001-04-13 Nippon Telegr & Teleph Corp <Ntt> 信号多重方法
US7496780B2 (en) * 2003-02-11 2009-02-24 Agere Systems Inc. Reduction of data skew in parallel processing circuits
JP4633547B2 (ja) * 2004-06-18 2011-02-16 パナソニック株式会社 携帯情報端末機器およびその機器内相互通信方法
JP2006153927A (ja) * 2004-11-25 2006-06-15 Sanyo Electric Co Ltd 表示装置
US7627044B2 (en) * 2005-10-31 2009-12-01 Silicon Image, Inc. Clock-edge modulated serial link with DC-balance control
JP5223183B2 (ja) * 2006-10-31 2013-06-26 日立電線株式会社 光電気複合配線部品及びこれを用いた電子機器
JP2008160370A (ja) * 2006-12-22 2008-07-10 Kddi Corp データ伝送システム及び方法、データ送信装置並びにデータ受信装置
KR101090513B1 (ko) * 2007-04-05 2011-12-08 오무론 가부시키가이샤 광 전송 모듈
CN101803260B (zh) * 2007-09-10 2014-01-22 诺基亚公司 基于数据前导码来改变硬件设置
JP4609552B2 (ja) * 2008-08-22 2011-01-12 オムロン株式会社 光伝送用並列直列変換器、光伝送システム、及び電子機器
JP5187277B2 (ja) * 2009-06-16 2013-04-24 ソニー株式会社 情報処理装置、及びモード切り替え方法

Similar Documents

Publication Publication Date Title
JP2014522204A5 (ja)
US9584227B2 (en) Low-power mode signal bridge for optical media
US10645553B2 (en) Method and apparatus for processing signal in a mobile device
JP6126600B2 (ja) 回路装置および信号を送信するための方法
JP2014524697A5 (ja)
HK1106649A1 (en) Interface apparatus for connecting master base station with radio remote unit
JP2014524699A5 (ja)
US9071357B1 (en) Data communications system including an optical fiber data link disposed between serial bidirectional electrical data busses
TW200801961A (en) Asymmetric control of high-speed bidirectional signaling
US9703735B2 (en) Data communication system, slave, and master
JP6126598B2 (ja) 回路装置および信号を送信するための方法
US9990330B2 (en) Simultaneous edge toggling immunity circuit for multi-mode bus
JP2014524698A5 (ja)
JP6126602B2 (ja) 回路装置および信号を送信するための方法
JP6126601B2 (ja) 回路装置および信号を送信するための方法
US8675798B1 (en) Systems, circuits, and methods for phase inversion
JP2014526211A5 (ja)
CN207382324U (zh) 一种光端机系统
JP6126599B2 (ja) 回路装置および信号を送信するための方法
JPH0669911A (ja) データ伝送回路
JP6088559B2 (ja) 通信システム
JP6998876B2 (ja) 複数速度のデータを処理する方法および装置
JP2017120960A (ja) 通信経路異常監視装置
US20100245368A1 (en) Method for transmitting image data through rsds transmission interfaces
JP6126604B2 (ja) 送信装置および信号を送信するための方法