JP2014230371A - 電力変換装置及び電力変換方法 - Google Patents

電力変換装置及び電力変換方法 Download PDF

Info

Publication number
JP2014230371A
JP2014230371A JP2013107417A JP2013107417A JP2014230371A JP 2014230371 A JP2014230371 A JP 2014230371A JP 2013107417 A JP2013107417 A JP 2013107417A JP 2013107417 A JP2013107417 A JP 2013107417A JP 2014230371 A JP2014230371 A JP 2014230371A
Authority
JP
Japan
Prior art keywords
circuit
input
duty ratio
control unit
primary
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013107417A
Other languages
English (en)
Other versions
JP5807659B2 (ja
Inventor
高弘 平野
Takahiro Hirano
高弘 平野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Original Assignee
Toyota Motor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp filed Critical Toyota Motor Corp
Priority to JP2013107417A priority Critical patent/JP5807659B2/ja
Priority to US14/282,441 priority patent/US9853557B2/en
Priority to CN201410213275.3A priority patent/CN104184327B/zh
Publication of JP2014230371A publication Critical patent/JP2014230371A/ja
Application granted granted Critical
Publication of JP5807659B2 publication Critical patent/JP5807659B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33569Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
    • H02M3/33576Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements having at least one active switching element at the secondary side of an isolation transformer
    • H02M3/33584Bidirectional converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33561Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having more than one ouput with independent control

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)

Abstract

【課題】1次側回路と2次側回路との間で伝送される伝送電力を精度良く調整できる、電力変換装置を提供すること。【解決手段】1次側回路と、前記1次側回路と変圧器で磁気結合する2次側回路と、前記1次側回路のスイッチングと前記2次側回路のスイッチングとの位相差を変更することによって、前記1次側回路と前記2次側回路との間で伝送される伝送電力を調整する制御部とを備える電力変換装置であって、前記制御部は、前記1次側回路と前記2次側回路のスイッチングのデューティ比の変化を抑えることによって、前記伝送電力の変動を抑えることを特徴とする、電力変換装置。【選択図】図1

Description

本発明は、1次側回路と、1次側回路と変圧器を介して磁気結合する2次側回路との間で電力変換する装置及び方法に関する。
従来、1次側回路のスイッチングと2次側回路のスイッチングとの位相差を変更することによって、1次側回路と2次側回路との間の電力伝送量を調整可能な、電力変換装置が知られている(例えば、特許文献1を参照)。
特開2011−193713号公報
しかしながら、1次側回路と2次側回路との間で伝送される伝送電力を精度良く調整できない場合があった。本発明は、1次側回路と2次側回路との間で伝送される伝送電力を精度良く調整できる、電力変換装置及び電力変換方法の提供を目的とする。
上記目的を達成するため、本発明は、
1次側回路と、
前記1次側回路と変圧器で磁気結合する2次側回路と、
前記1次側回路のスイッチングと前記2次側回路のスイッチングとの位相差を変更することによって、前記1次側回路と前記2次側回路との間で伝送される伝送電力を調整する制御部とを備える電力変換装置であって、
前記制御部は、前記1次側回路と前記2次側回路のスイッチングのデューティ比の変化を抑えることによって、前記伝送電力の変動を抑えることを特徴とする、電力変換装置を提供するものである。
また、上記目的を達成するため、本発明は、
1次側回路のスイッチングと、前記1次側回路と変圧器で磁気結合する2次側回路のスイッチングとの位相差を変更することによって、前記1次側回路と前記2次側回路との間で伝送される伝送電力を調整する、電力変換方法であって、
前記1次側回路と前記2次側回路のスイッチングのデューティ比の変化を抑えることによって、前記伝送電力の変動を抑えることを特徴とする、電力変換方法を提供するものである。
本発明によれば、1次側回路と2次側回路との間で伝送される伝送電力を精度良く調整できる。
電力変換装置の実施形態である電源装置の構成例を示したブロック図 制御部の構成例を示したブロック図 1次側回路及び2次側回路のスイッチング例を示したタイミングチャート 伝送電力Pと位相差φとデューティ比Dとの関係を示したグラフ 制御部の一構成例を示したブロック図 電力変換方法の一例を示したフローチャート デューティ比D(オン時間δ)を1スイッチング周期に1回更新した場合のタイミングチャート デューティ比D(オン時間δ)を2スイッチング周期に1回更新した場合のタイミングチャート 制御部の一構成例を示したブロック図 電力変換方法の一例を示したフローチャート
<電源装置101の構成>
図1は、電力変換装置の実施形態である電源装置101の構成例を示したブロック図である。電源装置101は、例えば、電源回路10と、制御部50と、センサ部70とを備えた電源システムである。
電源装置101は、例えば、1次側高電圧系負荷61aが接続される第1入出力ポート60aと、1次側低電圧系負荷61c及び1次側低電圧系電源62cが接続される第2入出力ポート60cとを、1次側ポートとして有している。1次側低電圧系電源62cは、1次側低電圧系電源62cと同じ電圧系(例えば、12V系)で動作する1次側低電圧系負荷61cに電力を供給する。また、1次側低電圧系電源62cは、1次側低電圧系電源62cと異なる電圧系(例えば、12V系よりも高い48V系)で動作する1次側高電圧系負荷61aに、電源回路10に構成される1次側変換回路20によって昇圧された電力を供給する。1次側低電圧系電源62cの具体例として、鉛バッテリ等の二次電池が挙げられる。
電源装置101は、例えば、2次側高電圧系負荷61b及び2次側高電圧系電源62bが接続される第3入出力ポート60bと、2次側低電圧系負荷61dが接続される第4入出力ポート60dとを、2次側ポートとして有している。2次側高電圧系電源62bは、2次側高電圧系電源62bと同じ電圧系(例えば、12V系及び48V系よりも高い288V系)で動作する2次側高電圧系負荷61bに電力を供給する。また、2次側高電圧系電源62bは、2次側高電圧系電源62bと異なる電圧系(例えば、288V系よりも低い72V系)で動作する2次側低電圧系負荷61dに、電源回路10に構成される2次側変換回路30によって降圧された電力を供給する。2次側高電圧系電源62bの具体例として、リチウムイオン電池等の二次電池が挙げられる。
電源回路10は、上述の4つの入出力ポートを有し、それらの4つの入出力ポートのうちから任意の2つの入出力ポートが選択され、当該2つの入出力ポートの間で電力変換を行う機能を有する電力変換回路である。
ポート電力Pa,Pc,Pb,Pdは、それぞれ、第1入出力ポート60a,第2入出力ポート60c,第3入出力ポート60b,第4入出力ポート60dにおける入出力電力(入力電力又は出力電力)である。ポート電圧Va,Vc,Vb,Vdは、それぞれ、第1入出力ポート60a,第2入出力ポート60c,第3入出力ポート60b,第4入出力ポート60dにおける入出力電圧(入力電圧又は出力電圧)である。ポート電流Ia,Ic,Ib,Idは、それぞれ、第1入出力ポート60a,第2入出力ポート60c,第3入出力ポート60b,第4入出力ポート60dにおける入出力電流(入力電流又は出力電流)である。
電源回路10は、第1入出力ポート60aに設けられるキャパシタC1と、第2入出力ポート60cに設けられるキャパシタC3と、第3入出力ポート60bに設けられるキャパシタC2と、第4入出力ポート60dに設けられるキャパシタC4とを備えている。キャパシタC1,C2,C3,C4の具体例として、フィルムコンデンサ、アルミニウム電解コンデンサ、セラミックコンデンサ、固体高分子コンデンサなどが挙げられる。
キャパシタC1は、第1入出力ポート60aの高電位側の端子613と、第1入出力ポート60a及び第2入出力ポート60cの低電位側の端子614との間に挿入される。キャパシタC3は、第2入出力ポート60cの高電位側の端子616と、第1入出力ポート60a及び第2入出力ポート60cの低電位側の端子614との間に挿入される。キャパシタC2は、第3入出力ポート60bの高電位側の端子618と、第3入出力ポート60b及び第4入出力ポート60dの低電位側の端子620との間に挿入される。キャパシタC4は、第4入出力ポート60dの高電位側の端子622と、第3入出力ポート60b及び第4入出力ポート60dの低電位側の端子620との間に挿入される。
キャパシタC1,C2,C3,C4は、電源回路10の内部に設けられてもよいし、電源回路10の外部に設けられてもよい。
電源回路10は、1次側変換回路20と、2次側変換回路30とを含んで構成された電力変換回路である。なお、1次側変換回路20と2次側変換回路30とは、1次側磁気結合リアクトル204及び2次側磁気結合リアクトル304を介して接続され、且つ、変圧器400(センタータップ式変圧器)で磁気結合されている。
1次側変換回路20は、1次側フルブリッジ回路200と、第1入出力ポート60aと、第2入出力ポート60cとを含んで構成された1次側回路である。1次側フルブリッジ回路200は、変圧器400の1次側コイル202と、1次側磁気結合リアクトル204と、1次側第1上アームU1と、1次側第1下アーム/U1と、1次側第2上アームV1と、1次側第2下アーム/V1とを含んで構成された1次側電力変換部である。ここで、1次側第1上アームU1と、1次側第1下アーム/U1と、1次側第2上アームV1と、1次側第2下アーム/V1は、それぞれ、例えば、Nチャネル型のMOSFETと、当該MOSFETの寄生素子であるボディダイオードとを含んで構成されたスイッチング素子である。当該MOSFETに並列にダイオードが追加接続されてもよい。
1次側フルブリッジ回路200は、第1入出力ポート60aの高電位側の端子613に接続される1次側正極母線298と、第1入出力ポート60a及び第2入出力ポート60cの低電位側の端子614に接続される1次側負極母線299とを有している。
1次側正極母線298と1次側負極母線299との間には、1次側第1上アームU1と、1次側第1下アーム/U1とを直列接続した1次側第1アーム回路207が取り付けられている。1次側第1アーム回路207は、1次側第1上アームU1及び1次側第1下アーム/U1のオンオフのスイッチング動作による電力変換動作が可能な1次側第1電力変換回路部(1次側U相電力変換回路部)である。さらに、1次側正極母線298と1次側負極母線299との間には、1次側第2上アームV1と、1次側第2下アーム/V1とを直列接続した1次側第2アーム回路211が1次側第1アーム回路207と並列に取り付けられている。1次側第2アーム回路211は、1次側第2上アームV1及び1次側第2下アーム/V1のオンオフのスイッチング動作による電力変換動作が可能な1次側第2電力変換回路部(1次側V相電力変換回路部)である。
1次側第1アーム回路207の中点207mと1次側第2アーム回路211の中点211mを接続するブリッジ部分には、1次側コイル202と1次側磁気結合リアクトル204とが設けられている。ブリッジ部分についてより詳細に接続関係について説明すると、1次側第1アーム回路207の中点207mには、1次側磁気結合リアクトル204の1次側第1リアクトル204aの一方端が接続される。そして、1次側第1リアクトル204aの他方端には、1次側コイル202の一方端が接続される。さらに、1次側コイル202の他方端には、1次側磁気結合リアクトル204の1次側第2リアクトル204bの一方端が接続される。それから、1次側第2リアクトル204bの他方端が1次側第2アーム回路211の中点211mに接続される。なお、1次側磁気結合リアクトル204は、1次側第1リアクトル204aと、1次側第1リアクトル204aと結合係数kで磁気結合する1次側第2リアクトル204bとを含んで構成される。
中点207mは、1次側第1上アームU1と1次側第1下アーム/U1との間の1次側第1中間ノードであり、中点211mは、1次側第2上アームV1と1次側第2下アーム/V1との間の1次側第2中間ノードである。
第1入出力ポート60aは、1次側正極母線298と1次側負極母線299との間に設けられるポートである。第1入出力ポート60aは、端子613と端子614とを含んで構成される。第2入出力ポート60cは、1次側負極母線299と1次側コイル202のセンタータップ202mとの間に設けられるポートである。第2入出力ポート60cは、端子614と端子616とを含んで構成される。
センタータップ202mは、第2入出力ポート60cの高電位側の端子616に接続されている。センタータップ202mは、1次側コイル202に構成される1次側第1巻線202aと1次側第2巻線202bとの中間接続点である。
2次側変換回路30は、2次側フルブリッジ回路300と、第3入出力ポート60bと、第4入出力ポート60dとを含んで構成された2次側回路である。2次側フルブリッジ回路300は、変圧器400の2次側コイル302と、2次側磁気結合リアクトル304と、2次側第1上アームU2と、2次側第1下アーム/U2と、2次側第2上アームV2と、2次側第2下アーム/V2とを含んで構成された2次側電力変換部である。ここで、2次側第1上アームU2と、2次側第1下アーム/U2と、2次側第2上アームV2と、2次側第2下アーム/V2は、それぞれ、例えば、Nチャネル型のMOSFETと、当該MOSFETの寄生素子であるボディダイオードとを含んで構成されたスイッチング素子である。当該MOSFETに並列にダイオードが追加接続されてもよい。
2次側フルブリッジ回路300は、第3入出力ポート60bの高電位側の端子618に接続される2次側正極母線398と、第3入出力ポート60b及び第4入出力ポート60dの低電位側の端子620に接続される2次側負極母線399とを有している。
2次側正極母線398と2次側負極母線399との間には、2次側第1上アームU2と、2次側第1下アーム/U2とを直列接続した2次側第1アーム回路307が取り付けられている。2次側第1アーム回路307は、2次側第1上アームU2及び2次側第1下アーム/U2のオンオフのスイッチング動作による電力変換動作が可能な2次側第1電力変換回路部(2次側U相電力変換回路部)である。さらに、2次側正極母線398と2次側負極母線399との間には、2次側第2上アームV2と、2次側第2下アーム/V2とを直列接続した2次側第2アーム回路311が2次側第1アーム回路307と並列に取り付けられている。2次側第2アーム回路311は、2次側第2上アームV2及び2次側第2下アーム/V2のオンオフのスイッチング動作による電力変換動作が可能な2次側第2電力変換回路部(2次側V相電力変換回路部)である。
2次側第1アーム回路307の中点307mと2次側第2アーム回路311の中点311mを接続するブリッジ部分には、2次側コイル302と2次側磁気結合リアクトル304とが設けられている。ブリッジ部分についてより詳細に接続関係について説明すると、2次側第1アーム回路307の中点307mには、2次側磁気結合リアクトル304の2次側第1リアクトル304aの一方端が接続される。そして、2次側第1リアクトル304aの他方端には、2次側コイル302の一方端が接続される。さらに、2次側コイル302の他方端には、2次側磁気結合リアクトル304の2次側第2リアクトル304bの一方端が接続される。それから、2次側第2リアクトル304bの他方端が2次側第2アーム回路311の中点311mに接続される。なお、2次側磁気結合リアクトル304は、2次側第1リアクトル304aと、2次側第1リアクトル304aと結合係数kで磁気結合する2次側第2リアクトル304bとを含んで構成される。
中点307mは、2次側第1上アームU2と2次側第1下アーム/U2との間の2次側第1中間ノードであり、中点311mは、2次側第2上アームV2と2次側第2下アーム/V2との間の2次側第2中間ノードである。
第3入出力ポート60bは、2次側正極母線398と2次側負極母線399との間に設けられるポートである。第3入出力ポート60bは、端子618と端子620とを含んで構成される。第4入出力ポート60dは、2次側負極母線399と2次側コイル302のセンタータップ302mとの間に設けられるポートである。第4入出力ポート60dは、端子620と端子622とを含んで構成される。
センタータップ302mは、第4入出力ポート60dの高電位側の端子622に接続されている。センタータップ302mは、2次側コイル302に構成される2次側第1巻線302aと2次側第2巻線302bとの中間接続点である。
図1において、電源装置101は、センサ部70を備えている。センサ部70は、第1乃至第4入出力ポート60a,60c,60b,60dの少なくとも一つのポートにおける入出力値Yを所定の検出周期で検出し、その検出した入出力値Yに対応する検出値Ydを制御部50に対して出力する検出手段である。検出値Ydは、入出力電圧を検出して得られた検出電圧でもよいし、入出力電流を検出して得られた検出電流でもよいし、入出力電力を検出して得られた検出電力でもよい。センサ部70は、電源回路10の内部に備えられても外部に備えられてもよい。
センサ部70は、例えば、第1乃至第4入出力ポート60a,60c,60b,60dの少なくとも一つのポートに生ずる入出力電圧を検出する電圧検出部を有している。センサ部70は、例えば、入出力電圧Vaと入出力電圧Vcの少なくとも一方の検出電圧を1次側電圧検出値として出力する1次側電圧検出部と、入出力電圧Vbと入出力電圧Vdの少なくとも一方の検出電圧を2次側電圧検出値として出力する2次側電圧検出部とを有している。
センサ部70の電圧検出部は、例えば、少なくとも一つのポートの入出力電圧値をモニタする電圧センサと、該電圧センサによってモニタされた入出力電圧値に対応する検出電圧を制御部50に対して出力する電圧検出回路とを有している。
センサ部70は、例えば、第1乃至第4入出力ポート60a,60c,60b,60dの少なくとも一つのポートに流れる入出力電流を検出する電流検出部を有している。センサ部70は、例えば、入出力電流Iaと入出力電流Icの少なくとも一方の検出電流を1次側電流検出値として出力する1次側電流検出部と、入出力電流Ibと入出力電流Idの少なくとも一方の検出電流を2次側電流検出値として出力する2次側電流検出部とを有している。
センサ部70の電流検出部は、例えば、少なくとも一つのポートの入出力電流値をモニタする電流センサと、該電流センサによってモニタされた入出力電流値に対応する検出電流を制御部50に対して出力する電流検出回路とを有している。
電源装置101は、制御部50を備えている。制御部50は、例えば、CPUを内蔵するマイクロコンピュータを備えた電子回路である。制御部50は、電源回路10の内部に備えられても外部に備えられてもよい。
制御部50は、第1乃至第4入出力ポート60a,60c,60b,60dの少なくとも一つのポートにおける入出力値Yの検出値Ydが、該ポートに設定された目標値Yoに収束するように、電源回路10による電力変換動作をフィードバック制御する。目標値Yoは、例えば、各入出力ポートに接続される負荷(例えば、1次側低電圧系負荷61c等)毎に規定される駆動条件に基づいて、制御部50又は制御部50以外の所定の装置によって設定される指令値である。目標値Yoは、電力がポートから出力されるときには出力目標値として機能し、電力がポートに入力されるときには入力目標値として機能し、目標電圧値でもよいし、目標電流値でもよいし、目標電力値でもよい。
また、制御部50は、1次側変換回路20と2次側変換回路30との間で変圧器400を介して伝送される伝送電力Pが、設定された目標伝送電力Poに収束するように、電源回路10による電力変換動作をフィードバック制御する。伝送電力は、電力伝送量とも呼ばれる。目標伝送電力Poは、例えば、いずれかのポートにおける検出値Ydと目標値Yoとの偏差に基づいて、制御部50又は制御部50以外の所定の装置によって設定される指令値である。
制御部50は、所定の制御パラメータXの値を変化させることによって、電源回路10で行われる電力変換動作をフィードバック制御し、電源回路10の第1乃至第4の各入出力ポート60a,60c,60b,60dにおける入出力値Yを調整できる。主な制御パラメータXとして、位相差φ及びデューティ比D(オン時間δ)の2種類の制御変数が挙げられる。
位相差φは、1次側フルブリッジ回路200と2次側フルブリッジ回路300との間で同じ相の電力変換回路部間でのスイッチングタイミングのずれ(タイムラグ)である。デューティ比D(オン時間δ)は、1次側フルブリッジ回路200及び2次側フルブリッジ回路300に構成される各電力変換回路部でのスイッチング波形のデューティ比(オン時間)である。
これらの2つの制御パラメータXは、互いに独立に制御されることが可能である。制御部50は、位相差φ及びデューティ比D(オン時間δ)を用いた1次側フルブリッジ回路200及び2次側フルブリッジ回路300のデューティ比制御及び/又は位相制御によって、電源回路10の各入出力ポートにおける入出力値Yを変化させる。
図2は、制御部50のブロック図である。制御部50は、1次側変換回路20の1次側第1上アームU1等の各スイッチング素子と2次側変換回路30の2次側第1上アームU2等の各スイッチング素子のスイッチング制御を行う機能を有する制御部である。制御部50は、電力変換モード決定処理部502と、位相差φ決定処理部504と、オン時間δ決定処理部506と、1次側スイッチング処理部508と、2次側スイッチング処理部510とを含んで構成される。制御部50は、例えば、CPUを内蔵するマイクロコンピュータを備えた電子回路である。
電力変換モード決定処理部502は、例えば、所定の外部信号(例えば、いずれかのポートにおける検出値Ydと目標値Yoとの偏差を表す信号)に基づいて、次に述べる電源回路10の電力変換モードA〜Lの中から動作モードを選択して決定する。電力変換モードは、第1入出力ポート60aから入力された電力を変換して第2入出力ポート60cへ出力するモードAと、第1入出力ポート60aから入力された電力を変換して第3入出力ポート60bへ出力するモードBと、第1入出力ポート60aから入力された電力を変換して第4入出力ポート60dへ出力するモードCがある。
そして、第2入出力ポート60cから入力された電力を変換して第1入出力ポート60aへ出力するモードDと、第2入出力ポート60cから入力された電力を変換して第3入出力ポート60bへ出力するモードEと、第2入出力ポート60cから入力された電力を変換して第4入出力ポート60dへ出力するモードFがある。
さらに、第3入出力ポート60bから入力された電力を変換して第1入出力ポート60aへ出力するモードGと、第3入出力ポート60bから入力された電力を変換して第2入出力ポート60cへ出力するモードHと、第3入出力ポート60bから入力された電力を変換して第4入出力ポート60dへ出力するモードIがある。
それから、第4入出力ポート60dから入力された電力を変換して第1入出力ポート60aへ出力するモードJと、第4入出力ポート60dから入力された電力を変換して第2入出力ポート60cへ出力するモードKと、第4入出力ポート60dから入力された電力を変換して第3入出力ポート60bへ出力するモードLがある。
位相差φ決定処理部504は、電源回路10をDC−DCコンバータ回路として機能させるために、1次側変換回路20と2次側変換回路30との間でのスイッチング素子のスイッチング周期運動の位相差φを設定する機能を有する。
オン時間δ決定処理部506は、1次側変換回路20と2次側変換回路30をそれぞれ昇降圧回路として機能させるために、1次側変換回路20と2次側変換回路30のスイッチング素子のオン時間δを設定する機能を有する。
1次側スイッチング処理部508は、電力変換モード決定処理部502と位相差φ決定処理部504とオン時間δ決定処理部506の出力に基づいて、1次側第1上アームU1と、1次側第1下アーム/U1と、1次側第2上アームV1と、1次側第2下アーム/V1の各スイッチング素子をスイッチング制御する機能を有する。
2次側スイッチング処理部510は、電力変換モード決定処理部502と位相差φ決定処理部504とオン時間δ決定処理部506の出力に基づいて、2次側第1上アームU2と、2次側第1下アーム/U2と、2次側第2上アームV2と、2次側第2下アーム/V2の各スイッチング素子をスイッチング制御する機能を有する。
<電源装置101の動作>
上記電源装置101の動作について、図1及び図2を用いて説明する。例えば、電源回路10の電力変換モードをモードFとして動作させることを要求する外部信号が入力されてきた場合には、制御部50の電力変換モード決定処理部502は、電源回路10の電力変換モードをモードFとして決定する。このとき、第2入出力ポート60cに入力された電圧が1次側変換回路20の昇圧機能によって昇圧され、その昇圧された電圧の電力が電源回路10のDC−DCコンバータ回路としての機能によって第3入出力ポート60b側へと伝送され、さらに、2次側変換回路30の降圧機能によって降圧されて第4入出力ポート60dから出力される。
ここで、1次側変換回路20の昇降圧機能について詳細に説明する。第2入出力ポート60cと第1入出力ポート60aについて着目すると、第2入出力ポート60cの端子616は、1次側第1巻線202aと、1次側第1巻線202aに直列接続される1次側第1リアクトル204aを介して、1次側第1アーム回路207の中点207mに接続される。そして、1次側第1アーム回路207の両端は、第1入出力ポート60aに接続されているため、第2入出力ポート60cの端子616と第1入出力ポート60aとの間には昇降圧回路が取り付けられていることとなる。
さらに、第2入出力ポート60cの端子616は、1次側第2巻線202bと、1次側第2巻線202bに直列接続される1次側第2リアクトル204bを介して、1次側第2アーム回路211の中点211mに接続される。そして、1次側第2アーム回路211の両端は、第1入出力ポート60aに接続されているため、第2入出力ポート60cの端子616と第1入出力ポート60aとの間には、昇降圧回路が並列に取り付けられていることとなる。なお、2次側変換回路30は、1次側変換回路20とほぼ同様の構成を有する回路であるため、第4入出力ポート60dの端子622と第3入出力ポート60bとの間には、2つの昇降圧回路が並列に接続されていることとなる。したがって、2次側変換回路30は、1次側変換回路20と同様に昇降圧機能を有する。
次に、電源回路10のDC−DCコンバータ回路としての機能について詳細に説明する。第1入出力ポート60aと第3入出力ポート60bについて着目すると、第1入出力ポート60aには、1次側フルブリッジ回路200が接続され、第3入出力ポート60bは、2次側フルブリッジ回路300が接続されている。そして、1次側フルブリッジ回路200のブリッジ部分に設けられる1次側コイル202と、2次側フルブリッジ回路300のブリッジ部分に設けられる2次側コイル302とが結合係数kで磁気結合することで、変圧器400が巻き数1:Nのセンタータップ式変圧器として機能する。したがって、1次側フルブリッジ回路200と2次側フルブリッジ回路300でのスイッチング素子のスイッチング周期運動の位相差φを調整することで、第1入出力ポート60aに入力された電力を変換して第3入出力ポート60bに伝送させ、あるいは、第3入出力ポート60bに入力された電力を変換して第1入出力ポート60aに伝送させることができる。
図3は、制御部50の制御によって、電源回路10に構成される各アームのオンオフのスイッチング波形のタイミングチャートを示す図である。図3において、U1は、1次側第1上アームU1のオンオフ波形であり、V1は、1次側第2上アームV1のオンオフ波形であり、U2は、2次側第1上アームU2のオンオフ波形であり、V2は、2次側第2上アームV2のオンオフ波形である。1次側第1下アーム/U1、1次側第2下アーム/V1、2次側第1下アーム/U2、2次側第2下アーム/V2のオンオフ波形は、それぞれ、1次側第1上アームU1、1次側第2上アームV1、2次側第1上アームU2、2次側第2上アームV2のオンオフ波形を反転した波形である(図示省略)。なお、上下アームの両オンオフ波形間には、上下アームの両方がオンすることで貫通電流が流れないようにデッドタイムが設けられているとよい。また、図3において、ハイレベルがオン状態を表し、ローレベルがオフ状態を表している。
ここで、U1とV1とU2とV2の各オン時間δを変更することで、1次側変換回路20と2次側変換回路30の昇降圧比を変更することができる。例えば、U1とV1とU2とV2の各オン時間δを互いに等しくすることで、1次側変換回路20の昇降圧比と2次側変換回路30の昇降圧比を等しくできる。
オン時間δ決定処理部506は、1次側変換回路20と2次側変換回路30の昇降圧比が互いに等しくなるように、U1とV1とU2とV2の各オン時間δを互いに等しくする(各オン時間δ=1次側オン時間δ11=2次側オン時間δ12=時間値α)。
1次側変換回路20の昇降圧比は、1次側フルブリッジ回路200に構成されるスイッチング素子(アーム)のスイッチング周期Tに占めるオン時間δの割合であるデューティ比Dによって決まる。同様に、2次側変換回路30の昇降圧比は、2次側フルブリッジ回路300に構成されるスイッチング素子(アーム)のスイッチング周期Tに占めるオン時間δの割合であるデューティ比Dによって決まる。1次側変換回路20の昇降圧比は、第1入出力ポート60aと第2入出力ポート60cとの間の変圧比であり、2次側変換回路30の昇降圧比は、第3入出力ポート60bと第4入出力ポート60dとの間の変圧比である。
したがって、例えば、
1次側変換回路20の昇降圧比
=第2入出力ポート60cの電圧/第1入出力ポート60aの電圧
=δ11/T=α/T
2次側変換回路30の昇降圧比
=第4入出力ポート60dの電圧/第3入出力ポート60bの電圧
=δ12/T=α/T
と表される。つまり、1次側変換回路20と2次側変換回路30の昇降圧比は互いに同じ値(=α/T)である。
なお、図3のオン時間δは、1次側第1上アームU1及び1次側第2上アームV1のオン時間δ11を表すとともに、2次側第1上アームU2及び2次側第2上アームV2のオン時間δ12を表す。また、1次側フルブリッジ回路200に構成されるアームのスイッチング周期Tと2次側フルブリッジ回路300に構成されるアームのスイッチング周期Tは等しい時間である。
また、U1とV1との位相差は、180度(π)で動作させ、U2とV2との位相差も180度(π)で動作させる。さらに、U1とU2の位相差φを変更することで、1次側変換回路20と2次側変換回路30の間の電力伝送量Pを調整することができ、位相差φ>0であれば、1次側変換回路20から2次側変換回路30に伝送し、位相差φ<0であれば、2次側変換回路30から1次側変換回路20に伝送することができる。
位相差φは、1次側フルブリッジ回路200と2次側フルブリッジ回路300との間で同じ相の電力変換回路部間でのスイッチングタイミングのずれ(タイムラグ)である。例えば、位相差φは、1次側第1アーム回路207と2次側第1アーム回路307との間でのスイッチングタイミングのずれであり、1次側第2アーム回路211と2次側第2アーム回路311との間でのスイッチングタイミングのずれである。それらのずれは互いに等しいまま制御される。つまり、U1とU2の位相差φ及びV1とV2の位相差φは、同じ値に制御される。
したがって、例えば、電源回路10の電力変換モードをモードFとして動作させることを要求する外部信号が入力されてきた場合に、電力変換モード決定処理部502はモードFを選択することを決定する。そして、オン時間δ決定処理部506は、1次側変換回路20を第2入出力ポート60cに入力された電圧を昇圧して第1入出力ポート60aに出力する昇圧回路として機能させる場合の昇圧比を規定するオン時間δを設定する。なお、2次側変換回路30では、オン時間δ決定処理部506によって設定されたオン時間δによって規定された降圧比で第3入出力ポート60bに入力された電圧を降圧して第4入出力ポート60dに出力する降圧回路として機能する。さらに、位相差φ決定処理部504は、第1入出力ポート60aに入力された電力を所望の電力伝送量Pで第3入出力ポート60bに伝送するための位相差φを設定する。
1次側スイッチング処理部508は、1次側変換回路20を昇圧回路として、かつ、1次側変換回路20をDC−DCコンバータ回路の一部として機能させるように、1次側第1上アームU1と、1次側第1下アーム/U1と、1次側第2上アームV1と、1次側第2下アーム/V1の各スイッチング素子をスイッチング制御する。
2次側スイッチング処理部510は、2次側変換回路30を降圧回路として、かつ、2次側変換回路30をDC−DCコンバータ回路の一部として機能させるように、2次側第1上アームU2と、2次側第1下アーム/U2と、2次側第2上アームV2と、2次側第2下アーム/V2の各スイッチング素子をスイッチング制御する。
上記のように、1次側変換回路20および2次側変換回路30を昇圧回路あるいは降圧回路として機能させることができ、かつ、電源回路10を双方向DC−DCコンバータ回路としても機能させることができる。したがって、電力変換モードA〜Lの全てのモードの電力変換を行うことができ、換言すれば、4つの入出力ポートのうちから選択された2つの入出力ポート間で電力変換をすることができる。
制御部50により位相差φに応じて調整される伝送電力P(電力伝送量Pともいう)は、1次側変換回路20と2次側変換回路30において一方の変換回路から他方の変換回路に変圧器400を介して送られる電力であり、
P=(N×Va×Vb)/(π×ω×L)×F(D,φ)
・・・式1
で表される。
なお、Nは、変圧器400の巻き数比、Vaは、第1入出力ポート60aの入出力電圧、Vbは、第3入出力ポート60bの入出力電圧、πは円周率、ω(=2π×f=2π/T)は1次側変換回路20及び2次側変換回路30のスイッチングの角周波数、fは、1次側変換回路20及び2次側変換回路30のスイッチング周波数、Tは、1次側変換回路20及び2次側変換回路30のスイッチング周期、Lは、磁気結合リアクトル204,304と変圧器400の電力伝送に関わる等価インダクタンス、F(D,φ)は、デューティ比Dと位相差φを変数とする関数であり、デューティ比Dに依存せずに、位相差φが増加するにつれて単調増加する変数である。
ところで、伝送電力Pは、制御部50による位相差φの変更によって調整されるが、式1及び図4に示されるように、デューティ比Dの影響を受ける。図4は、伝送電力Pと位相差φとデューティ比Dとの関係を示したグラフである。伝送電力Pは、位相差φを大きくするにつれて大きくなる(φ11<φ12<φ13<φ14)。しかしながら、位相差φが同じ値に固定されていても、伝送電力Pは、デューティ比Dが0.5よりも大きい場合、デューティ比Dが大きくなるにつれて小さくなり、デューティ比Dが0.5よりも小さい場合、デューティ比Dが小さくなるにつれて小さくなる。
そのため、制御部50は、伝送電力Pが目標伝送電力Poに収束するように位相差φの指令値φoを変更しても、デューティ比Dの指令値Doによっては、伝送電力Pを目標伝送電力Poに精度良く調整できないことがある。同様に、制御部50は、所定の入出力ポートにおける入出力値Yが目標値Yoに収束するように位相差φの指令値φoを変更しても、デューティ比Dの指令値Doによっては、入出力値Yを目標値Yoに精度良く調整できないことがある。伝送電力P又は入出力値Yを精度良く調整できなければ、伝送電力P又は入出力値Yの制御が発振しやすくなる。
このような発振現象は、例えば、各入出力ポートに接続される負荷の消費電力が急変又は電源回路10が起動する場合において、ポート電圧と目標電圧との間に所定値以上の差が存在する時に発生しやすい。なぜならば、ポート電圧と目標電圧との間に所定値以上の差が存在する時、制御部50は、位相差φとデューティ比Dを同時に変化させるため、位相差φの変化がデューティ比Dの変化に妨げられるからである。
そこで、制御部50は、デューティ比Dの変化を抑えることによって、伝送電力Pの変動を抑える抑制手段を有している。これにより、伝送電力Pの調整がデューティ比Dの影響を受けにくくなるので、伝送電力Pを精度良く調整できる。制御部50は、例えば、位相差φの変更時にデューティ比Dの変化を抑えることによって、デューティ比Dの変化が位相差φの変化に影響しにくくなるため、位相差φを滑らかに変更できる。その結果、伝送電力Pをその変動を抑えながら滑らかに所望の値に調整でき、ポート電圧を目標電圧に滑らかに収束させることができる。
図5は、制御部50の第1の構成例を示したブロック図である。制御部50は、PID制御部51と、変更幅検出部52と、更新タイミング制御部53とを有している。
PID制御部51は、PID制御によって、1次側ポートと2次側ポートの少なくとも一つのポートのポート電圧を目標電圧に収束させるための位相差φの指令値φoを、スイッチング周期T毎に生成する位相差指令値生成部を有する。例えば、PID制御部51の位相差指令値生成部は、ポート電圧Vaの目標電圧とセンサ部70によって取得されたポート電圧Vaの検出電圧との偏差に基づいてPID制御を行うことによって、当該偏差を零に収束させるための指令値φoをスイッチング周期T毎に生成する。
制御部50は、PID制御部51によって生成された指令値φoに従って、1次側変換回路20及び2次側変換回路30のスイッチング制御を行うことによって、ポート電圧が目標電圧に収束するように、式1によって定められる伝送電力Pを調整する。
また、PID制御部51は、PID制御によって、1次側ポートと2次側ポートの少なくとも一つのポートのポート電圧を目標電圧に収束させるためのデューティ比Dの指令値Doを、スイッチング周期T毎に生成するデューティ比指令値生成部を有する。例えば、PID制御部51のデューティ比指令値生成部は、ポート電圧Vcの目標電圧とセンサ部70によって取得されたポート電圧Vcの検出電圧との偏差に基づいてPID制御を行うことによって、当該偏差を零に収束させるための指令値Doをスイッチング周期T毎に生成する。
なお、PID制御部51は、デューティ比Dの指令値Doに代えて、オン時間δの指令値δoを生成するオン時間指令値生成部を有してもよい。
変更幅検出部52は、位相差φが変更前の値から変更後の値に変更される際の位相差φの変更幅(変更量)を検出する手段である。位相差φの変更幅とは、位相差φの変更前の値と位相差φの変更後の値との差を表す値である。変更幅検出部52は、例えば、PID制御部51によってスイッチング周期T毎に生成された位相差φの指令値φoの変更幅を実際の位相差φの変更幅として検出する。
更新タイミング制御部53は、変更幅検出部52によって検出された位相差φの変更幅に応じて、PID制御部51によって生成されたデューティ比Dの指令値Doの更新タイミングを次回以降のスイッチング周期Tまで遅らせることが可能な手段である。更新タイミング制御部53は、指令値Doの更新タイミングを遅らせることによって、実際のデューティ比Dの変化タイミングを遅らせることができる。これにより、デューティ比Dの変化を抑えることができる。
更新タイミング制御部53は、例えば、位相差φの変更幅が所定値Z以上であるとき、デューティ比Dの指令値Doを更新するタイミングを遅らせることにより、デューティ比Dの指令値Doが更新する頻度を低くすることによって、デューティ比Dの変化を抑える。更新タイミング制御部53は、例えば、今回のスイッチング周期Tでのデューティ比Dを定める指令値Doを、今回のスイッチング周期Tに生成されたデューティ比Dの最新指令値ではなく、前回以前のスイッチング周期Tに生成されたデューティ比Dの旧指令値に設定する。
一方、更新タイミング制御部53は、例えば、位相差φの変更幅が所定値Z未満であるとき、デューティ比Dの指令値Doの更新タイミングを遅らせず、デューティ比Dの変化を抑えない(デューティ比Dの変化を抑えた状態のときには、抑えることを解除する)。更新タイミング制御部53は、例えば、今回のスイッチング周期Tでのデューティ比Dを定める指令値Doを、今回のスイッチング周期Tに生成されたデューティ比Dの最新指令値に設定する。これにより、デューティ比Dの指令値Doが更新される頻度が通常値になる。
制御部50は、更新タイミング制御部53によって設定された指令値Doに従って、1次側変換回路20及び2次側変換回路30のスイッチング制御を行うことによって、ポート電圧が目標電圧に収束するように、1次側変換回路20と2次側変換回路30の昇降圧比を調整する。
図6は、電力変換方法の第1例を示したフローチャートである。図6の電力変換方法は、制御部50によって実行される。
ステップS10において、更新タイミング制御部53は、変更幅検出部52によって検出された位相差φの変更幅が所定値Z以上であるか否かを判定する。位相差φの指令値φoの変更幅が所定値Z以上であるか否かを判定することによって、指令値φoが発振しかけているか否かを判定できる。更新タイミング制御部53は、位相差φの変更幅が所定値Z以上である場合、ステップS20の処理を実行し、位相差φの変更幅が所定値Z未満である場合、ステップS30の処理を実行する。
ステップS20において、更新タイミング制御部53は、デューティ比Dの指令値Do(オン時間δの指令値δo)の更新タイミングを1スイッチング周期(1T)に1回設定する(図7参照)。
図7は、デューティ比D(=δ/T)の更新タイミングを1スイッチング周期(1T)に1回設定した場合のタイミングチャートである。
制御部50は、位相差φを、1スイッチング周期毎に変更する。制御部50は、i回目の今回のスイッチング周期Tでの位相差φを、i回目の今回のスイッチング周期Tで生成された位相差φ1に設定し、i+1回目の次回のスイッチング周期Tでの位相差φを、i+1回目の次回のスイッチング周期Tで生成された位相差φ2に設定する。このように、制御部50は、1スイッチング周期毎に、位相差φを順に大きくする(φ1<φ2)。なお、iは自然数である。
一方、制御部50は、デューティ比D(オン時間δ)も、1スイッチング周期毎に変更する。制御部50は、i回目の今回のスイッチング周期Tでのデューティ比D(オン時間δ)を、i回目の今回のスイッチング周期Tで生成されたデューティ比D1(オン時間δ1)に設定し、i+1回目の次回のスイッチング周期Tでのデューティ比D(オン時間δ)を、i+1回目の次回のスイッチング周期Tで生成されたデューティ比D2(オン時間δ2)に設定する。
他方、図6のステップS30において、更新タイミング制御部53は、デューティ比Dの指令値Do(オン時間δの指令値δo)の更新タイミングをNスイッチング周期(N×T)に1回設定する(図8参照)。なお、Nは自然数である。
図8は、デューティ比D(=δ/T)の更新タイミングを2スイッチング周期(2T)に1回設定した場合のタイミングチャートである。つまり、N=2の場合である。
制御部50は、図7の場合と同様、位相差φを、1スイッチング周期毎に変更する。制御部50は、1スイッチング周期毎に、位相差φを順に大きくする(φ1<φ2<φ3<φ4)。
一方、制御部50は、デューティ比D(オン時間δ)を、2スイッチング周期毎に変更する。制御部50は、i回目のスイッチング周期Tでのデューティ比D(オン時間δ)を、i回目のスイッチング周期Tで生成されたデューティ比D1(オン時間δ1)に設定し、i+1回目のスイッチング周期Tでのデューティ比D(オン時間δ)を、i回目のスイッチング周期Tで生成されたデューティ比D1(オン時間δ1)に設定する。そして、制御部50は、i+3回目のスイッチング周期Tでのデューティ比D(オン時間δ)を、i+3回目のスイッチング周期Tで生成されたデューティ比D2(オン時間δ2)に設定し、i+4回目のスイッチング周期Tでのデューティ比D(オン時間δ)を、i+3回目のスイッチング周期Tで生成されたデューティ比D2(オン時間δ2)に設定する。
このように、制御部50は、複数の連続するスイッチング周期Tにわたって、デューティ比D(オン時間δ)を強制的に同じ値で連続させることで、デューティ比Dが変化する状況でも、デューティ比Dの変化を抑えることができる。
図6のステップS40において、制御部50は、ステップS30又はS40の処理を所定時間(少なくとも、N×T以上の時間)実行した後に、ステップS10以降の処理を繰り返す。
なお、図7及び図8は、位相差φ及びデューティ比Dが漸増する例を示しているが、位相差φ又はデューティ比Dが漸減する場合も同様である。
図9は、制御部50の第2の構成例を示したブロック図である。制御部50は、PID制御部51と、変更幅検出部52と、ゲイン制御部54とを有している。上述の構成例と同様の構成についての説明は省略する。
ゲイン制御部54は、変更幅検出部52によって検出された位相差φの変更幅に応じて、PID制御部51に入力される所定の入力値の増幅率(ゲイン)を調整することによって、当該入力値に対するデューティ比Dの指令値Doの変化率Rを抑えることが可能な手段である。ゲイン制御部54は、指令値Doの変化率Rを抑えることによって、実際のデューティ比Dの変化率を抑えることができる。変化率Rは、デューティ比Dが当該入力値の変化量に対してどれくらいの割合で変化したのかを表す指標である。
PID制御部51に入力される所定の入力値は、例えば、1次側ポートと2次側ポートの少なくとも一つのポートのポート電圧と目標電圧との偏差である。図9には、その具体例として、ポート電圧Vcの目標電圧とセンサ部70によって取得されたポート電圧Vcの検出電圧との偏差が例示されている。また、所定の増幅率(ゲイン)として、図9には、PID制御部51の比例動作を決める定数である比例ゲインP2が例示されている。
制御部50は、ゲイン制御部54によって抑制された比例ゲインP2に基づき設定された指令値Doに従って、1次側変換回路20及び2次側変換回路30のスイッチング制御を行うことによって、ポート電圧が目標電圧に収束するように、1次側変換回路20と2次側変換回路30の昇降圧比を調整する。
図10は、電力変換方法の第2例を示したフローチャートである。図10の電力変換方法は、制御部50によって実行される。
ステップS50において、ゲイン制御部54は、変更幅検出部52によって検出された位相差φの変更幅が所定値Z以上であるか否かを判定する。位相差φの指令値φoの変更幅が所定値Z以上であるか否かを判定することによって、指令値φoが発振しかけているか否かを判定できる。ゲイン制御部54は、位相差φの変更幅が所定値Z以上である場合、ステップS60の処理を実行し、位相差φの変更幅が所定値Z未満である場合、ステップS70の処理を実行する。
ステップS60において、ゲイン制御部54は、比例ゲインP2を通常値(例えば、初期値)に設定する。この場合、デューティ比Dの変化は抑えられていない。
一方、ステップS70において、ゲイン制御部54は、比例ゲインP2を、通常値(例えば、初期値)×定数βに設定する。βは、1未満の値である。これにより、比例ゲインP2を通常値より小さくできるため、デューティ比Dの変化を抑えることができる。
ステップS80において、制御部50は、ステップS60又はS70の処理を所定時間実行した後に、ステップS50以降の処理を繰り返す。
以上、電力変換装置及び電力変換方法を実施形態例により説明したが、本発明は上記実施形態例に限定されるものではない。他の実施形態例の一部又は全部との組み合わせや置換などの種々の変形及び改良が、本発明の範囲内で可能である。
例えば、上述の実施形態では、スイッチング素子の一例として、オンオフ動作する半導体素子であるMOSFETを挙げた。しかしながら、スイッチング素子は、例えば、IGBT、MOSFETなどの絶縁ゲートによる電圧制御型パワー素子でもよいし、バイポーラトランジスタでもよい。
また、第1入出力ポート60aに電源が接続されてもよいし、第4入出力ポート60dに電源が接続されてもよい。また、第2入出力ポート60cに電源が接続されなくてもよいし、第3入出力ポート60bに電源が接続されなくてもよい。
また、制御部50は、位相差φの指令値φoの変化を抑えることによって、デューティ比Dの変更によって調整される伝送電力Pの変動を抑えてもよい。例えば、制御部50は、位相差φの指令値φoを更新するタイミングを遅らせることにより、指令値φoが更新する頻度を低くすることによって、位相差φの変化を抑える。
10 電源回路
20 1次側変換回路
30 2次側変換回路
50 制御部
51 PID制御部
52 変更幅検出部
53 更新タイミング制御部
54 ゲイン制御部
60a 第1入出力ポート
60b 第3入出力ポート
60c 第2入出力ポート
60d 第4入出力ポート
70 センサ部
101 電源装置(電力変換装置の一例)
200 1次側フルブリッジ回路
202 1次側コイル
204 1次側磁気結合リアクトル
207 1次側第1アーム回路
211 1次側第2アーム回路
207m,211m 中点
298 1次側正極母線
299 1次側負極母線
300 2次側フルブリッジ回路
302 2次側コイル
304 2次側磁気結合リアクトル
307 2次側第1アーム回路
311 2次側第2アーム回路
307m,311m 中点
398 2次側正極母線
399 2次側負極母線
400 変圧器
U*,V* 上アーム
/U*,/V* 下アーム

Claims (10)

  1. 1次側回路と、
    前記1次側回路と変圧器で磁気結合する2次側回路と、
    前記1次側回路のスイッチングと前記2次側回路のスイッチングとの位相差を変更することによって、前記1次側回路と前記2次側回路との間で伝送される伝送電力を調整する制御部とを備える電力変換装置であって、
    前記制御部は、前記1次側回路と前記2次側回路のスイッチングのデューティ比の変化を抑えることによって、前記伝送電力の変動を抑えることを特徴とする、電力変換装置。
  2. 前記制御部は、前記位相差の変更時に、前記デューティ比の変化を抑える、請求項1に記載の電力変換装置。
  3. 前記制御部は、前記位相差の変更幅に応じて、前記デューティ比の変化を抑える、請求項1又は2に記載の電力変換装置。
  4. 前記制御部は、前記変更幅が所定値以上のとき、前記デューティ比の変化を抑える、請求項3に記載の電力変換装置。
  5. 前記制御部は、前記変更幅が前記所定値未満のとき、前記デューティ比の変化を抑えることを解除する、請求項4に記載の電力変換装置。
  6. 前記制御部は、前記デューティ比が変化する頻度を低くする、請求項1から5のいずれか一項に記載の電力変換装置。
  7. 前記制御部は、前記デューティ比が変化するタイミングを遅らせる、請求項1から6のいずれか一項に記載の電力変換装置。
  8. 前記制御部は、前記デューティ比を同じ値で連続させる、請求項1から7のいずれか一項に記載の電力変換装置。
  9. 前記制御部は、所定の入力値の増幅率を調整することによって、前記入力値に対する前記デューティ比の変化率を抑える、請求項1から5のいずれか一項に記載の電力変換装置。
  10. 1次側回路のスイッチングと、前記1次側回路と変圧器で磁気結合する2次側回路のスイッチングとの位相差を変更することによって、前記1次側回路と前記2次側回路との間で伝送される伝送電力を調整する、電力変換方法であって、
    前記1次側回路と前記2次側回路のスイッチングのデューティ比の変化を抑えることによって、前記伝送電力の変動を抑えることを特徴とする、電力変換方法。
JP2013107417A 2013-05-21 2013-05-21 電力変換装置及び電力変換方法 Expired - Fee Related JP5807659B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2013107417A JP5807659B2 (ja) 2013-05-21 2013-05-21 電力変換装置及び電力変換方法
US14/282,441 US9853557B2 (en) 2013-05-21 2014-05-20 Power conversion apparatus and power conversion method
CN201410213275.3A CN104184327B (zh) 2013-05-21 2014-05-20 电力转换装置和电力转换方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013107417A JP5807659B2 (ja) 2013-05-21 2013-05-21 電力変換装置及び電力変換方法

Publications (2)

Publication Number Publication Date
JP2014230371A true JP2014230371A (ja) 2014-12-08
JP5807659B2 JP5807659B2 (ja) 2015-11-10

Family

ID=51934921

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013107417A Expired - Fee Related JP5807659B2 (ja) 2013-05-21 2013-05-21 電力変換装置及び電力変換方法

Country Status (3)

Country Link
US (1) US9853557B2 (ja)
JP (1) JP5807659B2 (ja)
CN (1) CN104184327B (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016105406A1 (de) 2015-05-12 2016-11-17 Toyota Jidosha Kabushiki Kaisha Verfahren zum Steuern einer Leistungswandlungsvorrichtung und Leistungswandlungsvorrichtung
CN107666240A (zh) * 2016-07-29 2018-02-06 三菱电机株式会社 Dc/dc转换器

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5807649B2 (ja) * 2013-02-15 2015-11-10 トヨタ自動車株式会社 電力変換装置及び電力変換方法
JP5807658B2 (ja) * 2013-05-21 2015-11-10 トヨタ自動車株式会社 電力変換装置及び電力変換方法
JP6171022B2 (ja) * 2013-10-18 2017-07-26 東芝三菱電機産業システム株式会社 双方向絶縁型dc/dcコンバータおよびそれを用いたスマートネットワーク
JP5935789B2 (ja) * 2013-12-24 2016-06-15 トヨタ自動車株式会社 電力変換装置及び電力変換方法
JP6771156B2 (ja) * 2017-03-29 2020-10-21 パナソニックIpマネジメント株式会社 電力変換装置
US10050534B1 (en) 2017-05-15 2018-08-14 Cummins Power Generation Ip, Inc. Systems and methods for self-adaptive current control
US10110138B1 (en) * 2017-05-26 2018-10-23 Cummins Power Generation Ip, Inc. Soft-starting control method for electrical converter
US10804808B1 (en) * 2019-07-03 2020-10-13 Deere & Company Method and system for controlling switching of a direct current to direct current converter

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002034238A (ja) * 2000-07-13 2002-01-31 Toshiba Corp 電力変換装置
JP2009065753A (ja) * 2007-09-05 2009-03-26 Rohm Co Ltd スイッチングレギュレータ
JP2009201242A (ja) * 2008-02-21 2009-09-03 Toyota Motor Corp 電力変換装置
JP2011193713A (ja) * 2010-02-17 2011-09-29 Toyota Central R&D Labs Inc 電力変換回路及び電力変換回路システム

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010114088A1 (ja) * 2009-04-03 2010-10-07 株式会社小松製作所 トランス結合型昇圧器の制御装置
US8587975B2 (en) * 2010-04-01 2013-11-19 Arizona Board Of Regents For And On Behalf Of Arizona State University PWM control of dual active bridge converters
CN101820710B (zh) * 2010-05-12 2013-01-16 英飞特电子(杭州)股份有限公司 一种开路保护电路
US9859803B2 (en) * 2013-04-23 2018-01-02 Analog Devices Global Transformer-based isolated bi-directional DC-DC power converter, and method and controller for using same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002034238A (ja) * 2000-07-13 2002-01-31 Toshiba Corp 電力変換装置
JP2009065753A (ja) * 2007-09-05 2009-03-26 Rohm Co Ltd スイッチングレギュレータ
JP2009201242A (ja) * 2008-02-21 2009-09-03 Toyota Motor Corp 電力変換装置
JP2011193713A (ja) * 2010-02-17 2011-09-29 Toyota Central R&D Labs Inc 電力変換回路及び電力変換回路システム

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016105406A1 (de) 2015-05-12 2016-11-17 Toyota Jidosha Kabushiki Kaisha Verfahren zum Steuern einer Leistungswandlungsvorrichtung und Leistungswandlungsvorrichtung
JP2016214005A (ja) * 2015-05-12 2016-12-15 トヨタ自動車株式会社 電力変換装置の制御方法及び電力変換装置
US9859802B2 (en) 2015-05-12 2018-01-02 Toyota Jidosha Kabushiki Kaisha Method of controlling power conversion apparatus, and power conversion apparatus
DE102016105406B4 (de) 2015-05-12 2022-06-30 Toyota Jidosha Kabushiki Kaisha Verfahren zum Steuern einer Leistungswandlungsvorrichtung und Leistungswandlungsvorrichtung
CN107666240A (zh) * 2016-07-29 2018-02-06 三菱电机株式会社 Dc/dc转换器
CN107666240B (zh) * 2016-07-29 2019-11-05 三菱电机株式会社 Dc/dc转换器

Also Published As

Publication number Publication date
US20140346871A1 (en) 2014-11-27
JP5807659B2 (ja) 2015-11-10
CN104184327B (zh) 2017-10-20
CN104184327A (zh) 2014-12-03
US9853557B2 (en) 2017-12-26

Similar Documents

Publication Publication Date Title
JP5807659B2 (ja) 電力変換装置及び電力変換方法
JP5812040B2 (ja) 電力変換装置
JP5790708B2 (ja) 電力変換装置及び電力変換方法
JP5807658B2 (ja) 電力変換装置及び電力変換方法
JP5958487B2 (ja) 電力変換装置及び電力変換方法
JP6160547B2 (ja) 電力変換装置及び電力変換方法
JP5807667B2 (ja) 電力変換装置及び電力補正方法
JP5928519B2 (ja) 電力変換装置及び電力変換方法
JP5838997B2 (ja) 電力変換装置及び電力補正方法
JP5971269B2 (ja) 電力変換装置及び電力変換方法
JP5929943B2 (ja) 電力変換装置及び電力変換方法
JP5783195B2 (ja) 電源装置及び制御方法
US20150295502A1 (en) Power conversion device and power conversion method
JP2015139326A (ja) 電力変換装置及び電力変換方法
JP5935789B2 (ja) 電力変換装置及び電力変換方法
US9374013B2 (en) Power conversion apparatus and power conversion method
JP2014230373A (ja) 電力変換装置及び電圧変換方法
JP2015104287A (ja) 電力変換装置及び電力変換方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150304

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150317

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150430

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150811

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150824

R151 Written notification of patent or utility model registration

Ref document number: 5807659

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees