JP2014212491A5 - - Google Patents

Download PDF

Info

Publication number
JP2014212491A5
JP2014212491A5 JP2013088849A JP2013088849A JP2014212491A5 JP 2014212491 A5 JP2014212491 A5 JP 2014212491A5 JP 2013088849 A JP2013088849 A JP 2013088849A JP 2013088849 A JP2013088849 A JP 2013088849A JP 2014212491 A5 JP2014212491 A5 JP 2014212491A5
Authority
JP
Japan
Prior art keywords
frequency
signal
control parameter
injection
frequency divider
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013088849A
Other languages
English (en)
Other versions
JP2014212491A (ja
JP6252888B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2013088849A priority Critical patent/JP6252888B2/ja
Priority claimed from JP2013088849A external-priority patent/JP6252888B2/ja
Priority to US14/409,239 priority patent/US9438301B2/en
Priority to PCT/JP2014/001897 priority patent/WO2014171086A1/ja
Publication of JP2014212491A publication Critical patent/JP2014212491A/ja
Publication of JP2014212491A5 publication Critical patent/JP2014212491A5/ja
Application granted granted Critical
Publication of JP6252888B2 publication Critical patent/JP6252888B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

本開示は、高周波信号を出力する電圧制御発振器と、出力された前記高周波信号を分周した第1の分周信号を生成する第1の注入同期型分周器と、前記第1の分周信号を分周した第2の分周信号を生成する第2の注入同期型分周器と、前記第2の分周信号を分周した第3の分周信号を生成する分周器と、前記第3の分周信号と基準信号とを比較し、位相と周波数の誤差を出力する位相周波数比較器と、出力された前記誤差を電流又は電圧に変換するチャージポンプと、変換された前記電流又は電圧に応じて前記電圧制御発振器の制御電圧を生成し、生成された前記制御電圧を前記電圧制御発振器に印加するループフィルタと、前記電圧制御発振器の発振周波数を定める発振バンドを選択し、前記第1の注入同期型分周器及び前記第2の注入同期型分周器を異なる各動作帯域において動作させる、前記第1の注入同期型分周器の第1の制御パラメータ及び前記第2の注入同期型分周器の第2の制御パラメータを調整するキャリブレーション回路と、を備え、前記キャリブレーション回路は、前記第2の制御パラメータを調整した後に、前記第1の制御パラメータを調整し、更に、前記第3の分周信号に応じて前記電圧制御発振器の発振バンドを調整する、PLL回路である。
また、本開示は、第1の注入同期型分周器と第2の注入同期型分周器とを接続したPLL回路におけるキャリブレーション方法であって、高周波信号を出力する電圧制御発振器及び前記第1の注入同期型分周器の各動作を停止するステップと、前記第2の注入同期型分周器の第2の制御パラメータに応じて、前記第2の注入同期型分周器の出力信号を分周する分周器が出力する分周信号と基準信号との各周波数を測定するステップと、測定された前記分周信号の周波数を基に、前記第2の制御パラメータを調整するステップと、前記第1の注入同期型分周器の停止を解除するステップと、前記第1の注入同期型分周器の第1の制御パラメータに応じて、前記第1の注入同期型分周器の出力信号を前記第2の注入同期型分周器が分周し、前記第2の注入同期型分周器の出力信号を分周する前記分周器により再度出力された分周信号の周波数を測定するステップと、測定後の前記再度出力された分周信号の周波数を基に、前記第1の制御パラメータを調整するステップと、前記電圧制御発振器の停止を解除するステップと、前記電圧制御発振器の発振周波数を定める発振バンドを選択するステップと、選択された前記発振バンドに応じて前記電圧制御発振器の出力信号が前記第1の注入同期型分周器、前記第2の注入同期型分周器及び前記分周器によって分周された分周信号の周波数を基に、前記電圧制御発振器の前記発振バンドを選択するステップと、を有する、キャリブレーション方法である。

Claims (11)

  1. 高周波信号を出力する電圧制御発振器と、
    出力された前記高周波信号を分周した第1の分周信号を生成する第1の注入同期型分周器と、
    前記第1の分周信号を分周した第2の分周信号を生成する第2の注入同期型分周器と、
    前記第2の分周信号を分周した第3の分周信号を生成する分周器と、
    前記第3の分周信号と基準信号とを比較し、位相と周波数の誤差を出力する位相周波数比較器と、
    出力された前記誤差を電流又は電圧に変換するチャージポンプと、
    変換された前記電流又は電圧に応じて前記電圧制御発振器の制御電圧を生成し、生成された前記制御電圧を前記電圧制御発振器に印加するループフィルタと、
    前記電圧制御発振器の発振周波数を定める発振バンドを選択し、前記第1の注入同期型分周器及び前記第2の注入同期型分周器を異なる各動作帯域において動作させる、前記第1の注入同期型分周器の第1の制御パラメータ及び前記第2の注入同期型分周器の第2の制御パラメータを調整するキャリブレーション回路と、を備え、
    前記キャリブレーション回路は、
    前記第2の制御パラメータを調整した後に、前記第1の制御パラメータを調整し、更に、前記第3の分周信号に応じて前記電圧制御発振器の発振バンドを調整する、
    PLL回路。
  2. 請求項1に記載のPLL回路であって、
    前記キャリブレーション回路は、
    前記高周波信号の分周に用い、かつ、温度変動に対応した、前記第1の制御パラメータを生成する第1のバイアス生成回路、を更に有する、
    PLL回路。
  3. 請求項1に記載のPLL回路であって、
    前記キャリブレーション回路は、前記第の分周信号と前記基準信号との各周波数を測定するクロックカウンタと、
    前記高周波信号の分周に用い、温度変動に対応し、かつ、前記測定された第3の分周信号の周波数の調整に用いる前記第1の制御パラメータを生成する第1のバイアス生成回路、
    を更に有する、
    PLL回路。
  4. 請求項1に記載のPLL回路であって、
    前記キャリブレーション回路は、
    前記第2の制御パラメータとして、前記第1の分周信号の分周に用いる制御パラメータを生成する第2のバイアス生成回路と、
    前記第2の制御パラメータとして、温度変動に対応して、前記第1の分周信号の分周に用いる制御パラメータを生成する第3のバイアス生成回路と、
    前記第2のバイアス生成回路による第2の制御パラメータ又は前記第3のバイアス生成回路による第2の制御パラメータを選択するバイアス選択回路と、を更に有する、
    PLL回路。
  5. 請求項1に記載のPLL回路であって、
    前記キャリブレーション回路は、
    前記第2の制御パラメータに応じて前記第の分周信号と前記基準信号との各周波数を測定するクロックカウンタと、
    前記第2の制御パラメータとして、前記第1の分周信号の分周に用い、かつ、前記測定された第3の分周信号の周波数の調整に用いる制御パラメータを生成する第2のバイアス生成回路と、
    前記第2の制御パラメータとして、温度変動に対応して、前記第1の分周信号の分周に用い、かつ、前記測定された第3の分周信号の周波数の調整に用いる制御パラメータを生成する第3のバイアス生成回路と、
    前記第2のバイアス生成回路による第2の制御パラメータ又は前記第3のバイアス生成回路による第2の制御パラメータを選択するバイアス選択回路と、を更に有する、
    PLL回路。
  6. 請求項3又は4に記載のPLL回路であって、
    前記キャリブレーション回路は、
    前記第1の制御パラメータの設定値として、温度変動に対応して生成された前記第1の制御パラメータの初期値と、調整後の前記第2の制御パラメータと調整前の前記第2の制御パラメータとの差分と一定係数との乗算値と、一定定数との加算結果を用いる、
    PLL回路。
  7. 請求項1〜6のうちいずれか一項に記載のPLL回路であって、
    前記キャリブレーション回路は、
    前記電圧制御発振器の動作を制御するVCO制御部と、
    前記第1の注入同期型分周器及び前記第2の注入同期型分周器の各動作を制御するILFD制御部と、を更に有し、
    前記VCO制御部は、
    前記ILFD制御部が前記第1の制御パラメータ及び前記第2の制御パラメータを調整する場合に、前記電圧制御発振器を停止する、
    PLL回路。
  8. 請求項7に記載のPLL回路であって、
    前記VCO制御部は、
    前記第1の制御パラメータの調整後に、前記電圧制御発振器の停止を解除し、前記電圧制御発振器の発振周波数を定める前記発振バンドを選択する、
    PLL回路。
  9. 請求項7に記載のPLL回路であって、
    前記VCO制御部は、
    選択された前記発振バンドに応じて前記電圧制御発振器からの前記高周波信号が前記第1の注入同期型分周器、前記第2の注入同期型分周器及び前記分周器によって分周された分周信号と前記基準信号との各周波数差分に応じて、前記電圧制御発振器の他の前記発振バンドを選択する、
    PLL回路。
  10. 第1の注入同期型分周器と第2の注入同期型分周器とを接続したPLL回路におけるキャリブレーション方法であって、
    高周波信号を出力する電圧制御発振器及び前記第1の注入同期型分周器の各動作を停止するステップと、
    前記第2の注入同期型分周器の第2の制御パラメータに応じて、前記第2の注入同期型分周器の出力信号を分周する分周器が出力する分周信号と基準信号との各周波数を測定するステップと、
    測定された前記分周信号の周波数を基に、前記第2の制御パラメータを調整するステップと、
    前記第1の注入同期型分周器の停止を解除するステップと、
    前記第1の注入同期型分周器の第1の制御パラメータに応じて、前記第1の注入同期型分周器の出力信号を前記第2の注入同期型分周器が分周し、前記第2の注入同期型分周器の出力信号を分周する前記分周器により再度出力された分周信号の周波数を測定するステップと、
    測定後の前記再度出力された分周信号の周波数を基に、前記第1の制御パラメータを調整するステップと、
    前記電圧制御発振器の停止を解除するステップと、
    前記電圧制御発振器の発振周波数を定める発振バンドを選択するステップと、
    選択された前記発振バンドに応じて前記電圧制御発振器の出力信号が前記第1の注入同期型分周器、前記第2の注入同期型分周器及び前記分周器によって分周された分周信号の周波数を基に、前記電圧制御発振器の前記発振バンドを選択するステップと、を有する、
    キャリブレーション方法。
  11. 請求項1〜9のうちいずれか一項に記載のPLL回路と、
    ベースバンドの送信信号を変調する変調部と、
    前記PLL回路が生成した第1局部信号と変調された前記送信信号とを用いて、高周波送信信号を生成する送信ミキサと、
    前記PLL回路が生成した第2局部信号と受信された高周波受信信号とを用いて、ベースバンドの受信信号を生成する受信ミキサと、
    生成された前記ベースバンドの受信信号を復調する復調部と、を備える、
    無線通信装置。
JP2013088849A 2013-04-19 2013-04-19 Pll回路、キャリブレーション方法及び無線通信装置 Expired - Fee Related JP6252888B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2013088849A JP6252888B2 (ja) 2013-04-19 2013-04-19 Pll回路、キャリブレーション方法及び無線通信装置
US14/409,239 US9438301B2 (en) 2013-04-19 2014-03-31 PLL circuit, calibration method, and wireless communication apparatus
PCT/JP2014/001897 WO2014171086A1 (ja) 2013-04-19 2014-03-31 Pll回路、キャリブレーション方法及び無線通信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013088849A JP6252888B2 (ja) 2013-04-19 2013-04-19 Pll回路、キャリブレーション方法及び無線通信装置

Publications (3)

Publication Number Publication Date
JP2014212491A JP2014212491A (ja) 2014-11-13
JP2014212491A5 true JP2014212491A5 (ja) 2016-01-28
JP6252888B2 JP6252888B2 (ja) 2017-12-27

Family

ID=51731049

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013088849A Expired - Fee Related JP6252888B2 (ja) 2013-04-19 2013-04-19 Pll回路、キャリブレーション方法及び無線通信装置

Country Status (3)

Country Link
US (1) US9438301B2 (ja)
JP (1) JP6252888B2 (ja)
WO (1) WO2014171086A1 (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9148153B2 (en) * 2013-12-30 2015-09-29 Intel Corporation Systems and methods for frequency domain calibration and characterization
TWI558095B (zh) * 2014-05-05 2016-11-11 瑞昱半導體股份有限公司 時脈產生電路與方法
JP6777292B2 (ja) * 2016-08-08 2020-10-28 新日本無線株式会社 Pll回路及びその周波数補正方法
US9935640B1 (en) * 2017-02-08 2018-04-03 Hong Kong Applied Science and Technology Research Institute Company, Limited Gain calibration for direct modulation synthesizer using a look-up table searched by a reduced count from an overflow counter
CN107005244B (zh) * 2017-02-08 2020-05-05 香港应用科技研究院有限公司 通过溢出计数器的减少计数使用查找表搜索的直接调制合成器的增益校准
WO2019132802A2 (en) * 2017-09-06 2019-07-04 Istanbul Sehir Universitesi A method and system for band calibration of voltage controlled oscillators
TWI670939B (zh) * 2018-12-03 2019-09-01 新唐科技股份有限公司 具有校正功能的延遲線電路及其校正方法
US10693474B1 (en) 2019-02-14 2020-06-23 Infineon Technologies Ag PLL filter having a capacitive voltage divider
US10873335B2 (en) * 2019-05-02 2020-12-22 Apple Inc. Divider control and reset for phase-locked loops
US11133920B2 (en) * 2019-09-03 2021-09-28 Samsung Electronics Co., Ltd. Clock and data recovery circuit and a display apparatus having the same
US11870451B1 (en) * 2022-12-20 2024-01-09 Viavi Solutions Inc. Frequency synthesizer using voltage-controlled oscillator (VCO) core of wideband synthesizer with integrated VCO

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4347484A (en) 1980-06-02 1982-08-31 General Electric Company Synthesizer having an injection synchronized divider
US7557664B1 (en) 2005-10-31 2009-07-07 University Of Rochester Injection-locked frequency divider
JP2008236557A (ja) 2007-03-22 2008-10-02 Toshiba Corp 周波数シンセサイザ及びこれを用いた無線通信装置
US7856212B2 (en) * 2007-08-07 2010-12-21 Intel Corporation Millimeter-wave phase-locked loop with injection-locked frequency divider using quarter-wavelength transmission line and method of calibration
JP5841993B2 (ja) 2011-03-07 2016-01-13 パナソニック株式会社 Pll回路、キャリブレーション方法及び無線通信端末
US9191056B2 (en) 2012-03-21 2015-11-17 Panasonic Corporation PLL circuit, calibration method, and wireless communication apparatus

Similar Documents

Publication Publication Date Title
JP2014212491A5 (ja)
JP5841993B2 (ja) Pll回路、キャリブレーション方法及び無線通信端末
JP5938466B2 (ja) Pll回路、キャリブレーション方法及び無線通信装置
JP6473328B2 (ja) デジタル位相固定ループとその制御方法及びこれを用いた超低電力送受信機
TWI587634B (zh) 用於鎖相迴路的粗調選擇
JP6252888B2 (ja) Pll回路、キャリブレーション方法及び無線通信装置
US10236898B2 (en) Digital synthesizer, communication unit and method therefor
WO2012023826A3 (ko) 무선통신 시스템에서 디지털 위상 동기 루프 장치 및 방법
US11031942B2 (en) Frequency generator and associated method
US20170264333A1 (en) Semiconductor integrated circuit device and wireless communication apparatus
US8803574B2 (en) Generating a tuned frequency output from a signal generator
US10097283B1 (en) Watch-crystal-based RF transmitter
CN102447475A (zh) 窄带频率可调的pll振荡电路
JP2017512446A (ja) 周波数シンセサイザ
JP2012075000A (ja) 位相同期回路及び無線機
US9240794B2 (en) Apparatus and methods for phase-locked loop startup operation
CN104467817B (zh) 一种应用于自动频率控制系统(afc)的环路微调算法
TW202301807A (zh) 晶體振盪器及其啟動方法
JP6404114B2 (ja) 周波数変調回路及び半導体装置
RU196152U1 (ru) Быстродействующий синтезатор частот с автокалибровкой
KR101600168B1 (ko) 초기 튜닝전압 조정 기반 주파수 합성기 및 그를 위한 위상 동기 제어 장치
GB2455717A (en) Frequency synthesis in a wireless basestation
JP6556383B2 (ja) Pll回路