JP2013179590A - フェーズロックドループ - Google Patents
フェーズロックドループ Download PDFInfo
- Publication number
- JP2013179590A JP2013179590A JP2013037055A JP2013037055A JP2013179590A JP 2013179590 A JP2013179590 A JP 2013179590A JP 2013037055 A JP2013037055 A JP 2013037055A JP 2013037055 A JP2013037055 A JP 2013037055A JP 2013179590 A JP2013179590 A JP 2013179590A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase
- oscillator
- proportional
- locked loop
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 41
- 238000001514 detection method Methods 0.000 claims abstract description 23
- 230000010354 integration Effects 0.000 claims description 42
- 230000000087 stabilizing effect Effects 0.000 abstract description 2
- 239000003990 capacitor Substances 0.000 description 14
- 238000010586 diagram Methods 0.000 description 12
- 230000005540 biological transmission Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 230000003111 delayed effect Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 230000007423 decrease Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 238000013139 quantization Methods 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000013075 data extraction Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/093—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
- H03L7/0995—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L2207/00—Indexing scheme relating to automatic control of frequency or phase and to synchronisation
- H03L2207/06—Phase locked loops with a controlled oscillator having at least two frequency control terminals
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
【解決手段】電源端子と制御端子とを有し発振信号を生成する発振器と、発振信号の位相と基準信号の位相との位相差を検出し、位相差の積分値を示す積分信号と位相差の現在の値を示す比例信号とを生成する検出部と、誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を発振器の電源端子に供給する積分パスと、前記積分信号とは別個に、前記比例信号を発振器の制御端子に供給する比例パスとを含み、発振器が安定化させた積分信号と比例信号との両方によって制御された周波数の発振信号を生成することにより、発振信号の位相を基準信号の位相にロックさせる。
【選択図】図1
Description
前記発振信号の位相と基準信号の位相との位相差を検出し、該位相差の積分値を示す積分信号と、該位相差の現在の値を示す比例信号とを生成する検出部と、
誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
前記積分信号とは別個に、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された発振周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループを提供する。
前記比例パスが、前記アップ信号およびダウン信号を前記発振器の制御端子に供給することが好ましい。
前記比例パスが、前記比例信号をデジタル形式で前記発振器の制御端子に供給し、選択可能な回路要素を選択することにより前記発振周波数を調整することが好ましい。
前記発振器が前記安定化させた積分信号の電圧に依存した周波数を有する前記発振信号を生成する電圧制御発振器であることが好ましい。
前記比例信号が、前記複数の遅延セルのそれぞれの前記並列に接続される枝路の数を選択することが好ましい。
前記発振器が前記安定化させた積分信号の電流に依存する周波数の発振信号を生成する電流制御発振器であることが好ましい。
前記発振信号の位相と基準信号の位相との間の位相差を検出し、該位相差の積分値を表す積分信号と、該位相差の現在値を表す比例信号とを生成する検出部と、
誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
前記積分信号とは分離して、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループを提供する。
前記検出部が前記分周信号の位相と前記基準信号の位相とを比較して前記位相差を検出することが好ましい。
前記比例パスが、前記アップ信号およびダウン信号を前記発振器に供給することが好ましい。
前記比例パスが、前記比例信号をデジタル形式で前記発振器に供給し、選択可能な回路素子を選択することにより前記発振周波数を調整することが好ましい。
前記積分パスが供給する前記安定化させた積分信号によって前記バラクタの容量が調整され、前記比例パスが供給する前記比例信号によって前記容量素子の個数が選択されることが好ましい。
以上、本発明について詳細に説明したが、本発明は上記実施形態に限定されず、本発明の主旨を逸脱しない範囲において、種々の改良や変更をしてもよいのはもちろんである。
110、210 検出部
120 位相差検出回路
130 フィルタ
150、250 比例パス
160、260、360 積分パス
180、560 発振器
170、270、370、470、570、670 レギュレータ(REG)
211、311 分周器
280、380、480 電圧制御発振器(VCO)
220、320 位相周波数検出器(PFD)
230、330 デジタルループフィルタ
231、331 バングバング位相比較器(!!PD)
232、332 累算器
255、261、361、461、561、661 デジタルアナログコンバータ(DAC)
371、471 演算増幅器(OA)
372、472 P型MOSトランジスタ(PMOS)
440、540、640 デジタル制御発振器
473、474 容量素子
480、580リングオシレータ
491、492、493 インバータ
494、495、496、593、594 スイッチ
590 追加電流モジュール
591、592 電流源
680 LC発振器
684 インダクタユニット
681 キャパシタユニット
682,683 スイッチ可能容量素子
MN1〜MN4、MP1、MP2 トランジスタ
I1〜I8、490、4B、5B インバータモジュール
T1〜T8 トランスミッションゲート
Claims (13)
- 電源端子と制御端子とを有し、発振信号を生成する発振器と、
前記発振信号の位相と基準信号の位相との位相差を検出し、該位相差の積分値を示す積分信号と、該位相差の現在の値を示す比例信号とを生成する検出部と、
誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
前記積分信号とは別個に、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された発振周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループ。 - 前記発振信号を分周して分周信号を生成する分周器をさらに含み、前記検出部が、前記分周信号の位相と前記基準信号の位相とを比較して前記位相差を検出することを特徴とする請求項1記載のフェーズロックドループ。
- 前記検出部が、前記比例信号として、前記位相差に基づくアップ信号およびダウン信号を生成し、
前記比例パスが、前記アップ信号およびダウン信号を前記発振器の制御端子に供給することを特徴とする請求項1または2記載のフェーズロックドループ。 - 前記積分パスが、前記安定化させた積分信号をアナログ形式で前記発振器の電源端子に供給し、
前記比例パスが、前記比例信号をデジタル形式で前記発振器の制御端子に供給し、選択可能な回路要素を選択することにより前記発振周波数を調整することを特徴とする請求項1ないし3のいずれかに記載のフェーズロックドループ。 - 前記発振器が、それぞれに前記選択可能な回路要素を備えた複数の遅延セルが直列接続されたリングオシレータであることを特徴とする請求項4記載のフェーズロックドループ。
- 前記レギュレータが電圧レギュレータであり、
前記発振器が前記安定化させた積分信号の電圧に依存した周波数を有する前記発振信号を生成する電圧制御発振器であることを特徴とする請求項4記載のフェーズロックドループ。 - 前記発振器が、それぞれがインバータを含む複数の枝路と該枝路を並列に接続するスイッチとをそれぞれ備えた、複数の遅延セルを直列に接続したリングオシレータであり、
前記比例信号が、前記複数の遅延セルのそれぞれの前記並列に接続される枝路の数を選択することを特徴とする請求項6記載のフェーズロックドループ。 - 前記レギュレータが電流レギュレータであり、
前記発振器が前記安定化させた積分信号の電流に依存する周波数の発振信号を生成する電流制御発振器であることを特徴とする請求項4記載のフェーズロックドループ。 - 発振信号を生成する発振器と、
前記発振信号の位相と基準信号の位相との間の位相差を検出し、該位相差の積分値を表す積分信号と、該位相差の現在値を表す比例信号とを生成する検出部と、
誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
前記積分信号とは分離して、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループ。 - 前記発振信号を分周して分周信号を生成する分周器をさらに含み、
前記検出部が前記分周信号の位相と前記基準信号の位相とを比較して前記位相差を検出することを特徴とする請求項9記載のフェーズロックドループ。 - 前記検出部が、前記比例信号として、前記位相差に基づくアップ信号およびダウン信号を生成し、
前記比例パスが、前記アップ信号およびダウン信号を前記発振器に供給することを特徴とする請求項9または10記載のフェーズロックドループ。 - 前記積分パスが、前記安定化させた積分信号をアナログ形式で前記発振器に供給し、
前記比例パスが、前記比例信号をデジタル形式で前記発振器に供給し、選択可能な回路素子を選択することにより前記発振周波数を調整することを特徴とする請求項9ないし11のいずれかに記載のフェーズロックドループ。 - 前記発振器が、少なくとも1つのバラクタと複数の選択可能な容量素子と有するLC発振器であり、
前記積分パスが供給する前記安定化させた積分信号によって前記バラクタの容量が調整され、前記比例パスが供給する前記比例信号によって前記容量素子の個数が選択されることを特徴とする請求項9ないし12のいずれかに記載のフェーズロックドループ。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/407,334 US8878614B2 (en) | 2012-02-28 | 2012-02-28 | Phase-locked loop |
US13/407,334 | 2012-02-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013179590A true JP2013179590A (ja) | 2013-09-09 |
JP6121749B2 JP6121749B2 (ja) | 2017-04-26 |
Family
ID=49002195
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013037055A Active JP6121749B2 (ja) | 2012-02-28 | 2013-02-27 | フェーズロックドループ |
Country Status (3)
Country | Link |
---|---|
US (1) | US8878614B2 (ja) |
JP (1) | JP6121749B2 (ja) |
CN (1) | CN103297041B (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018020605A1 (ja) * | 2016-07-27 | 2018-02-01 | 株式会社ソシオネクスト | 注入同期型pll回路 |
JP2018511991A (ja) * | 2015-03-10 | 2018-04-26 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 位相ロックループ(pll)アーキテクチャ |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2013154543A1 (en) * | 2012-04-10 | 2013-10-17 | Intel Corporation | Re-circulating time-to-digital converter (tdc) |
GB2504509B (en) * | 2012-07-31 | 2018-11-14 | Qualcomm Technologies Int Ltd | Phase - locked loop |
US8704566B2 (en) * | 2012-09-10 | 2014-04-22 | International Business Machines Corporation | Hybrid phase-locked loop architectures |
US9099995B2 (en) * | 2013-03-14 | 2015-08-04 | Qualcomm Incorporated | Ring oscillator circuit and method |
KR102044479B1 (ko) * | 2013-08-28 | 2019-11-13 | 삼성전자주식회사 | 디지털 제어 발진기 및 디지털 제어 발진기를 포함하는 전자 장치 |
US9300277B2 (en) * | 2013-12-17 | 2016-03-29 | Intel Corporation | Apparatus for reducing periodic jitter in a ring oscillator |
US9385859B2 (en) * | 2013-12-27 | 2016-07-05 | Realtek Semiconductor Corp. | Multi-lane serial data link receiver and method thereof |
US9306543B2 (en) * | 2014-01-07 | 2016-04-05 | Freescale Semiconductor, Inc. | Temperature-compensated high accuracy clock |
KR102210324B1 (ko) * | 2014-12-03 | 2021-02-01 | 삼성전자주식회사 | 디지털 위상 고정 루프 및 그 동작방법 |
US9787314B2 (en) * | 2015-02-03 | 2017-10-10 | Treehouse Design, Inc. | System and method for fast-capture multi-gain phase lock loop |
TWI565244B (zh) * | 2015-03-19 | 2017-01-01 | 禾瑞亞科技股份有限公司 | 電源產生電路、頻率產生電路與頻率控制系統 |
CN106160738B (zh) * | 2015-04-20 | 2019-02-12 | 中芯国际集成电路制造(上海)有限公司 | 环形压控振荡器电路 |
DE102015216479A1 (de) * | 2015-08-28 | 2017-03-02 | Robert Bosch Gmbh | Verfahren und Vorrichtung zum Bestimmen einer Sensorspuleninduktivität |
US10958414B2 (en) | 2016-02-23 | 2021-03-23 | Google Llc | Clock period randomization for defense against cryptographic attacks |
JP6605988B2 (ja) | 2016-02-26 | 2019-11-13 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US9906230B2 (en) * | 2016-04-14 | 2018-02-27 | Huawei Technologies Co., Ltd. | PLL system and method of operating same |
US10020813B1 (en) * | 2017-01-09 | 2018-07-10 | Microsoft Technology Licensing, Llc | Scaleable DLL clocking system |
JP6633566B2 (ja) * | 2017-03-31 | 2020-01-22 | 株式会社メガチップス | 表示制御装置及び表示制御方法 |
US10355702B2 (en) * | 2017-07-18 | 2019-07-16 | Qualcomm Incorporated | Hybrid phase-locked loop |
KR102366972B1 (ko) * | 2017-12-05 | 2022-02-24 | 삼성전자주식회사 | 전류 제어 발진기를 이용한 클럭 및 데이터 복구장치 및 방법 |
US10804913B1 (en) | 2018-09-10 | 2020-10-13 | Inphi Corporation | Clock and data recovery devices with fractional-N PLL |
US10797712B1 (en) * | 2019-09-06 | 2020-10-06 | International Business Machines Corporation | Maintaining a digitally controlled oscillator at an ideal state by changing the voltage supply |
US10715155B1 (en) * | 2019-10-14 | 2020-07-14 | Ciena Corporation | Apparatus and methods for digital phase locked loop with analog proportional control function |
US10826514B1 (en) | 2019-10-15 | 2020-11-03 | Ciena Corporation | Noise-shaping enhanced gated ring oscillator based analog-to-digital converters |
US11411574B2 (en) | 2020-04-06 | 2022-08-09 | M31 Technology Corporation | Clock and data recovery circuit with proportional path and integral path, and multiplexer circuit for clock and data recovery circuit |
WO2022051904A1 (zh) * | 2020-09-08 | 2022-03-17 | 深圳市汇顶科技股份有限公司 | 锁相方法及相关锁相环、芯片及电子装置 |
CN111817715B (zh) * | 2020-09-08 | 2021-02-23 | 深圳市汇顶科技股份有限公司 | 锁相方法及相关锁相环、芯片及电子装置 |
US11036253B1 (en) * | 2020-09-30 | 2021-06-15 | Microsoft Technology Licensing, Llc | Dynamic scaling of system clock signal in response to detection of supply voltage droop |
US11418204B2 (en) * | 2020-12-22 | 2022-08-16 | Stmicroelectronics International N.V. | Phase lock loop (PLL) with operating parameter calibration circuit and method |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01258510A (ja) * | 1988-04-08 | 1989-10-16 | Ricoh Co Ltd | Pll回路 |
US6157691A (en) * | 1998-04-14 | 2000-12-05 | Lsi Logic Corporation | Fully integrated phase-locked loop with resistor-less loop filer |
JP2002185291A (ja) * | 2000-12-12 | 2002-06-28 | Seiko Epson Corp | 電圧制御発振器およびpll回路 |
JP2007013950A (ja) * | 2005-06-29 | 2007-01-18 | Altera Corp | 別途の比例経路を有するクロックデータリカバリループ |
US7177611B2 (en) * | 2004-07-07 | 2007-02-13 | Texas Instruments Incorporated | Hybrid control of phase locked loops |
US20100271140A1 (en) * | 2009-04-26 | 2010-10-28 | Qualcomm Incorporated | Supply-Regulated Phase-Locked Loop (PLL) and Method of Using |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4942370A (en) * | 1988-04-08 | 1990-07-17 | Ricoh Company, Ltd. | PLL circuit with band width varying in accordance with the frequency of an input signal |
US6316987B1 (en) | 1999-10-22 | 2001-11-13 | Velio Communications, Inc. | Low-power low-jitter variable delay timing circuit |
US7009456B2 (en) | 2003-08-04 | 2006-03-07 | Agere Systems Inc. | PLL employing a sample-based capacitance multiplier |
WO2005025069A1 (en) * | 2003-09-06 | 2005-03-17 | Semtech Neuchâtel SA | Phase locked loop |
US7315217B2 (en) * | 2005-03-18 | 2008-01-01 | Avago Technologies General Ip (Singapore) Pte Ltd. | Linear phase-locked loop with dual tuning elements |
KR101566417B1 (ko) | 2008-08-29 | 2015-11-05 | 삼성전자주식회사 | 전압제어 발진기, 위상 고정 루프 회로, 클럭 생성기 및 에이치디엠아이 송신기의 파이 |
US8467418B2 (en) | 2008-11-10 | 2013-06-18 | Rockstar Consortium Us Lp | Differential timing transfer over synchronous ethernet using digital frequency generators and control word signaling |
KR20110005056A (ko) * | 2009-07-09 | 2011-01-17 | 삼성전자주식회사 | 지연응답특성이 선형적으로 변하는 단위 인버터 셀 및 상기 단위 인버터 셀을 구비하는 디지털제어발진기 |
-
2012
- 2012-02-28 US US13/407,334 patent/US8878614B2/en active Active
-
2013
- 2013-02-27 JP JP2013037055A patent/JP6121749B2/ja active Active
- 2013-02-28 CN CN201310064415.0A patent/CN103297041B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01258510A (ja) * | 1988-04-08 | 1989-10-16 | Ricoh Co Ltd | Pll回路 |
US6157691A (en) * | 1998-04-14 | 2000-12-05 | Lsi Logic Corporation | Fully integrated phase-locked loop with resistor-less loop filer |
JP2002185291A (ja) * | 2000-12-12 | 2002-06-28 | Seiko Epson Corp | 電圧制御発振器およびpll回路 |
US7177611B2 (en) * | 2004-07-07 | 2007-02-13 | Texas Instruments Incorporated | Hybrid control of phase locked loops |
JP2007013950A (ja) * | 2005-06-29 | 2007-01-18 | Altera Corp | 別途の比例経路を有するクロックデータリカバリループ |
US20100271140A1 (en) * | 2009-04-26 | 2010-10-28 | Qualcomm Incorporated | Supply-Regulated Phase-Locked Loop (PLL) and Method of Using |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018511991A (ja) * | 2015-03-10 | 2018-04-26 | クゥアルコム・インコーポレイテッドQualcomm Incorporated | 位相ロックループ(pll)アーキテクチャ |
WO2018020605A1 (ja) * | 2016-07-27 | 2018-02-01 | 株式会社ソシオネクスト | 注入同期型pll回路 |
JPWO2018020605A1 (ja) * | 2016-07-27 | 2019-05-09 | 株式会社ソシオネクスト | 注入同期型pll回路 |
US10541694B2 (en) | 2016-07-27 | 2020-01-21 | Socionext Inc. | Injection-locked phase lock loop circuit |
Also Published As
Publication number | Publication date |
---|---|
US8878614B2 (en) | 2014-11-04 |
CN103297041B (zh) | 2017-08-29 |
CN103297041A (zh) | 2013-09-11 |
US20130222067A1 (en) | 2013-08-29 |
JP6121749B2 (ja) | 2017-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6121749B2 (ja) | フェーズロックドループ | |
JP5448870B2 (ja) | Pll回路 | |
KR100806117B1 (ko) | 전압제어 발진기, 이를 구비한 위상동기루프 회로, 및위상동기루프 회로의 제어방법 | |
US7986175B2 (en) | Spread spectrum control PLL circuit and its start-up method | |
US7602253B2 (en) | Adaptive bandwidth phase locked loop with feedforward divider | |
JP2010252289A (ja) | 電圧制御発振器のための補償回路 | |
US7711340B2 (en) | Phase locked loop and method thereof | |
KR101252048B1 (ko) | 자기잡음제거 전압제어발진기를 이용한 주파수-위상고정루프 | |
JP2009182447A (ja) | 位相ロックループ回路及び遅延ロックループ回路 | |
EP1811669A1 (en) | Phase locked loop architecture with partial cascode | |
Singh et al. | Low power low jitter phase locked loop for high speed clock generation | |
US9634677B2 (en) | Clock generator and integrated circuit using the same and injection-locked phase-locked loop control method | |
US9391626B2 (en) | Capacitive load PLL with calibration loop | |
JP2006211376A (ja) | Pll回路及びそのプログラム | |
KR101750450B1 (ko) | 전압 제어 발진기 | |
CN111211776B (zh) | 一种锁相环电路 | |
US8373465B1 (en) | Electronic device and method for phase locked loop | |
Chong et al. | A PLL with a VCO of improved PVT tolerance | |
KR100905444B1 (ko) | 광대역 위상 고정 루프 장치 | |
JP4082507B2 (ja) | 位相同期回路 | |
KR100905836B1 (ko) | 루프 안정도가 향상된 위상 동기 루프 | |
Jung et al. | A low jitter digital phase-locked loop with a hybrid analog/digital PI control | |
JP2013016995A (ja) | Pll回路 | |
Roche et al. | A PLL with loop bandwidth enhancement for low-noise and fast-settling clock recovery | |
JP5231931B2 (ja) | Pll回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160118 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160923 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161101 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161117 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170321 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170330 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6121749 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |