JP2013179590A - フェーズロックドループ - Google Patents

フェーズロックドループ Download PDF

Info

Publication number
JP2013179590A
JP2013179590A JP2013037055A JP2013037055A JP2013179590A JP 2013179590 A JP2013179590 A JP 2013179590A JP 2013037055 A JP2013037055 A JP 2013037055A JP 2013037055 A JP2013037055 A JP 2013037055A JP 2013179590 A JP2013179590 A JP 2013179590A
Authority
JP
Japan
Prior art keywords
signal
phase
oscillator
proportional
locked loop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013037055A
Other languages
English (en)
Other versions
JP6121749B2 (ja
Inventor
Wenjing Yin
ウェンジン イン
Gopalan Anand
ゴパラン アーナンド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MegaChips Corp
Original Assignee
MegaChips Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MegaChips Corp filed Critical MegaChips Corp
Publication of JP2013179590A publication Critical patent/JP2013179590A/ja
Application granted granted Critical
Publication of JP6121749B2 publication Critical patent/JP6121749B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L2207/00Indexing scheme relating to automatic control of frequency or phase and to synchronisation
    • H03L2207/06Phase locked loops with a controlled oscillator having at least two frequency control terminals

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

【課題】帯域幅を広げて位相雑音を抑制しながら電源電圧変動除去率が高いフェーズロックドループを提供する。
【解決手段】電源端子と制御端子とを有し発振信号を生成する発振器と、発振信号の位相と基準信号の位相との位相差を検出し、位相差の積分値を示す積分信号と位相差の現在の値を示す比例信号とを生成する検出部と、誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を発振器の電源端子に供給する積分パスと、前記積分信号とは別個に、前記比例信号を発振器の制御端子に供給する比例パスとを含み、発振器が安定化させた積分信号と比例信号との両方によって制御された周波数の発振信号を生成することにより、発振信号の位相を基準信号の位相にロックさせる。
【選択図】図1

Description

本発明は、フェーズロックドループに関するものである。
フェーズロックドループ(PLL)は、電子機器において、クロック生成やデータ抽出およびタイミング調整、等のために広く利用されている。PLLに求められる特性としては、低ジッタ、低電力、小面積、広い動作範囲、プロセス・電源電圧・動作温度の変化に対する耐性、等がある。
W. Yin, et al., IEEE Journal of Solid-State Circuits, vol.46, No. 8, pp. 1870-1880, Aug. 2011, "A 0.7-to-3.5 GHz 0.6-to-2.8 mW highly digital phase-locked loop with bandwidth tracking"
本発明の目的は、帯域幅を広げて位相雑音を抑制しながら電源電圧変動除去率が高いフェーズロックドループを提供することにある。
上記目的を達成するために、本発明は、電源端子と制御端子とを有し、発振信号を生成する発振器と、
前記発振信号の位相と基準信号の位相との位相差を検出し、該位相差の積分値を示す積分信号と、該位相差の現在の値を示す比例信号とを生成する検出部と、
誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
前記積分信号とは別個に、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された発振周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループを提供する。
ここで、前記発振信号を分周して分周信号を生成する分周器をさらに含み、前記検出部が、前記分周信号の位相と前記基準信号の位相とを比較して前記位相差を検出することが好ましい。
また、前記検出部が、前記比例信号として、前記位相差に基づくアップ信号およびダウン信号を生成し、
前記比例パスが、前記アップ信号およびダウン信号を前記発振器の制御端子に供給することが好ましい。
また、前記積分パスが、前記安定化させた積分信号をアナログ形式で前記発振器の電源端子に供給し、
前記比例パスが、前記比例信号をデジタル形式で前記発振器の制御端子に供給し、選択可能な回路要素を選択することにより前記発振周波数を調整することが好ましい。
また、前記発振器が、それぞれに前記選択可能な回路要素を備えた複数の遅延セルが直列接続されたリングオシレータであることが好ましい。
また、前記レギュレータが電圧レギュレータであり、
前記発振器が前記安定化させた積分信号の電圧に依存した周波数を有する前記発振信号を生成する電圧制御発振器であることが好ましい。
また、前記発振器が、それぞれがインバータを含む複数の枝路と該枝路を並列に接続するスイッチとをそれぞれ備えた、複数の遅延セルを直列に接続したリングオシレータであり、
前記比例信号が、前記複数の遅延セルのそれぞれの前記並列に接続される枝路の数を選択することが好ましい。
また、前記レギュレータが電流レギュレータであり、
前記発振器が前記安定化させた積分信号の電流に依存する周波数の発振信号を生成する電流制御発振器であることが好ましい。
また、上記目的を達成するために、本発明は、発振信号を生成する発振器と、
前記発振信号の位相と基準信号の位相との間の位相差を検出し、該位相差の積分値を表す積分信号と、該位相差の現在値を表す比例信号とを生成する検出部と、
誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
前記積分信号とは分離して、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループを提供する。
ここで、前記発振信号を分周して分周信号を生成する分周器をさらに含み、
前記検出部が前記分周信号の位相と前記基準信号の位相とを比較して前記位相差を検出することが好ましい。
また、前記検出部が、前記比例信号として、前記位相差に基づくアップ信号およびダウン信号を生成し、
前記比例パスが、前記アップ信号およびダウン信号を前記発振器に供給することが好ましい。
また、前記積分パスが、前記安定化させた積分信号をアナログ形式で前記発振器に供給し、
前記比例パスが、前記比例信号をデジタル形式で前記発振器に供給し、選択可能な回路素子を選択することにより前記発振周波数を調整することが好ましい。
また、前記発振器が、少なくとも1つのバラクタと複数の選択可能な容量素子と有するLC発振器であり、
前記積分パスが供給する前記安定化させた積分信号によって前記バラクタの容量が調整され、前記比例パスが供給する前記比例信号によって前記容量素子の個数が選択されることが好ましい。
本願の1実施形態のフェーズロックドループ100のブロック図である。 本願の他の実施形態のフェーズロックドループ200のブロック図である。 本願の他の実施形態のフェーズロックドループ300のブロック図である。 (a)および(b)は、本願の実施形態のデジタル制御発振器440のブロック図である。 本願の他の実施形態のデジタル制御発振器540のブロック図である。 本願の他の実施形態のデジタル制御発振器640のブロック図である。
本願の様々な実施形態を図面を参照しながら説明する。
図1は、本願の1実施形態のフェーズロックドループPLL100のプロック図である。PLL100は、基準信号REFに位相ロックした出力信号OUTを生成する。PLL100は、OUTとREFとの間の位相差を表す比例信号と、位相差の積算値の相対的に低い低周波の成分を表す積分信号とを生成する検出部110を含む。PLL100はさらに、2つの制御パラメータを有する発振器180と、比例信号に基づいて制御パラメータを制御する比例パス150と、積分信号に基づいて制御パラメータを制御する積分パス160とを有する。これらの要素は図1に示されたように接続される。
検出部110は、比例信号および積分信号を生成する様々な技術を利用することができる。図1の例では、検出部110は位相差検出回路120とフィルタ130とを含む。位相差検出回路120は信号OUTとREFとを受信し、OUTとREFとの間の位相差を表す比例信号を生成する。フィルタ130は比例信号を受信し、連続的に積分することにより積分信号を生成する。すなわち、フィルタ130は比例信号から高周波成分を除去して平滑化することにより積分信号を生成する。
実施形態において、位相差検出回路120は、UPおよびDN信号等の、幅が変化するパルス信号の対を生成する位相周波数検出器によって構成することができる。パルス信号の幅はOUTとREFとの位相差に基づいて変化する。例えば、REFがOUTより正の位相差だけ進んでいる場合、位相周波数検出器は、正の位相差に比例するパルス幅のUP信号パルスを出力する。REFがOUTより正の位相差だけ遅れている場合、位相周波数検出器は、正の位相差に比例するパルス幅のDN信号パルスを出力する。
実施形態において、フィルタ130は、デジタル信号処理を利用して積分信号を生成するデジタルループフィルタとして実装される。例えば、UPおよびDN信号が位相差を表すデジタル信号を生成するために利用される。フィルタ130は、平均化処理により高周波成分を除去した積分信号を生成する累算器を有する。これ以外に、例えば、時間デジタルコンバータTDCを位相差検出のために利用する、チャージポンプを利用するループフィルターによって高周波成分を除去する、等が可能である。
発振器180は、様々な技術を利用して実現可能であり、比例信号と積分信号とによって別個に制御可能なC1,C2等の2つの制御パラメータに基づいて発振信号OUTを生成する。発振信号OUTの周波数はこれらの制御パラメータによって調整される。
実施形態において、発振器180は、発振信号OUTの周波数が制御電圧に依存する電圧制御発振器VCOとして実装される。VCOはさらに、別の制御パラメータを有する。例えば、VCOが複数の遅延セルが直列に接続されたリングオシレータの構成を有する場合、遅延セル数、遅延セルの寸法、遅延セルの負荷容量値、遅延セルの電流等が、発振信号OUTの周波数を制御するために利用できる。比例信号と積分信号とは、別個に、制御電圧と例えば遅延セルの寸法とを調整するために利用される。
他の実施形態では、発振器180はLC発振器として実装される。LC発振器の周波数はLC発振器のインダクタンス値と容量値とに依存する。1例においては、LC発振器の容量値はバラクタと容量バンクとの両方によって決定される。バラクタは電圧によって制御される容量を有し、容量バンクは複数の容量素子を有し、その中から選択されたものがLC発振器に接続される。比例信号と積分信号とは別個に、例えば、バラクタの容量値と容量バンクから選択する容量素子の個数とを制御する。
比例パス150には様々な回路が利用でき、比例信号に基づいて発振器180の例えばC1の制御パラメータを調整する。1例として、比例パスは、発振器180のスイッチを制御するためにUP,DN信号対を利用する。別の例では、比例パス150は、UP,DN信号対をアナログ信号に変換するデジタルアナログコンバータを備え、アナログ信号を制御パラメータを調整するために利用する。実施形態において、比例パス150は比較的高いゲインを有することにより発振信号OUTの位相雑音に高速で応答する。すなわち、PLLのバンド幅を広げて位相雑音を低減する。
積分パス160には様々な回路が利用可能であり、積分信号に基づいて発振器180の例えばC2の制御パラメータを調整する。実施形態において、積分パス160は、電圧レギュレータ、電流レギュレータ等のレギュレータ170を備え、積分信号に基づく制御信号を安定させ、この制御信号で制御パラメータC2を制御する。1例において、レギュレータ170は、積分信号に基づいて発振器180に供給する電圧を安定化させる電圧レギュレータである。積分パス160はレギュレータ170を用いて電源由来のノイズを抑制し、PLL100の電源電圧変動除去率PSRRを向上させる。
PLL100はその他の適切な部品を含むことができる。周波数の逓倍を行う場合には、OUTの出力をN分周(Nは整数)する分周器を利用することができる。この場合、分周出力が検出部110に供給される。これにより、出力OUTの周波数はREFの周波数のN倍になる。
図2は本願の他の実施形態のPLL200のブロック図である。PLL200は基準信号REFに基づいて出力信号OUTを生成する。図2において、PLL200は、OUTをN分周(Nは整数)する分周器211を備える。このため、PLL200は周波数逓倍回路として利用できる。PLL200は、分周信号とREFとの間の位相差を表す比例信号および位相差の低周波成分を表す積分信号とを生成する検出部210と、少なくとも2つの制御パラメータC1,C2を有する電圧制御発振器VCO280と、比例信号に基づいてC1を制御する比例パス250と、積分信号に基づいてC2を制御する積分パス260とを有する。これらの要素は図2に示されるように接続される。
制御部210は位相周波数検出器PFD220とデジタルループフィルタ230とを含む。デジタルループフィルタ230はバングバング位相比較器!!PD231と累算器232とを含む。PFD220は分周信号と基準信号とを受信し、それぞれ異なる幅を有するパルスであるUP信号とDN信号との対を生成する。これらのパルスの幅は、分周信号と基準信号との位相差によって変化する。例えば、分周信号が基準信号よりも正の位相差だけ進んでいるときにはDN信号の方が広い幅を有する。その幅は位相差に比例する。分周信号が基準信号よりも正の位相差だけ遅れているときにはUP信号の方が広い幅を有する。その幅は位相差に比例する。
本願において、UP,DN信号を3レベルのデジタル比例信号に対応させることも可能である。3レベルは、分周信号が基準信号よりも進んでいる状態、分周信号が基準信号に追従している状態、分周信号が基準信号よりも遅れている状態である。例えば、UP信号の論理が“0”、DN信号の論理が“1”のとき、3レベルのデジタル比例信号は分周信号が基準信号より進んでいることを、UP信号の論理が“1”でDN信号の論理が“0”のとき、3レベルのデジタル比例信号は分周信号が基準信号より遅れていることを、UP信号とDN信号の両方の論理が“1”もしくは“0”のとき、3レベルのデジタル比例信号は分周信号が基準信号に追従していることを表す。
デジタルループフィルタ230において、!!PD(バングバングPD)231は、UP,DN信号を、1/−1の2値のデジタル値等の、デジタル位相エラーに変換する。!!PDは、例えばUPおよびDN信号をそれぞれD入力端子およびクロック端子に入力するD型フリップフロップで構成することができる。累算器232は、デジタル位相エラーを積算して高周波成分を除去する。累算器232は、例えば、レジスタに接続された加算器で構成することができる。
デジタルループフィルタ230は、他の部品を含むことができる。例えば、デジタルループフィルタ230は、!!PD231と積算器232との間に図示しないデシメーション回路を含むことができる。デシメーション回路によって累算器を比較的低い周波数で動作させることが可能になる。!!PD231を、多ビットデジタル位相比較器等の、適切なデジタル位相検出器に置き換えることも可能である。
VCO280は、比例信号および積分信号によって別個に制御されるC1,C2等の少なくとも2つの制御パラメータに基づいて発振信号OUTを生成する。発振信号OUTの周波数は、制御パラメータによって調整される。図2の例では、制御パラメータC1,C2はアナログ信号によって制御される。
比例パス250は、比例信号UP,DNに基づいて制御パラメータC1を調整するための適切な回路を含むことができる。図2の例では、比例パス250はデジタルアナログコンバータDAC255を含む。DAC255は、3レベルのデジタル比例信号UP,DNをアナログ信号に変換し、このアナログ信号を制御パラメータC1を制御するために利用する。アナログ信号はVCO280に供給する電圧信号、もしくは、電流制御発振器を利用する場合には電流信号とすることができる。比例パス250は、比例パスのゲインを調整する増幅器等の、その他の適切な部品を含むことができる。
積分パス260は、積分信号に基づいて制御パラメータC2を調整するための適切な回路を含むことができる。図2では、積分パス260はDAC261とレギュレータREG270を含む。DAC261はデジタル信号をデジタル形式からアナログ形式に変更する。レギュレータ270は、例えば、積分信号に基づいてVCO280に供給する電圧を安定させる。レギュレータ270は、電源からのノイズを抑制し、電源電圧変動除去率PSRRを向上させる。
本願の実施形態では、検出部をデジタル回路で実装する。デジタル回路による実装により、PLL200の製造プロセス、電源電圧、動作温度(PVT)の変動に対する耐性を向上させることができる。また、デジタル回路は1つの製造プロセスから他の製造プロセスへの移行が容易であるため、デジタル回路による実装により、PLL200の1つの製造プロセスから他の製造プロセスへの移行が容易になる。
デジタル回路は比較的小さなレイアウト領域に配置することが可能であり、PLL200の設置面積を小さくすることもできる。さらに、デジタル回路は消費電力が小さく、PLL200の消費電力を削減することができる。
本願の実施形態では、PLL200はPFD220と!!PD231とを利用してデジタル位相エラーを生成する。これにより、時間デジタルコンバータTDCを利用してデジタル位相エラーを生成する場合に比較して、位相エラーの量子化にともなって必然的に発生するジッタ量を削減することができる。
本願の実施形態のPLL200は、分離された比例パス250と積分パス260とのそれぞれで、VCO280の異なる制御パラメータを制御する。比例パス250を比較的高いゲインで実装することにより帯域幅を広げ、VCOの位相雑音を抑制することができる。
図3は、本願の他の実施形態によるPLL300のブロック図である。PLL300は、PLL200と同一もしくは同等の回路要素を含む。これらの回路要素の説明は既になされており、煩雑になることを防ぐために省略する。
図3において、比例信号であるUP,DN信号が、直接、VCO380のパラメータを調整するために利用されている。すなわち、比例パスがVCO380内に実装されている。
図3の実施形態において、さらに、積分パス360はDAC361と電圧レギュレータ370を含む。レギュレータ370は演算増幅器(OA)371とP型MOSトランジスタ(PMOS)372を含む。PMOSトランジスタ372のソース端子は電源VDDに接続され、PMOSトランジスタ372のドレイン端子はVCO380に接続され、電源電圧VVCOをVCO380の電源端子に供給する。OA371の出力はPMOSトランジスタ372のゲート端子を制御する。
DAC361は積分信号を制御信号Vctrlに変換する。OA371は制御信号VctrlとVCO380に供給する電圧VVCOとを比較し、比較結果に基づいて、電圧VVCOが制御信号Vctrlに追従するようにPMOSトランジスタ372のゲート電圧を調整する。レギュレータ370は電源VDDからのノイズを抑制し、PLL300の電源電圧変動除去率PSRRを向上させる。
図4(a)は本願のデジタル制御発振器440の1実施形態のブロック図である。デジタル制御発振器440は、PLL300において、積分パス360とVCO380との組み合わせとして利用することができる。
デジタル制御発振器440はDAC461と電圧レギュレータ470とVCO480とを含む。これらの要素は図4(a)に示されたように接続される。
DAC461はデジタル形式の積分信号Dinを受信し、積分信号に対応するアナログ形式の制御電圧であるVctrlを生成する。DAC461は図示しないシグマデルタ変調器を含むことができる。DAC461は、適切な分解能を有するように、これ以外の様々な構成とすることができる。
電圧レギュレータ470はOA471とPMOS472とを含む。PMOS472のソース端子は電源VDDに接続され、PMOS472のドレイン端子はVCO480に接続され、電圧VVCOをVCO480に供給する。OA471の出力はPMOSトランジスタ472のゲート端子を制御する。電圧レギュレータ470はさらに、第1の容量素子473と第2の容量素子474を含む。第1の容量素子473はVDDとOA471の出力とに接続され、第2の容量素子474はVVCOとグラウンドとに接続される。
本実施形態では、電圧レギュレータ470は、第1の容量素子473と第2の容量素子474との容量値を選択することにより適切に制御することができる2つの極を有する。実施形態においては、2つの極の内の一方が支配的になるように制御することにより応答特性の悪化を防ぐことができる。本願において、2つの極のいずれを支配的にすることも可能である。一例としては、第1の容量素子473の容量値を相対的に大きくし、出力の極を支配的にすることにより、電圧レギュレータ470のPSRRを向上させる。他の例では、面積と電力との削減のため、第1の容量素子473の容量値を、出力の極が支配的にならないように選択する。
図4(a)の例では、VCO480は4つの疑似差動ステージが接続されたリングオシレータ構造を有する。第1のステージはインバータモジュールI1,I5とトランスミッションゲートT1,T2とを、第2のステージはインバータモジュールI2,I6とトランスミッションゲートT3,T4とを、第3のステージはインバータモジュールI3,I7とトランスミッションゲートT5,T6とを、第4のステージはインバータモジュールI4,I8とトランスミッションゲートT7,T8とを含む。本実施形態では、それぞれのステージにおいて、トランスミッションゲートが常時ONされてインバータモジュールをフィードフォワード形式に接続することにより疑似差動ステージとしている。VCO480は合計8相の信号を4つのステージから出力する。
図4(a)の例において、DAC461と電圧レギュレータ470が積分パスを構成することによりインバータモジュールI1〜I8のそれぞれに電源電圧VVCOを供給し、比例パスはインバータモジュールI1〜I8内に実装されている。
図4(a)のインバータモジュール4Bのそれぞれは、例えば、図4(b)に示す構成とすることができる。図4(b)に示すインバータモジュール490は、並列に接続された3つの枝路を含む。第1の枝路はインバータ491と、常時閉にされたスイッチ494とを、第2の枝路はインバータ492とUP信号で制御されるスイッチ495とを、第3の枝路はインバータ493とDN信号を反転したDN_信号で制御されるスイッチ496とを含む。すなわち、スイッチ495はUP信号の論理が“0”のときに開となり、UP信号の論理が“1”のときに閉となる。スイッチ496はDN_信号の論理が“0”(DN信号の論理が“1”)のときに開となり、DN_信号の論理が“1”(DN信号の論理が“0”)のときに閉となる。
それぞれの枝路は1つ以上のインバータを含むこともできる。異なる枝路のインバータを、同一のゲート幅/ゲート長比のトランジスタで構成することも、異なるゲート幅/ゲート長比のトランジスタで構成することも可能である。1つの実施形態では、インバータ491は、インバータ492,493に比較して、大きなゲート幅/ゲート長比のトランジスタで構成する。
インバータモジュール490は比例信号DP,DNに応じて3つの異なる遅延を有する。例えば、スイッチ495,496の一方が閉で他が開のときインバータモジュール490は中間の遅延を、スイッチ495,496がともに閉のときインバータモジュール490は相対的に小の遅延を、スイッチ495,496がともに開のときインバータモジュール490は相対的に大の遅延を有する。ここで、2つの枝路のインバータは選択可能な回路素子として利用される。比例信号は、この、選択可能な回路素子を選択してインバータモジュール490の遅延を調整する。
動作において、例えば、UP,DN信号の論理がともに“1”または“0”のとき、3レベルのデジタル比例信号はVCO480の出力が基準信号の位相に追従していることを示し、スイッチ495,496の一方が閉、他方が開となる。これにより、インバータモジュール490は中間の遅延を有する。
UP信号の論理が“1”でDN信号の論理が“0”のとき、3レベルのデジタル比例信号はVCO480の出力の位相が比例信号より遅れていることを示し、スイッチ495,496がともに閉になる。これにより、インバータモジュール490は相対的に小の遅延を有し、VCO480の出力の周波数を上げ、VCO480の出力の位相を基準信号に近づける。
UP信号の論理が“0”でDN信号の論理が“1”のとき、3レベルのデジタル比例信号はVCO480の出力の位相が基準信号より進んでいることを示し、スイッチ495,496がともに開になる。これにより、インバータモジュール490は相対的に大の遅延を有し、VCO480の出力の周波数を下げ、VCO480の出力の位相を基準信号に近づける。
図5は、本願のデジタル制御発振器540の他の実施形態を示すブロック図である。デジタル制御発振器540は、デジタル制御発振器440と同一もしくは同等の回路要素を利用する。そのような回路要素の説明は既になされており、煩雑になることを防ぐために省略する。
積分パスはDAC561と電流レギュレータREG570を含む。DAC561はデジタル形式の積分信号Dinを受信し、アナログ形式の制御電流Ictrlを生成する。図5では、DAC561は14ビットのデジタル−アナログコンバータである。DAC561はその他の適切なビット数のものでも良い。
電流レギュレータREG570は、制御電流Ictrlに基づいて、リングオシレータ580の電流ICCOを制御する。電流レギュレータREG570は、電圧レギュレータ470と同様に、電源ノイズ除去を行う。
図5の実施形態において、発振器560は電流制御発振器CCOであり、リングオシレータ580と追加電流モジュール590を備える。追加電流モジュール590は、2つの並列に接続された電流枝を有し、比例パスから制御信号を受信する。第1の電流枝は電流源591とスイッチ593を、第2の電流枝は電流源592とスイッチ594を有する。電流源591,592は選択可能な回路要素であり、発振器560の発振周波数を調整する。
一方のスイッチが開で他方が閉のとき、追加電流モジュール590は中レベルの追加電流を供給する。両方のスイッチが開のとき、追加電流モジュール590は追加電流を供給しない。両方のスイッチが閉のとき、追加電流モジュール590は高レベルの追加電流を供給する。
図5の例において、UP,DN信号の両方の論理が“1”または“0”であるとき、3レベルのデジタル比例信号はCCO560の出力が基準信号のフェーズに追従していることを示し、スイッチ593,594の一方は開、他方は閉である。このとき、追加電流モジュール590は中レベルの電流を供給する。
UP信号が“1”でDN信号が“0”のとき、3レベルのデジタル比例信号はCCO560の出力の位相が基準信号よりも遅れていることを示し、スイッチ593,594の両方が閉じられる。これにより、追加電流モジュール590は高レベルの追加電流をCCO560に供給し、出力の周波数を高くし、CCO560の出力の位相を基準信号の位相に近づける。
UP信号が“0”でありDN信号が“1”であるとき、3レベルのデジタル比例信号はCCO560の出力の位相が基準信号より進んでいることを示し、スイッチ593,594の両方が開にされる。これにより、追加電流モジュール590は追加電流を供給せず、CCO560の出力の周波数を下げ、CCO560の出力の位相を基準信号の位相に近づける。
リングオシレータ580内のインバータモジュール5Bが、インバータモジュールの遅延を調整する選択可能な回路素子を備えることも可能である。例えば、それぞれのインバータモジュール5Bが、インバータと、負荷容量と、この負荷容量をインバータの出力端子への接続を開閉するスイッチとを備えることができる。比例パスは、図4(b)と同様に、容量の値を増減し、インバータモジュールの遅延を調整するように構成することができる。一般的には、追加電流モジュール590とインバータモジュール5B内の選択可能な回路素子とのいずれかが単独で用いられ、インバータモジュールの遅延が調整される。しかし、両方を利用することも可能である。
図6は、本願の実施形態による例である他のデジタル制御発振器640のブロック図を示す。DAC661および電圧レギュレータREG670は、DAC461および電圧レギュレータ470と同一もしくは同等のものである。これらの部品についての説明は既に行っており、煩雑になることを防ぐため省略する。
デジタル制御発振器640はLC発振器680を含む。LC発振器680は、インダクタユニット684,第1のキャパシタユニット681、2つのスイッチ可能容量素子682,683からなる。第1のキャパシタユニット681は、アナログ形式の積分信号Dinである制御信号Vctrlで制御される。2つのスイッチ可能容量素子682,683は、選択可能な回路素子として提供されるものであり、比例信号UP,DNによって制御される。
LC発振器680はさらに、図6に示されたように、直列に接続されたトランジスタMN1,MP1および、直列に接続されたトランジスタMN2,MP2を備える。トランジスタMN1,MP1およびMN2,MP2は差動動作するように交差接続され、出力対Voutを駆動する。電流源Irefおよびカレントミラーを構成するトランジスタMN3,MN4がLC発振器680の電流を供給する。
図6において、第1のキャパシタユニット681は、1対の、電圧制御容量を有するバラクタを備える。1対のバラクタのアノードはそれぞれ出力対に接続され、カソードは制御電圧Vctrlで制御される。インダクタ684も出力対間に接続される。
2つのスイッチ可能な容量682,683が、制御可能な容量を出力間に追加する。この例では、スイッチ可能な容量682,683の内の一方がLC発振器680に接続されるとLC発振器680の容量は中レベルに、両方が接続されるとLC発振器680の容量は中レベルよりも大きなレベルに、両方とも接続されないとLC発振器の容量は中レベルよりも少ないレベルになる。
図6の例では、UP,DN信号の両方の論理が“1”または“0”のとき、3レベルのデジタル比例信号はLC発振器680の出力が基準信号の位相に追従していることを示す。スイッチ可能な容量素子682,683の一方がLC発振器680に接続され他方は接続されず、LC発振器680の容量値は中レベルになる。
UP信号の論理が“1”、DN信号の論理が“0”のとき、3レベルのデジタル比例信号はLC発振器680の出力の位相が基準信号より遅れていることを示す。スイッチ可能な容量素子682,683の両方が接続されず、LC発振器680の容量値は小レベルとなり、LC発振器680の出力の周波数が高くなり、LC発振器680の出力の位相が基準信号に近づく。
UP信号の論理が“0”、DN信号の論理が“1”のとき、3レベルのデジタル比例信号はLC発振器680の出力の位相が基準信号より速いことを示す。スイッチ可能な容量素子682,683の両方がLC発振器680に接続され、LC発振器680の容量値は大レベルとなり、LC発振器の出力の周波数が低くなり、LC発振器680の出力の位相を基準信号に近づける。
以上説明したように、本願の実施形態のPLLにおいて利用されるデジタル制御発振器において、積分パスは、デジタル形式の積分信号を受信し、適切な分解能を有するDACを利用してアナログ形式の制御信号を生成し、発振器の制御のために供給する。これにより、量子化誤差によるジッタの発生を抑制することができる。そして、アナログ形式の制御信号をレギュレータで安定化することにより、電源電圧変動除去率を高めることができる。比例パスは、比例信号を、積分信号とは別個に、デジタル形式のままで発振器の制御パラメータの制御のために供給する。これにより、比例パスの帯域幅を広げ、位相雑音を抑制することができる。ここで、積分パスと比例パスとが分離されているため、積分パスに設けられるレギュレータは積分信号の安定化のみに利用される。従って、比例パスの帯域幅を広げた場合にも、レギュレータについては、電流供給能力の増大等の広帯域化対策を行う必要が無く、消費電流の増大をまねくことがない。
本発明は、基本的に以上のようなものである。
以上、本発明について詳細に説明したが、本発明は上記実施形態に限定されず、本発明の主旨を逸脱しない範囲において、種々の改良や変更をしてもよいのはもちろんである。
100、200、300 フェーズロックドループ(PLL)
110、210 検出部
120 位相差検出回路
130 フィルタ
150、250 比例パス
160、260、360 積分パス
180、560 発振器
170、270、370、470、570、670 レギュレータ(REG)
211、311 分周器
280、380、480 電圧制御発振器(VCO)
220、320 位相周波数検出器(PFD)
230、330 デジタルループフィルタ
231、331 バングバング位相比較器(!!PD)
232、332 累算器
255、261、361、461、561、661 デジタルアナログコンバータ(DAC)
371、471 演算増幅器(OA)
372、472 P型MOSトランジスタ(PMOS)
440、540、640 デジタル制御発振器
473、474 容量素子
480、580リングオシレータ
491、492、493 インバータ
494、495、496、593、594 スイッチ
590 追加電流モジュール
591、592 電流源
680 LC発振器
684 インダクタユニット
681 キャパシタユニット
682,683 スイッチ可能容量素子
MN1〜MN4、MP1、MP2 トランジスタ
I1〜I8、490、4B、5B インバータモジュール
T1〜T8 トランスミッションゲート

Claims (13)

  1. 電源端子と制御端子とを有し、発振信号を生成する発振器と、
    前記発振信号の位相と基準信号の位相との位相差を検出し、該位相差の積分値を示す積分信号と、該位相差の現在の値を示す比例信号とを生成する検出部と、
    誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
    前記積分信号とは別個に、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
    前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された発振周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループ。
  2. 前記発振信号を分周して分周信号を生成する分周器をさらに含み、前記検出部が、前記分周信号の位相と前記基準信号の位相とを比較して前記位相差を検出することを特徴とする請求項1記載のフェーズロックドループ。
  3. 前記検出部が、前記比例信号として、前記位相差に基づくアップ信号およびダウン信号を生成し、
    前記比例パスが、前記アップ信号およびダウン信号を前記発振器の制御端子に供給することを特徴とする請求項1または2記載のフェーズロックドループ。
  4. 前記積分パスが、前記安定化させた積分信号をアナログ形式で前記発振器の電源端子に供給し、
    前記比例パスが、前記比例信号をデジタル形式で前記発振器の制御端子に供給し、選択可能な回路要素を選択することにより前記発振周波数を調整することを特徴とする請求項1ないし3のいずれかに記載のフェーズロックドループ。
  5. 前記発振器が、それぞれに前記選択可能な回路要素を備えた複数の遅延セルが直列接続されたリングオシレータであることを特徴とする請求項4記載のフェーズロックドループ。
  6. 前記レギュレータが電圧レギュレータであり、
    前記発振器が前記安定化させた積分信号の電圧に依存した周波数を有する前記発振信号を生成する電圧制御発振器であることを特徴とする請求項4記載のフェーズロックドループ。
  7. 前記発振器が、それぞれがインバータを含む複数の枝路と該枝路を並列に接続するスイッチとをそれぞれ備えた、複数の遅延セルを直列に接続したリングオシレータであり、
    前記比例信号が、前記複数の遅延セルのそれぞれの前記並列に接続される枝路の数を選択することを特徴とする請求項6記載のフェーズロックドループ。
  8. 前記レギュレータが電流レギュレータであり、
    前記発振器が前記安定化させた積分信号の電流に依存する周波数の発振信号を生成する電流制御発振器であることを特徴とする請求項4記載のフェーズロックドループ。
  9. 発振信号を生成する発振器と、
    前記発振信号の位相と基準信号の位相との間の位相差を検出し、該位相差の積分値を表す積分信号と、該位相差の現在値を表す比例信号とを生成する検出部と、
    誤差増幅器を含むフィードバックループを有するレギュレータを備え、前記積分信号を受信して安定化させた積分信号を前記発振器の電源端子に供給する積分パスと、
    前記積分信号とは分離して、前記比例信号を前記発振器の制御端子に供給する比例パスとを含み、
    前記発振器が前記安定化させた積分信号と前記比例信号との両方によって制御された周波数の前記発振信号を生成することにより、該発振信号の位相を前記基準信号の位相にロックさせることを特徴とするフェーズロックドループ。
  10. 前記発振信号を分周して分周信号を生成する分周器をさらに含み、
    前記検出部が前記分周信号の位相と前記基準信号の位相とを比較して前記位相差を検出することを特徴とする請求項9記載のフェーズロックドループ。
  11. 前記検出部が、前記比例信号として、前記位相差に基づくアップ信号およびダウン信号を生成し、
    前記比例パスが、前記アップ信号およびダウン信号を前記発振器に供給することを特徴とする請求項9または10記載のフェーズロックドループ。
  12. 前記積分パスが、前記安定化させた積分信号をアナログ形式で前記発振器に供給し、
    前記比例パスが、前記比例信号をデジタル形式で前記発振器に供給し、選択可能な回路素子を選択することにより前記発振周波数を調整することを特徴とする請求項9ないし11のいずれかに記載のフェーズロックドループ。
  13. 前記発振器が、少なくとも1つのバラクタと複数の選択可能な容量素子と有するLC発振器であり、
    前記積分パスが供給する前記安定化させた積分信号によって前記バラクタの容量が調整され、前記比例パスが供給する前記比例信号によって前記容量素子の個数が選択されることを特徴とする請求項9ないし12のいずれかに記載のフェーズロックドループ。
JP2013037055A 2012-02-28 2013-02-27 フェーズロックドループ Active JP6121749B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/407,334 US8878614B2 (en) 2012-02-28 2012-02-28 Phase-locked loop
US13/407,334 2012-02-28

Publications (2)

Publication Number Publication Date
JP2013179590A true JP2013179590A (ja) 2013-09-09
JP6121749B2 JP6121749B2 (ja) 2017-04-26

Family

ID=49002195

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013037055A Active JP6121749B2 (ja) 2012-02-28 2013-02-27 フェーズロックドループ

Country Status (3)

Country Link
US (1) US8878614B2 (ja)
JP (1) JP6121749B2 (ja)
CN (1) CN103297041B (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018020605A1 (ja) * 2016-07-27 2018-02-01 株式会社ソシオネクスト 注入同期型pll回路
JP2018511991A (ja) * 2015-03-10 2018-04-26 クゥアルコム・インコーポレイテッドQualcomm Incorporated 位相ロックループ(pll)アーキテクチャ

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013154543A1 (en) * 2012-04-10 2013-10-17 Intel Corporation Re-circulating time-to-digital converter (tdc)
GB2504509B (en) * 2012-07-31 2018-11-14 Qualcomm Technologies Int Ltd Phase - locked loop
US8704566B2 (en) * 2012-09-10 2014-04-22 International Business Machines Corporation Hybrid phase-locked loop architectures
US9099995B2 (en) * 2013-03-14 2015-08-04 Qualcomm Incorporated Ring oscillator circuit and method
KR102044479B1 (ko) * 2013-08-28 2019-11-13 삼성전자주식회사 디지털 제어 발진기 및 디지털 제어 발진기를 포함하는 전자 장치
US9300277B2 (en) * 2013-12-17 2016-03-29 Intel Corporation Apparatus for reducing periodic jitter in a ring oscillator
US9385859B2 (en) * 2013-12-27 2016-07-05 Realtek Semiconductor Corp. Multi-lane serial data link receiver and method thereof
US9306543B2 (en) * 2014-01-07 2016-04-05 Freescale Semiconductor, Inc. Temperature-compensated high accuracy clock
KR102210324B1 (ko) * 2014-12-03 2021-02-01 삼성전자주식회사 디지털 위상 고정 루프 및 그 동작방법
US9787314B2 (en) * 2015-02-03 2017-10-10 Treehouse Design, Inc. System and method for fast-capture multi-gain phase lock loop
TWI565244B (zh) * 2015-03-19 2017-01-01 禾瑞亞科技股份有限公司 電源產生電路、頻率產生電路與頻率控制系統
CN106160738B (zh) * 2015-04-20 2019-02-12 中芯国际集成电路制造(上海)有限公司 环形压控振荡器电路
DE102015216479A1 (de) * 2015-08-28 2017-03-02 Robert Bosch Gmbh Verfahren und Vorrichtung zum Bestimmen einer Sensorspuleninduktivität
US10958414B2 (en) 2016-02-23 2021-03-23 Google Llc Clock period randomization for defense against cryptographic attacks
JP6605988B2 (ja) 2016-02-26 2019-11-13 ルネサスエレクトロニクス株式会社 半導体装置
US9906230B2 (en) * 2016-04-14 2018-02-27 Huawei Technologies Co., Ltd. PLL system and method of operating same
US10020813B1 (en) * 2017-01-09 2018-07-10 Microsoft Technology Licensing, Llc Scaleable DLL clocking system
JP6633566B2 (ja) * 2017-03-31 2020-01-22 株式会社メガチップス 表示制御装置及び表示制御方法
US10355702B2 (en) * 2017-07-18 2019-07-16 Qualcomm Incorporated Hybrid phase-locked loop
KR102366972B1 (ko) * 2017-12-05 2022-02-24 삼성전자주식회사 전류 제어 발진기를 이용한 클럭 및 데이터 복구장치 및 방법
US10804913B1 (en) 2018-09-10 2020-10-13 Inphi Corporation Clock and data recovery devices with fractional-N PLL
US10797712B1 (en) * 2019-09-06 2020-10-06 International Business Machines Corporation Maintaining a digitally controlled oscillator at an ideal state by changing the voltage supply
US10715155B1 (en) * 2019-10-14 2020-07-14 Ciena Corporation Apparatus and methods for digital phase locked loop with analog proportional control function
US10826514B1 (en) 2019-10-15 2020-11-03 Ciena Corporation Noise-shaping enhanced gated ring oscillator based analog-to-digital converters
US11411574B2 (en) 2020-04-06 2022-08-09 M31 Technology Corporation Clock and data recovery circuit with proportional path and integral path, and multiplexer circuit for clock and data recovery circuit
WO2022051904A1 (zh) * 2020-09-08 2022-03-17 深圳市汇顶科技股份有限公司 锁相方法及相关锁相环、芯片及电子装置
CN111817715B (zh) * 2020-09-08 2021-02-23 深圳市汇顶科技股份有限公司 锁相方法及相关锁相环、芯片及电子装置
US11036253B1 (en) * 2020-09-30 2021-06-15 Microsoft Technology Licensing, Llc Dynamic scaling of system clock signal in response to detection of supply voltage droop
US11418204B2 (en) * 2020-12-22 2022-08-16 Stmicroelectronics International N.V. Phase lock loop (PLL) with operating parameter calibration circuit and method

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01258510A (ja) * 1988-04-08 1989-10-16 Ricoh Co Ltd Pll回路
US6157691A (en) * 1998-04-14 2000-12-05 Lsi Logic Corporation Fully integrated phase-locked loop with resistor-less loop filer
JP2002185291A (ja) * 2000-12-12 2002-06-28 Seiko Epson Corp 電圧制御発振器およびpll回路
JP2007013950A (ja) * 2005-06-29 2007-01-18 Altera Corp 別途の比例経路を有するクロックデータリカバリループ
US7177611B2 (en) * 2004-07-07 2007-02-13 Texas Instruments Incorporated Hybrid control of phase locked loops
US20100271140A1 (en) * 2009-04-26 2010-10-28 Qualcomm Incorporated Supply-Regulated Phase-Locked Loop (PLL) and Method of Using

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4942370A (en) * 1988-04-08 1990-07-17 Ricoh Company, Ltd. PLL circuit with band width varying in accordance with the frequency of an input signal
US6316987B1 (en) 1999-10-22 2001-11-13 Velio Communications, Inc. Low-power low-jitter variable delay timing circuit
US7009456B2 (en) 2003-08-04 2006-03-07 Agere Systems Inc. PLL employing a sample-based capacitance multiplier
WO2005025069A1 (en) * 2003-09-06 2005-03-17 Semtech Neuchâtel SA Phase locked loop
US7315217B2 (en) * 2005-03-18 2008-01-01 Avago Technologies General Ip (Singapore) Pte Ltd. Linear phase-locked loop with dual tuning elements
KR101566417B1 (ko) 2008-08-29 2015-11-05 삼성전자주식회사 전압제어 발진기, 위상 고정 루프 회로, 클럭 생성기 및 에이치디엠아이 송신기의 파이
US8467418B2 (en) 2008-11-10 2013-06-18 Rockstar Consortium Us Lp Differential timing transfer over synchronous ethernet using digital frequency generators and control word signaling
KR20110005056A (ko) * 2009-07-09 2011-01-17 삼성전자주식회사 지연응답특성이 선형적으로 변하는 단위 인버터 셀 및 상기 단위 인버터 셀을 구비하는 디지털제어발진기

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01258510A (ja) * 1988-04-08 1989-10-16 Ricoh Co Ltd Pll回路
US6157691A (en) * 1998-04-14 2000-12-05 Lsi Logic Corporation Fully integrated phase-locked loop with resistor-less loop filer
JP2002185291A (ja) * 2000-12-12 2002-06-28 Seiko Epson Corp 電圧制御発振器およびpll回路
US7177611B2 (en) * 2004-07-07 2007-02-13 Texas Instruments Incorporated Hybrid control of phase locked loops
JP2007013950A (ja) * 2005-06-29 2007-01-18 Altera Corp 別途の比例経路を有するクロックデータリカバリループ
US20100271140A1 (en) * 2009-04-26 2010-10-28 Qualcomm Incorporated Supply-Regulated Phase-Locked Loop (PLL) and Method of Using

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018511991A (ja) * 2015-03-10 2018-04-26 クゥアルコム・インコーポレイテッドQualcomm Incorporated 位相ロックループ(pll)アーキテクチャ
WO2018020605A1 (ja) * 2016-07-27 2018-02-01 株式会社ソシオネクスト 注入同期型pll回路
JPWO2018020605A1 (ja) * 2016-07-27 2019-05-09 株式会社ソシオネクスト 注入同期型pll回路
US10541694B2 (en) 2016-07-27 2020-01-21 Socionext Inc. Injection-locked phase lock loop circuit

Also Published As

Publication number Publication date
US8878614B2 (en) 2014-11-04
CN103297041B (zh) 2017-08-29
CN103297041A (zh) 2013-09-11
US20130222067A1 (en) 2013-08-29
JP6121749B2 (ja) 2017-04-26

Similar Documents

Publication Publication Date Title
JP6121749B2 (ja) フェーズロックドループ
JP5448870B2 (ja) Pll回路
KR100806117B1 (ko) 전압제어 발진기, 이를 구비한 위상동기루프 회로, 및위상동기루프 회로의 제어방법
US7986175B2 (en) Spread spectrum control PLL circuit and its start-up method
US7602253B2 (en) Adaptive bandwidth phase locked loop with feedforward divider
JP2010252289A (ja) 電圧制御発振器のための補償回路
US7711340B2 (en) Phase locked loop and method thereof
KR101252048B1 (ko) 자기잡음제거 전압제어발진기를 이용한 주파수-위상고정루프
JP2009182447A (ja) 位相ロックループ回路及び遅延ロックループ回路
EP1811669A1 (en) Phase locked loop architecture with partial cascode
Singh et al. Low power low jitter phase locked loop for high speed clock generation
US9634677B2 (en) Clock generator and integrated circuit using the same and injection-locked phase-locked loop control method
US9391626B2 (en) Capacitive load PLL with calibration loop
JP2006211376A (ja) Pll回路及びそのプログラム
KR101750450B1 (ko) 전압 제어 발진기
CN111211776B (zh) 一种锁相环电路
US8373465B1 (en) Electronic device and method for phase locked loop
Chong et al. A PLL with a VCO of improved PVT tolerance
KR100905444B1 (ko) 광대역 위상 고정 루프 장치
JP4082507B2 (ja) 位相同期回路
KR100905836B1 (ko) 루프 안정도가 향상된 위상 동기 루프
Jung et al. A low jitter digital phase-locked loop with a hybrid analog/digital PI control
JP2013016995A (ja) Pll回路
Roche et al. A PLL with loop bandwidth enhancement for low-noise and fast-settling clock recovery
JP5231931B2 (ja) Pll回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160118

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160923

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20161101

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170321

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170330

R150 Certificate of patent or registration of utility model

Ref document number: 6121749

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250