JP2013128071A - 発光ダイオード及びその製造方法 - Google Patents

発光ダイオード及びその製造方法 Download PDF

Info

Publication number
JP2013128071A
JP2013128071A JP2011277535A JP2011277535A JP2013128071A JP 2013128071 A JP2013128071 A JP 2013128071A JP 2011277535 A JP2011277535 A JP 2011277535A JP 2011277535 A JP2011277535 A JP 2011277535A JP 2013128071 A JP2013128071 A JP 2013128071A
Authority
JP
Japan
Prior art keywords
layer
light
emitting diode
light emitting
mesa structure
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011277535A
Other languages
English (en)
Other versions
JP5913955B2 (ja
Inventor
Noriyuki Aihara
範行 粟飯原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Resonac Holdings Corp
Original Assignee
Showa Denko KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Showa Denko KK filed Critical Showa Denko KK
Priority to JP2011277535A priority Critical patent/JP5913955B2/ja
Priority to US14/366,518 priority patent/US9318656B2/en
Priority to CN201280062400.4A priority patent/CN103999247B/zh
Priority to PCT/JP2012/082386 priority patent/WO2013094519A1/ja
Priority to TW101147711A priority patent/TWI500184B/zh
Publication of JP2013128071A publication Critical patent/JP2013128071A/ja
Application granted granted Critical
Publication of JP5913955B2 publication Critical patent/JP5913955B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/24Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate of the light emitting region, e.g. non-planar junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/04Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction
    • H01L33/06Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a quantum effect structure or superlattice, e.g. tunnel junction within the light emitting region, e.g. quantum confinement structure or tunnel barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/405Reflective materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/42Transparent materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0016Processes relating to electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0025Processes relating to coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0058Processes relating to semiconductor body packages relating to optical field-shaping elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/26Materials of the light emitting region
    • H01L33/30Materials of the light emitting region containing only elements of Group III and Group V of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/385Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending at least partially onto a side surface of the semiconductor body

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

【課題】保護膜及び電極膜が均一な膜厚で形成されている発光ダイオードを提供する。
【解決手段】本発明に係る発光ダイオードは、平坦部6と、メサ型構造部7とを備え、傾斜側面7aはウェットエッチングによって形成されてなると共に頂面7bに向かって水平方向の断面積が連続的に小さく形成されてなり、保護膜8は平坦部6と、メサ型構造部7の傾斜側面7aと、メサ型構造部7の頂面7bの周縁領域7baとを覆うとともに、周縁領域の内側であってかつ光射出孔9bの周囲に配置して、化合物半導体層の表面の一部を露出する通電窓8bを有し、電極膜9は通電窓8bから露出された層の表面に接触すると共に、平坦部6上に形成された保護膜8を覆い、頂面7b上に光射出孔9bを有するように形成された連続膜であり、反射層2と層との間であって、通電窓8b及びそれに囲まれる範囲12内に透明導電膜30を備えている。
【選択図】図1

Description

本発明は、発光ダイオード及びその製造方法に関するものである。
発光層で発生した光を素子上面の一部から取り出す点光源型の発光ダイオードが知られている。この型の発光ダイオードにおいて、発光層における通電領域をその面内の一部に制限するための電流狭窄構造を有するものが知られている(例えば、特許文献1)。電流狭窄構造を有する発光ダイオードでは、発光領域が限定され、その領域の真上に設けられた光射出孔から光を射出させるため、高い光出力が得られると共に射出させた光を光学部品等に効率良く取り込むことが可能である。
点光源型の発光ダイオードにおいて、基板に平行な方向において発光領域を狭くするために活性層等をピラー構造とし、そのピラー構造の頂面の光取り出し面に光射出用の開口(光射出孔)を有する層を備えた構成が知られている(例えば、特許文献2)。
図16は、基板131上に、下部ミラー層132と、活性層133と、上部ミラー層134と、コンタクト層135とを順に備えた発光ダイオードであって、活性層133と、上部ミラー層134と、コンタクト層135とをピラー構造137とし、ピラー構造137及びその周囲を保護膜138で被覆し、その保護膜138上に電極膜139を形成し、ピラー構造137の頂面137a(光取り出し面)において電極膜139に光出射用の開口139aを形成した共振器型発光ダイオードを示す。符号140は裏面電極である。
特開2003−31842号公報 特開平9−283862号公報
上記ピラー構造を形成する際、活性層等を成膜した後の、ピラー構造以外の部分の除去を異方性のドライエッチングによって実施するため、図16に示すように、ピラー構造137の側面137bは基板131に対して垂直あるいは急傾斜に形成されてしまう。このピラー構造の側面には通常、蒸着法やスパッタ法によって保護膜が形成された後、蒸着法によって電極用金属(例えば、Au)膜を形成するが、この垂直あるいは急傾斜の側面に、保護膜や電極用金属膜を一様な膜厚で形成するのは容易ではなく、不連続な膜になりやすいという問題がある。保護膜が不連続な膜になった場合(図16中の符号A)には、その不連続部分に電極用金属膜が入り込んで活性層等に接触し、リークの原因になる。また、電極用金属膜が不連続な膜になった場合(図16中の符号B)には、通電不良の原因になる。
また、ピラー構造以外の部分の除去をドライエッチングで行うと、高価な装置が必要となり、エッチング時間も長くかかるという問題もある。
さらに、図16に示したようなピラー構造の頂面に光射出孔を有する点光源型の発光ダイオードでは、ピラー構造内の発光層全体に電流が流れるために、発光層のうち光射出孔の直下以外の部分で発光する光の量が多く、光射出孔の直下以外の部分で発光した光は光射出孔の直下で発光した光に比べて発光ダイオードの外部に射出する確率が低いことから、光取り出し効率の向上が阻まれていた。
本発明は、上記事情を鑑みてなされたものであり、保護膜及びその上に形成された電極膜が均一な膜厚で形成されていると共に光取り出し効率が高い発光ダイオード、及び、リークや通電不良が低減して歩留まりが向上すると共に従来より低コストで製造可能な発光ダイオードの製造方法を提供することを目的とする。
本発明は、以下の手段を提供する。
(1)支持基板上に、金属からなる反射層と、活性層及びコンタクト層を順に含む化合物半導体層とを順に備え、光射出孔から光を外部に射出する発光ダイオードであって、その上部に平坦部と、傾斜側面及び頂面を有するメサ型構造部とを備え、前記平坦部及び前記メサ型構造部はそれぞれ、少なくとも一部は保護膜、電極膜によって順に覆われてなり、前記メサ型構造部は少なくとも前記活性層の一部を含むものであって、前記傾斜側面はウェットエッチングによって形成されてなると共に前記頂面に向かって水平方向の断面積が連続的に小さく形成されてなり、前記保護膜は、前記平坦部の少なくとも一部と、前記メサ型構造部の前記傾斜側面と、前記メサ型構造部の前記頂面の周縁領域とを覆うとともに、平面視して前記周縁領域の内側であってかつ前記光射出孔の周囲に配置して、前記化合物半導体層の表面の一部を露出する通電窓を有し、前記電極膜は、前記通電窓から露出された化合物半導体層の表面に接触すると共に、前記平坦部上に形成された保護膜の一部を少なくとも覆い、前記メサ型構造部の頂面上に前記光射出孔を有するように形成された連続膜であり、前記反射層と前記化合物半導体層との間であって、平面視して前記通電窓及びそれに囲まれる範囲内に透明導電膜を備えた、ことを特徴とする発光ダイオード。
(2)前記透明導電膜がITO、IZO、ZnOのいずれかであることを特徴とする(1)に記載の発光ダイオード。
(3)前記透明導電膜と前記化合物半導体層との間の、前記透明導電膜の周縁部であってかつ平面視して前記光射出孔に重ならない範囲に、AuBe、AuZnのいずれかからなるオーミック金属部を備えたことを特徴とする(1)又は(2)のいずれかに記載の発光ダイオード。
(4)前記コンタクト層は前記電極膜に接触することを特徴とする(1)〜(3)のいずれか一項に記載の発光ダイオード。
(5)前記メサ型構造部は平面視して矩形であることを特徴とする(1)〜(4)のいずれか一項に記載の発光ダイオード。
(6)前記メサ型構造部の高さが3〜7μmであって、平面視した前記傾斜側面の幅が0.5〜7μmであることを特徴とする(1)〜(5)のいずれか一項に記載の発光ダイオード。
(7)前記光出射孔は平面視して円形又は楕円であることを特徴とする(1)〜(6)のいずれか一項に記載の発光ダイオード。
(8)前記光出射孔の径が50〜150μmであることを特徴とする(7)に記載の発光ダイオード。
(9)前記電極膜の前記平坦部上の部分にボンディングワイヤを有することを特徴とする(1)〜(8)のいずれか一項に記載の発光ダイオード。
(10)前記活性層に含まれる発光層が多重量子井戸からなることを特徴とする(1)〜(9)のいずれか一項に記載の発光ダイオード。
(11)前記活性層に含まれる発光層が((AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)、(AlX2Ga1−X2)As(0≦X2≦1)、(InX3Ga1−X3)As(0≦X3≦1))のいずれかからなることを特徴とする(1)〜(10)のいずれか一項に記載の発光ダイオード。
(12)支持基板上に、金属からなる反射層と、活性層及びコンタクト層を順に含む化合物半導体層とを順に備え、光射出孔から光を外部に取り出す発光ダイオードの製造方法であって、成長用基板上に、活性層及びコンタクト層を順に含む化合物半導体層を形成する工程と、前記化合物半導体層上に、平面視して形成予定の通電窓及びそれに囲まれる範囲内に透明導電膜を形成する工程と、前記化合物半導体層上に、前記透明導電膜を覆うように金属からなる反射層を形成する工程と、前記反射層上に支持基板を接合する工程と、前記成長用基板を除去する工程と、前記化合物半導体層をウェットエッチングして、頂面に向かって水平方向の断面積が連続的に小さく形成されてなるメサ型構造部と該メサ型構造部の周囲に配置する平坦部とを形成する工程と、前記平坦部の少なくとも一部と、前記メサ型構造部の前記傾斜側面と、前記メサ型構造部の前記頂面の周縁領域とを少なくとも覆うとともに、平面視して前記周縁領域の内側であってかつ前記光射出孔の周囲に配置して、前記化合物半導体層の表面の一部を露出する通電窓を有するように、保護膜を形成する工程と、前記通電窓から露出された化合物半導体層の表面に直接接触すると共に、前記平坦部上に形成された保護膜の一部を少なくとも覆い、前記メサ型構造部の頂面上に前記光射出孔を有するように形成された連続膜である電極膜を形成する工程と、を有することを特徴とする発光ダイオードの製造方法。
(13)前記化合物半導体層を形成する工程と前記透明導電膜を形成する工程との間に、前記化合物半導体層上の、形成予定の前記透明導電膜の周縁部であって、かつ、平面視して前記光射出孔に重ならない範囲に、AuBe、AuZnのいずれかからなるオーミック金属部を形成する工程を有する、ことを特徴とする(12)に記載の発光ダイオードの製造方法。
(14)前記ウェットエッチングを、リン酸/過酸化水素水混合液、アンモニア/過酸化水素水混合液、ブロムメタノール混合液、ヨウ化カリウム/アンモニアの群から選択される少なくとも1種以上を用いて行うことを特徴とする(12)又は(13)のいずれかに記載の発光ダイオードの製造方法。
本発明の発光ダイオードによれば、支持基板上に、金属からなる反射層と、コンタクト層及び活性層を順に含む化合物半導体層とを順に備え、光射出孔から光を外部に射出すると共に、反射層と化合物半導体層との間であって、平面視して前記通電窓及びそれに囲まれる範囲内に透明導電膜を備えた構成を採用したので、活性層のうち通電窓及びそれに囲まれる範囲の直下の部分で発光する光の量がその直下以外の部分で発光する光の量に比べて多く、かつ、発光層から支持基板方向に向かう光を反射層により高効率で反射することにより、光射出孔に向かう光の割合が高くなり、光取り出し効率の向上が図られている。
本発明の発光ダイオードによれば、その上部に平坦部と、傾斜側面及び頂面を有するメサ型構造部とを有する構成を採用したので、高い光出力が得られると共に射出させた光を光学部品等に効率良く取り込むことが可能である。
本発明の発光ダイオードによれば、メサ型構造部の傾斜側面はウェットエッチングによって形成されてなると共に頂面に向かって水平方向の断面積が連続的に小さく形成されてなる構成を採用したので、垂直側面の場合に比べて側面に保護膜及びその上の電極膜を形成しやすいために均一な膜厚で連続な膜が形成されるため、不連続な膜に起因したリークや通電不良がなく、安定で高輝度の発光が担保されている。かかる効果は、ウェットエッチングによって形成されてなる傾斜側面を有するメサ型構造部を備えていれば奏する効果であり、発光ダイオードの内部の積層構造や基板の構成によらずに得られる効果である。
本発明の発光ダイオードによれば、透明導電膜がITO、IZO、ZnOのいずれかである構成を採用することにより、高い導電性によって動作電圧の低減を図りつつ、反射層から反射させる光の高い透過性を確保して高出力が図られている。
本発明の発光ダイオードによれば、透明導電膜と化合物半導体層との間の、透明導電膜の周縁部であってかつ平面視して光射出孔に重ならない範囲に、AuBe、AuZnのいずれかからなるオーミック金属部を備えた構成を採用することにより、コンタクト層に対する十分なオーミックコンタクトが確保されていると共に、透明導電膜のうち、光射出孔の直下ではオーミック金属部に被覆されていな透過部が形成されるので、反射層で反射してその透過部を透過した光は大部分が光射出孔から射出される。
本発明の発光ダイオードによれば、コンタクト層が電極膜に接触する構成を採用することにより、オーミック電極の接触抵抗を下げて低電圧駆動が可能となる。
本発明の発光ダイオードによれば、メサ型構造部を平面視して矩形である構成を採用することにより、製造時のウェットエッチングにおける異方性の影響によりエッチング深さによりメサ形状が変化することが抑制され、メサ部面積の制御が容易なので、高精度の寸法形状が得られている。
本発明の発光ダイオードによれば、メサ型構造部の各傾斜側面が基板のオリエンテーションフラットに対してオフセットして形成されている構成を採用することにより、矩形メサ型構造部を構成する4辺に対し基板方位による異方性の影響が緩和されているため、均等なメサ形状・勾配が得られている。
本発明の発光ダイオードによれば、メサ型構造部の高さが3〜7μmであって、平面視した傾斜側面の幅が0.5〜7μmである構成を採用することにより、垂直側面の場合に比べて側面に保護膜及びその上の電極膜を形成しやすいために均一な膜厚で連続な膜が形成されるため、不連続な膜に起因したリークや通電不良がなく、安定で高輝度の発光が担保されている。
本発明の発光ダイオードによれば、光射出孔が平面視して円形又は楕円である構成を採用することにより、矩形等の角を持つ構造に比べ均一なコンタクト領域を形成しやすく、角部での電流集中等の発生を抑制できる。また、受光側でのファイバー等への結合に適している。
本発明の発光ダイオードによれば、光射出孔の径が50〜150μmである構成を採用することにより、50μm未満ではメサ型構造部での電流密度が高くなり、低電流で出力が飽和してしまう一方、150μmを超えるとメサ型構造部全体への電流拡散が困難であるため、やはり出力は飽和するという問題が回避されている。
本発明の発光ダイオードによれば、電極膜の平坦部上の部分にボンディングワイヤを有する構成を採用することにより、十分な荷重(及び超音波)をかけられる平坦部にワイヤボンディングがなされているので、接合強度の強いワイヤボンディングが実現されている。
本発明の発光ダイオードによれば、活性層に含まれる発光層が多重量子井戸からなる構成を採用することにより、井戸層内に十分な注入キャリアが閉じ込められることにより、井戸層内のキャリア密度が高くなり、その結果、発光再結合確率が増大して、応答速度が高い。
本発明の発光ダイオードの製造方法によれば、支持基板上に、金属からなる反射層と、コンタクト層及び活性層を順に含む化合物半導体層とを順に備え、光射出孔から光を外部に取り出す発光ダイオードの製造方法であって、成長用基板上に、活性層及びコンタクト層を順に含む化合物半導体層を形成する工程と、化合物半導体層上に、平面視して形成予定の通電窓及びそれに囲まれる範囲内に透明導電膜を形成する工程とを有する構成を採用したので、活性層のうち通電窓及びそれに囲まれる範囲の直下の部分で発光する光の量がその直下以外の部分で発光する光の量に比べて多く、かつ、発光層から支持基板方向に向かう光を反射層により高効率で反射することにより、光射出孔に向かう光の割合が高くなり、光取り出し効率が向上した発光ダイオードを製造することができる。
本発明の発光ダイオードの製造方法によれば、反射層上に支持基板を接合する工程と、成長用基板を除去する工程とを有する構成を採用したので、化合物半導体層の成長基板として通常用いられるGaAs基板等の成長用基板による光の吸収を回避して、発光出力が向上した発光ダイオードを製造することができる。
本発明の発光ダイオードの製造方法によれば、化合物半導体層をウェットエッチングして、頂面に向かって水平方向の断面積が連続的に小さく形成されてなるメサ型構造部と該メサ型構造部の周囲に配置する平坦部とを形成する工程と、メサ型構造部の頂面に、化合物半導体層の表面の一部を露出する通電窓を有するように、メサ型構造部及び平坦部上に保護膜を形成する工程と、通電窓から露出された化合物半導体層の表面に直接接触すると共に、前記平坦部上に形成された保護膜の一部を少なくとも覆い、メサ型構造部の頂面上に光射出孔を有するように、連続膜である電極膜を形成する工程と、を有する構成を採用したので、高い光出力を有すると共に射出させた光を光学部品等に効率良く取り込むことが可能であると共に、垂直側面の場合に比べて傾斜斜面に保護膜及びその上の電極膜を形成しやすいために均一な膜厚で連続な膜が形成されるため、不連続な膜に起因したリークや通電不良がなく、安定で高輝度の発光が担保された発光ダイオードを製造することができる。従来の異方性のドライエッチングによりピラー構造を形成すると側面が垂直に形成されるが、ウェットエッチングによりメサ型構造部を形成することにより、側面を緩やかな傾斜の側面を形成することができる。また、ウェットエッチングによりメサ型構造部を形成することにより、従来のドライエッチングによってピラー構造を形成する場合に比べて形成時間が短縮することができる。
本発明の第1の実施形態である発光ダイオードの断面摸式図である。 本発明の第1の実施形態である発光ダイオードの斜視図である。 本発明の発光ダイオードのメサ型構造部の傾斜斜面の断面を示す電子顕微鏡写真である。 本発明の第1の実施形態である発光ダイオードの透明導電膜及び通電窓近傍の拡大断面図である。 本発明の第1の実施形態である発光ダイオードの活性層の断面摸式図である。 本発明の第2の実施形態である発光ダイオードの断面摸式図である。 本発明の支持基板に用いる金属基板の製造工程の一例を示す工程断面図である。 本発明の第1の実施形態の発光ダイオードの製造方法を説明するための断面摸式図である。 本発明の第1の実施形態の発光ダイオードの製造方法の一例を示す工程断面図である。 本発明の第1の実施形態の発光ダイオードの製造方法の一例を示す工程断面図である。 本発明の第1の実施形態の発光ダイオードの製造方法の一例を示す工程断面図である。 本発明の第1の実施形態の変形例の発光ダイオードの製造方法の一例を示す工程断面図である。 本発明の第1の実施形態の発光ダイオードの製造方法の一例を示す工程断面図である。 本発明の第1の実施形態の発光ダイオードの製造方法の一例を示す工程断面図である。 ウェットエッチングのエッチング時間に対する深さ及び幅の関係を示すグラフである。 本発明の第1の実施形態の発光ダイオードの保護膜の通電窓を説明するための平面図である。 従来の発光ダイオードの断面図である。
以下、本発明を適用した発光ダイオード及びその製造方法について、図を用いてその構成を説明する。なお、以下の説明で用いる図面は、特徴をわかりやすくするために便宜上特徴となる部分を拡大して示している場合があり、各構成要素の寸法比率などは実際と同じであるとは限らない。また、以下の説明において例示される材料、寸法等は一例であって、本発明はそれらに限定されるものではなく、その要旨を変更しない範囲で適宜変更して実施することが可能である。
なお、本発明の効果を損ねない範囲で以下に記載していない層を備えてもよい。
〔発光ダイオード(第1の実施形態)〕
図1に、本発明を適用した発光ダイオードの一例の断面模式図である。図2は、図1で示した発光ダイオードを含むウェハ上に形成された発光ダイオードの斜視図である。
以下に、図1及び図2を参照して、本発明を適用した一実施形態の発光ダイオードについて詳細に説明する。
図1に示す発光ダイオード100は、支持基板1上に、金属からなる反射層2と、活性層4及びコンタクト層5を順に含む化合物半導体層20(図4参照)とを順に備え、光射出孔9bから光を外部に射出する発光ダイオードであって、その上部に平坦部6と、傾斜側面7a及び頂面7bを有するメサ型構造部7とを備え、平坦部6及びメサ型構造部7はそれぞれ、少なくとも一部は保護膜8、電極膜9によって順に覆われてなり、メサ型構造部7は少なくとも活性層4の一部を含むものであって、傾斜側面7aはウェットエッチングによって形成されてなると共に頂面7bに向かって水平方向の断面積が連続的に小さく形成されてなり、保護膜8は、平坦部6の少なくとも一部と、メサ型構造部7の傾斜側面7aと、メサ型構造部7の頂面7bの周縁領域7baとを覆うとともに、平面視して周縁領域の内側であってかつ光射出孔9bの周囲に配置して、化合物半導体層20(コンタクト層5)の表面の一部を露出する通電窓8bを有し、電極膜9は、通電窓8bから露出された化合物半導体層20(コンタクト層5)の表面に接触すると共に、平坦部6上に形成された保護膜8の一部を少なくとも覆い、メサ型構造部7の頂面7b上に光射出孔9bを有するように形成された連続膜であり、反射層2と化合物半導体層20(接合(コンタクト)層3)との間であって、平面視して通電窓8b及びそれに囲まれる範囲12内に透明導電膜30を備えている。また、透明導電膜30と化合物半導体層20との間の、透明導電膜30の周縁部30a(図4参照)であって、かつ、平面視して光射出孔9bに重らない範囲に、オーミック金属部31を備えている。また、反射層2と活性層4との間に接合(コンタクト)層3を備えている。
本実施形態の発光ダイオードのメサ型構造部7は、平面視して矩形であり、電極膜9の光射出孔9bは平面視して円形である。メサ型構造部7の平面視は矩形に限定されず、また、光射出孔9bの平面視も円形に限定されない。
メサ型構造部7の電極膜上に、側面からの光の漏れを防止するための光漏れ防止膜16を備えている。
また、基板1の下面側には裏面電極40を備えている。
なお、図面上、透明導電膜30の外径がオーミック金属部31の外径より小さく描いているが、これは製造プロセス上、大小関係になる場合が多いことを反映したものであって、本発明に必須の構成を示すものではない。
本発明の発光ダイオードは、図2に示すように、ウェハ状の基板上に多数の発光ダイオード100を作製した後、各発光ダイオードごとにストリート(切断予定ライン)21(点線22はストリート21の長手方向の中心線)に沿って切断することにより製造することができる。すなわち、点線22に沿ってストリート21の部分にレーザーやブレード等を当てることにより、各発光ダイオードごとに切断して個片化できる。
メサ型構造部7は、平坦部6に対して上方に突出した構造であり、傾斜側面7aと頂面7bとを外面として有する。図1で示した例の場合、傾斜側面7aは、活性層4の全層、及びコンタクト層5の傾斜断面上に保護膜を介して形成された電極膜(おもて面電極膜)9の表面からなり、頂面7bは、保護膜8の中央部分を覆う部分8dの表面と、電極膜9(符号9ba、9bb及び9dの部分)の表面とからなる。
また、本発明のメサ型構造部7の内部には、コンタクト層5と、活性層4の少なくとも一部とが含まれる。
図1で示した例の場合、メサ型構造部7の内部には、コンタクト層5と、活性層4の全層とが含まれる。メサ型構造部7の内部には、活性層4の一部だけが含まれてもよいが、活性層4の全層がメサ型構造部7の内部に含まれるのが好ましい。活性層4で発光した光を全てメサ型構造部内で生ずることになり、光取り出し効率が向上するからである。
また、メサ型構造部7は、その傾斜側面7aがウェットエッチングによって形成されてなると共に、支持基板1側から頂面7bに向かって水平方向の断面積が連続的に小さく形成されてなる。傾斜側面7aはウェットエッチングによって形成されたものなので、頂面側から支持基板1側へ傾斜が緩くなるように形成されてなる。メサ型構造部7の高さhは3〜7μmであって、平面視した傾斜側面7aの幅wが0.5〜7μmであることが好ましい。この場合、メサ型構造部7の側面が垂直若しくは急傾斜でなく、緩やかな傾斜であるために、保護膜や電極用金属膜を一様な膜厚で形成するのが容易となり、不連続な膜になるおそれがなく、そのため、不連続な膜に起因したリークや通電不良がなく、安定で高輝度の発光が担保されるからである。
また、高さが7μmを超えるまでウェットエッチングを行うと、傾斜側面がオーバーハング形状(逆テーパ状)になりやすくなるので好ましくない。オーバーハング形状(逆テーパ状)では保護膜や電極膜を均一な膜厚で不連続箇所なく形成することが垂直側面の場合よりもさらに困難になる。
なお、本明細書において、高さhとは、平坦部6上の保護膜を介して形成された電極膜9(符号9cの部分)の表面から、保護膜8の符号8baの部分を覆う電極膜9(符号9baの部分)の表面までの垂直方向の距離(図1参照)をいう。また、幅wとは、保護膜8の符号8baの部分を覆う電極膜9(符号9baの部分)のエッジからそのエッジにつながった傾斜側面の電極膜9(符号9aの部分)の最下のエッジの水平方向の距離(図1参照)をいう。
図3は、メサ型構造部7近傍の断面の電子顕微鏡写真である。
図3で示した例の層構成は、コンタクト層がAl0.3Ga0.7Asからなり、層厚が3μmである点以外は、後述する実施例と同様な構成である。
本発明のメサ型構造部はウェットエッチングによって形成されてなるので、その頂面側から基板側へ行くほど(図で下方に行くほど)、メサ型構造部の水平断面積(又は、幅もしくは径)の増大率が大きくなるように形成されている。この形状によってメサ型構造部がドライエッチングではなく、ウェットエッチングによって形成されたものであることを判別することができる。
図3で示した例では、高さhは7μmであり、幅wは3.5〜4.5μmであった。
メサ型構造部7は、平面視して矩形であるのが好ましい。製造時のウェットエッチングにおける異方性の影響でエッチング深さによりメサ形状が変化することが抑制され、メサ型構造部の各面の面積の制御が容易なので、高精度の寸法形状が得られるからである。
発光ダイオードにおけるメサ型構造部7の位置は、図1及び図2に示すように、素子の小型化のためには発光ダイオードの長軸方向の一方に片寄っているのが好ましい。平坦部6はボンディングワイヤ(図示せず)を取り付けるのに要する広さが必要であるため、狭くするのには限界があり、メサ型構造部7をもう一方に寄せることにより、平坦部6の範囲を最小化でき、素子の小型化を図ることができるからである。
平坦部6は、メサ型構造部7の周囲に配置する部分である。本発明では、十分な荷重(及び超音波)をかけることが可能な電極膜の平坦部に位置する部分にワイヤボンディングがなされるので、接合強度の強いワイヤボンディングが実現できる。
平坦部6には、保護膜8、電極膜(おもて面電極膜)9が順に形成されており、電極膜9の上にはボンディングワイヤ(図示せず)が取り付けられる。平坦部6の保護膜8の直下に配置する材料は、メサ型構造部7の内部の構成により決まる。
保護膜8は、メサ型構造部7の傾斜側面7aを覆う部分8aと、平坦部6の少なくとも一部を覆う部分8c(メサ型構造部7を挟んで反対側の平坦部を覆う部分8ccも含む)と、メサ型構造部7の頂面7bの周縁領域7baを覆う部分8baと、前記頂面7bの中央部分を覆う部分8dとからなり、平面視して周縁領域7baの内側にコンタクト層5の表面の一部を露出する通電窓8bを有する。
本実施形態の通電窓8bは、メサ型構造部7の頂面7bにおいてコンタクト層5の表面のうち、周縁領域7baの下に位置する部分8baと中央部分を覆う部分8dの下に位置する部分との間の径の異なる2つの同心円間の領域(環状領域)を露出する。
通電窓8bの形状に制限はない。環状でなくてもよく、連続するものでなく離散する複数の領域からなってもよい。
保護膜8の第1の機能は発光が生じる領域及び光を取り出す範囲を狭くするために、おもて面電極膜9の下層に配置して、おもて面電極膜9のうち、化合物半導体層20に接触して化合物半導体層20との間の電流の流入もしくは流出を頂面の通電窓8bの部分に制限することである。すなわち、保護膜8を形成した後、保護膜8を含む全面におもて面電極膜を形成し、その後、おもて面電極膜をパターニングするが、保護膜8を形成した部分についてはおもて面電極膜を除去しなくても電流が流れることはない。電流を流したいところに保護膜8の通電窓8bを形成する。
従って、第1の機能を持たせるように、メサ型構造部7の頂面7bの一部に通電窓8bを形成する構成であれば、通電窓8bの形状や位置は図1のような形状や位置に限定されない。
保護膜8の第2の機能は、第1の機能は必須の機能であるのに対して、必須の機能ではないが、図1に示す保護膜8の場合、第2の機能として、平面視しておもて面電極膜9の光射出孔9a内のコンタクト層5の表面に配置して、保護膜8越しに光を取り出すことができ、かつ、光を取り出すコンタクト層5の表面を保護することである。
なお、後述する第2の実施形態では、光射出孔の下に保護膜を有さず、保護膜を介さずに光射出孔9bから直接、光を取り出す構成であり、第2の機能を有さない。
保護膜8の材料としては絶縁層として公知のものを用いることができるが、安定した絶縁膜の形成が容易であることから、シリコン酸化膜が好ましい。
なお、本実施形態では、この保護膜8(8d)越しに光を取り出すので、保護膜8は透光性を有する必要がある。
また、保護膜8の膜厚は、0.3〜1μmが好ましい。0.3μm未満では絶縁が十分ではないからであり、1μmを超えると形成するのに時間がかかり過ぎるからである。
電極膜(おもて面電極膜)9は、保護膜8のうち傾斜側面7aを覆う部分8aを覆う部分9aと、保護膜8のうち平坦部6の少なくとも一部を覆う部分8cを覆う部分9cと、保護膜8のうちメサ型構造部7の頂面7bの周縁領域7baを覆う部分8baの部分を覆う部分9baと、保護膜8の通電窓8bを埋め込む部分9bb(以下適宜、「コンタクト部分」という)と、メサ型構造部7の頂面7bにおいて保護膜8のうち頂面7bの中央部分を覆う部分8dの外周縁部を覆う部分9dとからなる。
電極膜(おもて面電極膜)9の第1の機能は電流を流すための電極としての機能であり、第2の機能は発光した光が射出される範囲を制限することである。図1で示した例の場合、第1の機能はコンタクト部分9bbが担い、第2の機能は中央部分を覆う部分8dの外周縁部を覆う部分9dが担っている。
第2の機能については非透光性の保護膜を用いることにより、その保護膜に担わせる構成でもよい。
電極膜9は平坦部6の保護膜8全体を覆っていてもよいし、その一部を覆っても構わないが、ボンディングワイヤを適切に取り付けるためにはできるだけ広範囲を覆っているのが好ましい。コスト低減の観点から、図2に示すように、各発光ダイオードごとに切断する際のストリート21には電極膜を覆わないのが好ましい。
この電極膜9はメサ型構造部7の頂面7bにおいてコンタクト部分9bbでしかコンタクト層5に接触していないので、発光ダイオードの内部を流れてきた電流はコンタクト部9bbを介してのみ流れる。
電極膜9の材料としては、コンタクト層に対して良好なオーミックコンタクトが得られる公知の電極材料を用いることができる。例えば、n型電極とする場合には、AuGe層とNi層とAu層を順に形成した構造(AuGe/Ni/Au)を用いることができる。
また、電極膜9の膜厚は、0.5〜2.0μmが好ましい。0.5μm未満では均一かつ良好なオーミックコンタクトを得ることが困難な上、ボンディング時の強度、厚みが不十分だからであり、2.0μmを超えるとコストがかかり過ぎるからである。
図4に、透明導電膜30及び通電窓8b近傍の拡大断面図を示す。
図4において、R1は、通電窓8b及び通電窓8bに囲まれる範囲12(図1参照)を示す。R2は、光射出孔9bの範囲(広がり)を示す。R3は、透明導電膜30の範囲(広がり)を示す。R4は、オーミック金属部の内側(透明導電膜30のうち、オーミック金属部で被覆されていない範囲)を示す。R5及びR6は、オーミック金属部が形成されている範囲を示す。
透明導電膜30は、反射層2と化合物半導体層20との間であって、かつ、平面視して通電窓8b及び通電窓8bに囲まれる範囲12(図1参照)内に形成されている。
図4を用いて、図4に示した断面における、平面上の配置関係を説明すると、まず、平面視して、R3(透明導電膜30の範囲)はR1(通電窓8b及び通電窓8bに囲まれる範囲12)の範囲内にある。
また、平面視して、R5及びR6(オーミック金属部が形成された範囲)はR2(光射出孔9bの範囲)の範囲外にある。言い換えると、平面視して、R2(光射出孔9bの範囲)は、R4(透明導電膜30のうち、オーミック金属部で被覆されていない範囲)は範囲内にある。
透明導電膜30を範囲12(図1参照)内に形成したため、電流の流れは、電極膜9のコンタクト部分9bbと透明導電膜30との間に集中し、他の部分に流れる電流は少ない。この結果、活性層3で発光する光のうち、通電窓8b及び通電窓8bに囲まれる範囲12(図1参照)の直下において発光する光の量がその直下以外で発光する光の量よりも格段に多くなる。その結果、光射出孔9bから射出する光の割合が多くなり、光取り出し効率が向上する。
透明導電膜30を構成する材料としては高導電性でかつ透光性を有する材料であれば、制限はないが、例えば、ITO、IZO、ZnOを用いることができる。
また、透明導電膜30の膜厚としては、100nm〜150nmとすることが好ましい。100nm未満では十分な電流拡散効果が得られず、150nmを超えると透過率が低下し、金属反射膜による反射取り出し光量が低下するためである。
図4に示すように、透明導電膜と化合物半導体層との間の、透明導電膜30の周縁部30aであってかつ平面視して光射出孔9bに重ならない範囲にオーミック金属部31を備えてもよい。
オーミック金属部31を構成する金属材料としては接合(コンタクト)層5にオーミックコンタクトできる材料であれば、制限はないが、例えば、AuBe、AuZnのいずれかを用いることができる。
また、オーミック金属部の膜厚としては、0.8〜1.2μmとすることが好ましい。0.8μm未満では良好なコンタクトを取ることが困難であり、1.2μmを超えると原料効率が悪いためである。
図1に示すように、活性層で発光した光がメサ型構造部7の側面から素子外に漏れることを防止する光漏れ防止膜16を備えてもよい。
光漏れ防止膜16の材料としては公知の反射材料を用いることができる。例えば、電極膜9の材料としてAuGe/Ni/Auを用いた場合は、同じAuGe/Ni/Auを用いることができる。
本実施形態においては、光射出孔9bの下に保護膜8d(8)が形成されており、メサ型構造部7の頂面において保護膜8d(8)を介して光射出孔9bから光を取り出す構成である。
光射出孔9bの形状は、平面視して円形又は楕円であるのが好ましい。矩形等の角を持つ構造に比べ均一なコンタクト領域を形成しやすく、角部での電流集中等の発生を抑制できる。また、受光側でのファイバー等への結合に適しているからである。
光射出孔9bの径は、50〜150μmであるのが好ましい。50μm未満では射出部での電流密度が高くなり、低電流で出力が飽和してしまう一方、150μmを超えると射出部全体への電流拡散が困難であるため、注入電流に対する発光効率が低下するからである。
支持基板1の材料としては、金属、Ge、Si、GaP、GaInP、SiC等を用いることができる。Ge基板、Si基板は安価で耐湿性に優れているという利点がある。GaP、GaInP、SiC基板は、発光部と熱膨張係数が近く、耐湿性に優れ、熱伝導性が良いという利点がある。金属基板はコスト面、機械強度、放熱性の観点から優れており、また、後述するように、複数の金属層(金属板)を積層した構造とすることにより、金属基板全体として熱膨張係数を調整できるという利点がある。
支持基板1として金属基板を用いる場合、複数の金属層(金属板)を積層した構造とすることができる。
複数の金属層(金属板)を積層した構造とする場合、2種類の金属層が交互に積層されてなるのが好ましく、特に、この2種類の金属層(例えば、これらを第1の金属層、第2の金属層という)の層数は合わせて奇数とするのが好ましい。
例えば、第2の金属層を第1の金属層で挟んだ金属基板とした場合、金属基板の反りや割れの観点から、第2の金属層として化合物半導体層より熱膨張係数が小さい材料を用いるときは、第1の金属層を化合物半導体層より熱膨張係数が大きい材料からなるものを用いるのが好ましい。金属基板全体としての熱膨張係数が化合物半導体層の熱膨張係数に近いものとなるため、化合物半導体層と金属基板とを接合する際の金属基板の反りや割れを抑制することができ、発光ダイオードの製造歩留まりを向上させることができるからである。同様に、第2の金属層として化合物半導体層より熱膨張係数が大きい材料を用いるときは、第1の金属層を化合物半導体層より熱膨張係数が小さい材料からなるものを用いるのが好ましい。金属基板全体としての熱膨張係数が化合物半導体層の熱膨張係数に近いものとなるため、化合物半導体層と金属基板とを接合する際の金属基板の反りや割れを抑制でき、発光ダイオードの製造歩留まりを向上できるからである。
以上の観点からは、2種類の金属層はいずれが第1の金属層でも第2の金属層でも構わない。
2種類の金属層としては、例えば、銀(熱膨張係数=18.9ppm/K)、銅(熱膨張係数=16.5ppm/K)、金(熱膨張係数=14.2ppm/K)、アルミニウム(熱膨張係数=23.1ppm/K)、ニッケル(熱膨張係数=13.4ppm/K)およびこれらの合金のいずれかからなる金属層と、モリブデン(熱膨張係数=5.1ppm/K)、タングステン(熱膨張係数=4.3ppm/K)、クロム(熱膨張係数=4.9ppm/K)およびこれらの合金のいずれかからなる金属層との組み合わせを用いることができる。
好適な例としては、Cu/Mo/Cuの3層からなる金属基板があげられる。上記の観点ではMo/Cu/Moの3層からなる金属基板でも同様な効果が得られるが、Cu/Mo/Cuの3層からなる金属基板は、機械的強度が高いMoを加工しやすいCuで挟んだ構成なので、Mo/Cu/Moの3層からなる金属基板よりも切断等の加工が容易であるという利点がある。
金属基板全体としての熱膨張係数は例えば、Cu(30μm)/Mo(25μm)/Cu(30μm)の3層からなる金属基板では6.1ppm/Kであり、Mo(25μm)/Cu(70μm)/Mo(25μm)の3層からなる金属基板では5.7ppm/Kとなる。
また、放熱の観点からは、金属基板を構成する金属層は熱伝導率が高い材料からなるのが好ましい。これにより、金属基板の放熱性を高くして、発光ダイオードを高輝度で発光させることができるとともに、発光ダイオードの寿命を長寿命とすることができるからである。
例えば、銀(熱伝導率=420W/m・K)、銅(熱伝導率=398W/m・K)、金(熱伝導率=320W/m・K)、アルミニウム(熱伝導率=236W/m・K)、モリブデン(熱伝導率=138W/m・K)、タングステン(熱伝導率=174W/m・K)およびこれらの合金などを用いることが好ましい。
それらの金属層の熱膨張係数が化合物半導体層の熱膨張係数と略等しい材料からなるのがさらに好ましい。特に、金属層の材料が、化合物半導体層の熱膨張係数の±1.5ppm/K以内である熱膨張係数を有する材料であるのが好ましい。これにより、金属基板と化合物半導体層との接合時の発光部への熱によるストレスを小さくすることができ、金属基板を化合物半導体層と接続させたときの熱による金属基板の割れを抑制することができ、発光ダイオードの製造歩留まりを向上させることができる。
金属基板全体としての熱伝導率は例えば、Cu(30μm)/Mo(25μm)/Cu(30μm)の3層からなる金属基板では250W/m・Kとなり、Mo(25μm)/Cu(70μm)/Mo(25μm)の3層からなる金属基板では220W/m・Kとなる。
また、成長用基板に化合物半導体層等を成長後に、金属基板を接合してその成長用基板をエッチング液を用いて除去する際に、そのエッチング液による劣化を回避するために、金属基板の上面及び下面を金属保護膜で覆うことが好ましい。さらにその側面も金属保護膜で覆うことが好ましい。
金属保護膜の材料としては、密着性に優れるクロム、ニッケル、化学的に安定な白金、又は金の少なくともいずれか一つを含む金属からなるものであることが好ましい。
金属保護膜は密着性がよいニッケルと耐薬品に優れる金を組み合わせた層からなるのが最適である。
金属保護膜の厚さは特に制限はないが、エッチング液に対する耐性とコストのバランスから、0.2〜5μm、好ましくは、0.5〜3μmが適正な範囲である。高価な金の場合は、厚さは2μm以下が望ましい。
反射層2及び化合物半導体層20(接合層3、活性層4、コンタクト層5)の構造には、公知の機能層を適時加えることができる。例えば、素子駆動電流を発光部の全般に平面的に拡散させるための電流拡散層、逆に素子駆動電流の通流する領域を制限するための電流阻止層や電流狭窄層など公知の層構造を設けることができる。
図5に示すように、活性層4は、下部クラッド層11、下部ガイド層12、発光層13、上部ガイド層14、上部クラッド層15が順次積層されて構成されている。すなわち、活性層4は、放射再結合をもたらすキャリア(担体;carrier)及び発光を発光層13に「閉じ込める」ために、発光層13の下側及び上側に対峙して配置した下部クラッド層11、下部ガイド層12、及び上部ガイド層14、上部クラッド層15を含む、所謂、ダブルヘテロ(英略称:DH)構造とすることが高強度の発光を得る上で好ましい。
図5に示すように、発光層13は、発光ダイオード(LED)の発光波長を制御するため、量子井戸構造を構成することができる。すなわち、発光層13は、バリア層(障壁層ともいう)18を両端に有する、井戸層17とバリア層18との多層構造(積層構造)とすることができる。
発光層13の層厚は、0.02〜2μmの範囲であることが好ましい。発光層13の伝導型は特に限定されるものではなく、アンドープ、p型及びn型のいずれも選択することができる。発光効率を高めるには、結晶性が良好なアンドープ又は3×1017cm−3未満のキャリア濃度とすることが望ましい。
井戸層17の材料としては公知の井戸層材料を用いることができる。例えば、AlGaAs、InGaAs、AlGaInPを用いることができる。
井戸層17の層厚は、3〜30nmの範囲が好適である。より好ましくは、3〜10nmの範囲である。
バリア層18の材料としては、井戸層17の材料に対して適した材料を選択するのが好ましい。バリア層18での吸収を防止して発光効率を高めるため、井戸層17よりもバンドギャップが大きくなる組成とするのが好ましい。
例えば、井戸層17の材料としてAlGaAs又はInGaAsを用いた場合にはバリア層18の材料としてAlGaAsやAlGaInPが好ましい。バリア層18の材料としてAlGaInPを用いた場合、欠陥を作りやすいAsを含まないので結晶性が高く、高出力に寄与する。
井戸層17の材料として(AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)を用いた場合、バリア層18の材料としてよりAl組成の高い(AlX4Ga1−X4Y1In1−Y1P(0≦X4≦1,0<Y1≦1,X1<X4)または井戸層(AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)よりバンドギャップエネルギーが大きくなるAlGaAsを用いることができる。
バリア層18の層厚は、井戸層17の層厚と等しいか又は井戸層17の層厚より厚いのが好ましい。トンネル効果が生じる層厚範囲で十分に厚くすることにより、トンネル効果による井戸層間への広がりが抑制されてキャリアの閉じ込め効果が増大し、電子と正孔の発光再結合確率が大きくなり、発光出力の向上を図ることができる。
井戸層17とバリア層18との多層構造において、井戸層17とバリア層18とを交互に積層する対の数は特に限定されるものではないが、2対以上40対以下であることが好ましい。すなわち、活性層11には、井戸層17が2〜40層含まれていることが好ましい。ここで、活性層11の発光効率が好適な範囲としては、井戸層17が5層以上であることが好ましい。一方、井戸層17及びバリア層18は、キャリア濃度が低いため、多くの対にすると順方向電圧(V)が増大してしまう。このため、40対以下であることが好ましく、20対以下であることがより好ましい。
下部ガイド層12及び上部ガイド層14は、図5に示すように、発光層13の下面及び上面にそれぞれ設けられている。具体的には、発光層13の下面に下部ガイド層12が設けられ、発光層13の上面に上部ガイド層14が設けられている。
下部ガイド層12および上部ガイド層14の材料としては、公知の化合物半導体材料を用いることができ、発光層13の材料に対して適した材料を選択するのが好ましい。例えば、AlGaAs、AlGaInPを用いることができる。
例えば、井戸層17の材料としてAlGaAs又はInGaAsを用い、バリア層18の材料としてAlGaAs又はAlGaInPを用いた場合、下部ガイド層12および上部ガイド層14の材料としてはAlGaAs又はAlGaInPが好ましい。下部ガイド層12および上部ガイド層14の材料としてAlGaInPを用いた場合、欠陥を作りやすいAsを含まないので結晶性が高く、高出力に寄与する。
井戸層17の材料として(AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)を用いた場合、ガイド層14の材料としてよりAl組成の高い(AlX4Ga1−X4Y1In1−Y1P(0≦X4≦1,0<Y1≦1,X1<X4)または井戸層(AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)よりバンドギャップエネルギーが大きくなるAlGaAsを用いることができる。
下部ガイド層12及び上部ガイド層14は、夫々、下部クラッド層11及び上部クラッド層15と活性層11との欠陥の伝搬を低減するために設けられている。このため、下部ガイド層12および上部ガイド層14の層厚は10nm以上が好ましく、20nm〜100nmがより好ましい。
下部ガイド層12及び上部ガイド層14の伝導型は特に限定されるものではなく、アンドープ、p型及びn型のいずれも選択することができる。発光効率を高めるには、結晶性が良好なアンドープ又は3×1017cm−3未満のキャリア濃度とすることが望ましい。
下部クラッド層11及び上部クラッド層15は、図5に示すように、下部ガイド層12の下面及び上部ガイド層14上面にそれぞれ設けられている。
下部クラッド層11及び上部クラッド層15の材料としては、公知の化合物半導体材料を用いることができ、発光層13の材料に対して適した材料を選択するのが好ましい。例えば、AlGaAs、AlGaInPを用いることができる。
例えば、井戸層17の材料としてAlGaAs又はInGaAsを用い、バリア層18の材料としてAlGaAs又はAlGaInPを用いた場合、下部クラッド層11及び上部クラッド層15の材料としてはAlGaAs又はAlGaInPが好ましい。下部クラッド層11及び上部クラッド層15の材料としてAlGaInPを用いた場合、欠陥を作りやすいAsを含まないので結晶性が高く、高出力に寄与する。
井戸層17の材料として(AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)を用いた場合、クラッド層15の材料としてよりAl組成の高い(AlX4Ga1−X4Y1In1−Y1P(0≦X4≦1,0<Y1≦1,X1<X4)または井戸層(AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)よりバンドギャップエネルギーが大きくなるAlGaAsを用いることができる。
下部クラッド層11と上部クラッド層15とは、極性が異なるように構成されている。
また、下部クラッド層11及び上部クラッド層15のキャリア濃度及び厚さは、公知の好適な範囲を用いることができ、活性層11の発光効率が高まるように条件を最適化することが好ましい。なお、下部および上部クラッド層は設けなくてもよい。
また、下部クラッド層11及び上部クラッド層15の組成を制御することによって、化合物半導体層20の反りを低減させることができる。
コンタクト層5は、電極との接触抵抗を低下させるために設けられている。コンタクト層5の材料は、発光層13よりバンドギャップの大きい材料であることが好ましい。また、コンタクト層5のキャリア濃度の下限値は、電極との接触抵抗を低下させるために5×1017cm−3以上であることが好ましく、1×1018cm−3以上がより好ましい。キャリア濃度の上限値は、結晶性の低下が起こりやすくなる2×1019cm−3以下が望ましい。コンタクト層5の厚さは、0.05μm以上が好ましい。コンタクト層5の厚さの上限値は特に限定されないが、エピタキシャル成長に係るコストを適正範囲にするため、10μm以下とすることが望ましい。
本発明の発光ダイオードは、ランプ、バックライト、携帯電話、ディスプレイ、各種パネル類、コンピュータ、ゲーム機、照明などの電子機器や、それらの電子機器を組み込んだ自動車などの機械装置等に組み込むことができる。
〔発光ダイオード(第2の実施形態)〕
図6に、本発明を適用した発光ダイオードの一例である発光ダイオードの他の例を示した断面模式図を示す。
第1の実施形態においては、光射出孔の下に保護膜が形成されており、メサ型構造部の頂面において保護膜を介して光射出孔から光を取り出す構成であったが、第2の実施形態は、光射出孔の下に保護膜を有さず、保護膜を介さずに直接、光射出孔9bから光を取り出す構成である。
すなわち、第2の実施形態に係る発光ダイオード200では、保護膜28は、平坦部6の少なくとも一部28cと、メサ型構造部7の傾斜側面7aと、メサ型構造部7の頂面7bの周縁領域7baとを覆うとともに、平面視して周縁領域7baの内側にコンタクト層5の表面を露出する通電窓28bを有し、電極膜29は、保護膜28を介して平坦部6の少なくとも一部と、保護膜28を介してメサ型構造部7の傾斜側面7aと、保護膜28を介してメサ型構造部7の頂面7bの周縁領域7baとを覆い、さらに、メサ型構造部7の頂面において通電窓28bから露出するコンタクト層5の表面の一部だけを覆ってコンタクト層5の表面の他の部分5aを露出する光射出孔29bを有する、ことを特徴とする。
図6に示すように、第2の実施形態の保護膜28は、メサ型構造部7の傾斜側面7aを覆う部分28aと、平坦部6の少なくとも一部を覆う部分28c(メサ型構造部7を挟んで反対側の平坦部を覆う部分28ccも含む)と、メサ型構造部7の頂面7bの周縁領域7baを覆う部分28baとからなり、平面視して周縁領域7baの内側にコンタクト層5の表面を露出する通電窓28bを有する。すなわち、通電窓28bはメサ型構造部7の頂面7bにおいてコンタクト層5の表面のうち、周縁領域7baの下に位置する部分以外を露出する。保護膜8の上に電極膜(おもて面電極膜)9を形成するが、電流を流さない部分に保護膜8を形成している。
また、図6に示すように、第2の実施形態の電極膜(おもて面電極膜)29は、保護膜28のうち傾斜側面7aを覆う部分28aを覆う部分29aと、保護膜28のうち平坦部6の少なくとも一部を覆う部分28cを覆う部分29cと、保護膜28のうちメサ型構造部7の頂面7bの周縁領域7baを覆う部分28baの部分を覆う部分29baと、メサ型構造部7の頂面7bにおいて保護膜28のうち符号28baの部分を越えて光射出孔29bを開口するようにコンタクト層5を覆う部分29bbとからなる。
第2の実施形態の電極膜(おもて面電極膜)29では、部分29bbが上記の第1の機能及び第2の機能の両方を担っている。
〔発光ダイオードの製造方法〕
次に、本発明の発光ダイオードの製造方法を説明する。
<支持基板の製造工程>
〔1〕支持基板1としてGe基板を用いた場合(符号は図11A参照)
ゲルマニウム基板41のおもて面41Aに例えば、Ti/Au/Inでなる層42を形成し、ゲルマニウム基板41の裏面に例えば、Ti/Auでなる層43を形成して、支持基板1を作製する。
〔2〕支持基板1として金属基板を用いた場合(変形例)
図7(a)〜図7(c)は、金属基板の製造工程を説明するための金属基板の一部の断面模式図である。
金属基板1として、熱膨張係数が活性層の材料より大きい第1の金属層(第1の金属板)51bと、熱膨張係数が活性層の材料より小さい第2の金属層(第2の金属板)51aとを採用して、ホットプレスして形成する。
具体的にはまず、2枚の略平板状の第1の金属層51bと、1枚の略平板状の第2の金属層51aを用意する。例えば、第1の金属層51bとしては厚さ10μmのCu、第2の金属層51aとしては厚さ75μmのMoを用いる。
次に、図7(a)に示すように、2枚の第1の金属層51bの間に第2の金属層51aを挿入してこれらを重ねて配置する。
次に、重ね合わせたそれらの金属層を所定の加圧装置に配置して、高温下で第1の金属層51bと第2の金属層51aに矢印の方向に荷重をかける。これにより、図7(b)に示すように、第1の金属層51bがCuであり、第2の金属層51aがMoであり、Cu(10μm)/Mo(75μm)/Cu(10μm)の3層からなる金属基板1を形成する。
金属基板1は、例えば、熱膨張係数が5.7ppm/Kとなり、熱伝導率は220W/m・Kとなる。
次に、図7(c)に示すように、金属基板1の全面すなわち、上面、下面及び側面を覆う金属保護膜51cを形成する。このとき、金属基板は各発光ダイオードに個片化のために切断される前なので、金属保護膜が覆う側面とは金属基板(プレート)の外周側面である。従って、個片化後の各発光ダイオードの金属基板1の側面を金属保護膜51cで覆う場合には別途、金属保護膜で側面を覆う工程を実施する。
図7(c)は、金属基板(プレート)の外周端側でない箇所の一部を示しているものであるため、外周側面の金属保護膜は図に表れていない。
金属保護膜は公知の膜形成方法を用いることができるが、側面を含めた全面に膜形成ができるめっき法が最も好ましい。
例えば、無電解めっき法では、ニッケルその後、金をめっきし、金属基板の上面、側面、
下面を順にニッケル膜及び金膜(金属保護膜)で覆われた金属基板1を作製できる。
めっき材質は、特に制限はなく、銅、銀、ニッケル、クロム、白金、金など公知の材質が適用できるが、密着性がよいニッケルと耐薬品に優れる金を組み合わせた層が最適である。
めっき法は、公知の技術、薬品が使用できる。電極が不要な無電解めっき法が、簡便で望ましい。
<化合物半導体層の形成工程>
まず、図8に示すように、半導体基板(成長用基板)61の一面61a上に、複数のエピタキシャル層を成長させて活性層4を含むエピタキシャル積層体80を形成する。
半導体基板61は、エピタキシャル積層体80形成用基板であり、例えば、一面61aが(100)面から15°傾けた面とされた、Siドープしたn型のGaAs単結晶基板である。エピタキシャル積層体80としてAlGaInP層またはAlGaAs層を用いる場合、エピタキシャル積層体80を形成する基板として砒化ガリウム(GaAs)単結晶基板を用いることができる。
活性層4の形成方法としては、有機金属化学気相成長(Metal Organic
Chemical Vapor Deposition:MOCVD)法、分子線エピタキシャル(Molecular Beam Epitaxicy:MBE)法や液相エピタキシャル(Liquid Phase Epitaxicy:LPE)法などを用いることができる。
本実施形態では、トリメチルアルミニウム((CHAl)、トリメチルガリウム((CHGa)及びトリメチルインジウム((CHIn)をIII族構成元素の原料に用いた減圧MOCVD法を用いて、各層をエピタキシャル成長させる。
なお、Mgのドーピング原料にはビスシクロペンタジエニルマグネシウム((C)2Mg)を用いる。また、Siのドーピング原料にはジシラン(Si)を用いる。また、V族構成元素の原料としては、ホスフィン(PH)又はアルシン(AsH)を用いる。
なお、p型のGaP層3は例えば、750°Cで成長させ、その他のエピタキシャル成長層は例えば、730°Cで成長させる。
具体的には、まず、成長用基板61の一面61a上に、Siをドープしたn型のGaAsからなる緩衝層62aを成膜する。緩衝層62aとしては、例えば、Siをドープしたn型のGaAsを用い、キャリア濃度を2×1018cm−3とし、層厚を0.2μmとする。
次に、本実施形態では、緩衝層62a上にエッチングストップ層62bを成膜する。
エッチングストップ層62bは、半導体基板をエッチング除去する際、クラッド層および発光層までがエッチングされてしまうことを防ぐための層であり、例えば、Siドープの(Al0.5Ga0.50.5In0.5Pからなり、層厚を0.5μmとする。
次に、エッチングストップ層62b上に例えば、Siドープしたn型のAlGa1−XAs(0.1≦X≦0.3)からなるコンタクト層5を成膜する。
次に、コンタクト層5上に例えば、Siをドープしたn型の(Al0.7Ga0.30.5In0.5Pからなるクラッド層63aを成膜する。
次に、クラッド層63a上に例えば、Al0.17Ga0.83As/Al0.3Ga0.7Asの対からなる井戸層/バリア層の3対の積層構造からなる発光層64を成膜する。
次に、発光層64上に例えば、Mgをドープしたp型の(Al0.7Ga0.30.5In0.5Pからなるクラッド層63bを成膜する。
次に、クラッド層63b上に例えば、Mgドープしたp型のGaP層の接合(コンタクト)層3を成膜する。
後述する金属基板等の基板に貼り付けする前に、貼り付け面を整える(すなわち、鏡面加工する。例えば、表面粗さを0.2nm以下とする)ため、例えば、1μm程度研磨することが好ましい。
なお、クラッド層と発光層との間にガイド層を設けてもよい。
<透明導電膜及びオーミック金属部の形成工程>
(オーミック金属部の形成)
次に、図8に示すように、接合(コンタクト)層3上にまず、形成予定の透明導電膜30(図1参照)の周縁部30aであってかつ平面視して形成予定の光射出孔に重ならない範囲に、オーミック金属部31を形成する。透明導電膜30(図1参照)は、形成予定の通電窓及びそれに囲まれる範囲12(図1参照)内に形成されるので、オーミック金属部31もその範囲内に形成する。
具体的には例えば、接合(コンタクト)層3全面に、例えば蒸着法によって、オーミック金属部を構成する金属材料からなる膜を成膜する。次に、フォトリソグラフィの手法を用いて、その金属材料からなる膜をパターニングして、所定の位置に上記形状のオーミック金属部31を形成する。
オーミック金属部31はリフトオフによって形成してもよい。すなわち、接合(コンタクト)層3上に、オーミック金属部の形成位置にその形状に対応する開口部を有するマスクを形成して、その上に蒸着法等によってオーミック金属部を構成する金属材料からなる膜を成膜し、その後、マスクを除去することによってオーミック金属部31を形成してもよい。
(透明導電膜の形成)
次に、図9に示すように、接合(コンタクト)層3上に、平面視して形成予定の通電窓及びそれに囲まれる範囲12(図1参照)内に透明導電膜30を形成する。
具体的には例えば、接合(コンタクト)層3全面に、例えばCVD法によって、オーミック金属部31を覆うように透明導電膜を構成する材料からなる膜を成膜する。次に、フォトリソグラフィの手法を用いて、透明導電膜をパターニングして、形成予定の通電窓及びそれに囲まれる範囲内に上記形状の透明導電膜30を形成する。
透明導電膜30はリフトオフによって形成してもよい。すなわち、接合(コンタクト)層3上に、透明導電膜30の形成位置にその形状に対応する開口部を有するマスクを形成して、その上にCVD法等によって透明導電膜を構成する材料からなる膜を成膜し、その後、マスクを除去することによって透明導電膜30を形成してもよい。
<反射層の形成工程>
次に、図10に示すように、接合(コンタクト)層3上に透明導電膜30を覆うように、例えば、Auからなる反射層2を形成する。
<支持基板の接合工程>
〔1〕支持基板1としてGe基板を用いた場合(符号は図11A参照)
ゲルマニウム基板41のおもて面にTi/Au/Inでなる層42を形成し、裏面にTi/Auでなる層43を形成して作製した上述の支持基板1のおもて面側のIn層と、図10に示した構造体のAuからなる反射層2とを重ね合わせて、例えば、320℃で加熱・500g/cmで加圧し、図11Aに示すように、支持基板1をエピタキシャル積層体を含む構造体に接合する。
〔2〕支持基板1として金属基板を用いた場合
金属基板を反射層2に接合する前に、反射層2上に順に、バリア層(図示せず)、接合層(図示せず)又はそのいずれかの層を形成してもよい。
バリア層は、金属基板に含まれる金属が拡散して反射層2と反応するのを抑制することができる。
バリア層の材料としては、ニッケル、チタン、白金、クロム、タンタル、タングステン、モリブデン等を用いることができる。バリア層は、2種類以上の金属の組み合わせ、たとえば、反射層側から順に白金層とチタン層の組み合わせなどにより、バリアの性能を向上させることができる。
なお、バリア層を設けなくても、接合層にそれらの材料を添加することにより接合層にバリア層と同様な機能を持たせることもできる。
接合層は、活性層4を含む化合物半導体層20等を密着性よく金属基板に接合するための層である。
接合層の材料としては、化学的に安定で、融点の低いAu系の共晶金属などを用いられる。Au系の共晶金属としては、例えば、AuGe、AuSn、AuSi、AuInなどの合金の共晶組成を挙げることができる。
次に、図11Bに示すように、エピタキシャル積層体80や反射層2等を形成した半導体基板61と、金属基板の製造工程で形成した金属基板とを減圧装置内に搬入して、反射層の接合面(接合層等を有する場合はその接合面(図11Bでは接合層等は図示していない)と金属基板の接合面1Aとが対向して重ね合わされるように配置する。
次に、減圧装置内を3×10−5Paまで排気した後、重ね合わせた半導体基板61と金属基板1とを400℃に加熱した状態で、500kgの荷重を印加して反射層の接合面(接合層等を有する場合はその接合面)と金属基板1の接合面1Aとを接合して、接合構造体90を形成する。
以下では、支持基板1としてGe基板を用いた場合で説明する。
<半導体基板および緩衝層除去工程>
次に、図12に示すように、接合構造体90から、半導体基板61及び緩衝層62aをアンモニア系エッチング液により選択的に除去する。
このとき、本実施形態の金属基板は金属保護膜に覆われており、エッチング液に対する耐性が高いため、金属基板が品質劣化することを回避できる。
<エッチングストップ層除去工程>
さらに、図12に示すように、エッチングストップ層62bを塩酸系エッチング液により選択的に除去する。
本実施形態の金属基板は金属保護膜に覆われており、エッチング液に対する耐性が高いため、金属基板が品質劣化することが防止される。
(裏面電極の形成工程)
次に、図12に示すように、支持基板1の裏面に裏面電極40を形成する。
なお、支持基板1として金属基板を用いる場合は、裏面電極40を形成しなくてもよい。
(メサ型構造部の形成工程)
次に、メサ型構造部(保護膜及び電極膜を除く)を形成するために、メサ型構造部以外の部分の化合物半導体層すなわち、コンタクト層5と活性層4の少なくとも一部と、又は、コンタクト層5と活性層4と接合(コンタクト)層3の少なくとも一部とをウェットエッチングする。
具体的には、まず、図13に示すように、化合物半導体層の最上層であるコンタクト層上にフォトレジストを堆積し、フォトリソグラフィによりメサ型構造部以外に開口65aを有するレジストパターン65を形成する。
メサ型構造部の平面視形状はレジストパターン65の開口65aの形状によって決まる。レジストパターン65に所望の平面視形状に対応する形状の開口65aを形成する。
レジストパターンにおいてメサ型構造部形成予定箇所の大きさを、「メサ型構造部」の頂面より各辺上下左右10μm程度大きめに形成するのが好ましい。
また、エッチングの深さすなわち、化合物半導体層のうち、どの層までエッチング除去するかは、エッチャントの種類及びエッチング時間によって決まる。
ウェットエッチングを行った後に、レジストを除去する。
次に、メサ型構造部以外の部分の化合物半導体層についてウェットエッチングを行う。
ウェットエッチングに用いるエッチャントとしては限定的ではないが、AlGaAs等のAs系の化合物半導体材料に対してはアンモニア系エッチャント(例えば、アンモニア/過酸化水素水混合液)が適しており、AlGaInP等のP系の化合物半導体材料に対してはヨウ素系エッチャント(例えば、ヨウ化カリウム/アンモニア)が適しており、リン酸/過酸化水素水混合液はAlGaAs系に、ブロムメタノール混合液はP系に適している。
また、As系のみで形成されている構造では燐酸混合液、As/P系が混在している構造ではAs系構造部にアンモニア混合液、P系構造部にヨウ素混合液を使用してもよい。
上記に示したような化合物半導体層の場合すなわち、最上層のAlGaAsからなるコンタクト層5、AlGaInPからなるクラッド層63a、AlGaAsからなる発光層64、AlGaInPからなるクラッド層63b、GaP層3の場合、As系のコンタクト層5及び発光層64と、他のP系の層とでそれぞれにエッチング速度が高い、異なるエッチャントを用いることが好ましい。
例えば、P系の層のエッチングにはヨウ素系エッチャントを用い、As系のコンタクト層5及び発光層64のエッチングにはアンモニア系エッチャントを用いることが好ましい。
ヨウ素系エッチャントとしては例えば、ヨウ素(I)、ヨウ化カリウム(KI)、純水(H2O)、アンモニア水(NHOH)を混合したエッチャントを用いることができる。
また、アンモニア系エッチャントとしては例えば、アンモニア/過酸化水素水混合液(NHOH:H:HO)を用いることができる。
この好ましいエッチャントを用いてメサ型構造部以外の部分を除去する場合を説明すると、まず、メサ型構造部以外の部分のAlGaAsからなるコンタクト層5をアンモニア系エッチャントを用いてエッチング除去する。
このエッチングの際、次の層であるAlGaInPからなるクラッド層63aがエッチングストップ層として機能するので、エッチング時間を厳密に管理することは要しないが、例えば、コンタクト層5の厚さを0.05μm程度とすると、10秒程度エッチングを行えばよい。
次に、メサ型構造部以外の部分のAlGaInPからなるクラッド層63aをヨウ素系エッチャントを用いてエッチング除去する。
エッチング速度は、ヨウ素(I)500cc、ヨウ化カリウム(KI)100g、純水(HO)2000cc、水酸化アンモニア水(NHOH)90ccの比率で混合されたエッチャントを用いた場合、0.72μm/minだった。
このエッチングの際も、次の層であるAlGaAsからなる発光層64がエッチングストップ層として機能するので、エッチング時間を厳密に管理することは要しないが、このエッチャントの場合、クラッド層63aの厚さが4μm程度とすると、6分間程度エッチングを行えばよい。
次に、メサ型構造部以外の分のAlGaAsからなる発光層64をアンモニア系エッチャントを用いてエッチング除去する。
このエッチングの際も、次の層であるAlGaInPからなるクラッド層63bがエッチングストップ層として機能するので、エッチング時間を厳密に管理することは要しないが、発光層64の厚さを0.25μm程度とすると、40秒程度エッチングを行えばよい。
次に、メサ型構造部以外の部分のAlGaInPからなるクラッド層63bをヨウ素系エッチャントを用いてエッチング除去する。
このクラッド層63bの下にはGaP層3があるが、GaP層3の下の金属からなる反射層2が露出すると電気特性上好ましくないので、GaP層3まででエッチングを止める必要がある。
例えば、GaP層を3.5μm形成し、その後1μm研磨したとするとGaP層の厚さは2.5μmとなり、クラッド層63bの厚さを0.5μmとすると、上記のヨウ素系エッチャントを用いた場合には、エッチング時間は4分間以下にする必要がある。
また、リン酸/過酸化水素水混合液(例えば、HPO:H:HO=1〜3:4〜6:8〜10)を用いて、ウェットエッチング時間を30〜120秒間として、上記エッチング除去を行うことができる。
図14に、HPO:H:HO=2:5:9(100:250:450)、56%(HO)、液温30℃〜34℃のエッチャントを用いて、後述する実施例1で示した化合物半導体層についてウェットエッチングを行った場合のエッチング時間に対する深さ及び幅の関係を示す。表1にその条件及び結果を数値で示す。
図14及び表1から、エッチング深さ(図1の「h」に相当)はエッチング時間(sec)にほぼ比例するが、エッチング幅はエッチング時間が長くなるほど増大率が大きくなることがわかる。すなわち、図3に示すように、深くなるほど(図で下方に行くほど)、メサ型構造部の水平断面積(又は、幅もしくは径)の増大率が大きくなるように形成される。このエッチング形状はドライエッチングによるエッチング形状とは異なる。従って、メサ型構造部の傾斜斜面の形状から、メサ型構造部がドライエッチングで形成されたのか、又は、ウェットエッチングで形成されたのかを判別することができる。
(保護膜の形成工程)
次に、全面に保護膜8の材料を成膜する。具体的には、例えば、SiOを全面にスパッタリング法により成膜する。
(ストリートおよびコンタクト層の部分の保護膜の除去工程)
次に、全面にフォトレジストを堆積し、フォトリソグラフィによりコンタクト層上の通電窓8bに対応する部分とストリートに対応する部分と、を開口とするレジストパターンを形成する。
次いで、例えば、バッファードフッ酸を用いてウェットエッチングにより、メサ型構造部の頂面の通電窓8bに対応する部分とストリートに対応する部分の保護膜8の材料を除去して保護膜8を形成する。
図15に、保護膜8の通電窓8b近傍の平面図を示す。
その後、レジストを除去する。
(おもて面電極膜の形成工程)
次に、おもて面電極膜9を形成する。すなわち、保護膜8上、及び、保護膜8の通電窓8bから露出しているコンタクト層5上に、光射出孔9bを有するおもて面電極膜9を形成する。
具体的には、全面にフォトレジストを堆積し、フォトリソグラフィにより光射出孔9bに対応する部分と、ウェハ基板上の多数の発光ダイオード間の切断部分(ストリート)とを含む、電極膜が不要な部分以外を開口とするレジストパターンを形成する。次いで、電極膜材料を蒸着する。この蒸着だけではメサ型構造部の傾斜側面には電極膜材料が十分には蒸着されない場合は、さらに、メサ型構造部の傾斜側面に電極膜材料を蒸着するために蒸着金属が回りこみやすいプラネタリタイプの蒸着装置を用いて蒸着を行う。
その後、レジストを除去する。
光射出孔9bの形状はレジストパターン(図示せず)の開口の形状によって決まる。この開口形状を所望の光射出孔9bの形状に対応するものとしたレジストパターンを形成する。
(個片化工程)
次に、ウェハ基板上の発光ダイオードを個片化する。
具体的には、例えば、ダイシングソーもしくはレーザーにより、ストリート部分を切断してウェハ基板上の発光ダイオード毎に切断して個片化する。
(金属基板側面の金属保護膜形成工程)
個片化された発光ダイオードの切断された金属基板の側面にについて、上面及び下面の金属保護膜の形成条件と同様な条件で金属保護膜を形成してもよい。
(実施例)
以下に、本発明の発光ダイオードを実施例によりさらに詳細に説明するが、本発明はこの実施例にのみ限定されるものではない。本実施例では、特性評価のために発光ダイオードチップを基板上に実装した発光ダイオードランプを作製した。
本実施例では、図1及び図4を参照して、通電窓8bの外径R1を166μm、その内径を154μm、光射出孔の径R2を150μm、透明導電膜30の外径R3を160μm、オーミック金属部の幅R5(R6)を6μm、R4を152μmとした。
まず、ゲルマニウム基板41の表面にTi/Au/Inでなる層42を0.1μm/0.5μm/0.3μmの厚さで形成した。ゲルマニウム基板41の裏面に、Ti/Auでなる層43を0.1μm/0.5μmの厚さで形成した。
次に、Siをドープしたn型のGaAs単結晶からなるGaAs基板上に、化合物半導体層を順次積層して発光波長730nmのエピタキシャルウェハを作製した。
GaAs基板は、(100)面から(0−1−1)方向に15°傾けた面を成長面とし、キャリア濃度を2×1018cm−3とした。また、GaAs基板の層厚は、約0.5μmとした。化合物半導体層としては、SiをドープしたGaAsからなるn型の緩衝層62a、Siドープの(Al0.5Ga0.50.5In0.5Pからなるエッチングストップ層62b、Siドープしたn型のAl0.3GaAsからなるコンタクト層5、Siをドープした(Al0.7Ga0.30.5In0.5Pからなるn型の上部クラッド層63a、Al0.4Ga0.6Asからなる上部ガイド層、Al0.17Ga0.83As/Al0.3Ga0.7Asの対からなる井戸層/バリア層64、Al0.4Ga0.6Asからなる下部ガイド層、Mgをドープした(Al0.7Ga0.30.5In0.5Pからなるp型の下部クラッド層63b、(Al0.5Ga0.50.5In0.5Pからなる薄膜の中間層、Mgドープしたp型GaP層3である。
本実施例では、減圧有機金属化学気相堆積装置法(MOCVD装置)を用い、直径50mm、厚さ250μmのGaAs基板に化合物半導体層をエピタキシャル成長させて、エピタキシャルウェハを形成した。エピタキシャル成長層を成長させる際、III族構成元素の原料としては、トリメチルアルミニウム((CHAl)、トリメチルガリウム((CHGa)及びトリメチルインジウム((CHIn)を使用した。また、Mgのドーピング原料としては、ビスシクロペンタジエニルマグネシウム(bis−(CMg)を使用した。また、Siのドーピング原料としては、ジシラン(Si)を使用した。また、V族構成元素の原料としては、ホスフィン(PH)、アルシン(AsH)を使用した。
また、各層の成長温度としては、p型GaP層は750℃で成長させた。その他の各層では700℃で成長させた。
GaAsからなる緩衝層は、キャリア濃度を約2×1018cm−3、層厚を約0.5μmとした。エッチングストップ層は、キャリア濃度を2×1018cm−3、層厚を約0.5μmとした。コンタクト層は、キャリア濃度を約2×1018cm−3、層厚を約0.05μmとした。上部クラッド層は、キャリア濃度を約1×1018cm−3、層厚を約3.0μmとした。井戸層は、アンドープで層厚が約7nmのAl0.17Ga0.83Asとし、バリア層はアンドープで層厚が約19nmのAl0.3Ga0.7Asとした。また、井戸層とバリア層とを交互に3対積層した。下部ガイド層は、アンドープで層厚を約50nmとした。下部クラッド層は、キャリア濃度を約8×1017cm−3、層厚を約0.5μmとした。中間層は、キャリア濃度を約8×1017cm−3、層厚を約0.05μmとした。GaP層は、キャリア濃度を約3×1018cm−3、層厚を約3.5μmとした。
次に、GaP層3を表面から約1μmの深さに至る領域まで研磨して、鏡面加工した。この鏡面加工によって、GaP層の表面の粗さを0.18nmとした。
次に、GaP層3上に、膜厚1.0μmでかつ幅R5(R6)(図4参照)が6μmのAuBeからなるオーミック金属部31を形成した。次に、オーミック金属部を覆うように、膜厚150nmでかつ外径R3)(図4参照)が160μmのITOからなる透明導電膜30を形成した。
次に、GaP層3上に、透明導電膜30を覆うように、Auからなる反射層2を厚さ0.7μm形成した。さらに、反射層上にバリア層としてTi層を厚さ0.5μm形成し、バリア層上に接合層としてAuGe層を厚さ1.0μm形成した。
次に、GaAs基板上に化合物半導体層及び反射層等を形成した構造体と、金属基板とを対向して重ね合わせるように配置して減圧装置内に搬入し、400℃で加熱した状態で、500kg重の荷重でそれらを接合して接合構造体を形成した。
次に、接合構造体から、化合物半導体層の成長基板であるGaAs基板と緩衝層とをアンモニア系エッチャントにより選択的に除去し、さらに、エッチングストップ層を塩酸系エッチャントにより選択的に除去した。
(裏面電極の形成工程)
次に、金属基板1の裏面に、Auを1.2μm、AuBeを0.15μmを順に真空蒸着法によって成膜し、裏面電極40を形成した。
次に、メサ型構造部を形成するため、レジストパターンを形成後、アンモニア/過酸化水素水混合液(NHOH:H:HO)を用いて、10秒間ウェットエッチングを行って、メサ型構造部以外の部分の電流拡散層55を除去した。
次に、ヨウ素(I)500cc、ヨウ化カリウム(KI)100g、純水(HO)2000cc、水酸化アンモニア水(NHOH)90ccの比率で混合されたヨウ素系エッチャントを用いて、45秒間ウェットエッチングを行って、メサ型構造部以外の部分の上部クラッド層55を除去した。
次に、上記アンモニア/過酸化水素水混合液(NHOH:H:HO)を用いて、40秒間ウェットエッチングを行って、メサ型構造部以外の部分の上部ガイド層、発光層64及び下部ガイド層を除去した。
次に、上記ヨウ素系エッチャントを用いて、50秒間ウェットエッチングを行って、メサ型構造部以外の部分の下部クラッド層63bを除去した。
こうしてメサ型構造部を形成した。
次に、保護膜を形成するため、SiOからなる保護膜を0.5μm程度形成した。
その後、レジストパターンを形成後、バッファードフッ酸を用いて、平面視同心円形(外径dout:166μm、内径din:154μm)の開口(図11参照)、および、ストリート部の開口を形成した。
次に、おもて面電極(膜)を形成するため、レジストパターンを形成後、AuGe、Ni合金を厚さが0.5μm、Ptを0.2μm、Auを1μmとなるように真空蒸着法によって成膜し、リフトオフにより平面視円形(径:150μm)の光射出孔9bを有する、長辺350μm、短辺250μmに形成してなるおもて面電極(n型オーミック電極)を形成した。
その後、450℃で10分間熱処理を行って合金化し、低抵抗のn型オーミック電極を形成した。
次に、メサ型構造部の側面に光漏れ防止膜16を形成するため、レジストパターンを形成後、Tiを0.5μm、Auを0.17μmを順に蒸着し、リフトオフにより光漏れ防止膜16を形成した。
次に、ウェットエッチングとレーザー切断を順に行って個片化して、実施例の発光ダイオードを作製した。
上記のようにして作製した実施例の発光ダイオードチップを、マウント基板上に実装した発光ダイオードランプを100個組み立てた。この発光ダイオードランプは、マウントは、ダイボンダーで支持(マウント)し、p型オーミック電極とp電極端子とを金線でワイヤボンディングした後、一般的なエポキシ樹脂で封止して作製した。
この発光ダイオード(発光ダイオードランプ)について、n型及びp型電極間に電流を流したところ、ピーク波長730nmとする赤外光が出射された。順方向に20ミリアンペア(mA)の電流を通流した際の順方向電圧(V)は1.7Vであった。順方向電流を20mAとした際の発光出力は3.8mWであった。また、応答速度(立ち上がり時間:Tr)は12.5nsecだった。
作製した100個の発光ダイオードランプのいずれについても、同程度の特性が得られ、保護膜が不連続な膜になった場合のリーク(短絡)や電極用金属膜が不連続な膜になった場合の通電不良が原因と思われる不良はなかった。
(比較例)
比較例の発光ダイオードは、従来技術である液相エピタキシャル法で形成した。GaAs基板にAl0.2Ga0.8As発光層とするダブルヘテロ構造の発光部を有する発光ダイオードに変更したものである。
比較例の発光ダイオードの作製は、具体的には、n型の(100)面のGaAs単結晶基板に、Al0.7Ga0.3Asからなるn型の上部クラッド層を20μm、Al0.2Ga0.8Asからなるアンドープの発光層を2μm、Al0.7Ga0.3Asからなるp型の下部クラッド層を20μm、発光波長に対して透明なAl0.6Ga0.4Asからなるp型の厚膜層を120μmとなるように液相エピタキシャル方法によって作製した。このエピタキシャル成長後にGaAs基板を除去した。次に、n型AlGaAsの表面に直径100μmのn型オーミック電極を形成した。次に、p型AlGaAsの裏面に直径20μmのp型オーミック電極を80μm間隔に形成した。次に、ダイシングソーにより350μm間隔で切断した後、破砕層をエッチング除去して比較例の発光ダイオードチップを作製した。
n型及びp型オーミック電極間に電流を流したところ、ピーク波長を730nmとする赤外光が出射された。また、順方向に20ミリアンペア(mA)の電流を通流した際の順方向電圧(V)は、約1.9ボルト(V)となった。また、順方向電流を20mAとした際の発光出力は、5mWであった。また、応答速度(Tr)は15.6nsecであり、本発明の実施例に比べて遅かった。
1 支持基板
2 反射層
3 接合(コンタクト)層
4 活性層
5 コンタクト層
6 平坦部
7 メサ型構造部
7a 傾斜側面
7b 頂面
7ba 周縁領域
8、28 保護膜
8b、28b 通電窓
9、29 電極膜
9b、29b 光射出孔
11 下部クラッド層
12 下部ガイド層
13 発光層
14 上部ガイド層
15 上部クラッド層
16 光漏れ防止膜
20 化合物半導体層
30 透明導電膜
30a 周縁部
31 オーミック金属部
40 裏面電極
51c 金属保護膜
52 反射層
56 裏面電極
61 半導体基板(成長用基板)
63a 上部クラッド層
63b 下部クラッド層
64 発光層
65 レジストパターン
100、200、 発光ダイオード

Claims (14)

  1. 支持基板上に、金属からなる反射層と、活性層及びコンタクト層を順に含む化合物半導体層とを順に備え、光射出孔から光を外部に射出する発光ダイオードであって、
    その上部に平坦部と、傾斜側面及び頂面を有するメサ型構造部とを備え、
    前記平坦部及び前記メサ型構造部はそれぞれ、少なくとも一部は保護膜、電極膜によって順に覆われてなり、
    前記メサ型構造部は少なくとも前記活性層の一部を含むものであって、前記傾斜側面はウェットエッチングによって形成されてなると共に前記頂面に向かって水平方向の断面積が連続的に小さく形成されてなり、
    前記保護膜は、前記平坦部の少なくとも一部と、前記メサ型構造部の前記傾斜側面と、前記メサ型構造部の前記頂面の周縁領域とを覆うとともに、平面視して前記周縁領域の内側であってかつ前記光射出孔の周囲に配置して、前記化合物半導体層の表面の一部を露出する通電窓を有し、
    前記電極膜は、前記通電窓から露出された化合物半導体層の表面に接触すると共に、前記平坦部上に形成された保護膜の一部を少なくとも覆い、前記メサ型構造部の頂面上に前記光射出孔を有するように形成された連続膜であり、
    前記反射層と前記化合物半導体層との間であって、平面視して前記通電窓及びそれに囲まれる範囲内に透明導電膜を備えた、ことを特徴とする発光ダイオード。
  2. 前記透明導電膜がITO、IZO、ZnOのいずれかであることを特徴とする請求項1に記載の発光ダイオード。
  3. 前記透明導電膜と前記化合物半導体層との間の、前記透明導電膜の周縁部であってかつ平面視して前記光射出孔に重ならない範囲に、AuBe、AuZnのいずれかからなるオーミック金属部を備えたことを特徴とする請求項1又は請求項2のいずれかに記載の発光ダイオード。
  4. 前記コンタクト層は前記電極膜に接触することを特徴とする請求項1〜3のいずれか一項に記載の発光ダイオード。
  5. 前記メサ型構造部は平面視して矩形であることを特徴とする請求項1〜4のいずれか一項に記載の発光ダイオード。
  6. 前記メサ型構造部の高さが3〜7μmであって、平面視した前記傾斜側面の幅が0.5〜7μmであることを特徴とする請求項1〜5のいずれか一項に記載の発光ダイオード。
  7. 前記光出射孔は平面視して円形又は楕円であることを特徴とする請求項1〜6のいずれか一項に記載の発光ダイオード。
  8. 前記光出射孔の径が50〜150μmであることを特徴とする請求項7に記載の発光ダイオード。
  9. 前記電極膜の前記平坦部上の部分にボンディングワイヤを有することを特徴とする請求項1〜8のいずれか一項に記載の発光ダイオード。
  10. 前記活性層に含まれる発光層が多重量子井戸からなることを特徴とする請求項1〜9のいずれか一項に記載の発光ダイオード。
  11. 前記活性層に含まれる発光層が((AlX1Ga1−X1Y1In1−Y1P(0≦X1≦1,0<Y1≦1)、(AlX2Ga1−X2)As(0≦X2≦1)、(InX3Ga1−X3)As(0≦X3≦1))のいずれかからなることを特徴とする請求項1〜10のいずれか一項に記載の発光ダイオード。
  12. 支持基板上に、金属からなる反射層と、活性層及びコンタクト層を順に含む化合物半導体層とを順に備え、光射出孔から光を外部に取り出す発光ダイオードの製造方法であって、
    成長用基板上に、活性層及びコンタクト層を順に含む化合物半導体層を形成する工程と、
    前記化合物半導体層上に、平面視して形成予定の通電窓及びそれに囲まれる範囲内に透明導電膜を形成する工程と、
    前記化合物半導体層上に、前記透明導電膜を覆うように金属からなる反射層を形成する工程と、
    前記反射層上に支持基板を接合する工程と、
    前記成長用基板を除去する工程と、
    前記化合物半導体層をウェットエッチングして、頂面に向かって水平方向の断面積が連続的に小さく形成されてなるメサ型構造部と該メサ型構造部の周囲に配置する平坦部とを形成する工程と、
    前記平坦部の少なくとも一部と、前記メサ型構造部の前記傾斜側面と、前記メサ型構造部の前記頂面の周縁領域とを少なくとも覆うとともに、平面視して前記周縁領域の内側であってかつ前記光射出孔の周囲に配置して、前記化合物半導体層の表面の一部を露出する通電窓を有するように、保護膜を形成する工程と、
    前記通電窓から露出された化合物半導体層の表面に直接接触すると共に、前記平坦部上に形成された保護膜の一部を少なくとも覆い、前記メサ型構造部の頂面上に前記光射出孔を有するように形成された連続膜である電極膜を形成する工程と、
    を有することを特徴とする発光ダイオードの製造方法。
  13. 前記化合物半導体層を形成する工程と前記透明導電膜を形成する工程との間に、前記化合物半導体層上の、形成予定の前記透明導電膜の周縁部であって、かつ、平面視して前記光射出孔に重ならない範囲に、AuBe、AuZnのいずれかからなるオーミック金属部を形成する工程を有する、ことを特徴とする請求項12に記載の発光ダイオードの製造方法。
  14. 前記ウェットエッチングを、リン酸/過酸化水素水混合液、アンモニア/過酸化水素水混合液、ブロムメタノール混合液、ヨウ化カリウム/アンモニアの群から選択される少なくとも1種以上を用いて行うことを特徴とする請求項12又は請求項13のいずれかに記載の発光ダイオードの製造方法。
JP2011277535A 2011-12-19 2011-12-19 発光ダイオード及びその製造方法 Expired - Fee Related JP5913955B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2011277535A JP5913955B2 (ja) 2011-12-19 2011-12-19 発光ダイオード及びその製造方法
US14/366,518 US9318656B2 (en) 2011-12-19 2012-12-13 Light-emitting diode and method of manufacturing the same
CN201280062400.4A CN103999247B (zh) 2011-12-19 2012-12-13 发光二极管及其制造方法
PCT/JP2012/082386 WO2013094519A1 (ja) 2011-12-19 2012-12-13 発光ダイオード及びその製造方法
TW101147711A TWI500184B (zh) 2011-12-19 2012-12-17 發光二極體及其製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011277535A JP5913955B2 (ja) 2011-12-19 2011-12-19 発光ダイオード及びその製造方法

Publications (2)

Publication Number Publication Date
JP2013128071A true JP2013128071A (ja) 2013-06-27
JP5913955B2 JP5913955B2 (ja) 2016-05-11

Family

ID=48668410

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011277535A Expired - Fee Related JP5913955B2 (ja) 2011-12-19 2011-12-19 発光ダイオード及びその製造方法

Country Status (5)

Country Link
US (1) US9318656B2 (ja)
JP (1) JP5913955B2 (ja)
CN (1) CN103999247B (ja)
TW (1) TWI500184B (ja)
WO (1) WO2013094519A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016117845A1 (ko) * 2015-01-21 2016-07-28 엘지이노텍(주) 발광 소자 및 이를 제조하는 전자 빔 증착 장치
EP3149780A4 (en) * 2014-05-30 2017-10-25 Mikro Mesa Technology Co., Ltd. Micro-light-emitting diode
JP2018037500A (ja) * 2016-08-31 2018-03-08 日亜化学工業株式会社 発光素子の製造方法
CN113066914A (zh) * 2021-04-16 2021-07-02 厦门三安光电有限公司 一种led芯片

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9076923B2 (en) * 2012-02-13 2015-07-07 Epistar Corporation Light-emitting device manufacturing method
JP6215612B2 (ja) 2013-08-07 2017-10-18 ソニーセミコンダクタソリューションズ株式会社 発光素子、発光素子ウェーハ及び電子機器
US9627259B2 (en) 2014-11-14 2017-04-18 Kabushiki Kaisha Toshiba Device manufacturing method and device
KR20160057966A (ko) 2014-11-14 2016-05-24 가부시끼가이샤 도시바 처리 장치, 노즐 및 다이싱 장치
US9985168B1 (en) 2014-11-18 2018-05-29 Cree, Inc. Group III nitride based LED structures including multiple quantum wells with barrier-well unit interface layers
JP6305355B2 (ja) * 2015-01-28 2018-04-04 株式会社東芝 デバイスの製造方法
JP6545511B2 (ja) 2015-04-10 2019-07-17 株式会社東芝 処理装置
US9401397B1 (en) 2015-05-11 2016-07-26 International Business Machines Corporation Reduction of defect induced leakage in III-V semiconductor devices
CN104835882B (zh) * 2015-06-01 2017-01-18 李云 一种倒装高效柔性砷化镓太阳能电池及其制备方法
KR102374268B1 (ko) * 2015-09-04 2022-03-17 삼성전자주식회사 발광소자 패키지
US11393948B2 (en) * 2018-08-31 2022-07-19 Creeled, Inc. Group III nitride LED structures with improved electrical performance
KR20200111323A (ko) 2019-03-18 2020-09-29 삼성전자주식회사 반도체 발광소자 및 그 제조 방법
US11469345B2 (en) * 2021-01-21 2022-10-11 Excellence Opto. Inc. Vertical light emitting diode structure with high current dispersion and high reliability

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0645650A (ja) * 1992-07-24 1994-02-18 Omron Corp 半導体発光素子、ならびに当該発光素子を用いた光学検知装置、光学的情報処理装置及び発光装置。
JPH07176787A (ja) * 1993-10-25 1995-07-14 Omron Corp 半導体発光素子、発光装置、光結合装置、光学検知装置、光学的情報処理装置、投光器及び光ファイバモジュール
JP2011198992A (ja) * 2010-03-19 2011-10-06 Hitachi Cable Ltd 半導体発光素子

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2310316A (en) 1996-02-15 1997-08-20 Sharp Kk Semiconductor laser
CN1255880C (zh) * 2000-11-27 2006-05-10 国联光电科技股份有限公司 发光二极管结构及其制造方法
JP2003031842A (ja) 2001-07-17 2003-01-31 Daido Steel Co Ltd 半導体発光素子
KR100732191B1 (ko) * 2006-04-21 2007-06-27 한국과학기술원 다층 반사기 구조의 고효율 발광다이오드 및 그의 제조방법
JP2008053476A (ja) * 2006-08-25 2008-03-06 Sanyo Electric Co Ltd 半導体チップおよびその製造方法
TWI357672B (en) 2007-10-24 2012-02-01 Global Fiberoptics Inc High light efficiency solid-state light emitting d
JP5315070B2 (ja) 2008-02-07 2013-10-16 昭和電工株式会社 化合物半導体発光ダイオード
DE102008028886B4 (de) * 2008-06-18 2024-02-29 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Strahlungsemittierendes Bauelement und Verfahren zur Herstellung eines strahlungsemittierenden Bauelements
JP5024247B2 (ja) * 2008-09-12 2012-09-12 日立電線株式会社 発光素子
KR100999733B1 (ko) * 2010-02-18 2010-12-08 엘지이노텍 주식회사 발광 소자, 발광 소자 제조방법 및 발광 소자 패키지

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0645650A (ja) * 1992-07-24 1994-02-18 Omron Corp 半導体発光素子、ならびに当該発光素子を用いた光学検知装置、光学的情報処理装置及び発光装置。
JPH07176787A (ja) * 1993-10-25 1995-07-14 Omron Corp 半導体発光素子、発光装置、光結合装置、光学検知装置、光学的情報処理装置、投光器及び光ファイバモジュール
JP2011198992A (ja) * 2010-03-19 2011-10-06 Hitachi Cable Ltd 半導体発光素子

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3149780A4 (en) * 2014-05-30 2017-10-25 Mikro Mesa Technology Co., Ltd. Micro-light-emitting diode
WO2016117845A1 (ko) * 2015-01-21 2016-07-28 엘지이노텍(주) 발광 소자 및 이를 제조하는 전자 빔 증착 장치
US10586828B2 (en) 2015-01-21 2020-03-10 Lg Innotek Co., Ltd. Light emitting element and electron beam deposition apparatus for manufacturing same
JP2018037500A (ja) * 2016-08-31 2018-03-08 日亜化学工業株式会社 発光素子の製造方法
CN113066914A (zh) * 2021-04-16 2021-07-02 厦门三安光电有限公司 一种led芯片

Also Published As

Publication number Publication date
JP5913955B2 (ja) 2016-05-11
TWI500184B (zh) 2015-09-11
CN103999247A (zh) 2014-08-20
US9318656B2 (en) 2016-04-19
CN103999247B (zh) 2017-06-23
US20150034900A1 (en) 2015-02-05
WO2013094519A1 (ja) 2013-06-27
TW201347230A (zh) 2013-11-16

Similar Documents

Publication Publication Date Title
JP5865695B2 (ja) 発光ダイオード及びその製造方法
JP5913955B2 (ja) 発光ダイオード及びその製造方法
JP5961358B2 (ja) 発光ダイオード及びその製造方法
JP2013093412A (ja) 発光ダイオード、発光ダイオードの製造方法、発光ダイオードランプ及び照明装置
WO2013021991A1 (ja) 発光ダイオードおよびその製造方法
KR101445451B1 (ko) 발광 다이오드 및 그의 제조 방법
TWI426626B (zh) 發光二極體、發光二極體燈及照明裝置
JP6088132B2 (ja) 発光ダイオード及びその製造方法
JP5586371B2 (ja) 発光ダイオード、発光ダイオードランプ及び照明装置
WO2012020789A1 (ja) 発光ダイオード、発光ダイオードランプ及び照明装置
JP5605033B2 (ja) 発光ダイオードの製造方法、切断方法及び発光ダイオード
JP5557648B2 (ja) 発光ダイオード、発光ダイオードランプ及び照明装置
JP5605032B2 (ja) 発光ダイオードの製造方法、切断方法及び発光ダイオード
JP2012129249A (ja) 発光ダイオード、発光ダイオードランプ及び発光ダイオードの製造方法
JP2012222033A (ja) 発光ダイオードの製造方法、切断方法及び発光ダイオード
JP2014168101A (ja) 発光ダイオード、発光ダイオードランプ及び照明装置
JP2014158057A (ja) 発光ダイオード、発光ダイオードランプ及び照明装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140918

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151006

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151202

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160105

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160224

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160308

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160404

R150 Certificate of patent or registration of utility model

Ref document number: 5913955

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees