JP2013016771A - 良品基板アレイモジュール及びその製造方法 - Google Patents
良品基板アレイモジュール及びその製造方法 Download PDFInfo
- Publication number
- JP2013016771A JP2013016771A JP2011258720A JP2011258720A JP2013016771A JP 2013016771 A JP2013016771 A JP 2013016771A JP 2011258720 A JP2011258720 A JP 2011258720A JP 2011258720 A JP2011258720 A JP 2011258720A JP 2013016771 A JP2013016771 A JP 2013016771A
- Authority
- JP
- Japan
- Prior art keywords
- printed circuit
- circuit board
- defective
- array module
- base member
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
【課題】印刷回路基板の製造工程において不要な工程を取り除くと共に、良品印刷回路基板ユニットの無駄を防止することによって、製造費用の節減及び生産性の向上を図ることができる良品基板アレイモジュール及びその製造方法を提供する。
【解決手段】複数の良品印刷回路基板ユニット130が配置されるプレーシング領域を有するベース部材110と、該ベース部材110に設けられ、該プレーシング領域に複数の良品印刷回路基板ユニット130が固定されるような付着力を提供するバインディング部材120とを含む。
【選択図】図2c
【解決手段】複数の良品印刷回路基板ユニット130が配置されるプレーシング領域を有するベース部材110と、該ベース部材110に設けられ、該プレーシング領域に複数の良品印刷回路基板ユニット130が固定されるような付着力を提供するバインディング部材120とを含む。
【選択図】図2c
Description
本発明は、良品基板アレイモジュール及びその製造方法に関し、特に、製造工程において、良品印刷回路基板ユニットの無駄を防止して製造費用の損失を最小化すると共に、生産性を向上させることができる、良品基板アレイモジュール及びその製造方法に関する。
一般に、印刷回路基板パネルは、複数の印刷回路基板ユニットが、ストリップ形態で連続配列されて、一つのパネルとして形成されていることを意味する。
すなわち、印刷回路基板製造工程の効率性を高めるために、印刷回路基板はその製作単位が、ストリップ形態のパネル単位で製作され、一つの印刷回路基板パネル内には複数の印刷回路基板ユニットが連続配列されて製作される。
詳しくは、図1に示すように、一般的な印刷回路基板パネル1は、一方向に長さを有するストリップ形態に製作される。該印刷回路基板パネル1内には、複数の印刷回路基板ユニット1aが連続して配列される。
次に、印刷回路基板パネル1の製造過程について説明する。まず、印刷回路基板パネルの設計サイズに合わせて、複数の印刷回路基板ユニットを配して印刷回路基板パネルをデザインする。
印刷回路基板パネル1内には、同じサブストレート製造過程を経て複数の印刷回路基板ユニット1aを配列して製作する。
ここで、サブストレート製造過程を経ながら発生する不良印刷回路基板ユニットには不良マークを表示する。
製造済の印刷回路基板パネルは、良品印刷回路基板ユニットと不良印刷回路基板ユニットとが共存する状態でパッケージング工程に入るようになる。
この時、該パッケージング工程において、不良表示された不良印刷回路基板ユニットには、半導体部品(チップ)が実装されずにパッケージング工程が行われるが、モールディング工程、ソルダボール形成工程などの半導体工程は、良品印刷回路基板ユニットとともに不良印刷回路基板ユニットに対しても同様に行われる。
そのため、印刷回路基板パネル1内には、良品の印刷回路基板ユニットと不良マークが表示された不良印刷回路基板ユニットとが共存するようになる。また、複数の印刷回路基板ユニットのパッケージング工程において、半導体部品実装工程を除いて、不良印刷回路基板ユニットに対しても良品印刷回路基板ユニットと同じ工程処理が行われるので、製造費用が増加して生産性が低下するという問題点があった。
また、一つの印刷回路基板パネル1内に、一定の数量以上の不良印刷回路基板ユニットが存在すると、その印刷回路基板パネル1それ自体を廃棄しなければならない。そのため、不良印刷回路基板ユニットに加えて良品印刷回路基板ユニットも廃棄され、相当な無駄をもたらすという問題点があった。
本発明は上記の問題点に鑑みて成されたものであって、その目的は、印刷回路基板の製造工程において不要な工程を取り除くと共に、良品印刷回路基板ユニットの無駄を防止することによって、製造費用の節減及び生産性の向上を図ることができる良品基板アレイモジュール及びその製造方法を提供することにある。
上記目的を解決するために、本発明の第1の実施形態によれば、複数の良品印刷回路基板ユニットが配置されるプレーシング領域(Placing field)を有するベース部材と、該ベース部材に設けられ、前記プレーシング領域に前記複数の良品印刷回路基板ユニットが固定されるような付着力を与えるバインディング部材と、を含む良品基板アレイモジュールが提供される。
前記ベース部材は、前記プレーシング領域として、前記複数の良品印刷回路基板ユニットが位置される配置ホールを有し、前記バインディング部材は、前記ベース部材の一面に設けられ、前記配置ホールによって接着面が露出する片面テープ(接着面が片面のみにあるもの)を含んで構成される。
前記ベース部材は、前記配置ホールが長手方向に沿って複数離間されたストリップタイプで形成される。
また、前記ベース部材は、前記良品印刷回路基板ユニットと同じ材料、金属材料及び絶縁材料のうちの、いずれか一つによって形成される。
また、前記片面テープは、耐熱性及び紫外線硬化性を有する高分子材料によって形成される。
前記ベース部材は、前記プレーシング領域で、前記複数の良品印刷回路基板ユニットが設けられる上面を有し、前記バインディング部材は、前記ベース部材の上面に設けられ、両面が接着面である両面テープを含んで構成される。
前記ベース部材は、平板ストリップタイプで形成される。
また、前記ベース部材は、硬性のキャリアフィルムを含んで構成され、前記バインディング部材は、該キャリアフィルムの一面に形成された接着面によって構成される。
前記良品基板アレイモジュールは、前記複数の良品印刷回路基板ユニットを封止するモールディング部材をさらに含む。
前記モールディング部材は、前記プレーシング領域または前記ベース部材の全域に設けられる。
また、前記良品印刷回路基板ユニットは、単一または複数のブロック単位で前記プレーシング領域に配置される。
また、上記目的を解決するために、本発明の第2の実施形態によれば、複数の良品印刷回路基板ユニットを配置するためのプレーシング領域を有するベース部材を準備するステップと、該ベース部材に前記複数の良品印刷回路基板ユニットの固定が可能になるような付着力を与えるバインディング部材を設けるステップと、前記プレーシング領域に前記複数の良品印刷回路基板ユニットを接合するステップと、を含む良品基板アレイモジュールの製造方法が提供される。
前記ベース部材のプレーシング領域は、配置ホールを含み、前記バインディング部材は、該配置ホールによって接着面が露出する片面テープを含んで構成される。
前記ベース部材は、平板タイプで形成され、前記バインディング部材は、前記ベース部材の上面に設けられる両面テープを含んで構成される。
前記良品基板アレイモジュールの製造方法は、印刷回路基板パネルから良品印刷回路基板ユニットのみを切断して取り出すステップを含む。
前記良品印刷回路基板ユニットは、前記印刷回路基板パネルから単一または複数のブロック単位で切出され、前記プレーシング領域に単一または複数のブロック単位で接合される。
前記良品基板アレイモジュールの製造方法は、前記プレーシング領域に接合された前記複数の良品印刷回路基板ユニットに半導体部品を実装するステップを含む。
また、前記良品基板アレイモジュールの製造方法は、前記プレーシング領域に接合された前記複数の良品印刷回路基板ユニットを、モールディング部材でパッケージングするステップをさらに含む。
また、前記良品基板アレイモジュールの製造方法は、前記モールディング部材でパッケージングされた前記複数の良品印刷回路基板ユニットを、個別パッケージに分離するステップをさらに含む。
前述のように、本発明の良品基板アレイモジュール及びその製造方法によれば、印刷回路基板パネルから良品印刷回路基板ユニットのみを取り出して、良品印刷回路基板ユニットのみで構成されたアレイモジュールを提供できる。これによって、既存に不良印刷回路基板ユニットがある個数以上含まれた印刷回路基板パネル全体を廃棄することを防止し、製品の無駄を防止すると共に、製造費用を節減して生産性を向上することができるという効果が奏する。
また、本発明によれば、良品印刷回路基板ユニットだけが配列されたアレイモジュール状態で、印刷回路基板のパッケージ工程を行うことによって、不良印刷回路基板ユニットに対して行われる不要な工程を省略して製造工程の効率性を高めると共に、製造費用の節減及び生産性の向上を図ることができるという効果を奏する。
また、本発明によれば、ベース部材を平板ストリップタイプで形成する場合、複数の良品印刷回路基板ユニットをさらに密に接合してアレイモジュールを構成することができ、一つのアレイモジュールに設けられる良品印刷回路基板ユニットの個数を増大させることができるという効果を奏する。
以下、本発明の好適な実施の形態を図面を参考にして詳細に説明する。次に示される各実施の形態は当業者にとって本発明の思想が十分に伝達されることができるようにするために例として挙げられるものである。従って、本発明は以下に示している各実施の形態に限定されることなく、他の形態で具体化されることができる。そして、図面において、装置の大きさ及び厚さなどは便宜上誇張して表現されることがある。明細書全体に渡って同一の参照符号は、同一の構成要素を示している。
本明細書で使われた用語は、実施形態を説明するためのものであって、本発明を制限しようとするものではない。本明細書において、単数形は特別に言及しない限り複数形も含む。明細書で使われる「含む」とは、言及された構成要素、ステップ、動作及び/又は素子は、一つ以上の他の構成要素、ステップ、動作及び/又は素子の存在または追加を排除しないことに理解されたい。
まず、添付の図2〜図3を参照して、本発明の第1の実施形態による良品基板アレイモジュール及びその製造方法を説明する。
図2a乃至図2fは、本発明の第1の実施形態による良品基板アレイモジュール及びその製造方法を示す図面であって、図2aは、配置ホールが長手方向に沿って複数離間されたストリップタイプのベース部材を示す平面図であり、図2bは、図2aのベース部材にバインディング部材が設けられた状態を示す平面図であり、図2cは、図2bのベース部材のプレーシング領域に良品印刷回路基板ユニットを配置する過程を示す平面図であり、図2dは、複数の良品印刷回路基板ユニットの配置過程が完了した状態を示す平面図であり、図2eは、図2dの複数の良品印刷回路基板ユニットに半導体部品を実装した状態を示す平面図であり、図2fは、図2eの複数の良品印刷回路基板ユニットの封止のためにベース部材にモールディング部材を設けた状態を示す平面図である。図3は、図2cにおいてベース部材のプレーシング領域に良品印刷回路基板ユニットを単一または複数のブロック単位で配置することを示す平面図である。
図2a〜図2fに示すように、本発明の第1の実施形態による良品基板アレイモジュールは大きく、ベース部材110とバインディング部材120とを含んで構成される。ベース部材110は、複数の良品印刷回路基板ユニット130が配置されるプレーシング領域を有する。バインディング部材120は、ベース部材110に設けられ、該プレーシング領域に複数の良品印刷回路基板ユニット130が固定されるような付着力を与える。
詳しくは、ベース部材110は、プレーシング領域として、複数の良品印刷回路基板ユニット130が位置する配置ホール110aを有する。これによって、バインディング部材120は、ベース部材110の一面に設けられ、配置ホール110aによって接着面が露出する片面テープを含んで構成される。
すなわち、この実施形態のベース部材110は、プレーシング領域としての複数の配置ホール110aが、長手方向に沿って離間されたストリップタイプのジグ(jig)で形成される。ベース部材110の一面には、バインディング部材120としての片面テープが設けられる。
これによって、ベース部材110の配置ホール110aを通じてバインディング部材120の接着面が露出し、該配置ホール110a、すなわちプレーシング領域に複数の印刷回路基板ユニット130が接合固定される。
図3に示すように、良品印刷回路基板ユニット130は、単一または複数のブロック単位でプレーシング領域に配置される。
詳しくは、良品印刷回路基板ユニット130は、単一ユニットの単位で印刷回路基板パネル(図示せず)から取り出され、ベース部材110のプレーシング領域に配置されてもよく、ブロック単位、例えば良品印刷回路基板ユニット130が横縦方向にN*N(Nは,1以上の自然数)の組合せで印刷回路基板パネルから取り出されてベース部材110のプレーシング領域に取り出されたブロック単位で配置されてもよい。
良品印刷回路基板ユニット130は、使用者が望む規格と同じサイズ、またはそれ以上のサイズに取り出されてもよい。
ベース部材110は、良品印刷回路基板ユニット130と同じ材料、金属材料及び絶縁材料のうちのいずれか一つによって形成されるが、これに限定されるものではない。例えば、ベース部材110は、本発明による良品基板アレイモジュールの支持部材の役割を果たす硬性の材料によって形成されてもよい。
バインディング部材120としての片面テープは、複数の良品印刷回路基板ユニット130のパッケージング工程を考慮して、耐熱性及び紫外線硬化性を有する高分子材料によって形成されることが望ましい。
一例として、バインディング部材120としての耐熱性及び紫外線硬化性を有する高分子材料によって形成された片面テープを使うことによって、複数の良品印刷回路基板ユニット130のパッケージング工程中において、EMC(Epoxy Molding Compound)のようなモールディング部材でモールディング工程を行う場合、複数の良品印刷回路基板ユニット130の内部に、熔融モールディング部材が流れ込むことを最小限にすることができる。
この実施形態の良品基板アレイモジュールは、ベース部材110のプレーシング領域に、複数の良品印刷回路基板ユニット130が全て設けられた状態で、各良品印刷回路基板ユニット130に半導体部品(チップ135)を実装する工程など、後続する印刷回路基板のパッケージ工程を行う。
また、この実施形態による良品基板アレイモジュールは、複数の良品印刷回路基板ユニット130を封止するモールディング部材140をさらに含む。
すなわち、複数の良品印刷回路基板ユニット130、半導体部品135などを保護するため、前述のように、複数の良品印刷回路基板ユニット130及び半導体部品135を封止するEMCのようなモールディング部材140がインカプセル化工程で設けられる。
モールディング部材140は、プレーシング領域またはベース部材110の全域に設けられてよい。すなわち、複数の良品印刷回路基板ユニット130を封止する最小限の範囲でモールディング部材を区切って設けられてもよく、ベース部材110の全域にかけてモールディング部材を設けてもよい。
前述のように、モールディング工程を経た良品基板アレイモジュールは、モジュール状態で最終顧客に提供されるか、または個別ユニット単位で切断して提供されることもできるが、これらに限定されない。
以下、前述のように構成された実施形態による良品基板アレイモジュールの製造方法について詳記する。
この実施形態による良品基板アレイモジュールの製造方法は、大きく分けると、ベース部材110を準備するステップと、バインディング部材120を設けるステップと、複数の良品印刷回路基板ユニット130を接合するステップとを含んで構成される。
詳しくは、まず、複数の良品印刷回路基板ユニット130を配置するためのプレーシング領域を有するベース部材110を準備する。
続いて、ベース部材110に、複数の良品印刷回路基板ユニット130の固定が可能になるような付着力を提供するバインディング部材120を準備する。
続いて、該プレーシング領域に、複数の良品印刷回路基板ユニット130を接合する。
ベース部材110及びバインディング部材120は、前述の良品基板アレイモジュールの構造と同じく形成されるため、これに対する詳細な説明は略する事にする。
この実施形態による良品基板アレイモジュールの製造方法は、印刷回路基板パネル(図示せず)から、良品印刷回路基板ユニット130のみを切り出すステップを含む。
良品印刷回路基板ユニット130は、前述のように、印刷回路基板パネルから単一または複数のブロック単位で切り出され、プレーシング領域に単一または複数のブロック単位で接合される。
また、この実施形態による良品基板アレイモジュールの製造方法は、プレーシング領域に接合された複数の良品印刷回路基板ユニット130に、半導体部品135を実装するステップを含む。
また、この実施形態による良品基板アレイモジュールの製造方法は、プレーシング領域に接合された複数の良品印刷回路基板ユニット130を、モールディング部材140でパッケージングするステップをさらに含む。
モールディング部材140でパッケージングされた複数の良品印刷回路基板ユニット130は、アレイモジュール状態で提供されるか、または個別パッケージに切断分離されてユニット単位で提供されてもよい。
次に、図4a乃至図4dを参照して、本発明の第2の実施形態による良品基板アレイモジュール及びその製造方法について詳記する。
図4は、本発明の第2の実施形態による良品基板アレイモジュール及びその製造方法を示す図面であって、図4aは、平板ストリップタイプのベース部材を示す平面図で、図4bは、図4aのベース部材にバインディング部材が設けられた状態を示す平面図で、図4cは、図4bのベース部材のプレーシング領域に良品印刷回路基板ユニットを配置する過程を示す平面図で、図4dは、複数の良品印刷回路基板ユニットの配置過程が完了した状態を示す平面図である。
図4a〜図4dに示すように、本発明の第2の実施形態による良品基板アレイモジュールは、前述の第1の実施形態とは異なり、ベース部材210が平板ストリップタイプのキャリアで構成される。これによって、この実施形態のベース部材210は、その上面が複数の良品印刷回路基板ユニット230が配置されるプレーシング領域を形成することになる。
これにより、この実施形態による良品基板アレイモジュールは、ベース部材210の上面に、複数の良品印刷回路基板ユニット230を接合固定するために、バインディング部材220として、両面が接着面である両面テープを備えることができる。
すなわち、この実施形態による良品基板アレイモジュールは、複数の良品印刷回路基板ユニット230を支持するための支持部材として、平板ストリップタイプのキャリアであるベース部材210を備え、ベース部材210の上面に両面テープからなるバインディング部材220を備えてもよい。
ベース部材は、バインディング部材と一体に形成された接着性キャリアフィルムで構成されてもよい。
すなわち、ベース部材は、硬性材料によって形成され、一面すなわち上面が接着面になるキャリアフィルムで構成されてもよい。
この実施形態による良品基板アレイモジュールは、前述のように平板ストリップタイプのキャリアでベース部材を構成することによって、複数の良品印刷回路基板ユニット230をさらに密に配置することができるという利点がある。
すなわち、前述の第1の実施形態は、複数の良品印刷回路基板ユニットが配列されるプレーシング領域としての配置ホールを含んで構成することによって、ベース部材の支持力が低下することを阻むために、複数の配置ホールを一定間隔に離間して配置したが、この第2の実施形態では、ベース部材を平板ストリップタイプで形成することによって、該ベース部材の上面に、複数の良品印刷回路基板ユニットを密に配置可能である。
一方、この実施形態による良品基板アレイモジュール及びその製造方法において、前述の説明以外に、第1の実施形態の良品基板アレイモジュール及びその製造方法と同じ、または適用可能な構造及び工程は、当業者が容易に実施可能なので、これに対する詳細な説明は省略する事にする。
今回開示された実施の形態は、すべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は、前記した実施の形態の説明ではなくて特許請求の範囲によって示され、特許請求の範囲と均等の意味及び範囲内でのすべての変更が含まれることを意図する。
110、210 ベース部材
120、220 バインディング部材
130、230 良品印刷回路基板ユニット
120、220 バインディング部材
130、230 良品印刷回路基板ユニット
Claims (19)
- 複数の良品印刷回路基板ユニットが配置されるプレーシング領域を有するベース部材と、
前記ベース部材に設けられ、前記プレーシング領域に前記複数の良品印刷回路基板ユニットが固定されるような付着力を与えるバインディング部材とを含む良品基板アレイモジュール。 - 前記ベース部材は、前記プレーシング領域として、前記複数の良品印刷回路基板ユニットが位置される配置ホールを有し、
前記バインディング部材は、前記ベース部材の一面に設けられ、前記配置ホールによって接着面が露出する片面テープを含む請求項1に記載の良品基板アレイモジュール。 - 前記ベース部材は、前記配置ホールが長手方向に沿って複数離間して設けられたストリップタイプで形成される請求項2に記載の良品基板アレイモジュール。
- 前記ベース部材は、前記良品印刷回路基板ユニットと同じ材料、金属材料及び絶縁材料のうちの、いずれか一つによって形成される請求項3に記載の良品基板アレイモジュール。
- 前記片面テープは、耐熱性及び紫外線硬化性を有する高分子材料によって形成される請求項2に記載の良品基板アレイモジュール。
- 前記ベース部材は、前記プレーシング領域として前記複数の良品印刷回路基板ユニットが取り付けられる上面を有し、
前記バインディング部材は、前記ベース部材の上面に設けられ、両面が接着面である両面テープを含む請求項1に記載の良品基板アレイモジュール。 - 前記ベース部材は、平板ストリップタイプで形成される請求項6に記載の良品基板アレイモジュール。
- 前記ベース部材は、硬性のキャリアフィルムを含み、
前記バインディング部材は、前記キャリアフィルムの一面に形成された接着面を含む請求項1に記載の良品基板アレイモジュール。 - 前記複数の良品印刷回路基板ユニットを封止するモールディング部材を、さらに含む請求項1に記載の良品基板アレイモジュール。
- 前記モールディング部材は、前記プレーシング領域または前記ベース部材の全域に設けられる請求項9に記載の良品基板アレイモジュール。
- 前記良品印刷回路基板ユニットは、単一または複数のブロック単位で前記プレーシング領域に配置される請求項1に記載の良品基板アレイモジュール。
- 複数の良品印刷回路基板ユニットを配置するためのプレーシング領域を有するベース部材を準備するステップと、
前記ベース部材に、前記複数の良品印刷回路基板ユニットの固定が可能になるような付着力を提供するバインディング部材を設けるステップと、
前記プレーシング領域に前記複数の良品印刷回路基板ユニットを接合するステッフと
を含む良品基板アレイモジュールの製造方法。 - 前記ベース部材のプレーシング領域は、配置ホールを含み、
前記バインディング部材は、前記配置ホールによって接着面が露出する片面テープを含む請求項12に記載の良品基板アレイモジュールの製造方法。 - 前記ベース部材は、平板タイプで形成され、
前記バインディング部材は、前記ベース部材の上面に備えられる両面テープを含む請求項12に記載の良品基板アレイモジュールの製造方法。 - 印刷回路基板パネルから良品印刷回路基板ユニットのみを切り出すステップを含む請求項12に記載の良品基板アレイモジュールの製造方法。
- 前記良品印刷回路基板ユニットは、単一または複数のブロック単位で切り出され、前記プレーシング領域に単一または複数のブロック単位で接合される請求項15に記載の良品基板アレイモジュールの製造方法。
- 前記プレーシング領域に接合された前記複数の良品印刷回路基板ユニットに半導体部品を実装するステップを含む請求項12に記載の良品基板アレイモジュールの製造方法。
- 前記プレーシング領域に接合された前記複数の良品印刷回路基板ユニットをモールディング部材でパッケージングするステップをさらに含む請求項12に記載の良品基板アレイモジュールの製造方法。
- 前記モールディング部材でパッケージングされた前記複数の良品印刷回路基板ユニットを個別パッケージに分離するステップを含む請求項18に記載の良品基板アレイモジュールの製造方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2011-0065603 | 2011-07-01 | ||
KR20110065603 | 2011-07-01 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2013016771A true JP2013016771A (ja) | 2013-01-24 |
Family
ID=47689121
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011258720A Pending JP2013016771A (ja) | 2011-07-01 | 2011-11-28 | 良品基板アレイモジュール及びその製造方法 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP2013016771A (ja) |
TW (1) | TW201304629A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5403177B1 (ja) * | 2013-03-29 | 2014-01-29 | パナソニック株式会社 | プリント配線板の製造方法 |
WO2014142257A1 (ja) * | 2013-03-13 | 2014-09-18 | マイクロクラフト株式会社 | 多ピース基板の作製方法及び作製装置 |
KR101549585B1 (ko) * | 2014-06-05 | 2015-09-03 | (주)드림텍 | 모듈용 기판 홀더 및 이를 이용한 모바일 기기의 전자부품 제조방법 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000252605A (ja) * | 1999-02-23 | 2000-09-14 | Samsung Electro Mech Co Ltd | 基板シートの結合方法および装置 |
-
2011
- 2011-08-31 TW TW100131303A patent/TW201304629A/zh unknown
- 2011-11-28 JP JP2011258720A patent/JP2013016771A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000252605A (ja) * | 1999-02-23 | 2000-09-14 | Samsung Electro Mech Co Ltd | 基板シートの結合方法および装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014142257A1 (ja) * | 2013-03-13 | 2014-09-18 | マイクロクラフト株式会社 | 多ピース基板の作製方法及び作製装置 |
JP5403177B1 (ja) * | 2013-03-29 | 2014-01-29 | パナソニック株式会社 | プリント配線板の製造方法 |
KR101549585B1 (ko) * | 2014-06-05 | 2015-09-03 | (주)드림텍 | 모듈용 기판 홀더 및 이를 이용한 모바일 기기의 전자부품 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
TW201304629A (zh) | 2013-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5250656B2 (ja) | バー型ledライトの製造方法、および、この方法で製造されたバー型ledライト | |
TW395033B (en) | Process for manufacturing a semiconductor package and circuit board aggregation | |
US20100252923A1 (en) | Semiconductor device and method of manufacturing same | |
JPH1084057A (ja) | メタルキャリヤフレームを用いたbga半導体パッケージの製造方法及びそのbga半導体パッケージ | |
US20100084748A1 (en) | Thin foil for use in packaging integrated circuits | |
US20150221624A1 (en) | Semiconductor device including independent film layer for embedding and/or spacing semiconductor die | |
CN101512742A (zh) | 半导体器件的制造方法 | |
JP2015076604A (ja) | 半導体パッケージ用フレーム補強材およびこれを用いた半導体パッケージの製造方法 | |
JP2013016771A (ja) | 良品基板アレイモジュール及びその製造方法 | |
JP2010062316A (ja) | 半導体装置及び半導体装置の製造方法 | |
JPH0452623B2 (ja) | ||
CN109964312B (zh) | 半导体元件安装用基板端子板的制造方法 | |
WO2019111123A1 (en) | Electronic assembly having multiple substrate segments | |
TWI393494B (zh) | 具有線路的基板條及其製造方法 | |
JPS62112333A (ja) | ミニモ−ルド型半導体素子の製造方法 | |
JP2002329825A (ja) | シート接着層における制御されないボイドを除去する方法 | |
NL2020927B1 (en) | Method of manufacturing chip module | |
JP3751938B2 (ja) | Tab用テープキャリアおよびその製造方法 | |
JP2013074108A (ja) | 半導体パッケージの製造方法 | |
US7005322B2 (en) | Process for encapsulating semiconductor components using through-holes in the semiconductor components support substrates | |
KR101910587B1 (ko) | 광디바이스용 단위 기판 및 원판 | |
JP5857556B2 (ja) | マルチチップ用複合リードフレーム及び半導体装置 | |
JP4656766B2 (ja) | 半導体装置の製造方法 | |
JP2008251786A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2009170668A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130507 |