JP2013005099A - 圧電デバイスとその製造方法 - Google Patents
圧電デバイスとその製造方法 Download PDFInfo
- Publication number
- JP2013005099A JP2013005099A JP2011132336A JP2011132336A JP2013005099A JP 2013005099 A JP2013005099 A JP 2013005099A JP 2011132336 A JP2011132336 A JP 2011132336A JP 2011132336 A JP2011132336 A JP 2011132336A JP 2013005099 A JP2013005099 A JP 2013005099A
- Authority
- JP
- Japan
- Prior art keywords
- chip
- container body
- piezoelectric device
- cavity
- lower cavity
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H9/00—Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
- H03H9/02—Details
- H03H9/05—Holders; Supports
- H03H9/10—Mounting in enclosures
- H03H9/1007—Mounting in enclosures for bulk acoustic wave [BAW] devices
- H03H9/1014—Mounting in enclosures for bulk acoustic wave [BAW] devices the enclosure being defined by a frame built on a substrate and a cap, the frame having no mechanical contact with the BAW device
- H03H9/1021—Mounting in enclosures for bulk acoustic wave [BAW] devices the enclosure being defined by a frame built on a substrate and a cap, the frame having no mechanical contact with the BAW device the BAW device being of the cantilever type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H9/00—Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
- H03H9/02—Details
- H03H9/05—Holders; Supports
- H03H9/0538—Constructional combinations of supports or holders with electromechanical or other electronic elements
- H03H9/0547—Constructional combinations of supports or holders with electromechanical or other electronic elements consisting of a vertical arrangement
- H03H9/0552—Constructional combinations of supports or holders with electromechanical or other electronic elements consisting of a vertical arrangement the device and the other elements being mounted on opposite sides of a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/1515—Shape
- H01L2924/15153—Shape the die mounting substrate comprising a recess for hosting the device
Landscapes
- Physics & Mathematics (AREA)
- Acoustics & Sound (AREA)
- Oscillators With Electromechanical Resonators (AREA)
- Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)
Abstract
【解決手段】ICチップ8の容器本体1への実装面である一方の面に当該容器本体1の下部キャビティ3の底面に設けられた回路配線パターン7の端子パッドに接続するバンプ9を有するICチップ本体8aの面とは反対面に絶縁性の保護シート8bを貼付して固着した。
【選択図】図1
Description
その後、個別のICチップに切り出して保護シート付ICチップとし、
前記容器本体の前記下部キャビティ内で、前記ICチップの実装面である一方の面に有するバンプを前記容器本体の前記下部キャビティの底面に設けられた回路配線パターンの端子パッドに接続し、
前記ICチップの前記一方の面と前記容器本体との間を含めて前記容器本体と当該ICチップの間に空間を有して、前記保護シートが前記容器本体の外部に露呈した状態に前記下部キャビティに実装することを特徴とする。
Claims (11)
- 少なくとも、圧電振動子を収容する上部キャビティとICチップを収容する下部キャビティとを有する絶縁性の容器本体と、前記上部キャビティ内に設置された圧電振動子と、前記下部キャビティ内に表面実装されたICチップと、前記上部キャビティを覆って当該キャビティを密閉する蓋体とからなる圧電デバイスにおいて、
前記ICチップは、前記容器本体への実装面である一方の面に前記容器本体の前記下部キャビティの底面に設けられた回路配線パターンに有する端子パッドに接続するバンプを有し、前記一方の面とは反対面である他方の面に貼付された絶縁性の保護シートを具備することを特徴とする圧電デバイス。 - 請求項1において、
前記容器本体は複数のセラッミックス層からなり、高温共焼成されたセラミックスの多層配線基板であることを特徴とする圧電デバイス。 - 請求項2において、
前記多層配線基板は、前記上部キャビティ側となる単層又は多層配線基板と前記下部キャビティ側となる単層又は多層配線基板とが同時に高温共焼成された一体の基板であることを特徴とする圧電デバイス。 - 請求項2において、
前記多層配線基板は、前記上部キャビティ側となる単層又は多層配線基板と前記下部キャビティ側となる単層又は多層配線基板とを別個に高温共焼成した後に両者をそのキャビティ側面の背面側同士を固着して一体化した基板であることを特徴とする圧電デバイス。 - 請求項1乃至4の何れかにおいて、
前記ICチップを実装した前記容器本体の前記下部キャビティは、外部雰囲気に開放されていることを特徴とする圧電デバイス。 - 請求項1乃至5の何れかにおいて、
前記蓋体は金属材料の板体であり、前記上部キャビティを形成する前記容器本体の端縁との間に介在させたメタルリングで前記容器本体に固着されていることを特徴とする圧電デバイス。 - 請求項1乃至6の何れかにおいて、
前記ICチップの前記他方の面に固着される前記保護シートは、エポキシ樹脂を好適とする熱硬化性樹脂で構成されていることを特徴とする圧電デバイス。 - 請求項7において、
前記熱硬化性樹脂に無機フィラーが均一に分散されていることを特徴とする圧電デバイス。 - 少なくとも、圧電振動子を収容する上部キャビティとICチップを収容する下部キャビティとを有する絶縁性の容器本体と、前記上部キャビティ内に設置された圧電振動子と、前記下部キャビティ内に表面実装されたICチップと、前記上部キャビティを覆って当該キャビティを密閉する蓋体とからなる圧電デバイスの製造方法において、
前記ICチップを個別に切り出す以前の半導体ウエハを、その積層回路形成面とは反対側の背面を所定の厚みに研磨し、
前記研磨後に、前記ウエハの状態のままで前記研磨した背面の全面に亘って絶縁性シートを貼り付け、
その後、前記絶縁性シート毎に個別のICチップに切り出して保護シート付ICチップとし、
前記容器本体の前記下部キャビティ内で、前記ICチップの実装面である一方の面に有するバンプを前記容器本体の前記下部キャビティの底面に設けられた回路配線パターンの端子パッドに接続し、
前記ICチップの前記一方の面と前記容器本体との間を含めて前記容器本体と当該ICチップの間に空間を有して、前記保護シートが前記容器本体の外部雰囲気に露呈した状態に前記下部キャビティに実装することを特徴とする圧電デバイスの製造方法。 - 請求項9において、
前記ICチップの前記他方の面に固着されている前記保護シートとして、エポキシ樹脂を好適とする熱硬化性樹脂を用いることを特徴とする圧電デバイスの製造方法。 - 請求項10において、
前記熱硬化性樹脂には無機フィラーが均一に分散されていることを特徴とする圧電デバイスの製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011132336A JP2013005099A (ja) | 2011-06-14 | 2011-06-14 | 圧電デバイスとその製造方法 |
US13/477,072 US8710931B2 (en) | 2011-06-14 | 2012-05-22 | Piezoelectric device and fabricating method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011132336A JP2013005099A (ja) | 2011-06-14 | 2011-06-14 | 圧電デバイスとその製造方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015177236A Division JP2016021768A (ja) | 2015-09-09 | 2015-09-09 | 圧電デバイスとその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2013005099A true JP2013005099A (ja) | 2013-01-07 |
Family
ID=47353235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011132336A Pending JP2013005099A (ja) | 2011-06-14 | 2011-06-14 | 圧電デバイスとその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8710931B2 (ja) |
JP (1) | JP2013005099A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014236452A (ja) * | 2013-06-05 | 2014-12-15 | 日本電波工業株式会社 | 水晶デバイス |
JP2015005882A (ja) * | 2013-06-21 | 2015-01-08 | 日本電波工業株式会社 | 水晶デバイス |
CN111106799A (zh) * | 2018-10-29 | 2020-05-05 | 精工爱普生株式会社 | 振荡器、电子设备和移动体 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6077813B2 (ja) * | 2012-01-23 | 2017-02-08 | 日本電波工業株式会社 | 圧電モジュール |
JP2015089095A (ja) * | 2013-02-04 | 2015-05-07 | 日本電波工業株式会社 | 表面実装型の低背発振器 |
JP6183156B2 (ja) * | 2013-10-30 | 2017-08-23 | セイコーエプソン株式会社 | パッケージ、振動デバイス、発振器、電子機器及び移動体 |
US9287882B2 (en) * | 2013-11-07 | 2016-03-15 | Kyocera Crystal Device Corporation | Temperature compensated crystal oscillator |
US9392695B2 (en) * | 2014-01-03 | 2016-07-12 | Samsung Electro-Mechanics Co., Ltd. | Electric component module |
CN106876578B (zh) * | 2017-03-08 | 2019-06-14 | 宜确半导体(苏州)有限公司 | 声波设备及其晶圆级封装方法 |
JP2021150699A (ja) * | 2020-03-17 | 2021-09-27 | セイコーエプソン株式会社 | 振動デバイス、電子機器および移動体 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11260974A (ja) * | 1998-03-12 | 1999-09-24 | Hitachi Ltd | 半導体装置及び半導体装置の製造方法 |
JP2004063551A (ja) * | 2002-07-25 | 2004-02-26 | Hitachi Chem Co Ltd | 半導体素子表面保護用フィルム及び半導体素子ユニット |
JP2005159948A (ja) * | 2003-11-28 | 2005-06-16 | Kyocera Kinseki Corp | 圧電発振器の製造方法 |
JP2005347881A (ja) * | 2004-05-31 | 2005-12-15 | Kyocera Kinseki Corp | 圧電発振器の製造方法 |
JP2008235451A (ja) * | 2007-03-19 | 2008-10-02 | Kyocera Corp | 電子部品収納用パッケージ、電子装置および電子装置の製造方法 |
JP2010011116A (ja) * | 2008-06-27 | 2010-01-14 | Kyocera Kinseki Corp | 圧電発振器の製造方法 |
JP2010124165A (ja) * | 2008-11-19 | 2010-06-03 | Nippon Dempa Kogyo Co Ltd | 表面実装水晶発振器 |
JP2010135994A (ja) * | 2008-12-03 | 2010-06-17 | Nippon Dempa Kogyo Co Ltd | 表面実装水晶発振器 |
JP2010183349A (ja) * | 2009-02-05 | 2010-08-19 | Nippon Dempa Kogyo Co Ltd | 表面実装用の水晶発振器 |
JP2010212724A (ja) * | 2010-05-17 | 2010-09-24 | Rohm Co Ltd | 半導体装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4172774B2 (ja) | 2003-05-28 | 2008-10-29 | 京セラ株式会社 | 表面実装型圧電発振器 |
JP2007158918A (ja) * | 2005-12-07 | 2007-06-21 | Nippon Dempa Kogyo Co Ltd | 表面実装用の水晶発振器 |
WO2008136340A1 (ja) * | 2007-04-26 | 2008-11-13 | Nihon Dempa Kogyo Co., Ltd. | 表面実装用の水晶発振器 |
JP2010232806A (ja) | 2009-03-26 | 2010-10-14 | Seiko Epson Corp | 圧電振動子、圧電発振器、電子機器、及び圧電振動子の製造方法 |
JP2010252210A (ja) | 2009-04-20 | 2010-11-04 | Seiko Epson Corp | 温度補償型圧電発振器 |
-
2011
- 2011-06-14 JP JP2011132336A patent/JP2013005099A/ja active Pending
-
2012
- 2012-05-22 US US13/477,072 patent/US8710931B2/en not_active Expired - Fee Related
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11260974A (ja) * | 1998-03-12 | 1999-09-24 | Hitachi Ltd | 半導体装置及び半導体装置の製造方法 |
JP2004063551A (ja) * | 2002-07-25 | 2004-02-26 | Hitachi Chem Co Ltd | 半導体素子表面保護用フィルム及び半導体素子ユニット |
JP2005159948A (ja) * | 2003-11-28 | 2005-06-16 | Kyocera Kinseki Corp | 圧電発振器の製造方法 |
JP2005347881A (ja) * | 2004-05-31 | 2005-12-15 | Kyocera Kinseki Corp | 圧電発振器の製造方法 |
JP2008235451A (ja) * | 2007-03-19 | 2008-10-02 | Kyocera Corp | 電子部品収納用パッケージ、電子装置および電子装置の製造方法 |
JP2010011116A (ja) * | 2008-06-27 | 2010-01-14 | Kyocera Kinseki Corp | 圧電発振器の製造方法 |
JP2010124165A (ja) * | 2008-11-19 | 2010-06-03 | Nippon Dempa Kogyo Co Ltd | 表面実装水晶発振器 |
JP2010135994A (ja) * | 2008-12-03 | 2010-06-17 | Nippon Dempa Kogyo Co Ltd | 表面実装水晶発振器 |
JP2010183349A (ja) * | 2009-02-05 | 2010-08-19 | Nippon Dempa Kogyo Co Ltd | 表面実装用の水晶発振器 |
JP2010212724A (ja) * | 2010-05-17 | 2010-09-24 | Rohm Co Ltd | 半導体装置 |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014236452A (ja) * | 2013-06-05 | 2014-12-15 | 日本電波工業株式会社 | 水晶デバイス |
JP2015005882A (ja) * | 2013-06-21 | 2015-01-08 | 日本電波工業株式会社 | 水晶デバイス |
CN111106799A (zh) * | 2018-10-29 | 2020-05-05 | 精工爱普生株式会社 | 振荡器、电子设备和移动体 |
JP2020072279A (ja) * | 2018-10-29 | 2020-05-07 | セイコーエプソン株式会社 | 発振器、電子機器及び移動体 |
JP7183699B2 (ja) | 2018-10-29 | 2022-12-06 | セイコーエプソン株式会社 | 発振器、電子機器及び移動体 |
CN111106799B (zh) * | 2018-10-29 | 2023-06-02 | 精工爱普生株式会社 | 振荡器、电子设备和移动体 |
Also Published As
Publication number | Publication date |
---|---|
US20120319792A1 (en) | 2012-12-20 |
US8710931B2 (en) | 2014-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2013005099A (ja) | 圧電デバイスとその製造方法 | |
US6114635A (en) | Chip-scale electronic component package | |
JP6671441B2 (ja) | 電子部品収納用パッケージ、多数個取り配線基板、電子装置および電子モジュール | |
JP5763682B2 (ja) | Mems及びasicを備える小型化した電気的デバイス及びその製造方法 | |
US8941445B2 (en) | Piezoelectric module | |
JP2000269411A (ja) | 半導体装置及びその製造方法 | |
JP2007274455A (ja) | 表面実装用水晶発振器 | |
JP6368091B2 (ja) | モジュール | |
JP2004229255A (ja) | 水晶振動子セラミックパッケージ | |
US20080290514A1 (en) | Semiconductor device package and method of fabricating the same | |
JP2007234663A (ja) | 配線基板及びそれを用いた電子装置 | |
JP2007157784A (ja) | 電子部品 | |
JP2016021768A (ja) | 圧電デバイスとその製造方法 | |
JP2008219348A (ja) | 圧電デバイスの製造方法および圧電デバイス | |
JP2017117842A (ja) | 電子部品及び電子部品の製造方法 | |
KR20080051711A (ko) | 반도체 칩 패키지 및 제조방법 | |
KR100501194B1 (ko) | 수정발진기 | |
JP2008011125A (ja) | 弾性表面波デバイス | |
US9166553B2 (en) | Surface acoustic wave (SAW) device package and method for fabricating same | |
US10581437B2 (en) | Crystal controlled oscillator and manufacturing method of crystal controlled oscillator | |
JP6449618B2 (ja) | 圧電デバイス及び圧電デバイスの製造方法 | |
JP6963453B2 (ja) | チップ型圧電デバイス及びその製造方法 | |
JP2013012720A (ja) | 電子装置 | |
JP7173933B2 (ja) | 圧電デバイス及びその製造方法 | |
JP2008147368A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140528 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150216 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150317 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150422 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150630 |