JP2012516650A - 動的な電圧及び周波数管理 - Google Patents
動的な電圧及び周波数管理 Download PDFInfo
- Publication number
- JP2012516650A JP2012516650A JP2011548143A JP2011548143A JP2012516650A JP 2012516650 A JP2012516650 A JP 2012516650A JP 2011548143 A JP2011548143 A JP 2011548143A JP 2011548143 A JP2011548143 A JP 2011548143A JP 2012516650 A JP2012516650 A JP 2012516650A
- Authority
- JP
- Japan
- Prior art keywords
- integrated circuit
- supply voltage
- test
- voltage magnitude
- self
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/324—Power saving characterised by the action undertaken by lowering clock frequency
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Semiconductor Integrated Circuits (AREA)
- Logic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
【選択図】図1
Description
12:外部電力管理ユニット(PMU)/電源
14:ロジック回路
16:自己校正ユニット
18:ローカル電力マネージャー
20:自己校正テーブル
22:周波数/電圧(F/V)テーブル
100:測定ユニット
102:F/V/Nテーブル
104A−104H:ロジックゲート
106、108:フロップ
Claims (23)
- ロジック回路と、
前記ロジック回路に結合され、要求された供給電圧大きさの指示を外部電源へ送信するように構成されたローカル電力マネージャーと、
集積回路内にあり、前記ロジック回路に対してテストを実行するように構成された自己校正ユニットと、
を備え、前記自己校正ユニットは、テストに不合格となるまで、各々、より低い要求供給電圧大きさでテストを繰り返すよう構成され、更に、テストに合格する最も低い要求供給電圧大きさを使用して、集積回路を動作するための要求供給電圧大きさを発生する、集積回路。 - 供給電圧大きさの静的なテーブルを更に備え、この静的なテーブルのコンテンツは、前記集積回路の製造テスト中に決定され、更に、前記ローカル電力マネージャーは、前記静的なテーブルから最初の供給電圧大きさを読み取るように構成される、請求項1に記載の集積回路。
- 前記集積回路は、複数のクロック周波数で動作することができ、更に、前記自己校正ユニットは、前記複数のクロック周波数の各々に対して、各々、より低い供給電圧大きさでテストを繰り返して、前記複数のクロック周波数の各々に対して最も低い要求供給電圧大きさを決定するように構成される、請求項1に記載の集積回路。
- 前記自己校正ユニットは、前記集積回路を含む装置の初期ブートに応答してテストを繰り返すように構成される、請求項1に記載の集積回路。
- 前記自己校正ユニットは、テストを繰り返し、そして前記集積回路のエージが特定量を越えるのに応答して最も低い要求供給電圧大きさを決定するように構成された、請求項4に記載の集積回路。
- 前記自己校正ユニットは、テストを繰り返し、そして前記ロジック回路が異なるワークロードを実行するのに応答して最も低い要求供給電圧大きさを決定するように構成された、請求項1に記載の集積回路。
- ロジック回路及び自己校正ユニットを含む集積回路に対して、テストが不合格となるまで、各々、より低い要求供給電圧大きさで自己校正ユニットによりロジック回路に対してテストを繰り返す段階と、
前記自己校正ユニットが、テストに合格する最も低い要求供給電圧大きさを決定する段階と、
前記自己校正ユニットが、その最も低い要求供給電圧大きさを選択して、集積回路を動作するための要求供給電圧大きさを発生する段階と、
を備えた方法。 - 静的なテーブルから最初の要求供給電圧大きさを読み取る段階を更に備え、この静的なテーブルのコンテンツは、前記集積回路の製造テスト中に決定される、請求項7に記載の方法。
- 前記集積回路は、複数のクロック周波数で動作することができ、更に、前記方法は、前記自己校正ユニットが複数のクロック周波数の各々に対して前記繰り返し、決定及び選択の段階を繰り返すことを含む、請求項7に記載の方法。
- 前記集積回路を含む装置の初期ブートに応答して遂行される、請求項7に記載の方法。
- 前記集積回路のエージが特定量を越えることに応答して遂行される、請求項10に記載の方法。
- 前記ロジック回路が異なるワークロードを実行することに応答して遂行される、請求項7に記載の方法。
- 集積回路の動作を実行するロジック回路により占有された集積回路のエリアにわたって物理的に分散されて、直列に接続された複数のロジックゲートと、
その直列接続のうちの最初のゲート及びその直列接続のうちの最後のゲートに結合された測定ユニットと、
を備え、前記測定ユニットは、論理的遷移を最初のゲートへ送出し、そしてそれに対応する遷移が最後のゲートから検出されるまで時間を測定するように構成され、その測定された時間を所定の時間と比較して集積回路の供給電圧を調整するようにした、集積回路。 - 前記測定された時間及び所定の時間は、前記集積回路のクロックのクロックサイクルで測定される、請求項13に記載の集積回路。
- 前記所定の時間は、前記集積回路の製造テスト中にセットされる、請求項14に記載の集積回路。
- 前記測定ユニットに結合されたローカル電力マネージャーを更に備え、このローカル電力マネージャーは、前記測定されたクロックサイクル数が前記所定数より小さいのに応答して減少供給電圧大きさを要求するように構成される、請求項14に記載の集積回路。
- 前記ローカル電力マネージャーは、前記測定されたクロックサイクル数が前記所定数より大きいのに応答して増加供給電圧大きさを要求するように構成される、請求項16に記載の集積回路。
- 現在動作周波数より高い集積回路の新たな動作周波数の要求に応答して、前記測定ユニットは、新たな周波数と現在周波数との比で前記所定数をスケーリングするように構成され、前記集積回路は、更に、前記測定ユニットに結合されて要求供給電圧大きさの指示を外部電源へ送信するように構成されたローカル電力マネージャーを備え、更に、そのローカル電力マネージャーは、前記測定ユニットによりカウントされるクロックサイクルの数が前記スケーリングされた所定数にほぼ等しくなるまで増加供給電圧大きさを要求するように構成される、請求項14に記載の集積回路。
- 集積回路の動作を実行するロジック回路により占有された集積回路のエリアにわたって物理的に分散された複数のゲートの直列接続のうちの最初のゲートへ測定ユニットが論理的遷移を送出する段階と、
それに対応する遷移が最後のゲートから検出されるまでの時間を前記測定ユニットが測定し、その測定された時間を所定の時間と比較して、集積回路の供給電圧を調整する段階と、
を備えた方法。 - 前記測定された時間及び所定の時間は、前記集積回路のクロックのクロックサイクルで測定される、請求項19に記載の方法。
- 前記測定ユニットによりカウントされたクロックサイクル数が前記所定数より小さいのに応答して減少供給電圧大きさを要求する段階を更に備えた、請求項20に記載の方法。
- 前記測定ユニットによりカウントされたクロックサイクル数が前記所定数より大きいのに応答して増加供給電圧大きさを要求する段階を更に備えた、請求項21に記載の方法。
- 現在動作周波数より高い集積回路の新たな動作周波数の要求を受け取る段階と、
前記要求に応答して新たな周波数と現在周波数との比で前記所定数を前記測定ユニットがスケーリングする段階と、
前記測定されたクロックサイクル数が前記スケーリングされた所定数にほぼ等しくなるまで増加供給電圧大きさを要求する段階と、
を更に備えた請求項20に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/361,405 US7915910B2 (en) | 2009-01-28 | 2009-01-28 | Dynamic voltage and frequency management |
US12/361,405 | 2009-01-28 | ||
PCT/US2010/021840 WO2010088155A2 (en) | 2009-01-28 | 2010-01-22 | Dynamic voltage and frequency management |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012200727A Division JP5499123B2 (ja) | 2009-01-28 | 2012-09-12 | 動的な電圧及び周波数管理 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2012516650A true JP2012516650A (ja) | 2012-07-19 |
JP2012516650A5 JP2012516650A5 (ja) | 2013-09-05 |
JP5389190B2 JP5389190B2 (ja) | 2014-01-15 |
Family
ID=42109805
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011548143A Active JP5389190B2 (ja) | 2009-01-28 | 2010-01-22 | 動的な電圧及び周波数管理 |
JP2012200727A Active JP5499123B2 (ja) | 2009-01-28 | 2012-09-12 | 動的な電圧及び周波数管理 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012200727A Active JP5499123B2 (ja) | 2009-01-28 | 2012-09-12 | 動的な電圧及び周波数管理 |
Country Status (10)
Country | Link |
---|---|
US (5) | US7915910B2 (ja) |
EP (2) | EP2391931B1 (ja) |
JP (2) | JP5389190B2 (ja) |
KR (2) | KR101335830B1 (ja) |
CN (2) | CN102301308B (ja) |
AU (1) | AU2010208458B2 (ja) |
BR (2) | BRPI1007455A2 (ja) |
HK (1) | HK1165878A1 (ja) |
RU (2) | RU2486574C2 (ja) |
WO (1) | WO2010088155A2 (ja) |
Families Citing this family (55)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7915910B2 (en) | 2009-01-28 | 2011-03-29 | Apple Inc. | Dynamic voltage and frequency management |
CN104536555B (zh) | 2009-03-30 | 2017-05-24 | 高通股份有限公司 | 自适应电压定标 |
US8260708B2 (en) * | 2009-04-17 | 2012-09-04 | Empire Technology Development Llc | Usage metering based upon hardware aging |
US20110099423A1 (en) * | 2009-10-27 | 2011-04-28 | Chih-Ang Chen | Unified Boot Code with Signature |
US8717093B2 (en) * | 2010-01-08 | 2014-05-06 | Mindspeed Technologies, Inc. | System on chip power management through package configuration |
US8549339B2 (en) * | 2010-02-26 | 2013-10-01 | Empire Technology Development Llc | Processor core communication in multi-core processor |
CN102213967A (zh) * | 2010-04-12 | 2011-10-12 | 辉达公司 | 具有电压调节功能的gpu芯片及其制作方法 |
US8572426B2 (en) | 2010-05-27 | 2013-10-29 | National Semiconductor Corporation | Hardware performance monitor (HPM) with extended resolution for adaptive voltage scaling (AVS) systems |
WO2012015433A1 (en) | 2010-07-30 | 2012-02-02 | Empire Technology Development, Llc. | Aging-based usage metering of components |
US8734006B2 (en) * | 2011-03-02 | 2014-05-27 | International Business Machines Corporation | Calibration of an on-die thermal sensor |
CN102931655B (zh) * | 2011-08-12 | 2014-12-10 | 珠海全志科技股份有限公司 | 一种动态调节电压和频率的电路控制系统和方法 |
US8970234B2 (en) | 2011-09-26 | 2015-03-03 | Apple Inc. | Threshold-based temperature-dependent power/thermal management with temperature sensor calibration |
US20130117582A1 (en) * | 2011-11-04 | 2013-05-09 | Anand Satyamoorthy | Offline communication in a voltage scaling system |
US20130311792A1 (en) * | 2012-05-18 | 2013-11-21 | Prahallada PONNATHOTA | Voltage scaling architecture on system-on-chip platform |
CN102759702B (zh) * | 2012-06-29 | 2014-06-18 | 福州瑞芯微电子有限公司 | 用于检测芯片内工作电路的电压与频率关系的电路及方法 |
US20140210503A1 (en) * | 2012-08-31 | 2014-07-31 | Apple Inc. | Startup boot cycle testing of a mobile device at diminished power supply current |
US8766704B2 (en) | 2012-09-05 | 2014-07-01 | Apple Inc. | Adaptive voltage adjustment based on temperature value |
KR101832821B1 (ko) | 2012-09-10 | 2018-02-27 | 삼성전자주식회사 | 동적 전압 주파수 스케일링 방법, 어플리케이션 프로세서 및 이를 구비하는 모바일 기기 |
KR102001414B1 (ko) | 2012-09-27 | 2019-07-18 | 삼성전자주식회사 | 데이터 트랜잭션에 따라 전력공급을 제어하는 시스템-온-칩 및 그 동작방법 |
US9520292B2 (en) | 2013-01-06 | 2016-12-13 | Empire Technology Development Llc | Aging-based leakage energy reduction method and system |
CN103197717B (zh) * | 2013-02-28 | 2015-11-25 | 华为技术有限公司 | 自适应电压调整方法、芯片以及系统 |
US8988139B2 (en) * | 2013-05-28 | 2015-03-24 | International Business Machines Corporation | Self-selected variable power integrated circuit |
GB2515618B (en) | 2013-05-30 | 2017-10-11 | Electronics & Telecommunications Res Inst | Method and apparatus for controlling operation voltage of processor core, and processor system including the same |
US9304573B2 (en) | 2013-06-21 | 2016-04-05 | Apple Inc. | Dynamic voltage and frequency management based on active processors |
US9195291B2 (en) | 2013-06-21 | 2015-11-24 | Apple Inc. | Digital power estimator to control processor power consumption |
US10145896B2 (en) | 2013-08-06 | 2018-12-04 | Global Unichip Corporation | Electronic device, performance binning system and method, voltage automatic calibration system |
US9500705B2 (en) * | 2013-08-28 | 2016-11-22 | Wisconsin Alumni Research Foundation | Integrated circuit providing fault prediction |
US9432033B2 (en) * | 2013-09-27 | 2016-08-30 | Freescale Semiconductor, Inc. | System and method for enabling maximum performance operation within an extended ambient temperature range |
US9625290B1 (en) * | 2013-11-26 | 2017-04-18 | Google Inc. | Dynamic calibration of MEMS sensors |
US9823301B2 (en) * | 2014-02-07 | 2017-11-21 | Commissariat à l'énergie atomique et aux énergies alternatives | Method for characterizing the operation of a digital electronic circuit and digital electronic circuit |
FR3017467A1 (fr) * | 2014-02-07 | 2015-08-14 | Commissariat Energie Atomique | Procede de caracterisation du fonctionnement d’un circuit electronique numerique et circuit electronique numerique |
US9606605B2 (en) | 2014-03-07 | 2017-03-28 | Apple Inc. | Dynamic voltage margin recovery |
PL3167371T3 (pl) * | 2014-07-09 | 2021-05-31 | Telefonaktiebolaget Lm Ericsson (Publ) | Sposób diagnozowania awarii zasilania w urządzeniu łączności bezprzewodowej |
KR20160032529A (ko) * | 2014-09-16 | 2016-03-24 | 삼성전자주식회사 | 시스템 온 칩과 이의 dvfs 검증 방법 |
US10114437B2 (en) * | 2015-07-29 | 2018-10-30 | Mediatek Inc. | Portable device and calibration method thereof |
US10001800B1 (en) | 2015-09-10 | 2018-06-19 | Apple Inc. | Systems and methods for determining temperatures of integrated circuits |
US9825620B2 (en) * | 2016-01-21 | 2017-11-21 | Apple Inc. | Method and apparatus for digital undervoltage detection and control |
US10635159B2 (en) * | 2016-05-27 | 2020-04-28 | Qualcomm Incorporated | Adaptive voltage modulation circuits for adjusting supply voltage to reduce supply voltage droops and minimize power consumption |
US10338670B2 (en) | 2016-06-10 | 2019-07-02 | Microsoft Technology Licensing, Llc | Input voltage reduction for processing devices |
US10209726B2 (en) | 2016-06-10 | 2019-02-19 | Microsoft Technology Licensing, Llc | Secure input voltage adjustment in processing devices |
US10310572B2 (en) | 2016-06-10 | 2019-06-04 | Microsoft Technology Licensing, Llc | Voltage based thermal control of processing device |
US10248186B2 (en) * | 2016-06-10 | 2019-04-02 | Microsoft Technology Licensing, Llc | Processor device voltage characterization |
FR3054949A1 (fr) | 2016-08-03 | 2018-02-09 | Stmicroelectronics (Crolles 2) Sas | Procede de reglage d'au moins un point de fonctionnement d'au moins un circuit integre d'un systeme sur puce, et systeme sur puce correspondant |
FR3054885B1 (fr) | 2016-08-03 | 2018-09-07 | Stmicroelectronics (Crolles 2) Sas | Procede d'estimation d'un profil d'exploitation d'un circuit integre d'un systeme sur puce, et systeme sur puce correspondant |
CN108664066B (zh) * | 2017-03-31 | 2020-05-19 | 深圳市中兴微电子技术有限公司 | 一种芯片及其电压调节方法 |
US10840157B2 (en) * | 2017-06-02 | 2020-11-17 | University of Viriginia Patent Foundation | Methods for reducing chip testing time using trans-threshold correlations |
CN107908509A (zh) * | 2017-11-07 | 2018-04-13 | 晶晨半导体(上海)股份有限公司 | 一种针对处理器的自动化测试方法 |
CN110581743B (zh) | 2018-06-11 | 2021-01-22 | 京东方科技集团股份有限公司 | 电子设备、时间同步系统及时间同步方法 |
KR20200014094A (ko) * | 2018-07-31 | 2020-02-10 | 삼성전자주식회사 | 팩토리 데이터 리셋 기능에 의해 제거된 어플리케이션을 복원하는 장치 및 방법 |
US20210247839A1 (en) * | 2018-09-03 | 2021-08-12 | Drexel University | On-chip voltage assignment through particle swarm optimization |
WO2020081524A1 (en) * | 2018-10-15 | 2020-04-23 | Nvidia Corporation | Enhanced in-system test coverage based on detecting component degradation |
US11543872B2 (en) * | 2019-07-02 | 2023-01-03 | Microsoft Technology Licensing, Llc | Dynamically adjusting device operating voltage based on device performance |
US10948957B1 (en) | 2019-09-26 | 2021-03-16 | Apple Inc. | Adaptive on-chip digital power estimator |
KR102400977B1 (ko) * | 2020-05-29 | 2022-05-25 | 성균관대학교산학협력단 | 프로세서를 통한 페이지 폴트 처리 방법 |
CN111966409B (zh) * | 2020-07-30 | 2021-04-02 | 深圳比特微电子科技有限公司 | 矿机快速搜频方法和装置以及矿机 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6083344A (ja) * | 1983-10-13 | 1985-05-11 | Seiko Epson Corp | 半導体集積回路 |
JPS63133543A (ja) * | 1986-11-25 | 1988-06-06 | Nec Corp | Lsi動作速度制御方式 |
JPH02199851A (ja) * | 1989-01-30 | 1990-08-08 | Hitachi Ltd | 半導体装置 |
JPH058950U (ja) * | 1991-07-16 | 1993-02-05 | 日本電気株式会社 | 半導体集積回路 |
JPH10326867A (ja) * | 1997-05-26 | 1998-12-08 | Sony Corp | 半導体装置 |
JP2001156261A (ja) * | 1999-09-13 | 2001-06-08 | Hitachi Ltd | 半導体集積回路装置 |
JP2001345693A (ja) * | 2000-05-30 | 2001-12-14 | Hitachi Ltd | 半導体集積回路装置 |
JP2008099032A (ja) * | 2006-10-12 | 2008-04-24 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置 |
WO2008081916A1 (ja) * | 2006-12-28 | 2008-07-10 | Nec Corporation | 半導体集積回路装置及び電源電圧制御方式 |
Family Cites Families (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6078634A (en) * | 1993-10-08 | 2000-06-20 | Texas Instruments Incorporated | Phase-locked loop circuit with a multi-cycle phase detector and multi-current charge pump |
FR2717918B1 (fr) * | 1994-03-25 | 1996-05-24 | Suisse Electronique Microtech | Circuit pour contrôler les tensions entre caisson et sources des transistors mos et système d'asservissement du rapport entre les courants dynamique et statique d'un circuit logique mos. |
US5440520A (en) * | 1994-09-16 | 1995-08-08 | Intel Corporation | Integrated circuit device that selects its own supply voltage by controlling a power supply |
US5712589A (en) * | 1995-05-30 | 1998-01-27 | Motorola Inc. | Apparatus and method for performing adaptive power regulation for an integrated circuit |
TW337054B (en) * | 1995-09-28 | 1998-07-21 | Toshiba Co Ltd | Horizontal synchronous signal oscillation circuit |
FR2752312B1 (fr) * | 1996-08-07 | 1998-10-30 | Motorola Semiconducteurs | Procede et circuit permettant d'ajuster dynamiquement la tension d'alimentation et, ou bien, la frequence du signal d'horloge dans un circuit numerique |
WO1998038744A1 (fr) * | 1997-02-27 | 1998-09-03 | Seiko Epson Corporation | Oscillateur et procede pour regler la frequence d'oscillation de cet oscillateur |
US5856766A (en) * | 1997-06-30 | 1999-01-05 | Motorola Inc. | Communication device with a frequency compensating synthesizer and method of providing same |
JP3878431B2 (ja) * | 2000-06-16 | 2007-02-07 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
US6664775B1 (en) * | 2000-08-21 | 2003-12-16 | Intel Corporation | Apparatus having adjustable operational modes and method therefore |
US6874083B2 (en) * | 2000-12-22 | 2005-03-29 | Intel Corporation | Method and apparatus to ensure proper voltage and frequency configuration signals are defined before applying power to processor |
US6535735B2 (en) * | 2001-03-22 | 2003-03-18 | Skyworks Solutions, Inc. | Critical path adaptive power control |
DE10127423B4 (de) * | 2001-06-06 | 2005-10-06 | Infineon Technologies Ag | Elektronische Schaltung mit Energiesteuerung |
US20030018937A1 (en) | 2001-07-18 | 2003-01-23 | Athavale Atul S. | Method and apparatus for efficient self-test of voltage and current level testing |
US6825785B1 (en) * | 2002-02-28 | 2004-11-30 | Silicon Laboratories, Inc. | Digital expander apparatus and method for generating multiple analog control signals particularly useful for controlling a sub-varactor array of a voltage controlled oscillator |
US6809606B2 (en) * | 2002-05-02 | 2004-10-26 | Intel Corporation | Voltage ID based frequency control for clock generating circuit |
US6903964B2 (en) * | 2002-06-28 | 2005-06-07 | Freescale Semiconductor, Inc. | MRAM architecture with electrically isolated read and write circuitry |
US6762629B2 (en) * | 2002-07-26 | 2004-07-13 | Intel Corporation | VCC adaptive dynamically variable frequency clock system for high performance low power microprocessors |
JP2004070805A (ja) | 2002-08-08 | 2004-03-04 | Fujitsu Ltd | 内部電源電圧が制御される半導体集積回路 |
KR100471181B1 (ko) * | 2002-08-20 | 2005-03-10 | 삼성전자주식회사 | 소모 전력에 따라 동작 성능을 최적화할 수 있는 집적회로 장치 |
GB2408116B (en) | 2003-11-14 | 2006-09-20 | Advanced Risc Mach Ltd | Operating voltage determination for an integrated circuit |
US7577859B2 (en) * | 2004-02-20 | 2009-08-18 | International Business Machines Corporation | System and method of controlling power consumption in an electronic system by applying a uniquely determined minimum operating voltage to an integrated circuit rather than a predetermined nominal voltage selected for a family of integrated circuits |
US7126433B2 (en) * | 2004-03-16 | 2006-10-24 | Freescale Semiconductor, Inc. | Self-calibrating oscillator system |
JP4198644B2 (ja) * | 2004-06-21 | 2008-12-17 | 富士通マイクロエレクトロニクス株式会社 | 半導体集積回路 |
US20060259840A1 (en) * | 2005-05-12 | 2006-11-16 | International Business Machines Corporation | Self-test circuitry to determine minimum operating voltage |
US7276925B2 (en) * | 2005-07-01 | 2007-10-02 | P.A. Semi, Inc. | Operating an integrated circuit at a minimum supply voltage |
US7652494B2 (en) * | 2005-07-01 | 2010-01-26 | Apple Inc. | Operating an integrated circuit at a minimum supply voltage |
US7319358B2 (en) | 2005-12-29 | 2008-01-15 | Ati Technologies Inc. | Method and apparatus for generating an adaptive power supply voltage |
US7523373B2 (en) * | 2006-08-30 | 2009-04-21 | Freescale Semiconductor, Inc. | Minimum memory operating voltage technique |
US7486096B2 (en) | 2006-10-31 | 2009-02-03 | International Business Machines Corporation | Method and apparatus for testing to determine minimum operating voltages in electronic devices |
KR100852188B1 (ko) | 2007-02-27 | 2008-08-13 | 삼성전자주식회사 | 동적 전압 스케일링 시스템 및 방법 |
US9134782B2 (en) * | 2007-05-07 | 2015-09-15 | Nvidia Corporation | Maintaining optimum voltage supply to match performance of an integrated circuit |
US8281158B2 (en) * | 2007-05-30 | 2012-10-02 | Lapis Semiconductor Co., Ltd. | Semiconductor integrated circuit |
US7616509B2 (en) * | 2007-07-13 | 2009-11-10 | Freescale Semiconductor, Inc. | Dynamic voltage adjustment for memory |
US7898285B2 (en) * | 2008-03-26 | 2011-03-01 | International Business Machines Corporation | Optimal local supply voltage determination circuit |
US7915910B2 (en) * | 2009-01-28 | 2011-03-29 | Apple Inc. | Dynamic voltage and frequency management |
-
2009
- 2009-01-28 US US12/361,405 patent/US7915910B2/en active Active
-
2010
- 2010-01-22 AU AU2010208458A patent/AU2010208458B2/en active Active
- 2010-01-22 JP JP2011548143A patent/JP5389190B2/ja active Active
- 2010-01-22 KR KR1020117019203A patent/KR101335830B1/ko active IP Right Grant
- 2010-01-22 EP EP10705681.4A patent/EP2391931B1/en active Active
- 2010-01-22 BR BRPI1007455-4A2A patent/BRPI1007455A2/pt not_active Application Discontinuation
- 2010-01-22 KR KR1020117023422A patent/KR101167477B1/ko active IP Right Grant
- 2010-01-22 RU RU2011135836/08A patent/RU2486574C2/ru active
- 2010-01-22 CN CN201080005677.4A patent/CN102301308B/zh active Active
- 2010-01-22 CN CN201110308981.2A patent/CN102360245B/zh active Active
- 2010-01-22 WO PCT/US2010/021840 patent/WO2010088155A2/en active Application Filing
- 2010-01-22 BR BR122012027851-3A patent/BR122012027851B1/pt active IP Right Grant
- 2010-01-22 RU RU2011140312/08A patent/RU2488875C2/ru active
- 2010-01-22 EP EP11184178.9A patent/EP2405324B1/en active Active
-
2011
- 2011-02-22 US US13/032,052 patent/US8130009B2/en active Active
-
2012
- 2012-01-27 US US13/360,038 patent/US8493088B2/en active Active
- 2012-07-03 HK HK12106421.2A patent/HK1165878A1/xx not_active IP Right Cessation
- 2012-09-12 JP JP2012200727A patent/JP5499123B2/ja active Active
-
2013
- 2013-06-12 US US13/915,850 patent/US9218049B2/en active Active
-
2015
- 2015-11-16 US US14/942,375 patent/US9407262B2/en active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6083344A (ja) * | 1983-10-13 | 1985-05-11 | Seiko Epson Corp | 半導体集積回路 |
JPS63133543A (ja) * | 1986-11-25 | 1988-06-06 | Nec Corp | Lsi動作速度制御方式 |
JPH02199851A (ja) * | 1989-01-30 | 1990-08-08 | Hitachi Ltd | 半導体装置 |
JPH058950U (ja) * | 1991-07-16 | 1993-02-05 | 日本電気株式会社 | 半導体集積回路 |
JPH10326867A (ja) * | 1997-05-26 | 1998-12-08 | Sony Corp | 半導体装置 |
JP2001156261A (ja) * | 1999-09-13 | 2001-06-08 | Hitachi Ltd | 半導体集積回路装置 |
JP2001345693A (ja) * | 2000-05-30 | 2001-12-14 | Hitachi Ltd | 半導体集積回路装置 |
JP2008099032A (ja) * | 2006-10-12 | 2008-04-24 | Matsushita Electric Ind Co Ltd | 半導体集積回路装置 |
WO2008081916A1 (ja) * | 2006-12-28 | 2008-07-10 | Nec Corporation | 半導体集積回路装置及び電源電圧制御方式 |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5499123B2 (ja) | 動的な電圧及び周波数管理 | |
US8339190B2 (en) | Semiconductor integrated circuit and electronic device | |
US7650527B2 (en) | MIPS recovery technique | |
US8386859B2 (en) | On-chip non-volatile storage of a test-time profile for efficiency and performance control | |
US20090044160A1 (en) | Dynamic critical path detector for digital logic circuit paths | |
US11462294B2 (en) | Mission mode Vmin prediction and calibration | |
AU2011226847A1 (en) | Dynamic voltage and frequency management | |
Fetzer et al. | The Challenges of Testing Adaptive Designs | |
Merentitis et al. | Energy optimal on-line Self-Test of microprocessors in WSN nodes |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130313 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130410 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130708 |
|
A524 | Written submission of copy of amendment under article 19 pct |
Free format text: JAPANESE INTERMEDIATE CODE: A524 Effective date: 20130708 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130731 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130815 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130909 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131008 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5389190 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |