JP2012191330A - クロック信号生成装置およびクロック信号生成方法 - Google Patents
クロック信号生成装置およびクロック信号生成方法 Download PDFInfo
- Publication number
- JP2012191330A JP2012191330A JP2011051686A JP2011051686A JP2012191330A JP 2012191330 A JP2012191330 A JP 2012191330A JP 2011051686 A JP2011051686 A JP 2011051686A JP 2011051686 A JP2011051686 A JP 2011051686A JP 2012191330 A JP2012191330 A JP 2012191330A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- error
- value
- output
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
【解決手段】パルス信号S2を決められた数だけカウントする毎にクロック信号S3を生成する際に、2回の1秒信号S1の出力時点間におけるパルス信号S2の第1カウント数とパルス信号S2の周波数との差分値である第1の誤差を決められた数から増減する補正処理を実行する処理部31〜33を備え、処理部は、1秒信号S1の出力時点から1秒間に生成すべき数のクロック信号S3を生成する毎に出力する1秒完了信号S6の出力時点までの間におけるパルス信号S2の第2カウント数が第1規定値以下のときに第2カウント数を第2の誤差として特定し、第2カウント数が第1規定値よりも大きくかつ周波数の値および第1の誤差を合計した値と第2カウント数との差分値の絶対値が第1規定値以下のときにその差分値を第3の誤差として特定し、補正処理において第1〜第3の誤差の合計値を決められた数から増減する。
【選択図】図1
Description
11 受信部
21 発振回路
31 第1処理部
32 第2処理部
33 第3処理部
100 GPS衛星
C カウント数
C1 第1カウント数
C2 第2カウント数
D1,D2 誤差
Nf 周波数
Nr2 第2規定値
Nr3 第3規定値
S0 GPS信号
S1 1秒信号
S3 クロック信号
S4a,S4b 誤差信号
S6 1秒完了信号
S7a 第1エラー信号
S7b 第2エラー信号
Claims (6)
- 高周波のパルス信号を生成して出力する発振回路と、
GPS衛星から発信されるGPS信号を受信して1秒信号を出力する受信部と、
前記発振回路から出力された前記パルス信号を予め決められた数だけカウントする毎に1個のクロック信号を生成するクロック信号生成処理を実行すると共に、前記受信部から前記1秒信号が2回出力される間に前記パルス信号の数をカウントした第1カウント数と前記パルス信号に対して予め規定された周波数の値との差分値である第1の誤差を特定し、前記クロック信号生成処理を実行する際に前記第1の誤差を前記予め決められた数から増減することによって前記クロック信号の生成周期を補正する補正処理を実行する処理部とを備えたクロック信号生成装置であって、
前記処理部は、前記受信部からの前記1秒信号の出力に同期して前記クロック信号生成処理を開始すると共に、1秒間に生成すべき数として予め決められた数の前記クロック信号を生成する毎にその生成完了を示す1秒完了時点を特定し、
前記1秒完了時点以前であって当該1秒完了時点に最も近い時点で出力された前記1秒信号の出力時点から当該1秒完了時点までの間に前記パルス信号の数をカウントした第2カウント数が前記周波数の値よりも小さい第1規定値以下のときには当該第2カウント数を第2の誤差として特定し、
前記第2カウント数が前記第1規定値よりも大きくかつ前記周波数の値および前記第1の誤差を合計した値と当該第2カウント数との差分値の絶対値が前記第1規定値以下のときには当該差分値を第3の誤差として特定し、
前記補正処理において、前記第1の誤差、前記第2の誤差および前記第3の誤差の合計値を前記予め決められた数から増減するクロック信号生成装置。 - 前記処理部は、前記受信部からの前記1秒信号の出力時点でカウントを開始した前記パルス信号のカウント数が前記周波数の値よりも大きい第2規定値以上となった時点で次の前記1秒信号が前記受信部から出力されていないと判別したとき、および前記受信部からの前記1秒信号の出力時点でカウントを開始した前記パルス信号のカウント数が前記周波数の値よりも小さい第3規定値以下の時点で次の前記1秒信号が前記受信部から出力されたと判別したときには、次の前記1秒信号の出力時点まで前記第1の誤差の特定を停止する請求項1記載のクロック信号生成装置。
- 前記処理部は、前記誤差の合計値を複数に分割した分割値を複数回の前記クロック信号生成処理において前記予め決められた数からそれぞれ増減して前記補正処理を実行する請求項1または2記載のクロック信号生成装置。
- 発振回路から出力された高周波のパルス信号を予め決められた数だけカウントする毎に1個のクロック信号を生成するクロック信号生成処理を実行すると共に、GPS衛星から発信されるGPS信号を受信して1秒信号を2回出力する間に前記パルス信号の数をカウントした第1カウント数と前記パルス信号に対して予め規定された周波数の値との差分値である第1の誤差を特定し、前記クロック信号生成処理を実行する際に前記第1の誤差を前記予め決められた数から増減することによって前記クロック信号の生成周期を補正する補正処理を実行するクロック信号生成方法であって、
前記1秒信号の出力に同期して前記クロック信号生成処理を開始すると共に、1秒間に生成すべき数として予め決められた数の前記クロック信号を生成する毎にその生成完了を示す1秒完了時点を特定し、
前記1秒完了時点以前であって当該1秒完了時点に最も近い時点で出力された前記1秒信号の出力時点から当該1秒完了時点までの間に前記パルス信号の数をカウントした第2カウント数が前記周波数の値よりも小さい第1規定値以下のときには当該第2カウント数を第2の誤差として特定し、
前記第2カウント数が前記第1規定値よりも大きくかつ前記周波数の値および前記第1の誤差を合計した値と当該第2カウント数との差分値の絶対値が前記第1規定値以下のときには当該差分値を第3の誤差として特定し、
前記補正処理において、前記第1の誤差、前記第2の誤差および前記第3の誤差の合計値を前記予め決められた数から増減するクロック信号生成方法。 - 前記1秒信号の出力時点でカウントを開始した前記パルス信号のカウント数が前記周波数の値よりも大きい第2規定値以上となった時点で次の前記1秒信号を出力できないと判別したとき、および前記1秒信号の出力時点でカウントを開始した前記パルス信号のカウント数が前記周波数の値よりも小さい第3規定値以下の時点で次の前記1秒信号を出力したと判別したときには、次の前記1秒信号の出力時点まで前記第1の誤差の特定を停止する請求項4記載のクロック信号生成方法。
- 前記誤差の合計値を複数に分割した分割値を複数回の前記クロック信号生成処理において前記予め決められた数からそれぞれ増減して前記補正処理を実行する請求項4または5記載のクロック信号生成方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011051686A JP5654908B2 (ja) | 2011-03-09 | 2011-03-09 | クロック信号生成装置およびクロック信号生成方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011051686A JP5654908B2 (ja) | 2011-03-09 | 2011-03-09 | クロック信号生成装置およびクロック信号生成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012191330A true JP2012191330A (ja) | 2012-10-04 |
JP5654908B2 JP5654908B2 (ja) | 2015-01-14 |
Family
ID=47084037
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011051686A Expired - Fee Related JP5654908B2 (ja) | 2011-03-09 | 2011-03-09 | クロック信号生成装置およびクロック信号生成方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5654908B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021149957A1 (ko) * | 2020-01-20 | 2021-07-29 | 효성중공업 주식회사 | Hvdc 시스템의 vbe 클록 동기화 장치 및 방법 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06203483A (ja) * | 1992-11-11 | 1994-07-22 | Hitachi Ltd | ディジタル信号再生装置及びそれに用いる集積回路及びディジタル信号再生方法 |
JPH07181273A (ja) * | 1993-12-24 | 1995-07-21 | Furuno Electric Co Ltd | クロック信号発生装置、パケット伝送時間の計測方法・計測システム |
JPH08202905A (ja) * | 1995-01-27 | 1996-08-09 | Nippondenso Co Ltd | 半導体集積回路 |
JPH11127078A (ja) * | 1997-10-20 | 1999-05-11 | Fujitsu Ltd | 自動周波数制御回路及び自動周波数制御方法 |
JP2005065199A (ja) * | 2003-08-20 | 2005-03-10 | Matsushita Electric Ind Co Ltd | Pll回路及び映像表示装置 |
JP2006292448A (ja) * | 2005-04-07 | 2006-10-26 | Hioki Ee Corp | 測定システム |
JP2010175413A (ja) * | 2009-01-30 | 2010-08-12 | Hioki Ee Corp | 測定システム |
JP2010263503A (ja) * | 2009-05-08 | 2010-11-18 | Kyocera Corp | 通信装置及びクロック補正方法 |
-
2011
- 2011-03-09 JP JP2011051686A patent/JP5654908B2/ja not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06203483A (ja) * | 1992-11-11 | 1994-07-22 | Hitachi Ltd | ディジタル信号再生装置及びそれに用いる集積回路及びディジタル信号再生方法 |
JPH07181273A (ja) * | 1993-12-24 | 1995-07-21 | Furuno Electric Co Ltd | クロック信号発生装置、パケット伝送時間の計測方法・計測システム |
JPH08202905A (ja) * | 1995-01-27 | 1996-08-09 | Nippondenso Co Ltd | 半導体集積回路 |
JPH11127078A (ja) * | 1997-10-20 | 1999-05-11 | Fujitsu Ltd | 自動周波数制御回路及び自動周波数制御方法 |
JP2005065199A (ja) * | 2003-08-20 | 2005-03-10 | Matsushita Electric Ind Co Ltd | Pll回路及び映像表示装置 |
JP2006292448A (ja) * | 2005-04-07 | 2006-10-26 | Hioki Ee Corp | 測定システム |
JP2010175413A (ja) * | 2009-01-30 | 2010-08-12 | Hioki Ee Corp | 測定システム |
JP2010263503A (ja) * | 2009-05-08 | 2010-11-18 | Kyocera Corp | 通信装置及びクロック補正方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021149957A1 (ko) * | 2020-01-20 | 2021-07-29 | 효성중공업 주식회사 | Hvdc 시스템의 vbe 클록 동기화 장치 및 방법 |
US11953937B2 (en) | 2020-01-20 | 2024-04-09 | Hyosung Heavy Industries Corporation | Apparatus and method for synchronizing VBE clock in HVDC system |
Also Published As
Publication number | Publication date |
---|---|
JP5654908B2 (ja) | 2015-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102998970B (zh) | 一种基于crio平台的高精度对时同步方法 | |
RU2011153501A (ru) | Устройство и способ выбора оптимального источника для упорядочения гетеродина | |
US20220070801A1 (en) | Monitoring system and synchronization method | |
JP2013024856A (ja) | 周波数測定方法及びそのシステム | |
CN109085616A (zh) | 一种卫星授时方法、装置及存储介质 | |
US11169564B2 (en) | Timing circuit and timing method | |
JP2014525705A5 (ja) | ||
US20120166121A1 (en) | Apparatus for detecting real time clock frequency offset and method thereof | |
JP2009216544A (ja) | 時刻修正装置、および、電波時計 | |
JP5654908B2 (ja) | クロック信号生成装置およびクロック信号生成方法 | |
CN109597297B (zh) | 一种晶振补偿方法及装置 | |
JP5936716B2 (ja) | 信号処理装置 | |
US20130124758A1 (en) | Systems, Methods, and Apparatus for Estimating Power Time of Use | |
CN113673110A (zh) | 一种晶振时钟修正方法、装置、设备和介质 | |
TW201605171A (zh) | 時脈校正電路與時脈校正方法及其檢測方法 | |
JP2007198812A (ja) | 震度計 | |
CN108873669B (zh) | 一种计算机同步时钟的utc时间计算方法 | |
JP2005134215A (ja) | 信号到来時間差測定システム | |
JP5159829B2 (ja) | 時刻修正装置 | |
CN107615205B (zh) | 时钟诊断装置及时钟诊断方法 | |
JP2018042032A (ja) | 受信装置 | |
CN108770056B (zh) | 超宽带同步信号修正方法、装置及定位基站 | |
US10931434B2 (en) | Relay apparatus, communication system, and failure detection method | |
JP2010212763A (ja) | データ再生装置 | |
JP5821807B2 (ja) | 時刻修正装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140221 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141014 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141111 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141121 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5654908 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |