JP2012010528A - 負荷駆動装置 - Google Patents

負荷駆動装置 Download PDF

Info

Publication number
JP2012010528A
JP2012010528A JP2010145499A JP2010145499A JP2012010528A JP 2012010528 A JP2012010528 A JP 2012010528A JP 2010145499 A JP2010145499 A JP 2010145499A JP 2010145499 A JP2010145499 A JP 2010145499A JP 2012010528 A JP2012010528 A JP 2012010528A
Authority
JP
Japan
Prior art keywords
signal
switching elements
output
voltage
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010145499A
Other languages
English (en)
Inventor
Shigemi Masuda
重巳 増田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Minebea Co Ltd
Original Assignee
Minebea Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Minebea Co Ltd filed Critical Minebea Co Ltd
Priority to JP2010145499A priority Critical patent/JP2012010528A/ja
Publication of JP2012010528A publication Critical patent/JP2012010528A/ja
Pending legal-status Critical Current

Links

Images

Abstract

【課題】低廉かつ簡易な回路構成により、ノイズおよびスイッチング損失を低減し、合理的かつ効率的にスイッチング素子を駆動して、高効率化を達成することが可能な負荷駆動装置を提供する。
【解決手段】負荷駆動装置1は、第1、第2のスイッチング素子Q1、Q2と、第1、第2のダイオードD3、D4と、第1のコンデンサC1を含み、負荷駆動装置1の入力段を構成するデュアルブーストAC/DCコンバータと、高周波絶縁トランスT1と、第1、第2のスイッチング素子Q1、Q2と、第1、第2の共振コンデンサCrl、Cr2とを含み、負荷駆動装置1の出力段を構成する複合共振形DC/ACコンバータと、直流バス電圧をPWM制御するともに出力電圧をPFM制御する制御手段5とを備えている。
【選択図】図1

Description

本発明は、負荷駆動装置に関し、特に、交流電源の交流電圧を整流手段により整流し、得られた直流出力をインバータ手段により交流に変換してトランスの一次側に印加することにより、トランスの二次側に接続された負荷を駆動する負荷駆動装置に関する。
図12に、力率改善回路として昇圧コンバータ回路を用いた従来の負荷駆動装置の例を示す。図12に示す負荷駆動装置100は、ダイオードブリッジDBと、昇圧コンバータ回路(力率改善回路)101と、インバータ回路102とを含んでいる。負荷駆動装置100において、ダイオードブリッジDB及び昇圧コンバータ回路101は、商用AC電源の交流電圧Vinを整流・平滑化し、インバータ回路102は、昇圧コンバータ回路101からの直流出力を交流に変換して高周波絶縁トランスT11の一次側に印加し、高周波絶縁トランスT11の二次側に接続された負荷103を駆動する。この際、昇圧コンバータ回路101は、その昇圧動作を利用して、商用AC電源からの入力電流波形を入力電圧Vinと同位相の正弦波状に制御することにより、力率を改善するものである。
負荷駆動装置100において、昇圧コンバータ回路(力率改善回路)101は、ダイオードブリッジDBの出力端子の一端にリアクトルL11とダイオードD11の直列回路を接続し、ダイオードD11とダイオードブリッジDBの出力端子の他端との間に平滑用コンデンサC11を接続し、リアクトルL11とダイオードD11の接続点とダイオードブリッジDBと平滑用コンデンサC11の接続点の間にスイッチング素子Q11を接続して構成される。
また、インバータ回路102は、平滑用コンデンサC11の正極端子と負極端子と並列に、高周波絶縁トランスT11の一次巻線、スイッチング素子Q13、及びコンデンサC12を含む直列回路を接続し、高周波絶縁トランスT11の一次巻線とスイッチング素子Q13の接続点と、平滑用コンデンサC11の負極端子との間にスイッチング素子Q12を接続して構成される。尚、高周波絶縁トランスT11は、その一次側と直列に形成されるリーケージインダクタンスLsと、一次側と並列に形成される励磁インダクタンスLmとを有している。
スイッチング素子Q13とスイッチング素子Q12には、それぞれ逆並列にダイオードD13、D12が接続されており、スイッチング素子がMOSFETの場合、このダイオードはMOSFETの寄生ダイオードで代用可能である。
負荷駆動装置100において、昇圧コンバータ回路101のスイッチング素子Q11のゲート電極には、スイッチング素子ドライブ回路104からパルス信号が印加され、このパルス信号によってスイッチング素子Q11をオン/オフ動作させることにより、出力電圧を昇圧するとともに力率を改善する。そして、インバータ回路102のスイッチング素子Q13、Q12のそれぞれのゲート電極には、スイッチング素子ドライブ回路15からパルス信号が印加され、このパルス信号によってスイッチング素子Q13とスイッチング素子Q12を交互にオン/オフ動作させることにより、負荷13に交流電力を供給する。
このように構成された負荷駆動装置100は、ダイオードブリッジDB、昇圧コンバータ回路101、インバータ回路102がそれぞれ独立した個別の回路として構成されているため、電力損失が大きく、効率を低下させるとともに、部品点数が多くなる結果、コストが増大するという問題がある。
従来、このような問題を解決するため、AC入力を整流するダイオードブリッジを含まないコンバータ回路を構成した負荷駆動装置が提案されている(例えば、特許文献1参照)。
図13に示す電力変換装置(負荷駆動装置)200は、コンバータ回路202と、インバータ回路203と、制御回路204とを含む。電力変換装置200は、商用AC電源205から入力される交流電力をコンバータ回路202によって整流・平滑化し、コンバータ回路202からの直流出力をインバータ回路203によって三相交流に変換して、負荷(電動機)206へ供給する。
電力変換装置200において、コンバータ回路202は、ブリッジ回路202a、リアクトルL、およびコンデンサCからなる。ブリッジ回路202aは、商用AC電源205に接続され、4つのダイオードD21〜D24がブリッジ結線されている。リアクトルLは、商用AC電源205の一方の電極とブリッジ回路202aとの間に接続されている。コンデンサCは、ブリッジ回路202aの出力側に設けられ、ブリッジ回路202aの出力電流が充放電されて、その両端電圧がコンバータ回路202の出力電圧となる。また、ブリッジ回路202aにおいて、リアクトルLが接続される側の、商用電源205の入力点に対する上アームおよび下アームの各ダイオードD21、D22には、スイッチング素子T1、T2が並列接続されている。このスイッチング素子T1、T2は、MOS−FETで構成されている。尚、図示は省略するが、インバータ回路203は、例えば6つのスイッチング素子が三相ブリッジ結線されてなるものである。
ブリッジ回路202aは、制御回路204によるスイッチング制御により同期整流を行う。具体的には、制御回路204は、スイッチング素子T1、T2に逆電圧が印可されるタイミング、すなわち、スイッチング素子T1、T2と並列に接続されたダイオードD21、D22がオンするタイミングで、スイッチング素子T1、T2をオンし、これによって、電流が、ダイオードD21、D22ではなく、スイッチング素子T1、T2を流れることになる。
電力変換装置200は、ブリッジ回路202aにおいてこのような同期整流を実施することによって、ダイオードD21、D22に電流が流れる場合と比較して、損失の低減、ひいては電力変換効率の向上を図るものである。また、特許文献1では、電力変換装置200において、スイッチング素子T1、T2のオン/オフを次のように制御することにより、力率改善を行うことができるとしている。
その制御方法は、商用AC電源205の前半の半周期(交流電圧が正の範囲)において、商用AC電源205からの電圧Viがブリッジ回路の出力電圧Voより低い期間、一定時間スイッチング素子T2をオンし、一定時間経過後、スイッチング素子T2をオフすると同時にスイッチング素子T1をオンし、その後、スイッチング素子T1の両端がゼロ電圧になるまでオンする。そして、商用AC電源205の後半の半周期(交流電圧が負の範囲)において、入力電圧Viが出力電圧Voより高い期間、一定時間スイッチング素子T1をオンし、一定時間経過後、スイッチング素子T1をオフすると同時にスイッチング素子T2をオンし、その後、スイッチング素子T2の両端がゼロ電圧になるまでオンする、というものである。
特開2008−61412号公報
しかしながら、図13に示す電力変換装置200では、力率改善機能を有するコンバータ回路202とインバータ回路203とは、それぞれ独立した個別の回路により構成されており、スイッチング損失の低減、及び、部品点数、ひいてはコストの削減に関して、十分なものとは言えない。
本発明は、上記課題に鑑みてなされたものであり、低廉かつ簡易な回路構成により、ノイズおよびスイッチング損失を低減して高効率化を達成することが可能な負荷駆動装置を提供することを目的とする。
以下の発明の態様は、本発明の構成を例示するものであり、本発明の多様な構成の理解を容易にするために、項別けして説明するものである。各項は、本発明の技術的範囲を限定するものではなく、発明を実施するための最良の形態を参酌しつつ、各項の構成要素の一部を置換し、削除し、又は、さらに他の構成要素を付加したものについても、本願発明の技術的範囲に含まれ得るものである。
(1)交流電源の交流電圧を整流する整流手段と、力率改善動作を行うとともに直流バス電圧を出力する昇圧手段と、2つのスイッチング素子及びトランスを有し、前記直流バス電圧を交流に変換して前記トランスの一次側に印加するインバータ手段と、前記2つのスイッチング素子を駆動する制御手段とを備え、前記トランスの二次側に接続された負荷を駆動する負荷駆動装置において、前記インバータ手段の前記2つのスイッチング素子は、前記整流手段の整流素子並びに前記昇圧手段の整流素子及びスイッチング素子を兼ねており、前記交流電圧を検出する交流電圧検出回路と、前記直流バス電圧を検出する直流バス電圧検出回路とをさらに備え、前記制御手段は、前記直流バス電圧検出回路の出力信号に基づいてパルス幅または周波数が可変制御された基準パルス情報を生成するとともに、前記交流電圧検出回路の出力信号に基づいて、前記基準パルス情報のパルス幅に相当するオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号を、前記交流電圧の半周期毎に前記2つのスイッチング素子に対して交互に出力し、かつ、前記2つのスイッチング素子を相補的にオン/オフ動作させることを特徴とする負荷駆動装置(請求項1)。
(2)(1)項に記載の負荷駆動装置において、前記制御手段は、前記直流バス電圧検出回路の出力信号を入力し、該出力信号と第1基準電圧との誤差に基づく第1誤差信号を出力する第1誤差増幅器と、所定の周波数のキャリア信号を出力する発振器と、前記第1誤差信号と前記キャリア信号を入力し、前記第1誤差信号を前記キャリア信号によりパルス幅変調して、前記基準パルス情報として使用される基準パルス信号を生成する比較回路部と、前記交流電圧検出回路の出力信号を入力するとともに、前記基準パルス信号を入力する第1入力、及び、前記第1入力から入力される前記基準パルス信号と前記基準パルス信号の反転信号とを前記交流電圧の半周期毎に交互に出力する第1出力を少なくとも有するパルス信号反転回路部と、前記パルス信号反転回路部の前記第1出力からの出力信号を入力する第2入力を少なくとも有し、前記2つのスイッチング素子の一方に対して、前記第2入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力し、前記2つのスイッチング素子の他方に対して、前記第2入力からの入力信号によるオン/オフ動作と相補的にオン/オフ動作させる駆動信号を出力するドライブ回路部と、を備えていることを特徴とする負荷駆動装置(請求項2)。
(3)(1)項に記載の負荷駆動装置において、前記制御手段は、前記直流バス電圧検出回路の出力信号を入力し、該出力信号と第1基準電圧との誤差に基づく第1誤差信号を出力する第1誤差増幅器と、前記第1誤差信号を入力し、該第1誤差信号に応じて変動する周波数を有するキャリア信号を出力する発振器と、所定の定電圧信号と前記キャリア信号を入力し、前記定電圧信号を前記キャリア信号によりパルス周波数変調して、前記基準パルス情報として使用される基準パルス信号を生成する比較回路部と、前記交流電圧検出回路の出力信号を入力するとともに、前記基準パルス信号を入力する第1入力、及び、前記第1入力から入力される前記基準パルス信号と前記基準パルス信号の反転信号とを前記交流電圧の半周期毎に交互に出力する第1出力を少なくとも有するパルス信号反転回路部と、前記パルス信号反転回路部の前記第1出力からの出力信号を入力する第2入力を少なくとも有し、前記2つのスイッチング素子の一方に対して、前記第2入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力し、前記2つのスイッチング素子の他方に対して、前記第2入力からの入力信号によるオン/オフ動作と相補的にオン/オフ動作させる駆動信号を出力するドライブ回路部と、を備えることを特徴とする負荷駆動装置。
ここで、(2)、(3)項に記載の負荷駆動装置において、好ましくは、前記パルス信号反転回路部は、前記基準パルス信号と前記基準パルス信号の反転信号とを、前記第1出力に対して前記交流電圧の半周期だけずらして、前記交流電圧の半周期毎に交互に出力する第2出力をさらに有しており、前記ドライブ回路部は、前記パルス信号反転回路部の前記第2出力からの出力信号を入力する第3入力をさらに有し、前記2つのスイッチング素子の一方に対して、前記第2入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力し、前記2つのスイッチング素子の他方に対して、前記第3入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力するものである。
さらに好ましくは、前記比較回路部は、前記基準パルス信号と前記基準パルス信号の反転信号の両方を出力し、前記パルス信号反転回路部は、前記基準パルス信号の反転信号を入力する第4入力をさらに有し、前記第1出力は、前記第1入力からの入力信号と該入力信号の反転信号とを前記交流電圧の半周期毎に交互に出力し、前記第2出力は、前記第4入力からの入力信号と該入力信号の反転信号を前記交流電圧の半周期毎に交互に出力するものである。
(4)(1)項に記載の負荷駆動装置において、前記制御手段は、前記直流バス電圧検出回路の出力信号をデジタルデータの直流バス電圧データに変換する第1A/D変換部と、前記交流電圧検出回路の出力信号をデジタルデータの交流電圧データに変換する第2A/D変換部と、前記直流バス電圧データに基づいて、前記基準パルス情報のパルス幅または周波数を決定する基準パルス情報設定部と、前記交流電圧データに基づいて、前記基準パルス情報のパルス幅に等しいオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号と、該駆動信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号とを、前記2つのスイッチング素子のいずれに出力するかを、前記交流電圧の半周期毎に切替えて設定する出力方向設定部と、前記出力方向設定部により設定された前記駆動信号に相当するパルス信号を出力する出力部と、を備えることを特徴とする負荷駆動装置。
(5)(1)項に記載の負荷駆動装置において、前記トランスの二次側の出力電圧を検出する出力電圧検出回路をさらに備えており、前記制御手段は、前記直流バス電圧検出回路の出力信号に基づいて前記基準パルス情報のパルス幅を可変制御し、かつ、前記出力電圧検出回路の出力信号に基づいて前記基準パルス情報の周波数を可変制御することを特徴とする負荷駆動装置(請求項3)。
(6)(4)項に記載の負荷駆動装置において、前記制御手段は、前記直流バス電圧検出回路の出力信号を入力し、該出力信号と第1基準電圧との誤差に基づく第1誤差信号を出力する第1誤差増幅器と、前記出力電圧検出回路の出力信号を入力し、該出力信号と第2基準電圧との誤差に基づく第2誤差信号を出力する第2誤差増幅器と、前記第2誤差信号を入力し、該第2誤差信号に応じて変動する周波数を有するキャリア信号を出力する発振器と、前記第1誤差信号と前記キャリア信号を入力し、前記第1誤差信号を前記キャリア信号によりパルス幅変調及び周波数変調して、前記基準パルス情報として使用される基準パルス信号を出力する比較回路部と、前記交流電圧検出回路の出力信号を入力するとともに、前記基準パルス信号を入力する第1入力、及び、前記第1入力から入力される前記基準パルス信号と前記基準パルス信号の反転信号とを前記交流電圧の半周期毎に交互に出力する第1出力を少なくとも有するパルス信号反転回路部と、前記パルス信号反転回路部の前記第1出力からの出力信号を入力する第2入力を少なくとも有し、前記2つのスイッチング素子の一方に対して、前記第2入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力し、前記2つのスイッチング素子の他方に対して、前記第2入力からの入力信号によるオン/オフ動作と相補的にオン/オフ動作させる駆動信号を出力するドライブ回路部と、を備えることを特徴とする負荷駆動装置(請求項4)。
ここで、(6)項に記載の負荷駆動装置において、好ましくは、前記パルス信号反転回路部は、前記基準パルス信号と前記基準パルス信号の反転信号とを、前記第1出力に対して前記交流電圧の半周期だけずらして、前記交流電圧の半周期毎に交互に出力する第2出力をさらに有しており、前記ドライブ回路部は、前記パルス信号反転回路部の前記第2出力からの出力信号を入力する第3入力をさらに有し、前記2つのスイッチング素子の一方に対して、前記第2入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力し、前記2つのスイッチング素子の他方に対して、前記第3入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力するものである。
さらに好ましくは、前記比較回路部は、前記基準パルス信号と前記基準パルス信号の反転信号の両方を出力し、前記パルス信号反転回路部は、前記基準パルス信号の反転信号を入力する第4入力をさらに有し、前記第1出力は、前記第1入力からの入力信号と該入力信号の反転信号とを前記交流電圧の半周期毎に交互に出力し、前記第2出力は、前記第4入力からの入力信号と該入力信号の反転信号を前記交流電圧の半周期毎に交互に出力するものである。
(7)(5)項に記載の負荷駆動装置において、前記制御手段は、前記直流バス電圧検出回路の出力信号をデジタルデータの直流バス電圧データに変換する第1A/D変換部と、前記交流電圧検出回路の出力信号をデジタルデータの交流電圧データに変換する第2A/D変換部と、前記出力電圧検出回路の出力信号をデジタルデータの出力電圧データに変換する第3A/D変換部と、前記直流バス電圧データに基づいて前記基準パルス情報のパルス幅を決定し、かつ、前記出力電圧データに基づいて前記基準パルス情報の周波数を決定する基準パルス情報設定部と、前記交流電圧データに基づいて、前記基準パルスのパルス幅に等しいオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号と、該駆動信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号とを、前記2つのスイッチング素子のいずれに出力するかを、前記交流電圧の半周期毎に切替えて設定する出力方向設定部と、前記出力方向設定部により設定された前記駆動信号に対応するパルス信号を出力する出力部と、を備えることを特徴とする負荷駆動装置。
(8)(1)〜(7)のいずれか1項に記載の負荷駆動装置において、前記2つのスイッチング素子は、直列に接続された第1、第2のスイッチング素子(Q1,Q2)からなり、前記整流手段及び前記昇圧手段は、一端が前記交流電源の一端に接続されるリアクトル(L1)と、直列に接続されてその中間点が前記交流電源の他端に接続される第1、第2のダイオード(D3,D4)と、該第1、第2のダイオード(D3,D4)の直列回路と並列に接続される第1のコンデンサ(C1)と、前記第1、第2のスイッチング素子(Q1,Q2)とを含み、前記第1、第2のスイッチング素子(Q1,Q2)の直列回路は、その中間点が前記リアクトル(L1)の他端に接続されるとともに前記第1、第2のダイオード(D3,D4)の直列回路と並列に接続されており、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第1、第2のダイオード(D3,D4)との組合せによって、前記交流電源の交流電圧を全波整流するとともに、前記リアクトル(L1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第1のコンデンサ(C1)との組合せによって、整流電圧を昇圧し、前記インバータ手段は、前記トランス(T1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、第1の共振コンデンサ(Cr1)とを含んでおり、前記トランス(T1)の一次側の一端は、前記第1、第2のスイッチング素子(Q1,Q2)の直列回路の中間点に接続され、前記トランス(T1)の一次側の他端は、前記第1、第2(Q1,Q2)のスイッチング素子の直列回路の一端に接続されるとともに、前記トランス(T1)の一次側のいずれか一方の一端は、一次巻線に直列接続された前記第1の共振コンデンサ(Cr1)を介して前記第1、第2のスイッチング素子(Q1,Q2)の直列回路に接続され、前記第1、第2のスイッチング素子(Q1,Q2)と、前記トランス(T1)の一次巻線と直列に形成されるリーケージインダクタンス(Ls)と、前記トランス(T1)の一次巻線と並列に形成される励磁インダクタンス(Lm)と、前記第1の共振コンデンサ(Cr1)とによる共振動作によって、ソフトスイッチング動作を行うことを特徴とする負荷駆動装置(請求項5)。
(9)(8)項に記載の負荷駆動装置において、前記第1のスイッチング素子(Q1)と並列に接続される第2の共振コンデンサ(Cr2)をさらに備えることを特徴とする負荷駆動装置(請求項6)。
(10)(1)〜(7)のいずれか1項に記載の負荷駆動装置において、前記2つのスイッチング素子は、直列に接続された第1、第2のスイッチング素子(Q1,Q2)からなり、前記整流手段及び前記昇圧手段は、一端が前記交流電源の一端に接続されるリアクトル(L1)と、直列に接続されてその中間点が前記交流電源の他端に接続される第1、第2のダイオード(D3,D4)と、前記第1、第2のスイッチング素子(Q1,Q2)と、直列に接続されて前記第1、第2のスイッチング素子(Q1,Q2)の直列回路と並列に接続される第2、第3のコンデンサ(C2,C3)とを含み、前記第2、第3のコンデンサ(C2,C3)の直列回路は、前記第1,第2のダイオード(D3,D4)の直列回路と並列に接続され、前記第1、第2のスイッチング素子(Q1,Q2)の直列回路は、その中間点が前記リアクトル(L1)の他端に接続されるとともに前記第1,第2のダイオード(D3,D4)の直列回路と並列に接続されており、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第1、第2のダイオード(D3,D4)との組合せによって、前記交流電源の交流電圧を全波整流するとともに、前記リアクトル(L1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第2、第3のコンデンサ(C2,C3)との組合せによって、整流電圧を昇圧し、前記インバータ手段は、前記トランス(T1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、第1の共振コンデンサ(Cr1)とを含んでおり、前記トランス(T1)の一次側の一端は、一次巻線に直列接続された前記第1の共振コンデンサ(Cr1)を介して前記第1、第2のスイッチング素子(Q1,Q2)の直列回路の中間点に接続され、前記トランス(T1)の一次側の他端は、前記第2、第3のコンデンサ(C2,C3)の直列回路の中間点に接続されて、前記第1、第2のスイッチング素子(Q1,Q2)と、前記トランス(T1)の一次巻線と直列に形成されるリーケージインダクタンス(Ls)と、前記トランス(T1)の一次巻線と並列に形成される励磁インダクタンス(Lm)と、前記第1の共振コンデンサ(Cr1)とによる共振動作によって、ソフトスイッチング動作を行うことを特徴とする負荷駆動装置(請求項7)。
(8)〜(10)のいずれか1項に記載された負荷駆動装置は、好ましくは、前記トランス(T1)の二次側が、整流平滑化回路を介して前記負荷に接続されており、AC/DCコンバータをなすものである。
本発明に係る負荷駆動装置は、以上のように構成したため、交流電源の交流電圧を整流する整流手段と、力率改善動作を行う昇圧手段と、昇圧手段の直流出力を交流に変換するインバータ手段とを備えた負荷駆動装置を、それぞれの手段を独立した個別の回路として構成することなく、部品点数を削減して低廉かつ簡易に構成することが可能となるとともに、EMIノイズおよびスイッチング損失を低減し、負荷駆動装置の高効率化を達成することが可能となる。
また、スイッチング素子のスイッチング動作を、直流バス電圧に基づいてパルス幅変調制御またはパルス周波数変調制御することによって、交流電源からの入力電圧が変動しても、所望の直流バス電圧を安定に保持することが可能となる。さらに、スイッチング素子のスイッチング動作を、直流バス電圧に基づいてパルス幅変調制御し、同時に、出力電圧に基づいてパルス周波数変調制御することによって、直流バス電圧と出力電圧の2つの制御量に対して2つの異なる制御方式を併用し、合理的かつ効率的にスイッチング素子を駆動することが可能になり、負荷駆動装置のさらなる高効率化を達成することができる。
本発明の第1の実施形態における負荷駆動装置を示す回路構成図である。 図1に示す負荷駆動装置において、入力段のAC/DCコンバータの基本動作を示す波形図である。 図1に示す負荷駆動装置において、出力段のDC/DCコンバータの入出力電圧のゲイン特性を示す図である。 図1に示す負荷駆動装置における制御手段の構成例を示すブロック図である。 図4に示す制御手段において、パルス信号反転回路部の動作を示す波形図である。 (a)及び(b)は、図1に示す負荷駆動装置において、主要部の動作の一例を示す波形図である。 (a)及び(b)は、図1に示す負荷駆動装置において、主要部の動作の一例を詳細に示す波形図である。 図1に示す負荷駆動装置において、デジタル制御による制御方法を示すフローチャートである。 本発明の第1の実施形態における負荷駆動装置の別の例を示す回路構成図である。 本発明の第1の実施形態における負荷駆動装置のさらに別の例を示す回路構成図である。 (a)及び(b)は、本発明の第2の実施形態における負荷駆動装置の制御手段の構成例を示すブロック図である。 従来の負荷駆動装置の一例を示す回路構成図である。 従来の負荷駆動装置の別の例を示す回路構成図である。
以下、本発明の実施形態を添付図面に基づいて説明する。
(第1の実施形態)
図1は、本発明の第1の実施形態における負荷駆動装置の一例を示す回路構成図である。図1において、図12に示した従来の負荷駆動装置100と共通する構成要素には同一符号を付している。
図1に示す負荷駆動装置1は、リアクトルL1と、第1、第2のダイオードD3、D4と、第1のコンデンサC1と、第1、第2のスイッチング素子Q1、Q2と、高周波絶縁トランスT1と、第1の共振コンデンサCr1と、スイッチング素子ドライブ回路部2とを備えている。
負荷駆動装置1において、第1、第2のダイオードD3、D4は直列に接続され、また、第1、第2のスイッチング素子Q1、Q2は直列に接続されており、第1、第2のスイッチング素子Q1、Q2の直列回路及び第1のコンデンサC1は、第1、第2のダイオードD3、D4の直列回路と並列に接続されている。リアクトルL1は、一端が商用交流電源Vinの一端に接続され、他端は第1、第2のスイッチング素子Q1、Q2の直列回路の中間点に接続され、商用交流電源Vinの他端は、第1、第2のダイオードD3、D4の直列回路の中間点に接続されている。
また、高周波絶縁トランスT1の一次側の一端は、第1、第2のスイッチング素子Q1、Q2の直列回路の中間点に接続され、他端は、一次巻線に直列接続された第1の共振コンデンサCr1を介して第1、第2のスイッチング素子Q1、Q2の直列回路の一端に接続されている。そして、高周波絶縁トランスT1の二次側には、整流平滑化回路を介して負荷3が接続されており、本実施形態において、この整流平滑化回路は、高周波絶縁トランスT1の二次側の一端に接続された第3のダイオードD8と、高周波絶縁トランスT1の二次巻線と並列に接続された出力コンデンサC4からなる。
尚、負荷駆動装置1において、高周波絶縁トランスT1の一次側の一端を、一次巻線に直列接続された第1の共振コンデンサCr1を介して第1、第2のスイッチング素子Q1、Q2の直列回路の中間点に接続し、他端を、(第1の共振コンデンサCr1を介することなく)第1、第2のスイッチング素子Q1、Q2の直列回路の一端に接続するものであってもよい。
高周波絶縁トランスT1は、その一次側に、高周波絶縁トランスT1の一次巻線と直列に形成されたリーケージインダクタンスLsと、高周波絶縁トランスT1の一次巻線と直並列に形成された励磁インダクタンスLmを有している。また、第1のスイッチング素子Q1と並列に、第2の共振コンデンサCr2が接続されている。
本実施形態において、第1、第2のスイッチング素子Q1、Q2は、MOSFETからなり、第1のスイッチング素子Q1、第2のスイッチング素子Q2は、それぞれ、内蔵された寄生ダイオードD1、D2を含んでいる。
負荷駆動装置1の入力段は、リアクトルL1と、第1、第2のダイオードD3、D4と、第1のコンデンサC1と、それぞれ寄生ダイオードD1、D2を内蔵する第1、第2のスイッチング素子Q1、Q2とを含み、整流回路及び昇圧回路として機能するデュアルブーストAC/DCコンバータから構成され、このデュアルブーストAC/DCコンバータは、第1、第2のスイッチング素子Q1、Q2と、第1、第2のダイオードD3、D4との組合せによって、商用交流電源Vinの交流電圧を全波整流するとともに、リアクトルL1と、第1、第2のスイッチング素子Q1、Q2と、第1のコンデンサC1との組合せによって、整流電圧を昇圧しつつ力率を改善するものである。
一方、負荷駆動装置1の出力段は、第1、第2のスイッチング素子Q1、Q2及び高周波絶縁トランスT1を有し、デュアルブーストAC/DCコンバータの出力電圧である直流バス電圧を交流に変換して高周波絶縁トランスT1の一次側に印加するインバータ手段と、第3のダイオードD8及び出力コンデンサC4から高周波絶縁トランスT1の二次側に構成された整流平滑化回路とを含み、さらに、第1、第2のスイッチング素子Q1、Q2、リーケージインダクタンスLs、励磁インダクタンスLm、第1の共振コンデンサCr1、及び、第2の共振コンデンサCr2による複合共振動作によって、ソフトスイッチング動作を行う複合共振形DC/DCコンバータとして構成されている。
このような入力段と出力段とを有し、全体として、デュアルブースト複合共振AC/DCコンバータを構成する負荷駆動装置1は、第1、第2のスイッチング素子Q1、Q2を、整流回路、昇圧回路、及びインバータ手段の共通の構成要素として用いることを1つの特徴とするものであり、第1、第2のスイッチング素子Q1、Q2は、インバータ手段のスイッチング素子として機能することに加えて、整流回路における整流素子、及び、昇圧回路の整流素子及びスイッチング素子としても機能する。
さらに、本実施形態において、負荷駆動装置1は、スイッチング素子Q1、Q2を駆動する制御手段5を備えており、制御手段5は、スイッチング素子Q1、Q2に対して駆動信号(ゲート駆動信号)を出力するスイッチング素子ドライブ回路部2と、スイッチング素子ドライブ回路部2の動作を制御する制御回路部4からなる。また、負荷駆動装置1は、商用交流電源Vinから入力される交流電圧を検出する交流電圧検出回路、第1のコンデンサC1の両端間電圧である直流バス電圧を検出する直流バス電圧検出回路、及び、出力コンデンサC4の両端間電圧である出力電圧を検出する出力電圧検出回路を備えており、それぞれの検出回路からの出力信号は、制御回路部4に入力される。
尚、図1では、交流電圧検出回路、直流バス電圧検出回路、及び、出力電圧検出回路は、それぞれ、商用交流電源Vinの一端とリアクトルL1の一端との接続点(A)、第1のコンデンサC1と第2のスイッチング素子Q2との接続点(B)、及び、出力コンデンサC4と第3のダイオードD8との接続点(C)から制御回路部4に入力される信号の流れとして模式的に示されているが、本発明において、これらの検出回路は、各接続点A、B、Cの電圧を検出する任意の適切な回路を使用することができる。例えば、これらの検出回路は、単に各接続点A、B、Cと制御回路部4の各入力端子とを接続する配線からなり、各接続点A、B、Cの電圧信号が直接制御回路部4に入力されるものであってもよく、あるいは、例えば分圧回路またはフォトカプラ等を含む任意の適切な検出回路を用いて、それらの検出回路からの各接続点A、B、Cの電圧に対応する出力信号を制御回路部4に入力するもののであってもよい。本発明では、これらの全ての場合を総称して、交流電圧検出回路、直流バス電圧検出回路、及び、出力電圧検出回路、並びに、各検出回路からの出力信号という。
次に、負荷駆動装置1の動作について説明する。但し、第1、第2のスイッチング素子Q1、Q2を駆動する制御手段5の構成及び動作の詳細については後述し、まず、負荷駆動装置1における入力段と出力段の基本動作を説明する。また、以下の説明において、商用交流電源Vinの極性が、図1に符号「+」、「−」で示した極性となる期間を交流電圧の正の半周期、上記極性と逆の極性となる期間を負の半周期という。
負荷駆動回路1の入力段を構成するAC/DCコンバータ(整流回路及び昇圧回路)において、交流電圧の正の半周期では、第1のスイッチング素子Q1は、昇圧コンバータ回路におけるスイッチング素子(主スイッチング素子)として機能し、このとき、第2のスイッチング素子Q2は、昇圧コンバータ回路における整流素子(同期整流素子)として機能する。
具体的には、交流電圧の正の半周期において、第1のスイッチング素子Q1がターンオンされ、かつ第2のスイッチング素子Q2がターンオフされている間、商用交流電源Vinから、リアクトルL1、第1のスイッチング素子Q1、及び第2のダイオードD3を経て商用交流電源Vinに戻る電流経路が形成され、リアクトルL1にエネルギーが蓄積される。そして、第1のスイッチング素子Q1がターンオフされ、かつ第2のスイッチング素子Q2がターンオンされると、商用交流電源Vinから、リアクトルL1、第2のスイッチング素子Q2、及び第1のコンデンサC1を経て商用交流電源Vinに戻る電流経路が形成されて第1のコンデンサC1が充電され、リアクトルL1に蓄積されたエネルギーが第1のコンデンサC1に移送される。第1、第2のスイッチング素子Q1、Q2のこのようなオン/オフ動作が繰り返されることによって、昇圧(及び整流)が達成され、第1のコンデンサC1の両端間電圧として、直流バス電圧が出力される。
一方、交流電圧の負の半周期では、第2のスイッチング素子Q2が、昇圧コンバータ回路におけるスイッチング素子(主スイッチング素子)として機能し、このとき、第1のスイッチング素子Q1は、昇圧コンバータ回路における整流素子(同期整流素子)として機能する。
具体的には、交流電圧の負の半周期において、第2のスイッチング素子Q2がターンオンされ、かつ第1のスイッチング素子Q1がターンオフされている間、商用交流電源Vinから、第2のダイオードD4、第2のスイッチング素子Q2、及びリアクトルL1を経て商用交流電源Vinに戻る電流経路が形成され、リアクトルL1にエネルギーが蓄積される。そして、第2のスイッチング素子Q2がターンオフされ、かつ第1のスイッチング素子Q1がターンオンされると、商用交流電源Vinから、第2のダイオードD4、第1のコンデンサC1、第1のスイッチング素子Q1、及びリアクトルL1を経て商用交流電源Vinに戻る電流経路が形成されて第1のコンデンサC1が充電され、リアクトルL1に蓄積されたエネルギーが第1のコンデンサC1に移送される。第1、第2のスイッチング素子Q1、Q2のこのようなオン/オフ動作が繰り返されることによって、昇圧(及び整流)が達成され、第1のコンデンサC1の両端間電圧として、直流バス電圧が出力される。
このように、負荷駆動装置1の入力段は、第1、第2のスイッチング素子Q1、Q2のうちの一方を主スイッチング素子、他方を同期整流素子とし、それぞれが担う主スイッチング素子及び同期整流素子としての機能を交流電圧の半周期毎に切替えつつ相補的にオン/オフ動作させることによって、交流電圧を整流及び昇圧するデュアルブーストAC/DCコンバータを構成するものである。
図2は、このようなAC/DCコンバータを電流不連続モードで動作させた場合の、主スイッチング素子のオン/オフ動作とリアクトルL1に流れる電流(以下、リアクトル電流ともいう)IL1を示す波形図である。図2に示すように、主スイッチング素子(交流電圧の正の半周期では第1のスイッチング素子Q1、負の半周期では第2のスイッチング素子Q2)のオン時間D1の間にリアクトル電流IL1は直線的に増大し、主スイッチング素子(Q1またはQ2)がターンオフされると、リアクトル電流IL1は直線的に減少して時間D2の経過後ゼロになる。そして、時間D3の経過後、再び、主スイッチング素子(Q1またはQ2)がターンオンされ、以後、同様の動作が繰り返される。
電流不連続モードの場合、AC/DCコンバータの出力電圧(第1のコンデンサC1の両端間電圧)である直流バス電圧∨BUSは、入力電圧をVin(t)として、
BUS=((D1+D2)/D2)Vin(t)
と表すことができ、この直流バス電圧は、主スイッチング素子のオン/オフ動作を、パルス幅変調(PWM)制御することによって、所望の電圧に制御することができる。
一方、負荷駆動回路1の出力段を構成するDC/DCコンバータに着目し、その基本動作を説明すれば、次の通りである。
負荷駆動装置1の出力段を構成するDC/DCコンバータにおいて、直列に接続された第1、第2のスイッチング素子Q1、Q2は、いわゆるハーフブリッジ回路を構成しており、第1のスイッチング素子Q1と第2のスイッチング素子Q2とが交互にオン/オフ動作することによって、直流バス電圧を交流電圧に変換して高周波絶縁トランスT1の一次側に印加する。そして、高周波絶縁トランスT1の二次側に発生する交流電圧は、第3のダイオードD8及び出力コンデンサC4からなる整流平滑化回路によって整流及び平滑化され、出力コンデンサC4の両端間電圧である直流出力電圧が、負荷3に印加される。
また、このDC/DCコンバータにおいて、ソフトスイッチング動作は、主として、リーケージインダクタンスLs、励磁インダクタンスLm、第1の共振コンデンサCr1を含むLLC共振回路により、電流共振動作と電圧擬似共振動作の複合共振にて実現される。このLLC共振回路はSMZ共振回路とも称され、スイッチング動作に関しては、ターンオン時に、(1)ゼロ電流スイッチング、(2)ゼロ電圧スイッチング、(3)電圧擬似共振動作が実現するものである。加えて、ハーフブリッジを構成するローサイドスイッチである第1のスイッチング素子Q1と並列に(すなわち、第1のスイッチング素子Q1のドレイン−ソース間に)、第2の共振コンデンサ(電圧共振用コンデンサ)Cr2を接続することで、第1のスイッチング素子Q1のターンオフ時におけるドレイン電圧の立ち上がり波形が共振して電圧擬似共振動作が実現でき、これによって、ターンオフ時の損失も改善される。
このようなLLC共振回路を備えたDC/DCコンバータの入出力電圧に関するゲイン特性を、図3に示す。ここで、図3に示すf1、f2は、LLC共振回路が有する2つの共振周波数であり、これらの第1の共振周波数f1および第2の共振周波数f2は、
f1=1/(2π√((Ls+Lm)・Cr1))
f2=1/(2π√((Ls+(Lm・Ls)/(Lm+Ls))・Cr1))
≒1/(2π√(Ls・Cr1))
で表される(f1<f2)。また、図3には、LLC共振回路に対する負荷の大きさに対応する複数の曲線が示されている(軽負荷ほどピークゲインが大きくなる)。図3に示すように、このゲイン特性は、第1の共振周波数f1においてピークゲインをとり、また、第2の共振周波数f2において、負荷に依らずにゲインが一定となる。そして、第1、第2のスイッチング素子Q1、Q2は、通常、第1の共振周波数f1と第2の共振周波数f2との間の周波数領域で駆動され、この周波領域では、第1、第2のスイッチング素子Q1、Q2から見た負荷が誘導インピーダンスとなり、上述したソフトスイッチングが適切に実行される。
さらに、図3から、この周波数領域では、第1、第2のスイッチング素子Q1、Q2の駆動周波数を下げることで出力電圧を上昇させ、駆動周波数を上げることで出力電圧を下げるように、出力電圧を制御できることが分かる。
本実施形態における負荷駆動装置1は、上述したような入力段及び出力段の特徴に着目し、制御手段5によって、直流バス電圧のパルス幅変調(PWM)制御と、出力電圧のパルス周波数変調(PFM)制御とを併用しつつ、第1、第2のスイッチング素子Q1、Q2を合理的かつ効率的に駆動するものであり、以下、第1、第2のスイッチング素子Q1、Q2を駆動する制御手段5について詳述する。
図4に示すように、負荷駆動装置1において、制御手段5は、第1、第2のスイッチング素子Q1、Q2に対してそれぞれの駆動信号を出力するスイッチング素子ドライブ回路部2と、スイッチング素子ドライブ回路部2の動作を制御する制御回路部4からなる。また、制御回路部4は、第1誤差増幅器6、第2誤差増幅器7、発振器8、比較回路部9、パルス信号反転回路部10を含んでおり、第1誤差増幅器6には、直流バス電圧検出回路の出力信号(図1の接続点Bからの信号)が入力され、第2誤差増幅器7には、出力電圧検出回路の出力信号(図1の接続点Cからの信号)が入力され、パルス信号反転回路部10には、交流電圧検出回路の出力信号(図1の接続点Aからの信号)が入力される。
第1誤差増幅器6には、所定の第1基準電圧(図示は省略する)も入力されており、直流バス電圧検出回路の出力信号と第1基準電圧との誤差を増幅して得られる第1誤差信号を、比較回路部9に出力する。また、第2誤差増幅器7には、所定の第2基準電圧(図示は省略する)も入力されており、出力電圧検出回路の出力信号と第2基準電圧との誤差を増幅して得られる第2誤差信号を、発振器8に出力する。発振器8は、第2誤差信号に応じて変動する周波数を有するキャリア信号(例えば、鋸歯状波または三角波)を生成し、そのキャリア信号を比較回路部9に出力する。比較回路部9は、入力された第1誤差信号とキャリア信号とを比較し、第1誤差信号をキャリア信号により変調して、基準パルス信号RP及び基準パルス信号RPのハイ/ローのレベルを反転した反転信号IRPを出力する。図4に示す構成例では、この基準パルス信号RPが基準パルス情報として使用され、第1、第2のスイッチング素子Q1、Q2のオン/オフ動作のオンデューティ及び制御周波数は、後述するように、基準パルス信号RPのパルス幅及び周期に基づいて決定される。
パルス信号反転回路部10は、基準パルス信号RPを入力する第1入力aとその反転信号IRPを入力する第4入力bを有するとともに、基準パルス信号RPと反転信号IRPとを交流電圧の半周期毎に交互に出力する第1出力cと、基準パルス信号と反転信号IRPとを、第1出力cに対して交流電圧の半周期だけずらして、交流電圧の半周期毎に交互に出力する第2出力dを有している。図4の例では、第1出力cは、第1のスイッチング素子Q1のためのゲート駆動用パルス信号(以下、第1パルス信号ともいう)QP1を出力し、第2出力dは、第2のスイッチング素子Q2のためのゲート駆動用パルス信号(以下、第2パルス信号ともいう)QP2を出力するものとする。
図5は、パルス信号反転回路部10から出力される第1、第2パルス信号QP1、QP2の波形を、交流電圧の位相と関連させて模式的に示す図である。図5において、交流電圧(AC入力電圧)の正の半周期では、第1のパルス信号QP1は基準パルス信号RPに等しく、第2のパルス信号QP2は反転信号IRPに等しい。すなわち、この間、第1のパルス信号QP1の周期P1及びパルス幅PW1は、基準パルス信号RPの周期及びパルス幅に等しく、第2パルス信号QP2は、第1パルス信号QP1と同一の周期(P1=P2)であって、かつ、第1のパルス信号QP1と相補的なパルス幅(PW2=P2−PW1)を有する。
次いで、パルス信号反転回路部10は、交流電圧検出回路からの出力信号により、交流電圧の正の半周期から負の半周期への相の切替わり(図5に示すZ)を検出すると、基準パルス信号RPの次の周期から(図5に示す時点M以後)、第1のパルス信号QP1が反転信号IRPに等しく、第2のパルス信号QP2が、基準パルス信号RPに等しくなるように、出力を切替える。そして、図示は省略するが、パルス信号反転回路部10は、交流電圧検出回路からの出力信号により、交流電圧の負の半周期から正の半周期への相の切替わりを検出すると、基準パルス信号RPの次の周期から、再び、第1のパルス信号QP1が基準パルス信号RPに等しく、第2のパルス信号QP2が反転信号IRPに等しくなるように出力を切替え、以後、この切替え動作を繰り返す。
例えば、パルス信号反転回路部10は、交流電圧の正の半周期の間は、第1、第4入力a、bからの入力信号を、そのままの形でそれぞれ第1、第2出力c、dから出力し、交流電圧の負の半周期の間は、第1、第4入力a、bからの入力信号を反転して、それぞれ第1、第2出力c、dから出力するものであってもよい。
スイッチング素子ドライブ回路部2は、パルス信号反転回路部10からそれぞれ第1、第2パルス信号QP1、QP2を入力する第2、第3入力e、fを有している。そして、第2入力eからの第1パルス信号QP1に従って、そのパルス幅に等しいオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号(ゲート駆動信号)を生成して、第1のスイッチング素子Q1に対して出力し、第3入力fからの第2パルス信号QP2に従って、そのパルス幅に等しいオン時間を有するように(したがって、第1のスイッチング素子Q1に対して相補的に)スイッチング素子をオン/オフ動作させる駆動信号(ゲート駆動信号)を生成して、第2のスイッチング素子Q2に対して出力する。
これによって、交流電圧の正の半周期において、第1のスイッチング素子Q1は、基準パルス信号RPのパルス幅PW1に等しいオン時間及び周期(すなわち、オンデューティ及び制御周波数)を有するように駆動されて昇圧コンバータ回路の主スイッチング素子として機能し、このとき、第2のスイッチング素子Q2は、第1のスイッチング素子Q1と相補的にオン/オフ動作して昇圧コンバータ回路の同期整流素子として機能する。また、交流電圧の負の半周期では、第2のスイッチング素子Q2が、基準パルス信号RPのパルス幅PW1に等しいオン時間及び周期(すなわち、オンデューティ及び制御周波数)を有するように駆動されて昇圧コンバータ回路の主スイッチング素子として機能し、このとき、第1のスイッチング素子Q1は、第2のスイッチング素子Q2と相補的にオン/オフ動作して昇圧コンバータ回路の同期整流素子として機能する。
制御手段5は、第1誤差信号をキャリア信号によりパルス幅変調して得られる基準パルス信号RPに基づいて、第1、第2のスイッチング素子Q1、Q2を上述したように駆動することによって、負荷駆動装置1の入力段を構成するAC/DCコンバータにおいて、直流バス電圧をPWM制御し、入力される交流電圧の変動によらずに所望の直流バス電圧を達成するものである。この際、上記第1基準電圧は、所望の直流バス電圧に基づいて適切に設定することができる。
一方、負荷駆動装置1の出力段を構成するDC/DCコンバータの構成要素としての第1、第2のスイッチング素子Q1、Q2の動作に着目すれば、制御手段5の発振器8は、出力するキャリア信号の周波数が第2誤差信号に基づいて変動するものであり、基準パルス信号RPは、第1誤差信号を、パルス幅変調と同時にパルス周波数変調して得られるものとなっている。したがって、この基準パルス信号RPに基づいて第1、第2のスイッチング素子Q1、Q2を駆動することで、出力電圧をPFM制御し、所望の出力電圧を達成することができる。この際、上記第2基準電圧は、DC/DCコンバータにおける所望の入出力電圧ゲイン(ひいては、所望の出力電圧)が得られる制御周波数に基づいて、適切に設定することができる。
尚、本実施形態では、パルス信号反転回路部10は、第1パルス信号QP1を出力する第1出力cと、第2パルス信号QP2を出力する第2出力dを有するものとしたが、パルス信号反転回路部10は、第1パルス信号QP1を出力する第1出力cのみを有し、スイッチング素子ドライブ回路部2は、第1パルス信号QP1を入力する第2入力eのみを有して、スイッチング素子ドライブ回路部2が、第2入力eからの入力信号のパルス幅に等しいオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号とともに、第2入力eからの入力信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号を生成して、それぞれの駆動信号を、第1のスイッチング素子Q1と第2のスイッチング素子Q2に出力するものであってもよい。
さらに、比較回路部9は、基準パルス信号RPのみを出力し、パルス信号反転回路部10は、基準パルス信号RPを入力する第1入力aのみを有するものであってもよい。この場合、パルス信号反転回路部10は、第1及び第2出力c、dを有して、入力された基準パルス信号RPに基づいて、第1パルス信号QP1とともに第2パルス信号QP2を生成して、スイッチング素子ドライブ回路部2に出力するものであってもよく、あるいは、上述したように、第1出力cのみを有して、第1パルス信号QP1のみをスイッチング素子ドライブ回路部2に出力するものであってもよい。
ここで、本実施形態における負荷駆動装置1の主要部の動作波形の一例を図6及び図7に示す。
図6(a)において、Vds(Q1)、Vds(Q2)は、それぞれ第1、第2のスイッチング素子Q1、Q2のドレイン−ソース間電圧、Id(Q1)、Id(Q2)は、それぞれ第1、第2のスイッチング素子Q1、Q2に流れるドレイン電流、IL1は、リアクトルL1に流れるリアクトル電流である。
図6(a)に示すように、第1、第2のスイッチング素子Q1、Q2のドレイン−ソース間には、それぞれ、交互にオン/オフを繰り返すパルス状のドレイン−ソース間電圧Vds(Q1)、Vds(Q2)が印加され、この波形は台形波状の共振波形となっている。そして、第1のスイッチング素子Q1には、電圧Vds(Q1)がオンするタイミングよりも遅れて、軽負荷時を例にとれば、略三角波形状のドレイン電流が流れ、また、第2のスイッチング素子Q2には、電圧Vds(Q2)がオンするタイミングよりも遅れて、略三角波形状のドレイン電流が流れる。すなわち、第1、第2のスイッチング素子Q1、Q2は、ドレイン電流が流れ始める時にはドレイン−ソース間電圧Vds(Q1)、Vds(Q2)が0Vとなっており、上述したようなソフトスイッチング動作が実現されている。
図7は、負荷駆動装置1の主要部の動作波形を詳細に示す波形図であり、(a)は、100W/24∨出力時に、直流バス電圧を213∨となるようにPWM制御した場合の、Vds(Q1)とId(Q1)の波形を示し、(b)は、(a)において、第1のスイッチング素子Q1のターンオフ時の波形を時間方向に拡大して示す波形図である。図7から、ターンオン損失は全く発生せず、ターンオフ損失(図7(b)でId(Q1)が僅かに上昇している部分)もごく僅かであることが分かる。
さらに、図6(b)に示すように、入力電流波形(リアクトル電流IL1の包絡線波形に相当する)の歪みは極めて小さく、高い力率が得られる。
ここで、駆動装置1の制御手段5は、図4に示す機能ブロックに相当するアナログ回路を用いて実現することも可能であるが、マイクロコンピュータ、DSP、FPGA等のプログラマブルデバイスを用いて構成されるデジタル制御部によって、同等の機能を実現することもできる。
デジタル制御部として構成される制御手段5は、例えば、直流バス電圧検出回路の出力信号をデジタルデータの直流バス電圧データに変換する第1A/D変換部と、交流電圧検出回路の出力信号をデジタルデータの交流電圧データに変換する第2A/D変換部と、出力電圧検出回路の出力信号をデジタルデータの出力電圧データに変換する第3A/D変換部と、直流バス電圧データに基づいて基準パルス情報のパルス幅を決定し、かつ、出力電圧データに基づいて基準パルス情報の周期を決定する基準パルス情報設定部と、交流電圧データに基づいて、基準パルス情報のパルス幅に等しいオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号と、該駆動信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号とを、2つのスイッチング素子のいずれに出力するかを、交流電圧の半周期毎に切替えて設定する出力方向設定部と、出力方向設定部により設定された駆動信号に相当するパルス信号を出力する出力部と、を有するものであってもよい。
このようなデジタル制御部として構成される制御手段5の制御手順の例を、図8に示す。図8において、制御手段5による制御開始後、必要な初期設定が実行される(ステップS1)。次いで、第1〜第3A/D変換部による直流バス電圧検出回路の出力信号、交流電圧検出回路の出力信号、及び出力電圧検出回路の出力信号のA/D変換の完了が確認され(ステップS2)、未完了の場合(No)、完了確認が続行される。ステップS2において、A/D変換の完了が確認されると(Yes)、制御手順は次のステップS3に移行する。この際、典型的には、デジタルデータに変換された直流バス電圧データ、出力電圧データ、交流電圧データは、制御手段5が備える適切な記憶手段に保存される。
ステップS3において、基準パルス情報設定部は、例えばPI演算またはPID演算を実行することにより、基準パルス情報の一部として特定のパルス幅を求め、かつ、出力電圧データに基づいて基準パルス情報の別の一部として特定の周期を求める(すなわち、ここで、第1、第2のスイッチング素子Q1、Q2の駆動信号の制御周波数及び(入力段のAC/DCコンバータの主スイッチング素子としての)オンデューティが演算により求められ、典型的には、これらの制御周波数及びオンデューティが適切な記憶手段に保存される)。
尚、この際、制御手段5には、所定の第1基準電圧データ及び第2基準電圧データが予め保存されており、ステップS3における演算において、直流バス電圧データと第1基準電圧データとの誤差に基づいてパルス幅を決定し、出力電圧データと第2基準電圧データとの誤差に基づいて周期を決定するものであってもよい。
さらに、この例では、基準パルス情報設定部は、ステップ3において演算により求められた制御周波数及びオンデューティのそれぞれが、所定の適切な範囲内に含まれるか否かを判別し、含まれていない場合にはそれぞれ適切な値に補正する周波数リミッタ部及びオンデューティリミッタ部を備えており、ステップS4〜S11においてこの判別及び補正手順が実施される。
すなわち、ステップS4において、周波数リミッタ部は、ステップS3で求められた制御周波数が所定の最大値を超えているか否かを判別し、超えていた場合(Yes)、この所定の最大値を基準パルス情報の制御周波数として上書き設定し(ステップS5)、その後、オンデューティリミッタ部に制御が移行する。また、ステップS4において、ステップS3で決定された制御周波数が所定の最大値を超えていない場合(No)には、ステップS6において、その制御周波数が所定の最小値未満であるか否かを判別し、最小値未満であった場合(Yes)、この所定の最小値を基準パルス情報の制御周波数として上書き設定し(ステップS7)、その後、オンデューティリミッタ部に制御が移行する。また、ステップS6において、ステップS3で決定された制御周波数が所定の最小値未満ではなかった場合(No)、基準パルス情報の制御周波数は、ステップS3で求められた値が保持され、オンデューティリミッタ部に制御が移行する。
オンデューティリミッタ部では、ステップS8において、ステップS3で求められたオンデューテュイが所定の最大値を超えているか否かが判別されて、超えていた場合(Yes)、この所定の最大値が基準パルス情報のオンデューティとして上書き設定され(ステップS9)、ステップS12に制御が移行する。また、ステップS8において、ステップS3で求められたオンデューティが所定の最大値を超えていない場合(No)には、ステップS10において、そのオンデューティが所定の最小値未満であるか否かが判別され、最小値未満であった場合(Yes)、この所定の最小値が基準パルス情報のオンデューティとして上書き設定され(ステップS11)、ステップS12に制御が移行する。ステップS10において、ステップS3で求められたオンデューティが所定の最小値未満ではなかった場合(No)、オンデューティは、ステップS3で決定された値が保持されて、ステップS12に制御が移行する。
次いで、ステップS12において、出力方向設定部は、交流電圧データに基づいて、基準パルス情報のパルス幅に等しいオン時間を有するように(すなわち、ステップS3〜S11で設定されたオンデューティ及び周波数で)スイッチング素子をオン/オフ動作させる駆動信号と、この駆動信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号とを、第1、第2のスイッチング素子Q1、Q2のいずれに出力するかを、交流電圧の半周期毎に切替えて設定する。
例えば、交流電圧データが、正の半周期を示すものであった場合には、第1のスイッチング素子Q1に対して、ステップS3〜S11で設定されたオンデューティ及び周波数でスイッチング素子をオン/オフ動作させる駆動信号を出力し、第2のスイッチング素子Q2に対して、この駆動信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号を出力するように設定し、交流電圧データが、負の半周期を示すものであった場合には、第2のスイッチング素子Q2に対して、ステップS3〜S11で設定されたオンデューティ及び周波数でスイッチング素子をオン/オフ動作させる駆動信号を出力し、第1のスイッチング素子Q1に対して、この駆動信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号を出力するように設定する。
次いで、ステップS13において、出力部は、ステップS12において出力方向設定部により設定された駆動信号に相当するパルス信号を出力する。例えば、出力部は、図4に示す第1、第2パルス信号QP1、QP2を、スイッチング素子ドライブ回路部2に対して出力するものであってもよい。あるいは、この出力部は、機能的にスイッチング素子ドライブ回路部2を含むように構成され、第1、第2のスイッチング素子Q1、Q2に対してそれぞれの駆動信号を直接出力するものであってもよい。この際、ステップS12において、出力方向設定部は、その設定に関する指令を出力部に送信するのみとし、第1、第2パルス信号QP1、QP2(または、対応する駆動信号)は、出力部により生成されて出力されるものであってもよく、あるいは、出力方向設定部は、ステップS12において、第1、第2パルス信号QP1、QP2(または、対応する駆動信号)自体を生成して、出力部に送信するものであってもよい。
ステップS13による出力の終了後、制御手順はステップS1に戻り、以後、この制御手順が繰り返される。
尚、このようなデジタル制御部を構成する各機能は、図8に示す制御手順を実行する限り、任意の適切なハードウェアまたはソフトウェア、あるいはそれらの組合せにより実装することができる。
本実施形態における負荷駆動装置1は、入力段に独立した個別の整流回路(ダイオードブリッジ)及び昇圧回路を構成することなく、出力段のインバータ手段と共通の構成要素である第1、第2のスイッチング素子Q1、Q2を用いてそれぞれの機能を実現するものであるため、整流回路と、昇圧回路と、インバータ手段とを備えた負荷駆動装置を、部品点数が削減された低廉かつ簡易な回路により構成するとともに、負荷駆動装置の高効率化を達成することが可能となる。
その際、負荷駆動装置1は、直流バス電圧をPWM制御により所望の電圧に制御し、同時に、出力電圧を、LLC共振回路のゲイン特性に基づいて、PFM制御によって制御することにより、直流バス電圧と出力電圧の2つ制御量を異なる変調方式で制御することができ、合理的かつ効率的に第1、第2のスイッチング素子Q1、Q2を制御することが可能となる。
さらに、このように、直流バス電圧をPWM制御により所望の電圧に制御することにより、入力電圧の変動があっても、直流バス電圧の変動が少なくなるため、LLC共振回路を含む後段のDC/DCコンバータにおいて、リーケージインダクタンスLsの励磁インダクタンスLmに対する比率を小さくすることが可能となり、これらによって、負荷駆動装置のさらなる高効率化が達成される。
また、負荷駆動装置1において、第1、第2のスイッチング素子Q1、Q2は、ソフトスイッチング動作をおこなっているため、スイッチング素子のターンオン時及びターンオフ時のサージ電流を抑制し、ひいては、EMIノイズ及びスイッチング損失を低減し、高効率の負荷駆動装置を実現するとともに、EMIフィルターやヒートシンクを小型化または削除することができる。
尚、本実施形態における負荷駆動装置1において、第1のスイッチング素子Q1に並列に接続された第2の共振用コンデンサCr2は、Vds(Q1)、Vds(Q2)を台形波状とし、特に、ターンオフ時のスイッチング損失を低減する上で有利なものであるが、LLC共振回路によるソフトスイッチングを実現する上で必須の構成要素ではなく、本実施形態における負荷駆動装置は、図9に示す負荷駆動装置20のように、図1に示す負荷駆動装置1から第2の共振コンデンサCr2を省略した構成を有するものであってもよい。
また、本実施形態における負荷駆動装置は、図10に示す負荷駆動装置30のように、図9に示す負荷駆動装置20(あるいは、図1に示す負荷駆動装置1)の第1のコンデンサC1の代わりに、直列に接続されて第1、第2のスイッチング素子Q1、Q2の直列回路と並列に接続される第2、第3のコンデンサC2、C3を備え、高周波絶縁トランスT1の一次側の一端は、一次巻線に直列接続された第1の共振コンデンサCr1を介して第1、第2のスイッチング素子Q1、Q2の直列回路の中間点に接続され、高周波絶縁トランスT1の一次側の他端は、第2、第3のコンデンサC2、C3の直列回路の中間点に接続されるものであってもよい。
負荷駆動装置30の構成は、直流バス電圧をより高い応答性をもって厳密に制御することが可能であるため、LLC共振回路を含む後段のDC/DCコンバータにおいて、リーケージインダクタンスLsの励磁インダクタンスLmに対する比率を小さくするためにより好ましい構成であり、負荷駆動装置の高効率化にとってさらに有利なものとなる。さらに、負荷駆動装置30の構成は、高周波絶縁トランスT1の一次側の実効電流が低減する点からも、負荷駆動装置の高効率化にとって有利な構成である。
(第2の実施形態)
次に、本発明の第2の実施形態における負荷駆動装置を説明する。但し、本実施形態における負荷駆動装置は、上述した第1の実施形態における負荷駆動装置1、20、30と、制御手段の構成及び出力電圧検出回路を有さない点が異なるのみであり、その他の回路構成は、図1、図9、図10に示した負荷駆動装置1、20、30と共通であるため、共通の構成要素は同一の符号により参照し、重複する部分の説明は適宜省略して、相違点について説明する。
図3に示すように、LLC共振回路を含むAC/DCコンバータにおけるゲイン特性は、第2の共振周波数f2において、負荷に依らずにゲインが一定となる。本実施形態では、このゲイン特性を利用して、第1、第2のスイッチング素子Q1、Q2の制御周波数を第2の共振周波数f2(または、少なくともその近傍)に固定し、出力電圧のフィードバックを行うことなく、直流バス電圧をPWM制御またはPFM制御することによって、所望の出力電圧を得るものである。
図11(a)は、本実施形態における負荷駆動装置の制御手段の一例を示す機能ブロック図である。制御手段5aは、第1、第2のスイッチング素子Q1、Q2に対してそれぞれの駆動信号を出力するスイッチング素子ドライブ回路部2と、スイッチング素子ドライブ回路部2の動作を制御する制御回路部4aからなる。また、制御回路部4aは、第1誤差増幅器6、比較回路部9、パルス信号反転回路部10を含んでおり、第1誤差増幅器6には、直流バス電圧検出回路の出力信号(図1の接続点Bからの信号)が入力され、パルス信号反転回路部10には、交流電圧検出回路の出力信号(図1の接続点Aからの信号)が入力される。また、制御回路部4aは、LLC共振回路の第2の共振周波数f2で発振するキャリア信号(例えば、鋸歯状波または三角波)を出力する発振器(図示は省略する)も含んでいる。
第1誤差増幅器6には、所定の第1基準電圧(図示は省略する)も入力されており、直流バス電圧検出回路の出力信号と第1基準電圧との誤差を増幅して得られる第1誤差信号を、比較回路部9に出力する。比較回路部9には、発振器からの周波数f2のキャリア信号も入力され、比較回路部9は、入力された第1誤差信号とキャリア信号とを比較し、第1誤差信号をキャリア信号により変調して、基準パルス信号RP及び基準パルス信号RPのハイ/ローのレベルを反転した反転信号IRPを出力する。図11(a)に示す構成例では、この基準パルス信号RPが基準パルス情報として使用され、第1、第2のスイッチング素子Q1、Q2のオン/オフ動作のオンデューティ及び制御周波数は、上述した第1の実施形態と同様に、基準パルス信号RPのパルス幅及び周期に基づいて決定される。この例の場合、制御周波数は、LLC共振回路の第2の共振周波数f2に固定されている。
以下、パルス信号反転回路部10及びスイッチング素子ドライブ回路部2の詳細は、図4を参照して説明した制御手段5と同様のものである。
制御手段5aは、第1誤差信号をキャリア信号によりパルス幅変調して得られる基準パルス信号RPに基づいて、第1、第2のスイッチング素子Q1、Q2を駆動することによって、負荷駆動装置の入力段を構成するAC/DCコンバータにおいて、直流バス電圧をPWM制御し、入力される交流電圧の変動によらずに所望の直流バス電圧、ひいては所望の出力電圧を達成するものである。この際、第1基準電圧は、所望の直流バス電圧(すなわち、所望の出力電圧)に基づいて適切に設定することができる。
図11(b)は、本実施形態における負荷駆動装置の制御手段の別の例を示す機能ブロック図である。制御手段5bは、第1、第2のスイッチング素子Q1、Q2に対してそれぞれの駆動信号を出力するスイッチング素子ドライブ回路部2と、スイッチング素子ドライブ回路部2の動作を制御する制御回路部4bからなる。また、制御回路部4bは、第1誤差増幅器6、発振器8、比較回路部9、パルス信号反転回路部10を含んでおり、第1誤差増幅器6には、直流バス電圧検出回路の出力信号(図1の接続点Bからの信号)が入力され、パルス信号反転回路部10には、交流電圧検出回路の出力信号(図1の接続点Aからの信号)が入力される。
第1誤差増幅器6には、所定の第1基準電圧(図示は省略する)も入力されており、直流バス電圧検出回路の出力信号と第1基準電圧との誤差を増幅して得られる第1誤差信号を、発振器8に出力する。発振器8は、第1誤差信号に応じてLLC共振回路の第2の共振周波数f2の近傍を変動する周波数を有するキャリア信号(例えば、鋸歯状波または三角波)を生成し、そのキャリア信号を比較回路部9に出力する。比較回路部9には、所定の定電圧信号(図示は省略する)も入力されており、入力された定電圧信号とキャリア信号とを比較し、定電圧信号をキャリア信号により変調して、基準パルス信号RP及び基準パルス信号RPのハイ/ローのレベルを反転した反転信号IRPを出力する。図11(b)に示す構成例では、この基準パルス信号RPが基準パルス情報として使用され、第1、第2のスイッチング素子Q1、Q2のオン/オフ動作のオンデューティ及び制御周波数は、上述した第1の実施形態と同様に、基準パルス信号RPのパルス幅及び周期に基づいて決定される。この例の場合、制御周波数は、検出された直流バス電圧に応じて、LLC共振回路の第2の共振周波数f2の近傍を変動するものである。
以下、パルス信号反転回路部10及びスイッチング素子ドライブ回路部2の詳細は、図4を参照して説明した制御手段5と同様のものである。
制御手段5bは、定電圧信号を第1誤差信号に応じて周波数が変動するキャリア信号によりパルス周波数変調して得られる基準パルス信号RPに基づいて、第1、第2のスイッチング素子Q1、Q2を駆動することによって、負荷駆動装置の入力段を構成するAC/DCコンバータにおいて、直流バス電圧をPFM制御し、入力される交流電圧の変動によらずに所望の直流バス電圧、ひいては所望の出力電圧を達成するものである。この際、第1基準電圧は、所望の直流バス電圧(すなわち、所望の出力電圧)に基づいて適切に設定することができる。
尚、本実施形態においても、制御手段5a、5bを、マイクロコンピュータ、DSP、FPGA等のプログラマブルデバイスを用いて構成されるデジタル制御部として構成可能である。
例えば、直流バス電圧検出回路の出力信号をデジタルデータの直流バス電圧データに変換する第1A/D変換部と、交流電圧検出回路の出力信号をデジタルデータの交流電圧データに変換する第2A/D変換部と、直流バス電圧データに基づいて、基準パルス情報のパルス幅または周波数を決定する基準パルス情報設定部と、交流電圧データに基づいて、基準パルス情報のパルス幅に等しいオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号と、該駆動信号によるオン/オフ動作と相補的にスイッチング素子をオン/オフ動作させる駆動信号とを、2つのスイッチング素子のいずれに出力するかを、交流電圧の半周期毎に切替えて設定する出力方向設定部と、出力方向設定部により設定された駆動信号に相当するパルス信号を出力する出力部とを備えたデジタル制御部により、図8を参照して上述した制御手順に対して、(出力電圧のフィードバックを行わないことを除いて)基本的に同様の制御手順によって、第1、第2のスイッチング素子を駆動することができる。
本実施形態における負荷駆動装置は、第1の実施形態における負荷駆動装置よりも簡易な構成により、同等の作用効果を得ることができる。
以上、本発明を好ましい実施形態を用いて説明したが、本発明は上述した実施形態に限定されるものではない。例えば、上述した実施形態における負荷駆動装置では、高周波絶縁トランスT1の二次側は、整流平滑化回路を介して負荷3に接続されて、直流出力を有するものとしたが、本発明は、交流出力を有する負荷駆動装置に対して適用することも可能である。その際、出力電圧検出回路は、交流出力電圧を整流平滑化した直流電圧信号を、制御手段5に対して出力するものであってもよい。
1,20,30:負荷駆動装置、2:スイッチング素子ドライブ回路部、3:負荷、4,4a,4b:制御回路部、5,5a,5b:制御手段、6:第1誤差増幅器、7:第2誤差増幅器、8:発振器、9:比較回路部、10:パルス信号反転回路部、C1:第1のコンデンサ、C2:第2のコンデンサ、C3:第3のコンデンサ、C4:出力コンデンサ、Cr1:第1の共振コンデンサ、Cr2:第2の共振コンデンサ、D1,D2:寄生ダイオード、D3:第1のダイオード、D4:第2のダイオード、D8:第3のダイオード、L1:リアクトル、Ls:リーケージインダクタンス、Lm:励磁インダクタンス、T1:高周波絶縁トランス、Q1:第1のスイッチング素子、Q2:第2のスイッチング素子、Vin:商用交流電源

Claims (7)

  1. 交流電源の交流電圧を整流する整流手段と、力率改善動作を行うとともに直流バス電圧を出力する昇圧手段と、2つのスイッチング素子及びトランスを有し、前記直流バス電圧を交流に変換して前記トランスの一次側に印加するインバータ手段と、前記2つのスイッチング素子を駆動する制御手段とを備え、前記トランスの二次側に接続された負荷を駆動する負荷駆動装置において、
    前記インバータ手段の前記2つのスイッチング素子は、前記整流手段の整流素子並びに前記昇圧手段の整流素子及びスイッチング素子を兼ねており、
    前記交流電圧を検出する交流電圧検出回路と、前記直流バス電圧を検出する直流バス電圧検出回路とをさらに備え、
    前記制御手段は、前記直流バス電圧検出回路の出力信号に基づいてパルス幅または周波数が可変制御された基準パルス情報を生成するとともに、前記交流電圧検出回路の出力信号に基づいて、前記基準パルス情報のパルス幅に相当するオン時間を有するようにスイッチング素子をオン/オフ動作させる駆動信号を、前記交流電圧の半周期毎に前記2つのスイッチング素子に対して交互に出力し、かつ、前記2つのスイッチング素子を相補的にオン/オフ動作させることを特徴とする負荷駆動装置。
  2. 前記制御手段は、前記直流バス電圧検出回路の出力信号を入力し、該出力信号と第1基準電圧との誤差に基づく第1誤差信号を出力する第1誤差増幅器と、所定の周波数のキャリア信号を出力する発振器と、前記第1誤差信号と前記キャリア信号を入力し、前記第1誤差信号を前記キャリア信号によりパルス幅変調して、前記基準パルス情報として使用される基準パルス信号を生成する比較回路部と、前記交流電圧検出回路の出力信号を入力するとともに、前記基準パルス信号を入力する第1入力、及び、前記第1入力から入力される前記基準パルス信号と前記基準パルス信号の反転信号とを前記交流電圧の半周期毎に交互に出力する第1出力を少なくとも有するパルス信号反転回路部と、前記パルス信号反転回路部の前記第1出力からの出力信号を入力する第2入力を少なくとも有し、前記2つのスイッチング素子の一方に対して、前記第2入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力し、前記2つのスイッチング素子の他方に対して、前記第2入力からの入力信号によるオン/オフ動作と相補的にオン/オフ動作させる駆動信号を出力するドライブ回路部と、を備えていることを特徴とする請求項1に記載の負荷駆動装置。
  3. 前記トランスの二次側の出力電圧を検出する出力電圧検出回路をさらに備えており、前記制御手段は、前記直流バス電圧検出回路の出力信号に基づいて前記基準パルス情報のパルス幅を可変制御し、かつ、前記出力電圧検出回路の出力信号に基づいて前記基準パルス情報の周波数を可変制御することを特徴とする請求項1に記載の負荷駆動装置。
  4. 前記制御手段は、前記直流バス電圧検出回路の出力信号を入力し、該出力信号と第1基準電圧との誤差に基づく第1誤差信号を出力する第1誤差増幅器と、前記出力電圧検出回路の出力信号を入力し、該出力信号と第2基準電圧との誤差に基づく第2誤差信号を出力する第2誤差増幅器と、前記第2誤差信号を入力し、該第2誤差信号に応じて変動する周波数を有するキャリア信号を出力する発振器と、前記第1誤差信号と前記キャリア信号を入力し、前記第1誤差信号を前記キャリア信号によりパルス幅変調及び周波数変調して、前記基準パルス情報として使用される基準パルス信号を出力する比較回路部と、前記交流電圧検出回路の出力信号を入力するとともに、前記基準パルス信号を入力する第1入力、及び、前記第1入力から入力される前記基準パルス信号と前記基準パルス信号の反転信号とを前記交流電圧の半周期毎に交互に出力する第1出力を少なくとも有するパルス信号反転回路部と、前記パルス信号反転回路部の前記第1出力からの出力信号を入力する第2入力を少なくとも有し、前記2つのスイッチング素子の一方に対して、前記第2入力からの入力信号のパルス幅に相当するオン時間を有するようにオン/オフ動作させる駆動信号を出力し、前記2つのスイッチング素子の他方に対して、前記第2入力からの入力信号によるオン/オフ動作と相補的にオン/オフ動作させる駆動信号を出力するドライブ回路部と、を備えることを特徴とする請求項3に記載の負荷駆動装置。
  5. 前記2つのスイッチング素子は、直列に接続された第1、第2のスイッチング素子(Q1,Q2)からなり、
    前記整流手段及び前記昇圧手段は、一端が前記交流電源の一端に接続されるリアクトル(L1)と、直列に接続されてその中間点が前記交流電源の他端に接続される第1、第2のダイオード(D3,D4)と、該第1、第2のダイオード(D3,D4)の直列回路と並列に接続される第1のコンデンサ(C1)と、前記第1、第2のスイッチング素子(Q1,Q2)とを含み、前記第1、第2のスイッチング素子(Q1,Q2)の直列回路は、その中間点が前記リアクトル(L1)の他端に接続されるとともに前記第1、第2のダイオード(D3,D4)の直列回路と並列に接続されており、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第1、第2のダイオード(D3,D4)との組合せによって、前記交流電源の交流電圧を全波整流するとともに、前記リアクトル(L1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第1のコンデンサ(C1)との組合せによって、整流電圧を昇圧し、
    前記インバータ手段は、前記トランス(T1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、第1の共振コンデンサ(Cr1)とを含んでおり、前記トランス(T1)の一次側の一端は、前記第1、第2のスイッチング素子(Q1,Q2)の直列回路の中間点に接続され、前記トランス(T1)の一次側の他端は、前記第1、第2(Q1,Q2)のスイッチング素子の直列回路の一端に接続されるとともに、前記トランス(T1)の一次側のいずれか一方の一端は、一次巻線に直列接続された前記第1の共振コンデンサ(Cr1)を介して前記第1、第2のスイッチング素子(Q1,Q2)の直列回路に接続され、前記第1、第2のスイッチング素子(Q1,Q2)と、前記トランス(T1)の一次巻線と直列に形成されるリーケージインダクタンス(Ls)と、前記トランス(T1)の一次巻線と並列に形成される励磁インダクタンス(Lm)と、前記第1の共振コンデンサ(Cr1)とによる共振動作によって、ソフトスイッチング動作を行うことを特徴とする請求項1から4のいずれか1項に記載の負荷駆動装置。
  6. 前記第1のスイッチング素子(Q1)と並列に接続される第2の共振コンデンサ(Cr2)をさらに備えることを特徴とする請求項5に記載の負荷駆動装置。
  7. 前記2つのスイッチング素子は、直列に接続された第1、第2のスイッチング素子(Q1,Q2)からなり、
    前記整流手段及び前記昇圧手段は、一端が前記交流電源の一端に接続されるリアクトル(L1)と、直列に接続されてその中間点が前記交流電源の他端に接続される第1、第2のダイオード(D3,D4)と、前記第1、第2のスイッチング素子(Q1,Q2)と、直列に接続されて前記第1、第2のスイッチング素子(Q1,Q2)の直列回路と並列に接続される第2、第3のコンデンサ(C2,C3)とを含み、前記第2、第3のコンデンサ(C2,C3)の直列回路は、前記第1,第2のダイオード(D3,D4)の直列回路と並列に接続され、前記第1、第2のスイッチング素子(Q1,Q2)の直列回路は、その中間点が前記リアクトル(L1)の他端に接続されるとともに前記第1,第2のダイオード(D3,D4)の直列回路と並列に接続されており、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第1、第2のダイオード(D3,D4)との組合せによって、前記交流電源の交流電圧を全波整流するとともに、前記リアクトル(L1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、前記第2、第3のコンデンサ(C2,C3)との組合せによって、整流電圧を昇圧し、
    前記インバータ手段は、前記トランス(T1)と、前記第1、第2のスイッチング素子(Q1,Q2)と、第1の共振コンデンサ(Cr1)とを含んでおり、前記トランス(T1)の一次側の一端は、一次巻線に直列接続された前記第1の共振コンデンサ(Cr1)を介して前記第1、第2のスイッチング素子(Q1,Q2)の直列回路の中間点に接続され、前記トランス(T1)の一次側の他端は、前記第2、第3のコンデンサ(C2,C3)の直列回路の中間点に接続されて、前記第1、第2のスイッチング素子(Q1,Q2)と、前記トランス(T1)の一次巻線と直列に形成されるリーケージインダクタンス(Ls)と、前記トランス(T1)の一次巻線と並列に形成される励磁インダクタンス(Lm)と、前記第1の共振コンデンサ(Cr1)とによる共振動作によって、ソフトスイッチング動作を行うことを特徴とする請求項1から4のいずれか1項に記載の負荷駆動装置。
JP2010145499A 2010-06-25 2010-06-25 負荷駆動装置 Pending JP2012010528A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010145499A JP2012010528A (ja) 2010-06-25 2010-06-25 負荷駆動装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010145499A JP2012010528A (ja) 2010-06-25 2010-06-25 負荷駆動装置

Publications (1)

Publication Number Publication Date
JP2012010528A true JP2012010528A (ja) 2012-01-12

Family

ID=45540414

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010145499A Pending JP2012010528A (ja) 2010-06-25 2010-06-25 負荷駆動装置

Country Status (1)

Country Link
JP (1) JP2012010528A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013230073A (ja) * 2012-03-26 2013-11-07 Denso Corp 電力変換制御装置
JP2014060850A (ja) * 2012-09-18 2014-04-03 Shindengen Electric Mfg Co Ltd スイッチング電源
CN108173446A (zh) * 2018-03-16 2018-06-15 国网福建省电力有限公司厦门供电公司 便携式智能升压装置
CN108390555A (zh) * 2018-04-24 2018-08-10 上海推拓科技有限公司 用于Boost与桥式DC-DC转换电路组合的开关电源的PFWM控制方法
CN110429837A (zh) * 2019-08-02 2019-11-08 矽力杰半导体技术(杭州)有限公司 宽范围输入输出ac-dc变换器
CN113394989A (zh) * 2020-03-12 2021-09-14 Oppo广东移动通信有限公司 电源转换装置及充电控制方法
WO2023243321A1 (ja) * 2022-06-17 2023-12-21 パナソニックIpマネジメント株式会社 コンバータ装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013230073A (ja) * 2012-03-26 2013-11-07 Denso Corp 電力変換制御装置
US9374023B2 (en) 2012-03-26 2016-06-21 Denso Corporation Power conversion control device and power conversion device using the same
JP2014060850A (ja) * 2012-09-18 2014-04-03 Shindengen Electric Mfg Co Ltd スイッチング電源
CN108173446A (zh) * 2018-03-16 2018-06-15 国网福建省电力有限公司厦门供电公司 便携式智能升压装置
CN108390555A (zh) * 2018-04-24 2018-08-10 上海推拓科技有限公司 用于Boost与桥式DC-DC转换电路组合的开关电源的PFWM控制方法
CN108390555B (zh) * 2018-04-24 2019-09-10 上海推拓科技有限公司 用于Boost与桥式DC-DC转换电路组合的开关电源的PFWM控制方法
CN110429837A (zh) * 2019-08-02 2019-11-08 矽力杰半导体技术(杭州)有限公司 宽范围输入输出ac-dc变换器
CN113394989A (zh) * 2020-03-12 2021-09-14 Oppo广东移动通信有限公司 电源转换装置及充电控制方法
CN113394989B (zh) * 2020-03-12 2023-08-08 Oppo广东移动通信有限公司 电源转换装置及充电控制方法
WO2023243321A1 (ja) * 2022-06-17 2023-12-21 パナソニックIpマネジメント株式会社 コンバータ装置

Similar Documents

Publication Publication Date Title
Cho et al. A new phase-shifted full-bridge converter with maximum duty operation for server power system
US9281753B2 (en) LLC converter with dynamic gain transformation for wide input and output range
JP4844674B2 (ja) スイッチング電源装置
JP4910525B2 (ja) 共振型スイッチング電源装置
US9667153B2 (en) Switching power supply apparatus for generating control signal for lowering switching frequency of switching devices
JP2012050264A (ja) 負荷駆動装置
Mishima et al. A bridgeless BHB ZVS-PWM AC–AC converter for high-frequency induction heating applications
WO2015004989A1 (ja) 双方向dc/dcコンバータ
JP2011259560A (ja) 負荷駆動装置及びその周波数制御方法
US20080037290A1 (en) Ac-dc converter and method for driving for ac-dc converter
JP2007020391A (ja) 高効率ハーフブリッジdc/dcコンバータ及びその制御方法
JP2012010528A (ja) 負荷駆動装置
JP2011526478A (ja) 共振型電力コンバータ
US11539299B2 (en) Switching power supply unit and electric power supply system
US10020749B2 (en) Power conversion unit
JP6012822B1 (ja) 電力変換装置
US11296607B2 (en) DC-DC converter
JP2020182367A (ja) Dc−dcコンバータ
JP2013236428A (ja) 直流変換装置
JP7204828B2 (ja) ゼロ電圧スイッチングを達成するためのスイッチモード電源の逆電流の制御
WO2013061800A1 (ja) インバータ装置
JP6388154B2 (ja) 共振型dc−dcコンバータ
US8023295B1 (en) Direct current (DC) to alternating current (AC) generation
JP2003259643A (ja) 電流共振型ソフトスイッチング電源回路
JP2012010529A (ja) 負荷駆動装置