JP2011513965A - プリント回路基板及びその製造方法 - Google Patents

プリント回路基板及びその製造方法 Download PDF

Info

Publication number
JP2011513965A
JP2011513965A JP2010548626A JP2010548626A JP2011513965A JP 2011513965 A JP2011513965 A JP 2011513965A JP 2010548626 A JP2010548626 A JP 2010548626A JP 2010548626 A JP2010548626 A JP 2010548626A JP 2011513965 A JP2011513965 A JP 2011513965A
Authority
JP
Japan
Prior art keywords
insulating member
circuit board
printed circuit
insulating
thermal expansion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010548626A
Other languages
English (en)
Other versions
JP5221682B2 (ja
Inventor
スン ユン,ヒェ
ボン チョイ,ジェ
ジュン リ,ウン
ホ ファン,ジュン
ウク ハン,ジュン
Original Assignee
エルジー イノテック カンパニー,リミティド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020080019337A external-priority patent/KR101449022B1/ko
Priority claimed from KR1020080136022A external-priority patent/KR20100077935A/ko
Application filed by エルジー イノテック カンパニー,リミティド filed Critical エルジー イノテック カンパニー,リミティド
Publication of JP2011513965A publication Critical patent/JP2011513965A/ja
Application granted granted Critical
Publication of JP5221682B2 publication Critical patent/JP5221682B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0097Processing two or more printed circuits simultaneously, e.g. made from a common substrate, or temporarily stacked circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • H05K1/0353Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement
    • H05K1/036Multilayers with layers of different types
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • H05K1/0353Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement
    • H05K1/0366Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement reinforced, e.g. by fibres, fabrics
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0206Materials
    • H05K2201/0209Inorganic, non-metallic particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0335Layered conductors or foils
    • H05K2201/0355Metal foils
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/06Thermal details
    • H05K2201/068Thermal details wherein the coefficient of thermal expansion is important
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/0278Flat pressure, e.g. for connecting terminals with anisotropic conductive adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/03Metal processing
    • H05K2203/0315Oxidising metal
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/15Position of the PCB during processing
    • H05K2203/1536Temporarily stacked PCBs
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0011Working of insulating substrates or insulating layers
    • H05K3/0044Mechanical working of the substrate, e.g. drilling or punching
    • H05K3/0052Depaneling, i.e. dividing a panel into circuit boards; Working of the edges of circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/107Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by filling grooves in the support with conductive material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/24Reinforcing the conductive pattern
    • H05K3/244Finish plating of conductors, especially of copper conductors, e.g. for pads or lands
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3452Solder masks
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49156Manufacturing circuit on or in base with selective destruction of conductive paths

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Structure Of Printed Boards (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Manufacturing Of Printed Wiring (AREA)

Abstract

本発明によるプリント回路基板の製造方法は分離部材の両側に第1,2絶縁部材と第1,2導電フィルムを配置し熱圧着して、前記分離部材を挟んで前記第1絶縁部材と第2絶縁部材を付着させ、前記第1絶縁部材と第1導電フィルム、及び前記第2絶縁部材と第2導電フィルムをそれぞれ付着させる段階と、前記第1,2導電フィルムを選択的に除去して第1,2回路パターンを形成する段階と、前記分離部材及び前記第1,2絶縁部材を切断して前記分離部材から前記第1,2回路パターンが形成された第1,2絶縁部材を分離する段階と、を含む。
【選択図】図4

Description

本発明はプリント回路基板及びその製造方法に関するものである。
プリント回路基板(Printed circuit board)は配線が集積されることで、実装される様々な素子の間の電気的連結を可能に構成する部品である。技術の発展に伴い様々な形態と様々な機能を持つプリント回路基板が製造されており、一例としてRAM(Random Access Memory)、メインボード、LANカード等を挙げることができる。
一般的にプリント回路基板は銅張積層板から製造される。銅張積層板はプリント回路基板を製造するための基材としてCCL(Copper Clad Laminate)と呼ばれる。
通常、銅張積層板(CCL)はエポキシ樹脂材からなる絶縁部材の両面に銅材質の導電層が積層される構造を有する。プリント回路基板の配線は前記導電層をエッチングして形成される回路パターンから構成される。
前記絶縁部材の片面にのみ配線を形成したプリント回路基板を片面プリント回路基板と言い、両面に配線を形成したプリント回路基板を両面プリント回路基板と言う。
一方、片面プリント回路基板の製作において、より効率的な方法を用いることで生産性の向上を図る方法が研究されている。
また、片面プリント回路基板における反り現象を改善するための様々な方法が研究されている。
本発明はプリント回路基板及びその製造方法を提供する。
また、本発明は生産性を向上させることができるプリント回路基板及びその製造方法を提供する。
また、本発明は反り現象を改善できるプリント回路基板及びその製造方法を提供する。
本発明によるプリント回路基板の製造方法は分離部材の両側に第1,2絶縁部材と第1,2導電フィルムを配置し熱圧着して、前記分離部材を挟んで前記第1絶縁部材と第2絶縁部材を付着させ、前記第1絶縁部材と第1導電フィルム、及び前記第2絶縁部材と第2導電フィルムをそれぞれ付着させる段階と、前記第1,2導電フィルムを選択的に除去して第1,2回路パターンを形成する段階と、前記分離部材及び前記第1,2絶縁部材を切断して前記分離部材から前記第1,2回路パターンが形成された第1,2絶縁部材を分離する段階と、を含む。
本発明のプリント回路基板は下部の熱膨張係数が上部の熱膨張係数よりも大きい絶縁部材と、前記絶縁部材の上の回路パターンと、前記回路パターン及び絶縁部材の上に選択的に形成されたソルダーレジストと、を含む。
本発明によるプリント回路基板の製造方法は第2熱膨張係数を持つ第2絶縁部材と、前記第2絶縁部材の上の前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第1絶縁部材と、前記第1絶縁部材の上の導電フィルムとを配置して熱圧着する段階と、前記導電フィルムを選択的に除去して回路パターンを形成する段階と、前記回路パターンを含む第1絶縁部材の上に選択的にソルダーレジストを形成する段階と、を含む。
本発明によるプリント回路基板の製造方法は分離部材の一側に第2熱膨張係数を持つ第2絶縁部材と、前記第2絶縁部材の一側に前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第1絶縁部材と、前記第1絶縁部材の一側に第1導電フィルムとを配置し、前記分離部材の他側に第2熱膨張係数を持つ第4絶縁部材と、前記第4絶縁部材の他側に前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第3絶縁部材と、前記第3絶縁部材の他側に第2導電フィルムとを配置して熱圧着する段階と、前記第1導電フィルム及び第2導電フィルムを選択的に除去して第1回路パターン及び第2回路パターンを形成する段階と、前記第1回路パターン及び第2回路パターンを含む前記第1絶縁部材及び第2絶縁部材の上に選択的にソルダーレジストを形成する段階と、前記ソルダーレジスト、第1絶縁部材、第2絶縁部材、第3絶縁部材、第4絶縁部材及び分離部材を切断して、前記分離部材から前記第2絶縁部材、第1絶縁部材及びソルダーレジストを含む片面プリント回路基板と、前記第4絶縁部材、第3絶縁部材及びソルダーレジストを含む片面プリント回路基板を分離する段階と、を含む。
本発明はプリント回路基板及びその製造方法を提供することができる。
また、本発明は生産性を向上させることができるプリント回路基板及びその製造方法を提供することができる。
また、本発明は反り現象を改善できるプリント回路基板及びその製造方法を提供することができる。
第1実施例に係わるプリント回路基板及びその製造方法の説明図である。 第1実施例に係わるプリント回路基板及びその製造方法の説明図である。 第1実施例に係わるプリント回路基板及びその製造方法の説明図である。 第1実施例に係わるプリント回路基板及びその製造方法の説明図である。 第2実施例に係わるプリント回路基板及びその製造方法の説明図である。 第2実施例に係わるプリント回路基板及びその製造方法の説明図である。 第3実施例に係わるプリント回路基板及びその製造方法の説明図である。 第3実施例に係わるプリント回路基板及びその製造方法の説明図である。 第3実施例に係わるプリント回路基板及びその製造方法の説明図である。 第3実施例に係わるプリント回路基板及びその製造方法の説明図である。 第4実施例に係わるプリント回路基板及びその製造方法の説明図である。 第4実施例に係わるプリント回路基板及びその製造方法の説明図である。 第4実施例に係わるプリント回路基板及びその製造方法の説明図である。 第4実施例に係わるプリント回路基板及びその製造方法の説明図である。 第4実施例に係わるプリント回路基板及びその製造方法の説明図である。 実施例に係わる片面プリント回路基板が適用されたプリント回路基板アセンブリを例示した断面図である。
本発明の実施例の説明において、層(または薄膜)、領域、パターン又は構造物が基板、他の層(または薄膜)、領域、パッド又はパターンの「上」又は「下」に形成されると記載される場合、「上」と「下」は直接又は他の層を介在して形成されるものを含む。また、各層の「上」又は「下」の基準は図面を基準として説明する。なお、図面において、各層の厚さや大きさは、説明の便宜及び明確性を図り、誇張、省略又は概略的に図示されている。また、各構成要素の大きさは実際の大きさを全面的に反映するものではない。
以下、添付された図面を参照して実施例に係わるプリント回路基板及びその製造方法を詳しく説明する。
図1乃至図4は第1実施例に係わるプリント回路基板及びその製造方法の説明図である。
図1に示すように、プリント回路基板を製造するための第1絶縁部材111、第2絶縁部材112、第1導電フィルム140、第2導電フィルム150及び分離部材130を準備する。
前記第1絶縁部材111及び第2絶縁部材112はプリント回路基板の基材として機能し、前記第1導電フィルム140及び第2導電フィルム150は導電性物質、例えば、銅(Cu)材質の薄膜形態に形成される。
前記第1絶縁部材111及び第2絶縁部材112はガラス繊維が含まれた樹脂材からなることができる。例えば、樹脂材はエポキシ樹脂、フェノール樹脂等が用いることができる。
前記分離部材130は熱圧着時前記第1絶縁部材111及び第2絶縁部材112と付着しにくい材質から形成される。例えば、前記第1絶縁部材111及び第2絶縁部材112がエポキシ樹脂から形成される場合、前記分離部材130は外面がシリコンによってコーティングされたフィルム形態に形成される。
図2に示すように、図1のように配置された状態で熱圧着により前記第1導電フィルム140、第1絶縁部材111、分離部材130、第2絶縁部材112及び第2導電フィルム150を付着させる。
前記第1絶縁部材111及び第2絶縁部材112は前記分離部材130より広い面積を有するので、前記第1絶縁部材111及び第2絶縁部材112の一部分は相互対面することになる。
前記熱圧着によって前記第1絶縁部材111及び第2絶縁部材112は溶融状態となっているのでよく付着され 、付着後硬化工程により頑固に結合される。
この時、前記分離部材130と前記第1絶縁部材111及び第2絶縁部材112は相互付着されず、前記第1絶縁部材111と第2絶縁部材112は相互付着される。
そして、前記第1導電フィルム140及び第2導電フィルム150は、それぞれ熱圧着により前記第1絶縁部材111及び第2絶縁部材112と付着する。
従って、図2に示す構造物は、前記第1絶縁部材111と第2絶縁部材112の間に前記分離部材130がオーバーラップされて配置される第1領域Iと、前記第1領域Iを除いた第2領域IIに区分される。
即ち、図2に示す構造物において、前記第1領域Iは中央部に位置し、前記第2領域IIは周辺部に位置する。前記第1絶縁部材111及び第2絶縁部材112は前記第2領域IIにより相互付着される。
図3に示すように、前記第1導電フィルム140及び第2導電フィルム150をドライエッチングまたはウエットエッチングにより選択的に除去して前記第1絶縁部材111の上に第1回路パターン141を形成し、前記第2絶縁部材112の上に第2回路パターン151を形成する。
一方、前記第1回路パターン141及び第2回路パターン151が形成された後、前記第1回路パターン141及び第2回路パターン151を含む前記第1絶縁部材111及び第2絶縁部材112の上にソルダーレジスト(図示されない)を積層、または前記第1回路パターン141及び第2回路パターン151の上にメッキ層(図示されない)を形成することができる。
図4に示すように、図3の構造物を切断線Lを基準に切断する。
前記第1絶縁部材111及び第2絶縁部材112は前記分離部材130と付着されないので、前記切断線Lを基準に切断すると前記第1絶縁部材111と第2絶縁部材112は相互分離される。
従って、単一工程によって複数個の片面プリント回路基板を同時に製作でき、生産性を向上させることができる。
また、図4に示すように、片面プリント回路基板は、第1回路パターン141または第2回路パターン151が形成されていない面には導電層が形成されないので、回路パターンが形成されていない面にソルダーレジストを積層する工程が不必要であり、製造工程が簡単で、プリント回路基板の厚さをスリム化できる。
図5及び図6は第2実施例に係わるプリント回路基板及びその製造方法の説明図である。
第1実施例で説明した図1乃至図3の工程は第2実施例にも同様に適用することができ、第2実施例に係わるプリント回路基板及びその製造方法を説明において、図1乃至図3の工程と対応する説明は省略することにする。
但し、図2の工程で前記第1絶縁部材111及び第2絶縁部材112を熱圧着して付着させた後、完全硬化させず半硬化した状態で図3に示すように第1回路パターン141及び第2回路パターン151を形成する。
図5に示すように、前記第1回路パターン141及び第2回路パターン151が形成された状態で熱圧着工程を行うと、前記第1回路パターン141及び第2回路パターン151はそれぞれ前記第1絶縁部材111及び第2絶縁部材112の内部に埋め込まれる。
そして、前記埋め込まれた第1回路パターン141及び第2回路パターン151の上に選択的にメッキ層145,155、または酸化層146,156を形成する。
即ち、前記第1回路パターン141及び第2回路パターン151において他の電子素子と電気的に連結される部分は前記メッキ層145,155を形成し、そうではない部分は前記酸化層146,156を形成する。
前記メッキ層145,155は金(Au)またはニッケル(Ni)から形成され、前記酸化層146,156は前記第1回路パターン141及び第2回路パターン151の表面を酸化させて形成する。前記酸化層146,156はソルダーレジストと同一機能をする。
図6に示すように、図5の構造物を切断線Lを基準に切断する。
前記第1絶縁部材111及び第2絶縁部材112は前記分離部材130と付着されないので、前記切断線Lを基準に切断すると前記第1絶縁部材111と第2絶縁部材112は相互分離される。
従って、単一工程によって複数個の片面プリント回路基板を同時に製作でき、生産性を向上させることができる。
また、図6に示すように、片面プリント回路基板は、第1回路パターン141または第2回路パターン151が形成されていない面には導電層が形成されないので、回路パターンが形成されていない面にソルダーレジストを積層する工程が不必要であり、製造工程が簡単で、プリント回路基板の厚さをスリム化できる。
また、図6に示すように、第2実施例に係わるプリント回路基板は、前記第1回路パターン141及び第2回路パターン151が前記第1絶縁部材111と第2絶縁部材112に埋め込まれるので、図4のプリント回路基板よりも薄い厚さで製作することが可能である。なお、図4のプリント回路基板と図6のプリント回路基板を同一厚さで製作した場合、図6のプリント回路基板は相対的に絶縁部材の厚さをより厚くすることができ、この場合プリント回路基板の反り現象に対してより強い特性を持たせることができる。
図7乃至図10は第3実施例に係わるプリント回路基板及びその製造方法の説明図である。
図7に示すように、プリント回路基板を製造するための第1絶縁部材11、第2絶縁部材12、第1導電フィルム40を準備する。
前記第1絶縁部材11及び第2絶縁部材12はプリント回路基板の基材として機能し、前記第1導電フィルム40は導電性物質、例えば、銅(Cu)からなる薄膜形態に形成される。
前記第1絶縁部材11及び第2絶縁部材12はガラス繊維60とフィラー70を含む樹脂材からなることができる。例えば、樹脂材はエポキシ樹脂、フェノール樹脂等を用いることができる。
前記ガラス繊維60は前記第1絶縁部材11及び第2絶縁部材12内で直交する方向に配置されることで、前記第1絶縁部材11及び第2絶縁部材12に剛性を付与する。
前記フィラー70はシリカ等の物質を用いることができ、前記第1絶縁部材11に含まれるフィラー70の量は前記第2絶縁部材12に含まれるフィラー70の量よりも多い。
第3実施例に係わるプリント回路基板は、前記フィラー70の含有量が異なる第1絶縁部材11と第2絶縁部材12を用いてプリント回路基板の反り現象を改善する。
前記第1絶縁部材11は前記フィラー70を多く含むので熱膨張係数が低い部材から形成され、前記第2絶縁部材12は前記フィラー70を少なく含むので熱膨張係数が高い部材から形成される。
例えば、前記第1絶縁部材11は11〜12PPM/℃の第1熱膨張係数を持つことができ、前記第2絶縁部材12は13〜14PPM/℃の第2熱膨張係数を持つことができる。
前記第1絶縁部材11の上には回路パターン及びソルダーレジストが形成されるが、前記ソルダーレジストと熱膨張係数が適合するように前記第2絶縁部材12は熱膨張係数が高い部材が用いられる。
図8と図9に示すように、前記第1導電フィルム40、第1絶縁部材11、及び第2絶縁部材12を熱圧着により付着させる。
そして、前記第1導電フィルム40をドライエッチングまたはウエットエッチングにより選択的に除去し、前記第1絶縁部材11の上に第1回路パターン41を形成する。
図10に示すように、前記第1回路パターン41の上に選択的にソルダーレジスト81を形成し、前記ソルダーレジスト81が塗布されていない第1回路パターン41の上にメッキ層(図示されない)を形成することで、第3実施例に係わる片面プリント回路基板が製作される。
上述したように、第3実施例に係わるプリント回路基板は第1熱膨張係数を持つ第1絶縁部材11と、前記第1熱膨張係数よりも大きい前記第2熱膨張係数を持つ第2絶縁部材12を積層し、前記第1絶縁部材11の上に第1回路パターン41及びソルダーレジスト81を形成することで、プリント回路基板の反り現象を改善することができる。
一方、第3実施例では、プリント回路基板の絶縁部材として第1絶縁部材11と第2絶縁部材12を例示したが、他の実施例として、位置によってフィラー70の含有量が異なる1つまたは3つ以上の絶縁部材を用いてプリント回路基板を製作するのも可能である。
図11乃至図15は、第4実施例に係わるプリント回路基板及びその製造方法の説明図である。但し、第4実施例の説明において、前記第3実施例と同様な部分はその説明を適宜省略する。
図11に示すように、プリント回路基板を製造するための第1導電フィルム40、第1絶縁部材11、第2絶縁部材12、分離部材30、第2導電フィルム50、第3絶縁部材21、第4絶縁部材22を準備する。
前記第1絶縁部材11、第2絶縁部材12、第3絶縁部材21及び第4絶縁部材22を含む絶縁部材11,12,21,22はプリント回路基板の基材として機能し、前記第1導電フィルム40及び第2導電フィルム50は導電性物質、例えば、銅(Cu)からなる薄膜形態から形成される。
前記絶縁部材11,12,21,22はガラス繊維60とフィラー70を含む樹脂材からなることができる。例えば、樹脂材はエポキシ樹脂、フェノール樹脂等を用いることができる。
前記ガラス繊維60は前記絶縁部材11,12,21,22内で直交する方向に配置されることで、前記絶縁部材11,12,21,22に剛性を付与する。
前記フィラー70はシリカ等の物質を用いることができ、前記第1絶縁部材11に含まれるフィラー70の量は前記第2絶縁部材12に含まれるフィラー70の量よりも多い。また、前記第3絶縁部材21に含まれるフィラー70の量は前記第4絶縁部材22に含まれるフィラー70の量よりも多い。
第4実施例に係わるプリント回路基板は、前記フィラー70の含有量が異なる第1絶縁部材11と第2絶縁部材12、また第3絶縁部材21と第4絶縁部材22を用いてプリント回路基板の反り現象を改善する。
前記第1絶縁部材11は前記フィラー70を多く含むので熱膨張係数が低い部材から形成され、前記第2絶縁部材12は前記フィラー70を少なく含むので熱膨張係数が高い部材から形成される。
例えば、前記第1絶縁部材11は11〜12PPM/℃の第1熱膨張係数を持つことができ、前記第2絶縁部材12は13〜14PPM/℃の第2熱膨張係数を持つことができる。
また、前記第3絶縁部材21は前記フィラー70を多く含むので熱膨張係数が低い部材から形成され、前記第4絶縁部材22は前記フィラー70を少なく含むので熱膨張係数が高い部材から形成される。
例えば、前記第3絶縁部材21は11〜12PPM/℃の第1熱膨張係数を持つことができ、前記第4絶縁部材22は13〜14PPM/℃の第2熱膨張係数を持つことができる。
前記第1絶縁部材11及び第3絶縁部材21の上には回路パターン及びソルダーレジストが形成されるが、前記ソルダーレジストと熱膨張係数が適合するように前記第2絶縁部材12及び第4絶縁部材22は熱膨張係数が高い部材が用いられる。
前記分離部材30は熱圧着時前記第2絶縁部材12及び第4絶縁部材22と付着しにくい材質から形成される。例えば、前記第2絶縁部材12及び第4絶縁部材22がエポキシ樹脂から形成される場合、前記分離部材30は外面がシリコンによってコーティングされたフィルム形態に形成される。
図12に示すように、図11のように配置された状態で熱圧着により前記第1導電フィルム40、第1絶縁部材11、第2絶縁部材12、分離部材30、第2導電フィルム50、第3絶縁部材21、第4絶縁部材22を付着させる。
この時、前記分離部材30と前記第2絶縁部材12及び第4絶縁部材22は相互付着されず、前記第2絶縁部材12と第4絶縁部材22は相互付着される。
図13に示すように、前記第1導電フィルム40及び第2導電フィルム50をドライエッチングまたはウエットエッチングにより選択的に除去して前記第1絶縁部材11の上に第1回路パターン41を形成し、前記第3絶縁部材21の上に第2回路パターン51を形成する。
そして、前記第1回路パターン41及び第2回路パターン51の上にソルダーレジスト81を形成し、前記ソルダーレジスト81が塗布されていない第1回路パターン41及び第2回路パターン51の上にメッキ層(図示されない)を形成する。
図14に示すように、図13の構造物を切断線Lを基準に切断する。
前記分離部材30と前記第2絶縁部材12及び第4絶縁部材22は相互付着されないので、前記切断線Lを基準に切断すると、図15に示すような片面プリント回路基板が複数個同時に製作される。従って、単一工程によって、より多い片面プリント回路基板を製造することができる。
上述したように、第4実施例に係わるプリント回路基板は前記分離部材30の両側に第2熱膨張係数を持つ第2絶縁部材12及び第4絶縁部材22を配置し、前記第2絶縁部材12及び第4絶縁部材22の上に前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第1絶縁部材11及び第3絶縁部材21を配置することで、複数の片面プリント回路基板を同時に製造することができ、前記第1絶縁部材11及び第3絶縁部材21の上に前記ソルダーレジスト81を形成してもプリント回路基板に反りが生じないメリットがある。
図16は、本発明による片面プリント回路基板が適用されたプリント回路基板アセンブリを例示する断面図である。
上述した製造工程によって製造されたプリント回路基板には様々な電子素子が装着される。図16は、その一例として、片面プリント回路基板が適用されたRAMの構造を示しており、RAMのプリント回路基板には、例えば電子素子340が装着される。
本発明によるプリント回路基板は、絶縁部材311の片面にのみ回路パターン323aとソルダーレジスト326を備えている。
前記電子素子340は回路パターン323a,323bが形成された面の反対面に装着される。前記回路パターン323a,323bは他の電子素子や外部基板との電気的連結のための接続端子を形成することができる。
前記絶縁部材311には前記電子素子340と回路パターン323aの電気的連結のための貫通孔342が形成され、前記電子素子340と回路パターン323aは貫通孔342を通過するワイヤ341を介在して電気的に連結される。ここで、前記ワイヤ341は金(Au)材質からなることができ、前記回路パターン323aの上には金のメッキ層を形成することができる。
一方、他の回路パターン323bの上に、RAMをメインボードの上に実装するためのはんだボール328を設けることができる。
前記絶縁部材311には前記電子素子340を外部から物理的、電気的に保護する保護層350を更に積層することができる。前記保護層350はエポキシ樹脂等のような樹脂材からなることができる。
前記保護層350は、図16のプリント回路基板を引っ繰り返した状態で樹脂液を塗布して形成することができ、該樹脂液は前記貫通孔342を通過して前記ワイヤ341及び回路パターン323aを覆う。
前記保護層326と絶縁部材311は、より頑固な接着のために同一樹脂系の成分を含むことができる。例えば、前記絶縁部材311がエポキシ樹脂系の成分を含む場合、前記保護層326にもエポキシ樹脂系の成分を含むようにすることで、前記絶縁部材311と保護層326の接着力を強めることができる。
このように、片面プリント回路基板を適用してプリント回路基板アセンブリを構成することで、プリント回路基板アセンブリの厚さをスリム化することができ、製品の信頼性を向上させることができる。
上述されたプリント回路基板の製造過程は、必ずしも上述された各段階を順次に行わなければならないのではなく、設計仕様に応じて前記各工程/段階を選択的に混用して行うことができる。よって、前記工程/段階を混用によって製造されるプリント回路基板の構成も、本発明の技術的思想の範囲内で様々な変形を含むことができる。
以上、本発明を実施例を中心に説明したが、これらの実施例は例示であり、本発明を限定するものではない。本発明の趣旨と範囲を遺脱することなく、様々な変形と応用が可能であることは、当業者によって自明である。例えば、本発明の実施例に具体的に示された各構成要素は変形して実施することができるものであり、このような変形と応用に係る差異点も、添付の特許請求の範囲で規定する本発明の範囲に含まれる。
本発明のプリント回路基板及びその製造方法は様々な電子機器に用いられるプリント回路基板に適用することができる。

Claims (12)

  1. 分離部材の両側に第1,2絶縁部材と第1,2導電フィルムを配置し熱圧着して、前記分離部材を挟んで前記第1絶縁部材と第2絶縁部材を付着させ、前記第1絶縁部材と第1導電フィルム、及び前記第2絶縁部材と第2導電フィルムをそれぞれ付着させる段階と、
    前記第1,2導電フィルムを選択的に除去して第1,2回路パターンを形成する段階と、
    前記分離部材及び前記第1,2絶縁部材を切断して、前記分離部材から前記第1,2回路パターンが形成された第1,2絶縁部材を分離する段階と、
    を含むプリント回路基板の製造方法。
  2. 前記第1,2絶縁部材はエポキシ樹脂またはフェノール樹脂を含み、前記分離部材は外面がシリコンによってコーティングされた請求項1に記載のプリント回路基板の製造方法。
  3. 前記第1,2絶縁部材は前記分離部材とオーバーラップされる第1領域と、前記第1領域を除いた第2領域とに区分され、前記第1,2絶縁部材は前記第2領域で相互付着される請求項1に記載のプリント回路基板の製造方法。
  4. 前記第1,2回路パターンを形成した後、前記第1,2回路パターンを前記第1,2絶縁部材に埋め込む段階を含む請求項1に記載のプリント回路基板の製造方法。
  5. 前記第1,2回路パターンは、前記第1,2絶縁部材が半硬化した状態で熱圧着によって埋め込まれる請求項4に記載のプリント回路基板の製造方法。
  6. 前記第1,2回路パターンを選択的にメッキまたは酸化させる段階を含む請求項4に記載のプリント回路基板の製造方法。
  7. 前記第1,2絶縁部材は、前記分離部材に隣接した部分が前記第1,2導電フィルムに隣接した部分よりも熱膨張係数が大きい請求項1に記載のプリント回路基板の製造方法。
  8. 下部の熱膨張係数が上部の熱膨張係数よりも大きい絶縁部材と、前記絶縁部材の上の回路パターンと、前記回路パターン及び絶縁部材の上に選択的に形成されたソルダーレジストと、を含むプリント回路基板。
  9. 前記絶縁部材は、第2熱膨張係数を持つ第2絶縁部材と、前記第2絶縁部材の上の前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第1絶縁部材を含む請求項8に記載のプリント回路基板。
  10. 第2熱膨張係数を持つ第2絶縁部材と、前記第2絶縁部材の上の前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第1絶縁部材と、前記第1絶縁部材の上の導電フィルムとを配置して熱圧着する段階と、
    前記導電フィルムを選択的に除去して回路パターンを形成する段階と、
    前記回路パターンを含む第1絶縁部材の上に選択的にソルダーレジストを形成する段階と、
    を含むプリント回路基板の製造方法。
  11. 分離部材の一側に第2熱膨張係数を持つ第2絶縁部材と、前記第2絶縁部材の一側に前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第1絶縁部材と、前記第1絶縁部材の一側に第1導電フィルムとを配置し、前記分離部材の他側に第2熱膨張係数を持つ第4絶縁部材と、前記第4絶縁部材の他側に前記第2熱膨張係数よりも小さい第1熱膨張係数を持つ第3絶縁部材と、前記第3絶縁部材の他側に第2導電フィルムとを配置して熱圧着する段階と、
    前記第1導電フィルム及び第2導電フィルムを選択的に除去して第1回路パターン及び第2回路パターンを形成する段階と、
    前記第1回路パターン及び第2回路パターンを含む前記第1絶縁部材及び第2絶縁部材に選択的にソルダーレジストを形成する段階と、
    前記ソルダーレジスト、第1絶縁部材、第2絶縁部材、第3絶縁部材、第4絶縁部材及び分離部材を切断して、前記分離部材から前記第2絶縁部材、第1絶縁部材及びソルダーレジストを含む片面プリント回路基板と、前記第4絶縁部材、第3絶縁部材及びソルダーレジストを含む片面プリント回路基板を分離する段階と、
    を含むプリント回路基板の製造方法。
  12. 前記第1,2,3,4絶縁部材はエポキシ樹脂またはフェノール樹脂を含み、前記分離部材は外面がシリコンによってコーティングされた請求項11に記載のプリント回路基板の製造方法。
JP2010548626A 2008-02-29 2009-03-02 プリント回路基板及びその製造方法 Active JP5221682B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
KR1020080019337A KR101449022B1 (ko) 2008-02-29 2008-02-29 인쇄회로기판 및 이의 제조방법
KR10-2008-0019337 2008-02-29
KR1020080136022A KR20100077935A (ko) 2008-12-29 2008-12-29 인쇄회로기판 및 그 제조방법
KR10-2008-0136022 2008-12-29
PCT/KR2009/001010 WO2009108030A2 (en) 2008-02-29 2009-03-02 Printed circuit board and method of manufacturing the same

Publications (2)

Publication Number Publication Date
JP2011513965A true JP2011513965A (ja) 2011-04-28
JP5221682B2 JP5221682B2 (ja) 2013-06-26

Family

ID=41016617

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010548626A Active JP5221682B2 (ja) 2008-02-29 2009-03-02 プリント回路基板及びその製造方法

Country Status (5)

Country Link
US (1) US8590144B2 (ja)
JP (1) JP5221682B2 (ja)
CN (1) CN101990791B (ja)
TW (1) TWI519222B (ja)
WO (1) WO2009108030A2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023171705A1 (ja) * 2022-03-09 2023-09-14 株式会社カネカ 片面金属張積層板の製造方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101943887B1 (ko) * 2017-12-28 2019-01-30 효성중공업 주식회사 고체 절연부재 제조방법 및 그 절연부재

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01287989A (ja) * 1988-05-14 1989-11-20 Matsushita Electric Works Ltd プリントの配線板の製造方法
JPH0693537B2 (ja) * 1989-09-19 1994-11-16 新日鐵化学株式会社 両面導体ポリイミド積層体の製造方法
JPH07273424A (ja) * 1994-03-29 1995-10-20 Ibiden Co Ltd 片面プリント配線板の製造方法
JP2001308548A (ja) * 2000-04-11 2001-11-02 Lg Electronics Inc 多層印刷回路基板及びその製造方法並びに多層印刷回路基板を利用したbga半導体パッケージ
JP2003198103A (ja) * 2001-12-26 2003-07-11 Shin Kobe Electric Mach Co Ltd プリント配線板の製造法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3972755A (en) * 1972-12-14 1976-08-03 The United States Of America As Represented By The Secretary Of The Navy Dielectric circuit board bonding
JPH0468589A (ja) * 1990-07-10 1992-03-04 Nec Corp 銅張積層板
JPH0774453A (ja) * 1993-09-03 1995-03-17 Nec Corp 印刷配線板の製造方法
US6180261B1 (en) * 1997-10-21 2001-01-30 Nitto Denko Corporation Low thermal expansion circuit board and multilayer wiring circuit board
KR19990064553A (ko) * 1999-04-09 1999-08-05 구자홍 인쇄회로기판 및 그 제조방법
KR100327705B1 (ko) * 1999-07-15 2002-03-08 전우창 빌드업 다층 인쇄회로기판의 제조방법
KR100442918B1 (ko) * 2003-02-06 2004-08-02 엘지전자 주식회사 다층인쇄회로기판의 제조방법
KR100582079B1 (ko) * 2003-11-06 2006-05-23 엘지전자 주식회사 인쇄회로기판 및 그 제조방법
JP3961537B2 (ja) * 2004-07-07 2007-08-22 日本電気株式会社 半導体搭載用配線基板の製造方法、及び半導体パッケージの製造方法
KR100674319B1 (ko) * 2004-12-02 2007-01-24 삼성전기주식회사 얇은 코어층을 갖는 인쇄회로기판 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01287989A (ja) * 1988-05-14 1989-11-20 Matsushita Electric Works Ltd プリントの配線板の製造方法
JPH0693537B2 (ja) * 1989-09-19 1994-11-16 新日鐵化学株式会社 両面導体ポリイミド積層体の製造方法
JPH07273424A (ja) * 1994-03-29 1995-10-20 Ibiden Co Ltd 片面プリント配線板の製造方法
JP2001308548A (ja) * 2000-04-11 2001-11-02 Lg Electronics Inc 多層印刷回路基板及びその製造方法並びに多層印刷回路基板を利用したbga半導体パッケージ
JP2003198103A (ja) * 2001-12-26 2003-07-11 Shin Kobe Electric Mach Co Ltd プリント配線板の製造法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023171705A1 (ja) * 2022-03-09 2023-09-14 株式会社カネカ 片面金属張積層板の製造方法

Also Published As

Publication number Publication date
US20110000704A1 (en) 2011-01-06
WO2009108030A2 (en) 2009-09-03
WO2009108030A3 (en) 2009-11-26
CN101990791B (zh) 2013-03-27
TWI519222B (zh) 2016-01-21
US8590144B2 (en) 2013-11-26
TW200942110A (en) 2009-10-01
CN101990791A (zh) 2011-03-23
JP5221682B2 (ja) 2013-06-26

Similar Documents

Publication Publication Date Title
JP4055717B2 (ja) 半導体装置およびその製造方法
US8178191B2 (en) Multilayer wiring board and method of making the same
US10745819B2 (en) Printed wiring board, semiconductor package and method for manufacturing printed wiring board
JP4914474B2 (ja) 多層印刷回路基板の製造方法
JP5093353B2 (ja) 部品内蔵モジュールの製造方法及び部品内蔵モジュール
JP5367523B2 (ja) 配線基板及び配線基板の製造方法
JP2007165888A (ja) 電子素子内蔵印刷回路基板及びその製造方法
US20080128911A1 (en) Semiconductor package and method for manufacturing the same
JP2011199077A (ja) 多層配線基板の製造方法
JP5093104B2 (ja) 受動部品内蔵インターポーザ
JP5462450B2 (ja) 部品内蔵プリント配線板及び部品内蔵プリント配線板の製造方法
KR101701380B1 (ko) 소자 내장형 연성회로기판 및 이의 제조방법
KR101905879B1 (ko) 인쇄회로기판 및 그의 제조 방법
JP4694007B2 (ja) 三次元実装パッケージの製造方法
JP5221682B2 (ja) プリント回路基板及びその製造方法
JP2011187912A (ja) 電子素子内蔵型印刷回路基板及びその製造方法
TWI442844B (zh) 軟硬複合線路板及其製作方法
JP2002246745A (ja) 三次元実装パッケージ及びその製造方法、三次元実装パッケージ製造用接着材
JP4892924B2 (ja) 多層プリント配線基板及びその製造方法
CN112492777B (zh) 电路板及其制作方法
JP5561683B2 (ja) 部品内蔵基板
JP4529594B2 (ja) 配線基板の製造方法
JPH11233917A (ja) 積層基板の製造方法
KR20090093673A (ko) 인쇄회로기판의 제조방법
JPH0427021B2 (ja)

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120417

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20120717

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20120724

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120803

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130307

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160315

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5221682

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250