JP2011199792A - Dpll回路 - Google Patents
Dpll回路 Download PDFInfo
- Publication number
- JP2011199792A JP2011199792A JP2010067150A JP2010067150A JP2011199792A JP 2011199792 A JP2011199792 A JP 2011199792A JP 2010067150 A JP2010067150 A JP 2010067150A JP 2010067150 A JP2010067150 A JP 2010067150A JP 2011199792 A JP2011199792 A JP 2011199792A
- Authority
- JP
- Japan
- Prior art keywords
- input data
- clock
- rxd
- noise
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001360 synchronised effect Effects 0.000 claims abstract description 14
- 238000005070 sampling Methods 0.000 claims description 9
- 239000000284 extract Substances 0.000 claims description 3
- 230000000630 rising effect Effects 0.000 description 20
- 238000010586 diagram Methods 0.000 description 10
- 230000010355 oscillation Effects 0.000 description 6
- 230000003111 delayed effect Effects 0.000 description 3
- 238000001514 detection method Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000001934 delay Effects 0.000 description 1
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
【解決手段】1ビットを4クロック幅で構成する入力データからノイズフィルタで雑音を除去し、この雑音を除去した入力データと同期したクロックを生成するDPLL回路において、ノイズフィルタは、入力データに対して、4段縦続接続のシフトレジスタを設け、このシフトレジスタのレジスタ11,12,13のクロック同期した出力の一致・不一致状態に応じて最終段のレジスタ16の入力を切り替える入力ロジック17を設ける。
さらに、ノイズフィルタでは除去しきれない入力データの歪みを歪み除去回路で除去する。
【選択図】図1
Description
前記ノイズフィルタは、前記入力データに対して、N段(4段以上の整数)縦続接続のシフトレジスタを設け、このシフトレジスタの各段レジスタのクロック同期した出力の一致・不一致状態に応じて最終段のレジスタの入力を切り替える入力ロジックを設けたことを特徴とする。
前記歪み除去回路は、前記ノイズフィルタの出力を入力データとするN段(4段以上の整数)縦続接続のシフトレジスタの各段レジスタの出力から入力データの変化点を信号EVENT_DETとして検出し、このデータ変化点の違いから入力データの歪みクロック位置を抽出し、この歪みクロック位置を回避して前記入力データのサンプリング波形を得るロジック回路を設けたことを特徴とする。
図1は、本実施形態におけるノイズフィルタ部の回路構成図である。同図のノイズフィルタは、概略的には、1クロック幅までのノイズパルスを許容すること、および入力データのビット割れの補正を目的とし、入力信号RXDの1ビットの内、2番目と3番目のクロックにノイズパルスが入った場合に補正できる機能構成である。
図3に示す入力データの場合は、2クロック期間(T1〜T2)だけを復元した50%歪みの波形になる。本実施形態では、上記のノイズフィルタでは除去しきれない入力データの歪みを除去する歪み除去回路を提供するものである。
2 高周波発振器
3 デジタルループフィルタ
4 D/A変換器
5 電圧制御発振器(VCO)
Claims (2)
- 1ビットを4クロック幅以上で構成する入力データからノイズフィルタで雑音を除去し、この雑音を除去した入力データと同期したクロックを生成するDPLL回路において、
前記ノイズフィルタは、前記入力データに対して、N段(4段以上の整数)縦続接続のシフトレジスタを設け、このシフトレジスタの各段レジスタのクロック同期した出力の一致・不一致状態に応じて最終段のレジスタの入力を切り替える入力ロジックを設けたことを特徴とするDPLL回路。 - 1ビットを4クロック幅以上で構成する入力データからノイズフィルタで雑音を除去し、このノイズフィルタでは除去しきれない入力データの歪みを歪み除去回路で除去し、この歪みを除去した入力データと同期したクロックを生成するDPLL回路において、
前記歪み除去回路は、前記ノイズフィルタの出力を入力データとするN段(4段以上の整数)縦続接続のシフトレジスタの各段レジスタの出力から入力データの変化点を信号EVENT_DETとして検出し、このデータ変化点の違いから入力データの歪みクロック位置を抽出し、この歪みクロック位置を回避して前記入力データのサンプリング波形を得るロジック回路を設けたことを特徴とするDPLL回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010067150A JP5515920B2 (ja) | 2010-03-24 | 2010-03-24 | Dpll回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010067150A JP5515920B2 (ja) | 2010-03-24 | 2010-03-24 | Dpll回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2011199792A true JP2011199792A (ja) | 2011-10-06 |
| JP5515920B2 JP5515920B2 (ja) | 2014-06-11 |
Family
ID=44877382
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010067150A Active JP5515920B2 (ja) | 2010-03-24 | 2010-03-24 | Dpll回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5515920B2 (ja) |
Citations (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5246749A (en) * | 1975-10-11 | 1977-04-13 | Nippon Syst Kogyo Kk | Noise eliminator |
| JPS63107255A (ja) * | 1986-10-24 | 1988-05-12 | Hitachi Ltd | ノイズサプレス回路 |
| JPS63153920A (ja) * | 1986-08-27 | 1988-06-27 | Nec Corp | クロツク再生回路 |
| JPS63125444U (ja) * | 1987-02-03 | 1988-08-16 | ||
| JPH01259617A (ja) * | 1988-04-08 | 1989-10-17 | Matsushita Electric Ind Co Ltd | ノイズ除去回路 |
| JPH1041986A (ja) * | 1996-07-24 | 1998-02-13 | Matsushita Electric Works Ltd | ノイズ除去回路 |
| JPH11308282A (ja) * | 1998-04-20 | 1999-11-05 | Fuji Electric Co Ltd | フィールドバス伝送信号のジッタ補正回路 |
| JP2000134070A (ja) * | 1998-10-21 | 2000-05-12 | Victor Co Of Japan Ltd | ノイズ除去回路 |
| JP2006060436A (ja) * | 2004-08-19 | 2006-03-02 | Meidensha Corp | 同期式ディジタルフィルタ |
| JP2008182425A (ja) * | 2007-01-24 | 2008-08-07 | Denso Corp | フィルタ回路 |
| JP2008300915A (ja) * | 2007-05-29 | 2008-12-11 | Panasonic Corp | クロックのデューティ比を活用した高速度シリアル通信 |
-
2010
- 2010-03-24 JP JP2010067150A patent/JP5515920B2/ja active Active
Patent Citations (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5246749A (en) * | 1975-10-11 | 1977-04-13 | Nippon Syst Kogyo Kk | Noise eliminator |
| JPS63153920A (ja) * | 1986-08-27 | 1988-06-27 | Nec Corp | クロツク再生回路 |
| JPS63107255A (ja) * | 1986-10-24 | 1988-05-12 | Hitachi Ltd | ノイズサプレス回路 |
| JPS63125444U (ja) * | 1987-02-03 | 1988-08-16 | ||
| JPH01259617A (ja) * | 1988-04-08 | 1989-10-17 | Matsushita Electric Ind Co Ltd | ノイズ除去回路 |
| JPH1041986A (ja) * | 1996-07-24 | 1998-02-13 | Matsushita Electric Works Ltd | ノイズ除去回路 |
| JPH11308282A (ja) * | 1998-04-20 | 1999-11-05 | Fuji Electric Co Ltd | フィールドバス伝送信号のジッタ補正回路 |
| JP2000134070A (ja) * | 1998-10-21 | 2000-05-12 | Victor Co Of Japan Ltd | ノイズ除去回路 |
| JP2006060436A (ja) * | 2004-08-19 | 2006-03-02 | Meidensha Corp | 同期式ディジタルフィルタ |
| JP2008182425A (ja) * | 2007-01-24 | 2008-08-07 | Denso Corp | フィルタ回路 |
| JP2008300915A (ja) * | 2007-05-29 | 2008-12-11 | Panasonic Corp | クロックのデューティ比を活用した高速度シリアル通信 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5515920B2 (ja) | 2014-06-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4196657B2 (ja) | データ再生方法およびデジタル制御型クロックデータリカバリ回路 | |
| US8374305B2 (en) | Clock recovery circuit and data recovery circuit | |
| US8344769B2 (en) | Jitter suppression circuit and jitter suppression method | |
| US8698528B2 (en) | CDR circuit, reception circuit, and electronic device | |
| US20060181319A1 (en) | Phase adjustment method and circuit for DLL-based serial data link transceivers | |
| US5689530A (en) | Data recovery circuit with large retime margin | |
| JP5086014B2 (ja) | データリカバリ方法およびデータリカバリ回路 | |
| CN103828287B (zh) | 用于中继器电路的低时延数字抖动终止 | |
| US20210111859A1 (en) | Clock data recovery circuit with improved phase interpolation | |
| KR100400225B1 (ko) | 잡음에 강한 버스트 모드 수신 장치 및 그의 클럭 신호 및데이타 복원 방법 | |
| US5592519A (en) | Dual frequency clock recovery using common multitap line | |
| US20070127612A1 (en) | Apparatus and method for retiming data using phase-interpolated clock signal | |
| US7826581B1 (en) | Linearized digital phase-locked loop method for maintaining end of packet time linearity | |
| JP5035119B2 (ja) | リタイミング回路及び分周システム | |
| JP5515920B2 (ja) | Dpll回路 | |
| JPWO2009069244A1 (ja) | 送信方法および送信装置 | |
| US7023944B2 (en) | Method and circuit for glitch-free changing of clocks having different phases | |
| JP2015100017A (ja) | 位相比較回路およびクロックデータリカバリ回路 | |
| US7290201B1 (en) | Scheme for eliminating the effects of duty cycle asymmetry in clock-forwarded double data rate interface applications | |
| JP2001230824A (ja) | データ受信方式 | |
| CN115441865A (zh) | 一种相位插值器以及时钟信号的相位插值方法 | |
| JP2003179583A (ja) | 信号同期回路 | |
| KR20080051662A (ko) | 데이터 속도의 1/4 주파수 클럭을 사용하는 고속의 클럭 및데이터 복원 회로 및 방법 | |
| JP4956989B2 (ja) | クロック同期方法およびクロック同期回路 | |
| JP3802487B2 (ja) | 半導体集積回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130319 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131129 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131217 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140212 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20140212 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140304 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140317 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5515920 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |