JP2011101187A - 負荷駆動装置 - Google Patents
負荷駆動装置 Download PDFInfo
- Publication number
- JP2011101187A JP2011101187A JP2009254360A JP2009254360A JP2011101187A JP 2011101187 A JP2011101187 A JP 2011101187A JP 2009254360 A JP2009254360 A JP 2009254360A JP 2009254360 A JP2009254360 A JP 2009254360A JP 2011101187 A JP2011101187 A JP 2011101187A
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- driving device
- load driving
- resistor
- back gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/082—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
- H03K17/0822—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K2017/066—Maximizing the OFF-resistance instead of minimizing the ON-resistance
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0018—Special modifications or use of the back gate voltage of a FET
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0036—Means reducing energy consumption
Landscapes
- Electronic Switches (AREA)
- Power Conversion In General (AREA)
- Logic Circuits (AREA)
Abstract
【解決手段】本発明にかかる負荷駆動装置は、電源端子PWRと出力端子OUTとの間に接続された出力トランジスタT1と、出力端子OUTと接地端子GND1との間に接続される負荷11と、出力トランジスタT1のゲートと接地端子GND2との間に接続され、出力トランジスタT1を非導通にする場合に出力トランジスタT1のゲートと接地端子GND2との間を導通する放電トランジスタMN1と、出力端子OUTと接地端子GND2との間に接続され、接地端子GND2の電位が所定値以上となった場合に導通し、出力トランジスタT1の非導通状態を維持する補償トランジスタMN7と、接地端子GND2と補償トランジスタMN7のバックゲートとの間に接続された第1の抵抗R3と、を備える。
【選択図】図1
Description
図1に実施の形態1にかかる負荷駆動装置2の回路図を示す。図1に示すように、負荷駆動装置2は、電源10、負荷11、ドライバ回路12、制御回路13、バックゲート制御回路18、補償回路16、出力トランジスタT1、抵抗(第2の抵抗)R10、抵抗(第1の抵抗)R3、電源端子PWR、接地端子GND1、接地端子GND2、出力端子OUTを有する。抵抗R3は例えば拡散抵抗である。なお、本実施の形態では、電源10と出力端子OUTとを電源端子PWRを介して接続する配線ラインを電源ラインと称し、接地端子GND1と出力端子OUTとを負荷11を介して接続する配線ラインを第1の接地ラインと称し、電源10と出力端子OUTとを接地端子GND2を介して接続する配線ラインを第2の接地ラインと称す。
上記負荷駆動装置2では、接地端子GND2の電圧の上昇による出力トランジスタT1のオフ状態に関する不具合を解決できる。しかしながら、電源10が逆接続された場合における負荷駆動装置の保護を実現することはできない。そこで、実施の形態2では、接地端子GND2の電圧の上昇による出力トランジスタT1のオフ状態に関する不具合の解決に加え、電源10の逆接続時の保護も実現する。
図7に実施の形態3にかかる負荷駆動装置4の回路図を示す。また、図8に実施の形態3にかかる負荷駆動装置4を構成するデバイスの断面図を示す。さらに、図9及び図10に電源逆接続時の負荷駆動装置4の回路図及び負荷駆動装置4を構成するデバイスの断面図を示す。負荷駆動装置4は、負荷駆動装置3のバックゲート制御回路18の変形例としてバックゲート制御回路18bを有する。負荷駆動装置4において負荷駆動装置3と同様のものについては、負荷駆動装置3と同じ符号を付して説明を省略する。
図11に実施の形態4にかかる負荷駆動装置5の回路図を示す。また、図12に実施の形態4にかかる負荷駆動装置5を構成するデバイスの断面図を示す。負荷駆動装置5は、負荷駆動装置2と比較して、バックゲート制御回路18を有しない。そのため、負荷駆動装置5は、負荷駆動装置2よりも少ない構成素子で機能を実現できる。
10 電源
11 負荷
12 ドライバ回路
13 制御回路
16 補償回路
17 逆接続保護回路
18、18b バックゲート制御回路
D10 保護ダイオード
T1 出力トランジスタ
R2、R3、R10、R11 抵抗
MN1 放電トランジスタ
MN7 補償トランジスタ
MN8 保護トランジスタ
MN9 第1のNMOSトランジスタ
MN10 第2のNMOSトランジスタ
Q1、Q4、Q6〜Q9 寄生バイポーラ
D1、D1a、D1b、D4 寄生ダイオード
D3a〜D3f 寄生ダイオード
Claims (14)
- 電源ラインと出力端子との間に接続された出力トランジスタと、
前記出力端子と第1の接地ラインとの間に接続される負荷と、
前記出力トランジスタのゲートと第2の接地ラインとの間に接続され、前記出力トランジスタを非導通にする場合に前記出力トランジスタのゲートと第2の接地ラインとの間を導通する放電トランジスタと、
前記出力端子と前記第2の接地ラインとの間に接続され、前記第2の接地ラインの電位が所定値以上となった場合に導通し、前記出力トランジスタの非導通状態を維持する補償トランジスタと、
前記第2の接地ラインと前記補償トランジスタのバックゲートとの間に接続された第1の抵抗と、を備えた負荷駆動装置。 - 前記電源ラインと前記第2の接地ラインとの間に接続される電源の極性が正常の場合に、前記第2の接地ラインと前記保護トランジスタのバックゲートとを導通状態に制御するバックゲート制御回路をさらに備えた請求項1に記載の負荷駆動装置。
- 電源ラインと出力端子との間に接続された出力トランジスタと、
前記出力端子と第1の接地ラインとの間に接続される負荷と、
前記電源ラインと前記第2の接地ラインとの間に接続される電源の極性が逆になった場合に前記出力トランジスタを導通状態にする保護トランジスタと、
前記電源の極性が正常の場合に前記第2の接地ラインと前記保護トランジスタのバックゲートとを導通状態に制御するバックゲート制御回路と、
前記出力端子と前記第2の接地ラインとの間に接続され、前記第2の接地ラインの電位が所定値以上となった場合に導通し、前記出力トランジスタの導通状態を維持する補償トランジスタと、
前記第2の接地ラインと前記補償トランジスタのバックゲートとの間に接続された第1の抵抗と、を備えた負荷駆動装置。 - 前記バックゲート制御回路は、
さらに、前記電源の極性が正常の場合に前記第2の接地ラインと前記補償トランジスタのバックゲートとを導通状態に制御することを特徴とする請求項2又は3に記載の負荷駆動装置。 - 前記バックゲート制御回路と前記第2の接地ラインとの間に設けられた第2の抵抗と、
前記第2の抵抗と前記バックゲート制御回路との間のノードにアノードが接続され、前記電源ラインにカソードが接続された保護ダイオードと、をさらに備えた請求項2〜4のいずれか一項に記載の負荷駆動装置。 - 前記バックゲート制御回路は、
前記第2の接地ラインと前記保護トランジスタのバックゲートとの間の導通/非導通を前記電源ラインの電圧に応じて制御する第1のトランジスタを備えた請求項2〜5のいずれか一項に記載の負荷駆動装置。 - 前記バックゲート制御回路は、
前記保護トランジスタのバックゲートと前記出力端子との間の導通/非導通を前記第2の接地ラインの電圧に応じて制御する第2のトランジスタをさらに備えた請求項6に記載の負荷駆動装置。 - 前記出力トランジスタのゲート及びソースの間に接続され、前記出力トランジスタを非導通にする場合に前記出力トランジスタのゲート及びソースの間を導通する放電トランジスタと、
前記放電トランジスタのバックゲートと前記出力トランジスタのソースとの間に接続された第3の抵抗と、をさらに備えた請求項3〜7のいずれか一項に記載の負荷駆動装置。 - 前記第3の抵抗は拡散抵抗であることを特徴とする請求項8に記載の負荷駆動装置。
- 前記補償トランジスタは、
ソースまたはドレインの一方が前記出力端子に接続され、ソースまたはドレインの他方が前記第2の抵抗を介して前記第2の接地ラインに接続され、ゲートが前記第2の接地ラインに接続され、バックゲートが前記第1及び前記第2の抵抗を介して前記第2の接地ラインに接続されたことを特徴とする請求項1、2及び4〜7のいずれか一項に記載の負荷駆動装置。 - 前記補償トランジスタは、
ソースまたはドレインの一方が前記出力端子に接続され、ソースまたはドレインの他方が前記第2の抵抗を介して前記第2の接地ラインに接続され、ゲートが前記第2の接地ラインに接続され、バックゲートが前記第1の抵抗を介して前記バックゲート制御回路に接続されたことを特徴とする請求項2及び4〜7のいずれか一項に記載の負荷駆動装置。 - 前記補償トランジスタは、
ソースまたはドレインの一方が前記出力端子に接続され、ソースまたはドレインの他方が第4の抵抗を介して前記第2の接地ラインに接続され、ゲートが前記第2の抵抗を介して前記第2の接地ラインに接続され、バックゲートが前記第1の抵抗を介して前記バックゲート制御回路に接続されたことを特徴とする請求項3〜9のいずれか一項に記載の負荷駆動装置。 - 前記保護トランジスタは、
ダイオード接続されたトランジスタであって、カソード側端子が前記出力トランジスタのゲートに接続され、アノード側端子が第4の抵抗を介して前記第2の接地ラインに接続されたことを特徴とする請求項3〜9及び12のいずれか一項に記載の負荷駆動装置。 - 前記第1の抵抗は拡散抵抗であることを特徴とする請求項1〜13のいずれか一項に記載の負荷駆動装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009254360A JP5438468B2 (ja) | 2009-11-05 | 2009-11-05 | 負荷駆動装置 |
US12/905,401 US8638534B2 (en) | 2009-11-05 | 2010-10-15 | Load driving device |
EP20100014294 EP2323261B1 (en) | 2009-11-05 | 2010-11-04 | Load driving device |
EP20110188784 EP2418775B1 (en) | 2009-11-05 | 2010-11-04 | Load driving device |
CN201010537152.7A CN102055448B (zh) | 2009-11-05 | 2010-11-05 | 负载驱动装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009254360A JP5438468B2 (ja) | 2009-11-05 | 2009-11-05 | 負荷駆動装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011101187A true JP2011101187A (ja) | 2011-05-19 |
JP5438468B2 JP5438468B2 (ja) | 2014-03-12 |
Family
ID=43480722
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009254360A Active JP5438468B2 (ja) | 2009-11-05 | 2009-11-05 | 負荷駆動装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8638534B2 (ja) |
EP (2) | EP2418775B1 (ja) |
JP (1) | JP5438468B2 (ja) |
CN (1) | CN102055448B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018100844A1 (ja) * | 2016-12-01 | 2018-06-07 | 株式会社デンソー | 駆動装置 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6368196B2 (ja) * | 2014-08-28 | 2018-08-01 | ローム株式会社 | 降圧dc/dcコンバータおよびそのコントロールic、オフィス用通信機器、電動自転車 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009165113A (ja) * | 2007-12-14 | 2009-07-23 | Nec Electronics Corp | 負荷駆動装置 |
JP2009165114A (ja) * | 2007-12-12 | 2009-07-23 | Nec Electronics Corp | 負荷駆動装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3741394C2 (de) | 1987-12-07 | 1996-01-11 | Siemens Ag | Schaltungsanordnung zum Schutz vor Verpolungsschäden für Lastkreise mit einem MOS-FET als Schalttransistor |
DE3743866C1 (de) | 1987-12-23 | 1989-07-27 | Lenze Gmbh & Co Kg Aerzen | Schaltungsanordnung zum Schutz eines Schalttransistors |
JP2504586B2 (ja) | 1989-10-31 | 1996-06-05 | 東芝マイクロエレクトロニクス株式会社 | 接地外れ保護回路を有する電子回路装置 |
DE19742169C2 (de) | 1997-09-24 | 1999-07-08 | Siemens Ag | Halbleiterschalter |
US6882513B2 (en) * | 2002-09-13 | 2005-04-19 | Ami Semiconductor, Inc. | Integrated overvoltage and reverse voltage protection circuit |
JP4401183B2 (ja) | 2004-02-03 | 2010-01-20 | Necエレクトロニクス株式会社 | 半導体集積回路 |
US7283343B2 (en) | 2004-12-15 | 2007-10-16 | Texas Instruments Incorporated | Integrated reverse battery protection circuit for an external MOSFET switch |
JP4895623B2 (ja) * | 2006-01-25 | 2012-03-14 | 株式会社オートネットワーク技術研究所 | 電力供給制御装置 |
US7443225B2 (en) * | 2006-06-30 | 2008-10-28 | Alpha & Omega Semiconductor, Ltd. | Thermally stable semiconductor power device |
JP5274823B2 (ja) | 2007-12-11 | 2013-08-28 | ルネサスエレクトロニクス株式会社 | 電力供給制御回路 |
JP5274824B2 (ja) | 2007-12-11 | 2013-08-28 | ルネサスエレクトロニクス株式会社 | 電力供給制御回路 |
US8168406B2 (en) | 2008-03-25 | 2012-05-01 | Fujifilm Corporation | Dry analytical element for lipase measurement |
JP5438470B2 (ja) * | 2009-11-05 | 2014-03-12 | ルネサスエレクトロニクス株式会社 | 電力供給制御回路 |
JP5438469B2 (ja) * | 2009-11-05 | 2014-03-12 | ルネサスエレクトロニクス株式会社 | 負荷駆動装置 |
-
2009
- 2009-11-05 JP JP2009254360A patent/JP5438468B2/ja active Active
-
2010
- 2010-10-15 US US12/905,401 patent/US8638534B2/en active Active
- 2010-11-04 EP EP20110188784 patent/EP2418775B1/en not_active Not-in-force
- 2010-11-04 EP EP20100014294 patent/EP2323261B1/en not_active Not-in-force
- 2010-11-05 CN CN201010537152.7A patent/CN102055448B/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009165114A (ja) * | 2007-12-12 | 2009-07-23 | Nec Electronics Corp | 負荷駆動装置 |
JP2009165113A (ja) * | 2007-12-14 | 2009-07-23 | Nec Electronics Corp | 負荷駆動装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018100844A1 (ja) * | 2016-12-01 | 2018-06-07 | 株式会社デンソー | 駆動装置 |
Also Published As
Publication number | Publication date |
---|---|
EP2418775A2 (en) | 2012-02-15 |
EP2418775B1 (en) | 2013-05-08 |
US20110101941A1 (en) | 2011-05-05 |
EP2323261A1 (en) | 2011-05-18 |
CN102055448B (zh) | 2015-05-20 |
EP2418775A3 (en) | 2012-04-18 |
EP2323261B1 (en) | 2013-07-24 |
US8638534B2 (en) | 2014-01-28 |
JP5438468B2 (ja) | 2014-03-12 |
CN102055448A (zh) | 2011-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5438469B2 (ja) | 負荷駆動装置 | |
JP5438470B2 (ja) | 電力供給制御回路 | |
JP5266029B2 (ja) | 負荷駆動装置 | |
JP4383159B2 (ja) | チャージポンプ回路 | |
JP5266030B2 (ja) | 負荷駆動装置 | |
TWI765956B (zh) | 半導體裝置 | |
JP5438468B2 (ja) | 負荷駆動装置 | |
JP2019103015A (ja) | 電源逆接続保護機能を備えた負荷駆動回路 | |
JP6277151B2 (ja) | センサ装置 | |
US7800428B2 (en) | Semiconductor device and method for controlling a semiconductor device | |
US20240154408A1 (en) | Semiconductor device | |
US20240061455A1 (en) | Voltage tracking circuits and electronic circuits | |
JP2024030335A (ja) | 半導体装置、電子機器、車両 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120801 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130927 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131008 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131031 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131126 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131213 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5438468 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |