JP2011049605A - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP2011049605A
JP2011049605A JP2010271734A JP2010271734A JP2011049605A JP 2011049605 A JP2011049605 A JP 2011049605A JP 2010271734 A JP2010271734 A JP 2010271734A JP 2010271734 A JP2010271734 A JP 2010271734A JP 2011049605 A JP2011049605 A JP 2011049605A
Authority
JP
Japan
Prior art keywords
region
insulating film
semiconductor
ultrafine carbon
carbon fiber
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2010271734A
Other languages
English (en)
Other versions
JP5250615B2 (ja
Inventor
Shunpei Yamazaki
舜平 山崎
Yukie Suzuki
幸恵 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2010271734A priority Critical patent/JP5250615B2/ja
Publication of JP2011049605A publication Critical patent/JP2011049605A/ja
Application granted granted Critical
Publication of JP5250615B2 publication Critical patent/JP5250615B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

【課題】本発明では、高速化及び高集積化が可能な半導体素子、及びそれが高集積された
半導体装置、並びにこれらの作製方法を提供する。
【解決手段】 本発明は、基板の厚さ方向に積層されたソース領域、チャネル形成領域、
及びドレイン領域と、絶縁膜を介して前記チャネル形成領域と重畳するゲート電極とを有
し、前記チャネル形成領域は、極細炭素繊維で形成されている半導体装置である。本発明
の半導体装置は、極細炭素繊維をチャネル形成領域に有し、かつ基板表面に対して縦方向
に積層されている半導体素子を有するため、高集積化が可能である。
【選択図】図1

Description

本発明は、微細構造の半導体素子、及び微細構造の半導体素子で形成される半導体装置
を作製する方法に関する。
近年、半導体装置を含む電気器具(ビデオカメラ、デジタルカメラ、プロジェクター、
パーソナルコンピュータ、モバイルコンピュータ、携帯電話または電子書籍等)の小型化
、軽量化、コストの低減に対する要求は高まるばかりである。電気器具を小型化、軽量化
しても性能が落ちないことはユーザーにとって当然の要求であり、電気器具には今以上の
性能が要求され続ける。なお、電気器具の機能や性能を決定するのは、システムを構成す
るLSI(Large Scale Integrated Circuitの略)の特
性や、電気器具の表示部における表示装置の特性である。そこで、LSI等の半導体装置
に関する微細化、高集積化や、表示装置の高輝度、高精細化に関する研究開発がさかんに
進められている。これは、微細度や集積度が向上することにより、ひとつのチップに搭載
できる機能が多くなるため、上記したような電気器具の小型化、軽量化、高性能化の要求
を満たすためである。また、表示装置においては、画素数が増えることで高精細な画像表
示が可能となる。
また、例えば、ひとつのチップにMPU、メモリ、I/Oインターフェースなどひとつ
のシステム(機能回路)を構成する回路がモノリシックに搭載され、高速化、高信頼性、
低消費電力化が可能なシステムオンチップが提案されている。また、前述したようなシス
テム(機能回路)を薄膜トランジスタ(以下、TFTと示す。)で形成して、表示パネル
と同一基板上に形成(搭載)されたシステムオンパネルが提案されている。これらを実現
するために、高集積化の技術開発が続いている。また、前述したようなシステム(機能回
路)をTFTで形成するためには、スイッチング速度の早いTFTを作製する必要がある
。このため、TFTの半導体領域の結晶性を高めると共に、TFT素子の微細化が益々必
要とされており、半導体素子の各部分のサイズ(配線幅、チャネル幅、コンタクトホール
の直径等)を縮小する試みがなされている。
しかしながら、微細化において、レジストマスクを形成する為の露光工程のアライメン
ト精度、縮小投影露光による加工技術の精度、レジストの現像後形成されたレジストマス
クの仕上り寸法、コンタクトホールを開口するために層間絶縁膜をエッチングするときの
横方向のエッチング量等を精密に制御しなければならず、微細構造の半導体素子を有する
半導体装置の製造を著しく困難なものとしている。
また、半導体装置の応答速度を高速にするために、半導体素子の各部分のサイズ(配線
幅、チャネル幅、コンタクトホールの直径等)を縮小すると、短チャネル効果によって閾
値電圧が高くなってしまい、信頼性が低下するという問題がある。
以上のことをふまえ、本発明では、高速化及び高集積化が可能な半導体素子、及びそれ
が高集積された半導体装置、並びにこれらの作製方法を提供する。
本発明の一は、基板の厚さ方向に積層されたソース領域、チャネル形成領域、及びドレ
イン領域と、絶縁膜を介して前記チャネル形成領域と重畳するゲート電極とを有し、前記
チャネル形成領域は、極細炭素繊維で形成されている半導体装置である。
また、本発明の一は、基板表面上に半導体素子が形成される半導体装置であって、前記半
導体素子は、前記基板表面の垂直方向に接して積層されるソース領域、チャネル形成領域
、及びドレイン領域と、前記チャネル形成領域の側面に形成されるゲート絶縁膜と、前記
ゲート絶縁膜を介して前記チャネル形成領域の反対側に形成されるゲート電極とを有し、
前記チャネル形成領域は、極細炭素繊維で形成されている。
前記極細炭素繊維は、前記極細炭素繊維を充填する部材で包囲されており、その材料は
、絶縁材料又は半導体材料で形成されている。
なお、前記極細炭素繊維を充填する部材が絶縁材料で形成されている場合は、ゲート絶
縁膜としても機能する。
前記チャネル形成領域は、一本の極細炭素繊維又は複数の極細炭素繊維で形成されてい
る。
前記ソース領域又はドレイン領域と、前記極細炭素繊維との間には、金属元素を含む領域
が形成されている。
この金属元素を含む領域は、ニッケル、鉄、コバルト、白金、ゲルマニウム、チタン、パ
ラジウム、又は亜鉛から選ばれた元素、若しくは前記元素を主成分とする合金材料若しく
は化合物である。
前記ゲート電極は、前記チャネル形成領域を囲繞している。この場合、複数のチャネル
形成領域を一つのゲート電極で覆っても良い。
前記ゲート電極は、前記チャネル形成領域の一部を重畳している。この場合、複数のゲ
ート電極で、チャネル形成領域を重畳してもよい。
基板としては、単結晶シリコン基板または化合物半導体基板、若しくはガラス、石英、
プラスチック、アルミナ、セラミック、又は絶縁膜が表面に形成された導電部材で形成さ
れている。
前記極細炭素繊維は、グラファイトナノファイバ、カーボンナノファイバ、カーボンナノ
チューブ、チューブ状グラファイト、カーボンナノコーン、又はコーン状グラファイトで
ある。
また、本発明の一は、導電性を有する第1の領域上に、選択的に金属元素を含む領域を
形成し、前記金属元素を含む領域上に極細炭素繊維を形成し、前記極細炭素繊維を包囲す
る絶縁膜を形成し、前記極細炭素繊維を包囲する絶縁膜に接するゲート電極を形成し、前
記極細炭素繊維と接続する導電性を有する第2の領域を形成する半導体装置の作製方法で
ある。
また、導電性を有する第1の領域上に、第1の絶縁膜を介してゲート電極を形成し、前
記ゲート電極の表面を覆う第2の絶縁膜を形成し、前記第1の絶縁膜の一部を除去して、
前記導電性を有する第1の領域を露出した後、該導電性を有する第1の領域上に金属元素
を有する領域を形成し、前記金属元素を有する領域上に極細炭素繊維を形成し、前記極細
炭素繊維の間を充填する部材を形成した後、前記極細炭素繊維に接続する導電性を有する
第2の領域を形成する半導体装置の作製方法である。
また、導電性を有する第1の領域上に、選択的に金属元素を含む領域を形成し、前記金
属元素を含む領域上に極細炭素繊維を形成した後、半導体膜を成膜し、前記半導体膜に、
レーザ光を照射して前記極細炭素繊維の間を半導体材料で形成される部材で充填し、 前
記半導体材料で形成される部材の一部を除去した後、前記極細炭素繊維を包囲する絶縁膜
を形成し、前記極細炭素繊維を包囲する絶縁膜に接するゲート電極を形成し、前記極細炭
素繊維と接続する導電性を有する第2の領域を形成する半導体装置の作製方法である。
また、導電性を有する第1の領域上に、第1の絶縁膜を介してゲート電極を形成し、前
記ゲート電極の表面を覆う第2の絶縁膜を形成し、前記第1の絶縁膜の一部を除去して、
前記導電性を有する第1の領域を露出した後、該導電性を有する第1の領域上に金属元素
を有する領域を形成し、前記金属元素を有する領域上に極細炭素繊維を形成した後、半導
体膜を成膜し、前記半導体膜にレーザ光を照射して、前記極細炭素繊維の間を半導体材料
で形成される部材で充填した後、前記半導体膜の一部を除去し、前記半導体膜及び前記ゲ
ート電極上に第3の絶縁膜を形成し、前記第3の絶縁膜の一部を除去して前記極細炭素繊
維を露出した後、導電性を有する第2の領域を形成する半導体装置の作製方法である。
前記レーザ光は、連続発振のレーザから照射されるレーザ光である。代表的な連続発振
のレーザは、Nd:YAGレーザ、Nd:YVO4レーザ、Nd:YLFレーザ、Nd:
YA
lO3レーザ、ガラスレーザー、ルビーレーザー、アレキサンドライドレーザー、または
Ti:サファイアレーザーである。
前記導電性を有する第1の領域及び前記導電性を有する第2の領域は、ソース領域及び
ドレイン領域である。
前記極細炭素繊維は、グラファイトナノファイバ、カーボンナノファイバ、カーボンナノ
チューブ、チューブ状グラファイト、カーボンナノコーン、又はコーン状グラファイト。
CNTとしては、単層又は多層のものがあるか、ここではどちらを用いることもできる
極細炭素繊維は、半導体を呈する。このため、極細炭素繊維を用いた半導体素子は、電
界効果トランジスタと同様に、バリスティック伝導を示す。また、極細炭素繊維は、ナノ
単位であって微細であり、且つ安定性を有している。さらに、本発明の半導体素子は、基
板表面に対して縦方向に積層されている。このため、微細、かつスイッチング速度が速い
半導体素子を形成することができる。また、半導体素子が微細であるため、高集積された
半導体装置を作製することができる。
本発明に係る半導体素子を説明する断面図。 本発明に係る半導体素子を説明する断面図。 本発明に係る半導体素子を説明する断面図。 本発明に係る半導体素子を説明する断面図。 本発明に係る半導体素子の作製工程を説明する断面図。 本発明に係る半導体素子の作製工程を説明する断面図。 本発明に係る半導体素子の作製工程を説明する断面図。 本発明に係る半導体素子の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る半導体装置の作製工程を説明する断面図。 本発明に係る電子機器を説明する断面図。 本発明に係る半導体素子を説明する断面図。 本発明に係る半導体素子を説明する断面図。 本発明に係る半導体素子を説明する断面図。 本発明に係る半導体素子の作製工程を説明する断面図。
以下、発明を実施するための最良の形態について図面を参照しながら説明する。但し、
本発明は多くの異なる態様で実施することが可能であり、本発明の趣旨及びその範囲から
逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解
される。従って、本発明は本実施の形態の記載内容に限定して解釈されるものではない。
また、各図面において共通の部分は同じ符号を付して詳しい説明を省略する。
(第1実施形態)
本発明の半導体素子の一実施形態を、図1を用いて説明する。本実施形態では、ゲート電
極がチャネル形成領域を囲繞(包囲)している。
図1(A)は、半導体素子を模式的に示す斜視図である。半導体素子は、ソース領域及び
ドレイン領域101a、101bと、ソース領域及びドレイン領域の間に形成されている
チャネル形成領域(図示しない。)と、少なくともチャネル形成領域を覆うゲート絶縁膜
102と、ゲート絶縁膜102を介してチャネル形成領域を囲繞するゲート電極103と
で形成されている。
図1(B)は、図1(A)の(イ)−(イ’)を示す断面図である。ソース領域及びド
レイン領域101a、101bの間に、チャネル形成領域104が形成されており、該チ
ャネル形成領域は、ゲート絶縁膜102を介してゲート電極103に囲繞(包囲)されて
いる。
極細炭素繊維105の間には、極細炭素繊維の間を充填する部材107が形成されてい
る。この代表例としては、絶縁材料または半導体材料で形成される。
なお、極細炭素繊維の間を充填する部材107が、絶縁材料で形成されている場合、図
12に示すようにゲート絶縁膜102を設けず、極細炭素繊維の間を充填する材料に接し
てゲート電極103を設けても良い。この場合、半導体素子を形成するための工程数を削
減することができ、スループットを向上させることができる。
極細炭素繊維の間を充填する部材107が半導体材料で形成されている場合、極細炭素繊
維及びその間を充填する部材がチャネル形成領域104である。一方、極細炭素繊維の間
を充填する部材が、絶縁材料で形成されている場合、チャネル形成領域104は、極細炭
素繊維である。このとき、絶縁材料を、アクリル、ベンゾシクロブテン、パリレン、フレ
ア、ポリイミド、シロキサンポリマー等の低誘電率材料(好ましくは、比誘電率が4以下
の材料)を用いると、極細炭素繊維の間に生じる寄生容量を低減することができ、低消費
電力及び高速動作化が可能である。
極細炭素繊維は、ソース領域又はドレイン領域の一方上に選択的に形成された金属元素を
有する領域106上に形成されており、且つソース領域又はドレイン領域の他方と接続し
ている。金属元素を有する領域106は、金属元素で形成される領域、又は金属元素化合
物で形成される領域である。本実施形態において、金属元素を有する領域106は、ニッ
ケル元素、鉄元素、コバルト元素、白金元素、ゲルマニウム元素、チタン元素、パラジウ
ム元素、又は亜鉛元素、若しくはこれらの元素の化合物で形成される。化合物としては、
珪化物、酸化物等が挙げられる。
なお、図13に示すように、一本の極細炭素繊維105でチャネル形成領域104を形成
してもよい。この場合、より微細な半導体素子を形成することができ、高集積された半導
体装置を作製することができる。
ソース領域又はドレイン領域101a、101bは、導電材料で形成することができる
。導電材料としては、アルミニウム、チタン、金、白金、又はタングステンの金属材料や
これらを含む合金の一種若しくは複数種を組み合わせて形成する。また、導電性を有する
半導体、代表的にはp型またはn型を呈する結晶性半導体膜又は単結晶半導体基板の一部
であっても良い。
ソース領域又はドレイン領域101a、101bは、アルミニウム、チタン、金、白金
、又はタングステンの金属材料を、スパッタリング法、蒸着法、又はCVD法によって成
膜した後、フォトリソグラフィーを行うことにより形成する。また、半導体基板にn型ま
たはp型を付与する不純物を、任意の領域に添加して形成する。さらには、ソース領域又
はドレイン領域101bが、絶縁性を有する基板上に形成される場合、絶縁性を有する基
板上にn型またはp型を呈する半導体膜を成膜し、公知のフォトリソグラフィー工程によ
り所望の形状にエッチングする。又は、絶縁性を有する基板上に半導体膜を成膜し、該半
導体膜にn型又はp型を付与する不純物元素を添加するし、公知のフォトリソグラフィー
工程により、所望の形状にエッチングする。
なお、ソース領域又はドレイン領域101a、101bは、図14に示すソース領域又
はドレイン領域111a、111bのように、極細炭素繊維105又は金属元素を有する
領域106と接する面が、基板面に対して一定の傾斜を有する構造としても良い。この場
合、極細炭素繊維の端部も、基板面に対して傾斜を有して配列している。
本実施形態においては、ソース領域、ドレイン領域101a、101b、及びチャネル
形成領域104を円柱状として示したが、この構造に限定されるものではない。例えば、
三角柱、四角柱、多角柱等の角柱構造で形成することもできる。さらには、ソース領域、
ドレイン領域、チャネル形成領域の断面構造が異なるものでもよい。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子である。
(第2実施形態)
本実施形態では、実施形態1とは異なる構造の半導体素子を、図2を用いて示す。なお
、図1と同様の部位に関しては、同じ符号を用いて説明し、各部位の詳細な説明を省略す
る。
図2(A)は、本実施形態の半導体素子を模式的に示す斜視図である。半導体素子は、ソ
ース領域及びドレイン領域101a、101bと、ソース領域及びドレイン領域の間に形
成されているチャネル形成領域(図示しない。)と、少なくともチャネル形成領域を覆う
ゲート絶縁膜102、ゲート絶縁膜102を介してチャネル形成領域の一部を重畳する一
つのゲート電極203で形成されている。
ゲート電極がチャネル形成領域を重畳する割合は、任意にすることができる。
図2(B)は、図2(A)の(ロ)−(ロ’)を示す断面図である。ソース領域及びド
レイン領域の間に、チャネル形成領域104が形成されており、該チャネル形成領域は、
ゲート絶縁膜102を介してゲート電極203に重畳されている。
極細炭素繊維105の間には、第1実施形態と同様に、極細炭素繊維の間を充填する部
材が形成されている。この代表例としては、絶縁材料または半導体材料で形成される。
極細炭素繊維の間を充填する部材107が半導体材料で形成されている場合、極細炭素
繊維105及びその間を充填する部材107がチャネル形成領域である。一方、極細炭素
繊維の間を充填する部材107が、絶縁材料で形成されている場合、チャネル形成領域は
、極細炭素繊維105である。
また、極細炭素繊維105は、第1実施形態と同様に、ソース領域又はドレイン領域の
一方上に選択的に形成された金属元素を有する領域上に形成されており、且つソース領域
又はドレイン領域の他方と接続している。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子である。
(第3実施形態)
本実施形態では、第1実施形態及び第2実施形態とは異なる構造の半導体素子を、図3
を用いて示す。なお、図1と同様の部位に関しては、同じ符号を用いて説明し、各部位の
詳細な説明を省略する。
図3(A)は、本実施形態の半導体素子を模式的に示す斜視図である。半導体素子は、
ソース領域及びドレイン領域101a、101bと、ソース領域及びドレイン領域の間に
形成されているチャネル形成領域(図示しない。)と、少なくともチャネル形成領域を覆
うゲート絶縁膜102、ゲート絶縁膜102を介してチャネル形成領域の一部を重畳する
複数のゲート電極303a、303bで形成されている。本実施形態では、2つのゲート
電極で形成されている。
ゲート電極がチャネル形成領域を重畳する割合、及び各ゲート電極の距離は、任意にす
ることができる。
図3(B)は、図3(A)の(ハ)−(ハ’)を示す断面図である。ソース領域及びド
レイン領域101a、101bの間に、チャネル形成領域104が形成されており、該チ
ャネル形成領域は、ゲート絶縁膜102を介して二つのゲート電極303a、303bに
重畳されている。
極細炭素繊維105の間には、実施形態1と同様に、極細炭素繊維の間を充填する部材
が形成されている。この代表例としては、絶縁材料または半導体材料で形成される。
極細炭素繊維の間を充填する部材107が半導体材料で形成されている場合、極細炭素
繊維105及びその間を充填する部材107がチャネル形成領域である。一方、極細炭素
繊維の間を充填する部材107が、絶縁材料で形成されている場合、チャネル形成領域は
、極細炭素繊維105である。
また、第1実施形態と同様に、極細炭素繊維105は、ソース領域又はドレイン領域の一
方上に選択的に形成された金属元素を有する領域上に形成されており、且つソース領域又
はドレイン領域の他方と接続している。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子である。
(第4実施形態)
本実施形態では、第1実施形態乃至第3実施形態とは異なる構造の半導体素子を、図4
を用いて示す。なお、図1と同様の部位に関しては、同じ符号を用いて説明し、各部位の
詳細な説明を省略する。
図4(A)は、本実施形態の半導体素子を模式的に示す斜視図である。半導体素子は、ソ
ース領域及びドレイン領域101a〜101dと、ソース領域及びドレイン領域の間に形
成されているチャネル形成領域(図示しない。)と、チャネル形成領域を覆うゲート絶縁
膜102a、102b、ゲート絶縁膜102a、102bを介してチャネル形成領域を囲
繞するゲート電極403で形成されている。本実施形態では、1つのゲート電極403が
2つのチャネル形成領域を囲繞している。
なお、本実施形態では、ゲート電極403は、チャネル形成領域104a、104bを
それぞれ囲繞しているが、この構造に限定されず、2つのチャネル形成領域104a、1
04bの一部ずつを重畳してもよい。
図4(B)は、図4(A)の(ハ)−(ハ’)を示す断面図である。ソース領域及びド
レイン領域の間(101aと101bの間、101cと101dの間)に、チャネル形成
領域104a、104bが形成されており、該チャネル形成領域は、ゲート絶縁膜102
a、102bを介してゲート電極403に囲繞されている。
極細炭素繊維105a、105bの間には、第1実施形態と同様に、極細炭素繊維の間
を充填する部材が形成されている。この代表例としては、絶縁材料または半導体材料で形
成される。
極細炭素繊維の間を充填する部材107が半導体材料で形成されている場合、極細炭素繊
維105a、105b及びその間を充填する部材107a、107bがチャネル形成領域
である。一方、極細炭素繊維の間を充填する部材107a、107bが、絶縁材料で形成
されている場合、チャネル形成領域は、極細炭素繊維105a、105bである。
また、第1実施形態と同様に、極細炭素繊維105a、105bは、ソース領域又はドレ
イン領域の一方上に選択的に形成された金属元素を有する領域上に形成されており、且つ
ソース領域又はドレイン領域の他方と接続している。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子である。
(第5実施形態)
本実施形態では、第1実施形態乃至第4実施形態に示される半導体素子の作製方法につ
いて図5を用いて説明する。本実施形態では、第1実施形態で示される半導体素子の作製
方法を示すが、第2実施形態乃至第4実施形態に示される半導体素子それぞれに適応する
ことができる。
本実施形態では、基板として絶縁性を有する基板、代表的には、ガラス、石英、セラミッ
ク、又はプラスチックを用いる。ガラス基板としては、アルミノホウケイ酸ガラス、バリ
ウムホウケイ酸ガラス、アルミノシリケートガラスなどの無アルカリガラス基板が使用さ
れる。さらには、表面に絶縁膜を形成したシリコン基板やステンレス基板などの半導電性
または導電性基板も適用可能である。
図5(A)に示すように、基板501上に所望の形状を有する半導体領域502を形成
し、その上に第1の層間絶縁膜を形成する。半導体領域502は、ソース領域又はドレイ
ン領域の一方である。
ここでは、半導体領域502は、基板上にリン(P)又はボロン(B)を含む結晶性半
導体膜を成膜し、フォトリソグラフィー工程により形成したレジストマスクを用いて、所
望の形状にエッチングする。
第1の層間絶縁膜は、無機材料(酸化シリコン、窒化シリコン、酸化窒化シリコンなど)
、又は有機材料(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、ベンゾシクロ
ブテン、またはシロキサンポリマー)を主成分とする原料を用いて層を形成する。
次に、第1の層間絶縁膜の一部上に、フォトリソグラフィー工程によりレジストマスク(
図示しない。)を形成する。この後、ドライエッチング法、ウェットエッチング法等の公
知の手法を用いて層間絶縁膜の一部を除去して、コンタクトホール503を有する第2の
層間絶縁膜504を形成するとともに、半導体領域502の一部を露出する。
次に、図5(B)に示すように、露出された半導体領域の表面に、選択的に金属元素を
有する領域511を形成する。金属元素を有する領域は、少なくとも半導体領域に第1の
導電膜を成膜し、リフトオフ法、エッチング法等により第1の導電膜の一部を除去して、
半導体領域上に縞状の金属元素を含む領域221を形成する。また、マスクを用いて成膜
して金属元素を含む領域を形成することができる。さらには、第1の導電膜を半導体領域
上に成膜した後、所定の温度で加熱して、半導体領域の表面に金属化合物(金属珪化物、
金属窒化物、金属酸化物等)を形成することができる。第1の導電膜の代表例は、ニッケ
ル元素、鉄元素、コバルト元素、白金元素、ゲルマニウム元素、チタン元素、パラジウム
元素、又は亜鉛元素、若しくはこれらの元素の合金、更には化合物で形成される膜が挙げ
られる。
次に、金属元素を含む領域511を触媒として極細炭素繊維512を形成する。形成方
法としては、アルコールを原料ガスに用いた触媒CVD法、メタン、エチレン、またはア
セチレン等の炭化水素を含む雰囲気で100〜1100度、好ましくは400〜650度
に加熱する熱CVD法、同様の炭化水素を用い、0.1〜10torrの減圧下で形成す
るプラズマCVD法等がある。プラズマCVD法では、基板側に負の電圧を印加すること
により、極細炭素繊維は基板に対して垂直方向に成長する。また、大気圧雰囲気で、炭化
水素を原料として、パルス電圧を印加するプラズマCVD法によって、CNTを形成する
こともできる。
次に、極細炭素繊維の間を充填する部材513を形成する。極細炭素繊維の間を充填す
る部材513としては、半導体材料で形成されるもの、又は絶縁材料で形成されるものと
をあげることができる。本実施形態では、絶縁材料を用いて極細炭素繊維の間を充填する
部材を形成する。絶縁材料は、塗布可能な材料、代表例としては、ポリイミド樹脂、アク
リル樹脂、シロキサン構造を含む樹脂、又は有機SOG(Spin on Glass)
、無機SOG(Spin on Glass)等に代表される塗布シリコン酸化膜が挙げ
られる。無機SOGとしては、PSG(Phosphosilicate Glass)
、BSG(Borosilicate Glass)、BPSG(Borophosph
osilicate Glass)、シリケート系SOG、アルコキシシリケート系SO
G、ポリシラザン系SOGが挙げられる。有機SOGとしては、ポリメチルシロキサンに
代表される、Si−CH3結合を有するシリコン酸化膜が挙げられる。これらを、スピン
コートにて塗布することにより、極細炭素繊維の間を充填する。
なお、極細炭素繊維の間を充填する部材513を図15に示すように、液滴吐出法によ
って、吐出口561からコンタクトホールに極細炭素繊維の間を充填する部材の材料を吐
出してもよい。562は、液滴吐出法により形成した極細炭素繊維の間を充填する部材で
ある。この方法により、所望の領域にのみ、材料を吐出することが可能であり、材料の削
減、及びコスト削減を図ることができる。
次に、図5(C)に示すように、極細炭素繊維の間を充填する部材513の表面をエッ
チングして、極細炭素繊維512を露出させると共に、層間絶縁膜504の一部又は全部
を異方性エッチングして、図5(C)の521に示すような、極細炭素繊維及びそれを包
囲する領域521を形成する。なお、極細炭素繊維を包囲する領域は、極細炭素繊維の間
を充填する部材の一部である。
次に、極細炭素繊維及びそれを包囲する領域521を覆うように第2の絶縁膜を成膜す
る。該第2の絶縁膜は、後のゲート絶縁膜となる。第2の絶縁膜は、プラズマCVD法ま
たはスパッタ法を用い、シリコンを含む絶縁膜の単層または積層構造の絶縁膜を形成する
。なお、極細炭素繊維の間を充填する部材513及び第2の層間絶縁膜のエッチング条件
により、極細炭素繊維及び半導体領域が絶縁膜で覆われている場合、該第2の絶縁膜を形
成する必要はない。
次に、第2の絶縁膜上に、第2の導電膜523を成膜する。第2の導電膜の材料として
は、単層構造又は多層構造とすることができる。ゲート電極の材料としては、タンタル(
Ta)、タングステン(W)、チタン(Ti)、モリブデン(Mo)、アルミニウム(A
l)、銅(Cu)、クロム(Cr)、ネオジム(Nd)から選ばれた元素、またはこれら
の元素を主成分とする合金材料若しくは化合物材料で形成することができる。また、銀―
銅―パラジウム合金(AgPdCu合金)を用いてもよい。さらには、リン等の不純物元
素をドーピングした多結晶シリコン膜に代表される半導体膜を用いてもよい。
次に、図5(D)に示すように、第2の導電膜を所望の形状にエッチングして、ゲート
電極531を形成する。例えば、マスクを用いず異方性エッチングを行うことにより、第
1実施形態に示すような、チャネル形成領域を囲繞するゲート電極を形成することができ
る。また、所望の領域にマスクを用いることにより、第2実施形態乃至第4実施形態に示
されるような、チャネル形成領域の一部を重畳するゲート電極を形成することができる。
次に、図5(E)に示されるように、第3の層間絶縁膜541を形成した後、第3の層
間絶縁膜の一部をエッチングしてコンタクトホールを形成すると共に、チャネル形成領域
である極細炭素繊維512、及び半導体領域502をそれぞれ一部露出する。つぎに、チ
ャネル形成領域及び半導体領域に接続する導電膜542、543を形成する。本実施形態
においては、チャネル形成領域及び半導体領域に接続する導電性としては、導電性を有す
る結晶性半導体膜を成膜し、所望の形状にエッチングする。チャネル形成領域に接続され
る結晶性半導体膜は、ドレイン領域又はソース領域の他方となる。なお、本実施形態のよ
うに、チャネル形成領域に接続する導電膜と半導体領域に接続する導電膜とを、同一の層
間絶縁膜上に形成しているが、この構造に限られず、異なる層で形成してもよい。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子を作製することができる。
(第6実施形態)
本実施形態では、第1実施形態乃至第4実施形態に示される半導体素子の作製方法につ
いて図6を用いて説明する。本実施形態では、第5実施形態において、極細炭素繊維の間
を充填する部材として、半導体膜を用いた例を示す。
図6(A)に示すように、第5実施形態の工程により、半導体領域502上に形成され
たコンタクトホール内に極細炭素繊維512を形成する。
次に、極細炭素繊維の間を充填する部材551を形成する。本実施形態では、極細炭素
繊維の間を充填する部材551を、半導体材料を用いて極細炭素繊維の間を充填する部材
を形成する。半導体材料の代表例としては、非晶質半導体膜又は結晶性半導体膜がある。
プラズマCVD法、スパッタリング法により、非晶質又は結晶質の半導体膜を基板上に成
膜、該半導体膜に連続発振のレーザから射出されるレーザ光552を照射して溶融させる
連続発振のレーザとしては、Nd:YAGレーザ、Nd:YVO4レーザ、Nd:YL
Fレーザ、Nd:YAlO3レーザ、ガラスレーザー、ルビーレーザー、アレキサンドラ
イドレーザー、またはTi:サファイアレーザー等を適宜用いることができる。
この結果、図6(B)の553で示されるような極細炭素繊維の間を充填する部材を形
成することができる。なお、溶融した非晶質半導体膜は、極細炭素繊維の間で結晶化され
る。
この後、図6(C)〜(E)に示すように、第5実施形態と同様の工程により、ゲート
絶縁膜となる第2の絶縁膜522、ゲート電極531、及び導電膜542、543、第3
の層間絶縁膜541を形成する。
なお、本実施形態において、基板として絶縁性を有する基板の代わりに、単結晶半導体
基板を用いることもできる。この場合、半導体領域502は、半導体基板の一部に不純物
元素をドーピングして形成すれば良い。
また、極細炭素繊維の間を充填する部材513として絶縁材料で形成されるものを示し
たが、半導体材料で形成してもよい。この場合、第1の絶縁膜522は必須となる。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子を作製することができる。
(第7実施形態)
本実施形態では、第1実施形態乃至第4実施形態に示される半導体素子の作製工程とし
て、第5実施形態又は第6実施形態とは異なる工程を示す。本実施形態では、基板として
、シリコン単結晶等の半導体材料又は半導体化合物の単結晶基板を用いた例を示す。なお
、本実施形態は、ガラス基板等の絶縁表面を有する基板にも適応することができる。
図7(A)に示すように、シリコン基板601にp型を付与する不純物又はn型を付与す
る不純物をドーピングしてp型ウェル領域又はn型ウェル領域602を形成する。なお、
基板として絶縁表面を有する基板、代表的には、ガラス、石英、セラミック、又はプラス
チック、若しくは、表面に絶縁膜を形成したシリコン基板やステンレス基板などの半導電
性または導電性基板を用いた場合は、第5実施形態又は第6実施形態に示すように、所望
の形状であって、かつ導電性を有する半導体膜を形成する。
次に、基板表面に第1の絶縁膜603を形成する。第1の絶縁膜としては、プラズマCV
D法またはスパッタリング法、熱酸化法等を用い、シリコンを含む絶縁膜の単層または積
層構造の絶縁膜を形成する。
なお、第1の絶縁膜603は、p型ウェル領域又はn型ウェル領域602と後に形成さ
れるゲート電極611とを絶縁するために設ける。
次に、第1の絶縁膜上に、第1の層間絶縁膜を形成する。層間絶縁膜としては、第5実
施形態に示す第1の層間絶縁膜と同様の材料及び作製方法を適宜用いる。次に、層間絶縁
膜の一部をエッチングして、コンタクトホールが形成された層間絶縁膜604を形成する
と共に、第1の絶縁膜603を露出する。
次に、コンタクトホール内に第1の導電膜605を形成する。この後、第1の導電膜と
しては、第5実施形態の第2の導電膜523と同様の材料及び作製方法にて作製すること
ができる。
次に、図7(B)に示すように、第1の導電膜の一部をエッチングしてゲート電極61
1を形成する。本実施形態においては、異方性エッチングを用いることにより第1実施形
態で示されるような、チャネル形成領域を囲繞するゲート電極を形成することができる。
また、エッチングする領域により、第2実施形態乃至第4実施形態に示されるようなゲー
ト電極を適宜形成することができる。さらには、第1の導電膜を成膜する際に、マスクを
用いて形成することにより、エッチング工程を経ずとも、所望の形状を有するゲート電極
を形成することができる。
次に、少なくともゲート電極の露出部に第2の絶縁膜612を形成する。第2の絶縁膜
の形成方法としては、第5実施形態の第2の絶縁膜と同様の手法により形成することがで
きる。また、第2の絶縁膜も第5実施形態の第2の絶縁膜と同様の材料及び手法を用いて
形成する。この後、第2の絶縁膜において、p型ウェル領域、又はn型ウェル領域と接す
る第2の絶縁膜の部分を、ドライエッチング又はウェットエッチングにより除去し、図6
(C)に示されるようなゲート絶縁膜621を形成する。
なお、ゲート電極として、アルミニウム、タンタル、チタン等を用いて形成すると、上
記の工程によりゲート絶縁膜を形成する代わりに、ゲート電極の表面を陽極酸化法又はプ
ラズマ酸化法によりゲート絶縁膜621を形成することもできる。この工程の場合、p型
ウェル領域、又はn型ウェル領域と接する第2の絶縁膜が形成されないため、工程を削減
することが可能となる。
次に、第5実施形態と同様の工程により、半導体領域の表面に金属元素を含む領域51
1を形成した後、該領域上に極細炭素繊維512を形成する。
次に、図7(D)に示すように、第5実施形態と同様に、極細炭素繊維の間を充填する
部材513を形成する。本実施形態では、極細炭素繊維の間を充填する部材513は、絶
縁材料又は半導体材料で形成することができる。
次に、図7(E)に示すように、極細炭素繊維の間を充填する部材513の表面をエッ
チングして、極細炭素繊維の表面を露出すると共に、チャネル形成領域641を形成する
。この工程は、公知のウェットエッチング法、ドライエッチング法、CPM(Chemi
cal−Mechanical Polishing:化学的・機械的ポリッシング)法
等を用いることができる。なお、チャネル形成領域641は、極細炭素繊維512と半導
体材料で形成される領域である。
次に、第2の層間絶縁膜を形成した後、該第2の層間絶縁膜の一部をエッチングしてコ
ンタクトホールが形成された第3の層間絶縁膜642を形成すると共に、チャネル形成領
域641の一部を露出する。次に、チャネル形成領域に接続するドレイン領域643を形
成する。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子を作製することができる。
(第8実施形態)
本実施形態では、第1実施形態乃至第4実施形態に示される半導体素子の作製工程とし
て、第7実施形態において、極細炭素繊維の間を充填する材料として絶縁膜を用いた構造
の作製工程を示す。
図8(A)〜図8(C)に示すように、第7実施形態と同様の工程により、601シリ
コン基板上に極細炭素繊維512、ゲート絶縁膜621、ゲート電極611を形成する。
次に、図8(D)に示すように、極細炭素繊維の間に極細炭素繊維の間を充填する部材
713を形成する。本実施形態においては、極細炭素繊維の間を充填する部材としては、
絶縁膜を形成する。絶縁膜の材料及びその形成方法は、第5実施形態の極細炭素繊維の間
を充填する部材513と同様のものを適応することができる。なお、本実施形態において
は、極細炭素繊維の間を充填する部材は、絶縁膜であるため、第2の層間絶縁膜としても
機能する。このため、第1の層間絶縁膜及び第3の絶縁膜上に、一定の膜厚を有して形成
する。
次に、図8(E)に示すように、極細炭素繊維の間を充填する部材の一部をドライエッ
チング法、又はウェットエッチング法等の公知の手法によりエッチングして、コンタクト
ホールを形成すると共に、極細炭素繊維の一部を露出する。
次に、チャネル形成領域641である極細炭素繊維に接続するドレイン領域643を形
成する。
本実施形態で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表
面に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半
導体素子を作製することができる。
本実施例では、第1実施形態乃至第4実施形態に示される、基板膜厚方向にソース領域
、チャネル形成領域、ドレイン形成領域が積層され、かつチャネル形成領域が極細炭素繊
維で形成させる半導体素子が、多層配線構造を有する半導体装置の例について、図9に示
す。
図9(A)に示すように、第5実施形態乃至第8実施形態に示す工程によって、基板上
に基板の膜厚方向にソース領域、チャネル形成領域、ドレイン形成領域が積層され、かつ
チャネル形成領域が極細炭素繊維で形成される半導体素子を形成する。本実施形態におい
ては、第8実施形態で示させる工程を適応し、601シリコン基板上にp型ウェル領域又
はn型ウェル領域602、該半導体領域に接続するチャネル形成領域641、該チャネル
形成領域を包囲し、且つゲート絶縁膜として機能する第3の絶縁膜612、第3の絶縁膜
を介してチャネル形成領域を囲繞するゲート電極611、チャネル形成領域と接続するド
レイン領域643を形成する。なお、ゲート電極611とp型ウェル領域又はn型ウェル
領域602との間を絶縁する第2の絶縁膜610、第2の絶縁膜上であって且つゲート電
極の側面に形成されている第1の層間絶縁膜604、第1の層間絶縁膜上に形成される第
3の絶縁膜612、第3の絶縁膜上に形成され且つ極細炭素繊維の間を充填する部材71
3がそれぞれ形成されている。
次に、図9(B)に示すように、第2の層間絶縁膜として機能する極細炭素繊維の間を
充填する部材713及びドレイン領域643上に第3の層間絶縁膜811を形成する。第
3の層間絶縁膜としては、第1の層間絶縁膜407と同様の材料を用いて形成することが
できる。次に、第3の層間絶縁膜の一部をエッチングして、コンタクト孔を開口した後、
第1の導電膜812及び第2の導電膜813を成膜する。第1の導電膜812としては、
ブロッキング効果を有する導電性材料によって形成する。第1の導電膜の代表例としては
、Ti、TiN、TiW、Ta、TaN、WSixで形成される膜が挙げられる。第2の
導電膜813としては、リフローが可能な金属材料膜706を成膜する。ここではアルミ
ニウムを主成分とする合金、代表的にはAlGe膜を形成する。また、本実施例では、2
層構造の導電膜を成膜したが、これに限られず単層の導電膜、又は3層以上の導電膜でも
よい。
次に、図9(C)に示すように、350℃〜400℃の熱処理を行って第2の導電膜を
リフローさせて凹凸を緩和する。ここで、凹凸が緩和された金属膜821が形成される。
第1の導電膜及び第2の導電膜を所望の形状にエッチングして、図9(D)に示す第1の
接続配線832を形成する。
なお、第2の導電膜として、アルミニウムを含む合金の代わりに、銅で形成される膜を
形成し、ダマシン法により接続配線を形成しても良い。銅で形成される配線は、低抵抗で
あり、且つ平坦性を有するため、多層配線を可能とすることで、さらなる素子の高集積化
が可能である。
次に、層間絶縁膜の形成と、コンタクトホールの形成と、金属材料膜の形成と、リフロ
ー処理と、エッチング処理とを同様に繰り返して、第4の層間絶縁膜833、第5の層間
絶縁膜835、第2の接続配線834、第3の接続配線836を形成する。
また、本実施例では、単結晶半導体基板上に形成された半導体素子を有する多層構造の
半導体装置を示したが、これに限られず、ガラス基板等の絶縁表面を有する基板を用いた
FETを有する半導体装置に適応することもできる。
本実施例で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表面
に対して縦方向に積層されている。このため、微細で、且つスイッチング速度が速い半導
体素子を作製することができる。また、多層配線構造を有しているため、さらなる素子の
高集積化が可能である。
本実施例では、本発明を用いて形成する半導体素子を有する半導体装置の一例であるパ
ッケージについて図10を用いて説明する。図10(A)に、ワイヤーボンディング法で
チップがインターポーザに接続されている、パッケージの断面構造を表す斜視図を示す。
901はインターポーザ、902はチップ、903はモールド樹脂層に相当する。チップ
902はインターポーザ901上に、マウント用の接着剤904によりマウントされてい
る。
また図10(A)に示すインターポーザ901は、ソルダーボール905が設けられた
ボールグリッドアレイ型である。ソルダーボール905は、インターポーザ901のチッ
プ902がマウントされている側とは反対の側に設けられている。そしてインターポーザ
901に設けられた配線906は、インターポーザ901に設けられたコンタクト孔を介
して、ソルダーボール905と電気的に接続している。
なお本実施例では、チップ902とソルダーボール905との電気的な接続をするため
の配線906を、インターポーザ901のチップがマウントされている面上に設けている
が、本発明で用いるインターポーザはこれに限定されない。例えば、インターポーザの内
部において配線が多層化されて設けられていても良い。
図10(A)では、チップ902と配線906とが、ワイヤ907によって電気的に接
続されている。図10(B)に、図10(A)に示したパッケージの断面図を示す。チッ
プ902には第1実施形態乃至第4実施形態で示される半導体素子909が設けられてお
り、またチップ902のインターポーザ901が設けられている側とは反対側に、パッド
908が設けられている。パッド908は該半導体素子909と電気的に接続されている
。そしてパッド908は、インターポーザ901に設けられた配線906と、ワイヤ90
7によって接続されている。
910はプリント配線基板の一部に相当し、911はプリント配線基板910に設けら
れた配線または電極に相当する。配線906はソルダーボール905を介して、プリント
配線基板910に設けられた配線または電極911に接続される。なおソルダーボール9
05と、配線または電極911との接続は、熱圧着や、超音波による振動を加えた熱圧着
等様々な方法を用いることができる。なお、アンダーフィルで圧着後のソルダーボール間
の隙間を埋めるようにし、接続部分の機械的強度や、パッケージで発生した熱の拡散など
の効率を高めるようにしても良い。アンダーフィルは必ずしも用いる必要はないが、イン
ターポーザとチップの熱膨張係数のミスマッチから生ずる応力により、接続不良が起こる
のを防ぐことができる。超音波を加えて圧着する場合、単に熱圧着する場合に比べて接続
不良を抑えることができる。
なお、本実施例においては、チップがワイヤーボンディング法によってインターポーザ
に接続されているパッケージを示したがこれに限られない。フリップチップ法を用いてこ
れらを接続しても良い。この場合、接続するべきパッドの数が増加しても、ワイヤーボン
ディング法に比べて、比較的パッド間のピッチを広く確保することができるので、端子数
の多いチップの接続に向いている。
また、パッケージ内においてチップを積層してもよい。この場合、一つのパッケージ内
に複数のチップを設けることができるため、パッケージ全体の大きさを抑えることができ
るというメリットを有している。
さらには、複数のパッケージを積層してもよい。この構造では、パッケージごとに電気
的な検査を行い、良品だけを選別してから積層することができるので、歩留りを高めるこ
とができるというメリットを有している。
本発明により、歩留まり高く高集積化された半導体装置を作製することができる。
本実施例では、本発明を用いて形成する半導体素子を有する半導体装置の一例である表
示装置について説明する。
本発明を用いて形成する半導体素子を、液晶表示装置、有機発光素子に代表される発
光素子を各画素に備えた発光装置、DMD(Digital Micromirror
Device)、PDP(Plasma Display Panel)、FED(Fi
eld Emission Display)等の表示装置の駆動を制御する各種回路に
用いることができる。
本実施例で示す半導体素子は、極細炭素繊維をチャネル形成領域に有し、かつ基板表面
に対して縦方向に積層されている。このため、スイッチング速度が速い半導体素子が高集
積された半導体装置である。
本発明を実施して得た半導体装置を組み込むことによって様々な電子機器を作製するこ
とができる。電子機器としては、ビデオカメラ、デジタルカメラ、ゴーグル型ディスプレ
イ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオー
ディオ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム機器、携帯情
報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等)、記録媒
体を備えた画像再生装置(具体的にはDigital Versatile Disc(
DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)など
が挙げられる。電子機器の1つであるカーナビゲーションを例に挙げ、本発明の素子が実
際に電子機器に実装されている様子を図11(A)に示す。
図11(A)に示すナビゲーションシステムの表示部のモジュールは、基板上に画素部
1102、画素部の表示を制御する走査線駆動回路1103、信号線駆動回路1104、
コントロール回路1105、オーディオ用回路1106、映像信号処理回路1107、S
RAM1108等が設けられている。本実施例では、基板1101はガラス基板である。
また、FPC1109によって、外部に設けられているプリント配線基板と接続されて
いる。
図11(B)には、基板1001上に形成された各回路のブロック図を示す。なお、画素
部1102に液晶素子が形成される場合の回路について説明する。画素部1102は、階
調電源1111を有する。画素部1102の周囲には、走査線駆動回路1103と、信号
線駆動回路1104とが設けられている。なお、画素部1102は、発光素子、DMD素
子、電界放出素子等を用いてもよい。
コントロール回路1105は、CPU1112、CPU用インターフェース(I/F)1
113、CPUが使用するスタック・変数用SRAMとして機能するWRAM1114、
プログラムと画像データが格納されているマスクROMとして機能するPROM1115
、PROMとWRAMのアドレス・データバスのインターフェース及びWRAM用アドレ
スの一部をデコードしてオーディオ用回路を制御する信号を作製する機能を有するメモリ
ーコントローラ1116、を有している。
オーディオ用回路1106は、音声データが格納されているマスクROMとして機能する

ーディオROM1121、オーディオ用回路のクロック信号を作製したり、カウンタを使
ってオーディオROMのアドレスを作製する機能を有するオーディオコントローラ112
2、デジタル音声データからアナログ波形を作製したり、アナログ波形を増幅する機能を
有するアンプ1123を有する。
映像信号処理回路1107は、画像データの色情報を格納するSRAMとして機能するC
RAM1131を有する。
さらに、画像の座標情報や画像一行分の画像情報を格納するSRAM1108が設けられ
ている。
これら機能を有する各回路は、プリント基板(図示しない)に設けられた電源回路からの
電源が、FPC1109を介して供給される。
また、FPC1109を介して、外部に設けられたキーボードからの入力信号、メモリ
、クロック、スピーカー、電源等の信号を入出力する。
本発明で作製される半導体素子は、微細且つ高速度動作が可能であるため、図11(A
)に示される各回路の半導体素子の作製に本発明を適応することにより、高精細な表示を
有し、且つ応答ずれの少ないナビゲーションシステムを作製することが可能である。

Claims (11)

  1. 導電性を有する第1の領域と、
    前記導電性を有する第1の領域上に形成された半導体を呈する極細炭素繊維と、
    前記極細炭素繊維を包囲し、且つ、柱状に形成された充填する部材と、
    前記第1の領域を覆い、且つ、前記充填する部材の側面に形成された絶縁膜と、
    前記絶縁膜を介して、前記第1の領域の上面と畳重し、前記充填する部材の側面と重畳する導電膜と、を有することを特徴とする半導体装置。
  2. 導電性を有する第1の領域と、
    前記導電性を有する第1の領域上に形成された半導体を呈する極細炭素繊維と、
    前記極細炭素繊維を包囲し、且つ、柱状に形成された充填する部材と、
    前記第1の領域を覆うように形成された第1の絶縁膜と、
    前記充填する部材の側面に形成された第2の絶縁膜と、
    前記第1の絶縁膜を介して前記第1の領域と重畳し、前記第2の絶縁膜を介して前記充填する部材の側面と重畳する導電膜と、を有することを特徴とする半導体装置。
  3. 請求項1または請求項2において、
    前記充填する部材は、半導体材料で形成されていることを特徴とする半導体装置。
  4. 請求項1または請求項2において、
    前記充填する部材は、絶縁材料で形成されていることを特徴とする半導体装置。
  5. 請求項1乃至請求項4のいずれか一項において、
    前記極細炭素繊維と前記充填する部材と、の上に形成された導電性を有する第2の領域と、を有することを特徴とする半導体装置。
  6. 請求項1乃至請求項5のいずれか一項において、
    前記導電性を有する第1の領域上に、選択的に形成された金属元素を含む領域を介して前記極細炭素繊維が形成されていることを特徴とする半導体装置。
  7. 請求項1乃至請求項6のいずれか一項において、
    前記極細炭素繊維は、チャネル形成領域を一本で形成していることを特徴とする半導体装置。
  8. 請求項1乃至請求項6のいずれか一項において、
    前記極細炭素繊維は、チャネル形成領域を複数で形成していることを特徴とする半導体装置。
  9. 請求項7または請求項8において、
    前記チャネル形成領域を複数有し、
    1つの前記導電膜が、複数の前記チャネル形成領域を囲繞することを特徴とする半導体装置。
  10. 請求項1乃至請求項8のいずれか一項において、
    前記導電膜が、複数で形成されていることを特徴とする半導体装置。
  11. 請求項1乃至請求項10のいずれか一項において、
    前記極細炭素繊維は、グラファイトナノファイバ、カーボンナノファイバ、カーボンナノチューブ、チューブ状グラファイト、カーボンナノコーン、又はコーン状グラファイトであることを特徴とする半導体装置。
JP2010271734A 2003-10-28 2010-12-06 半導体装置 Expired - Fee Related JP5250615B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010271734A JP5250615B2 (ja) 2003-10-28 2010-12-06 半導体装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2003368159 2003-10-28
JP2003368159 2003-10-28
JP2010271734A JP5250615B2 (ja) 2003-10-28 2010-12-06 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2004312684A Division JP4762522B2 (ja) 2003-10-28 2004-10-27 半導体装置の作製方法

Publications (2)

Publication Number Publication Date
JP2011049605A true JP2011049605A (ja) 2011-03-10
JP5250615B2 JP5250615B2 (ja) 2013-07-31

Family

ID=43835554

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010271734A Expired - Fee Related JP5250615B2 (ja) 2003-10-28 2010-12-06 半導体装置

Country Status (1)

Country Link
JP (1) JP5250615B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101579101B1 (ko) * 2014-06-17 2015-12-21 한국기계연구원 유기 반도체 소자 및 이의 제조 방법, 이를 이용한 직물 구조체 및 부직물 구조체, 그리고 이를 이용한 반도체 장치
WO2015194815A1 (ko) * 2014-06-17 2015-12-23 한국기계연구원 유기 반도체 소자 및 이의 제조 방법, 이를 이용한 직물 구조체 및 부직물 구조체, 그리고 이를 이용한 반도체 장치
CN107968117A (zh) * 2012-12-11 2018-04-27 英特尔公司 用于制作超级电容器的结构

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002011216A1 (de) * 2000-07-28 2002-02-07 Infineon Technologies Ag Feldeffekttransistor, schaltungsanordnung und verfahren zum herstellen eines feldeffekttransistors
JP2002110977A (ja) * 2000-06-27 2002-04-12 Samsung Electronics Co Ltd 炭素ナノチューブを用いたナノサイズ垂直トランジスタ及びその製造方法
JP2003086796A (ja) * 2001-09-11 2003-03-20 Fujitsu Ltd 円筒状多層構造体による半導体装置
JP2003168745A (ja) * 2001-11-28 2003-06-13 Ind Technol Res Inst 集積回路素子の容量を増加させる方法
US20030168683A1 (en) * 2002-03-06 2003-09-11 Micron Technology, Inc. Nanotube semiconductor devices and methods for making the same
WO2003081687A2 (en) * 2002-03-20 2003-10-02 International Business Machines Corporation Self-aligned nanotube field effect transistor and method of fabricating same

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002110977A (ja) * 2000-06-27 2002-04-12 Samsung Electronics Co Ltd 炭素ナノチューブを用いたナノサイズ垂直トランジスタ及びその製造方法
WO2002011216A1 (de) * 2000-07-28 2002-02-07 Infineon Technologies Ag Feldeffekttransistor, schaltungsanordnung und verfahren zum herstellen eines feldeffekttransistors
US20030132461A1 (en) * 2000-07-28 2003-07-17 Wolfgang Roesner Field-effect transistor, circuit configuration and method of fabricating a field-effect transistor
JP2003086796A (ja) * 2001-09-11 2003-03-20 Fujitsu Ltd 円筒状多層構造体による半導体装置
JP2003168745A (ja) * 2001-11-28 2003-06-13 Ind Technol Res Inst 集積回路素子の容量を増加させる方法
US20030168683A1 (en) * 2002-03-06 2003-09-11 Micron Technology, Inc. Nanotube semiconductor devices and methods for making the same
WO2003081687A2 (en) * 2002-03-20 2003-10-02 International Business Machines Corporation Self-aligned nanotube field effect transistor and method of fabricating same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107968117A (zh) * 2012-12-11 2018-04-27 英特尔公司 用于制作超级电容器的结构
KR101579101B1 (ko) * 2014-06-17 2015-12-21 한국기계연구원 유기 반도체 소자 및 이의 제조 방법, 이를 이용한 직물 구조체 및 부직물 구조체, 그리고 이를 이용한 반도체 장치
WO2015194815A1 (ko) * 2014-06-17 2015-12-23 한국기계연구원 유기 반도체 소자 및 이의 제조 방법, 이를 이용한 직물 구조체 및 부직물 구조체, 그리고 이를 이용한 반도체 장치

Also Published As

Publication number Publication date
JP5250615B2 (ja) 2013-07-31

Similar Documents

Publication Publication Date Title
JP4689218B2 (ja) 半導体装置の作製方法
KR101013482B1 (ko) 반도체 장치 및 그의 제작방법
US7067926B2 (en) Semiconductor chip and method for manufacturing the same
JP5073020B2 (ja) 半導体装置の作製方法
US6911675B2 (en) Active matrix display device and manufacturing method thereof
JP2017059839A (ja) 半導体装置の作製方法
TWI330396B (en) Semiconductor device and method for manufacturing the same
WO2010058619A1 (ja) 回路基板、表示パネル及び表示装置
JP2012178575A (ja) 半導体装置の作製方法
JP2004349513A (ja) 薄膜回路装置及びその製造方法、並びに電気光学装置、電子機器
JP4762522B2 (ja) 半導体装置の作製方法
JP5250615B2 (ja) 半導体装置
JP4175877B2 (ja) 半導体装置及びその作製方法
JP4850168B2 (ja) 半導体装置
JP4408042B2 (ja) 半導体装置及びその作製方法
JP2005072573A (ja) 配線基板及びその作製方法、並びに半導体装置及びその作製方法
JP4789322B2 (ja) 半導体装置及びその作製方法
JP2003233333A (ja) パッシブマトリクス型表示装置
US7923293B2 (en) Method for manufacturing a semiconductor device wherein the electrical connection between two components is provided by capillary phenomenon of a liquid conductor material in a cavity therebetween
JP2003233326A (ja) アクティブマトリクス型表示装置及びその作製方法
JP4646531B2 (ja) 薄膜トランジスタ及びその作製方法、並びに前記薄膜トランジスタを用いた電子機器
US20090141009A1 (en) LCD Driver IC and Method for Manufacturing the Same
JP4879467B2 (ja) 半導体装置の作製方法
CN115863268A (zh) 拓扑裂纹停止(tcs)钝化层

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20101207

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130122

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130131

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130319

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130409

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130415

R150 Certificate of patent or registration of utility model

Ref document number: 5250615

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160419

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees