JP2010283220A - 固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法 - Google Patents

固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法 Download PDF

Info

Publication number
JP2010283220A
JP2010283220A JP2009136363A JP2009136363A JP2010283220A JP 2010283220 A JP2010283220 A JP 2010283220A JP 2009136363 A JP2009136363 A JP 2009136363A JP 2009136363 A JP2009136363 A JP 2009136363A JP 2010283220 A JP2010283220 A JP 2010283220A
Authority
JP
Japan
Prior art keywords
solid
semiconductor substrate
manufacturing
laser beam
substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2009136363A
Other languages
English (en)
Inventor
Kazunari Kurita
一成 栗田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sumco Corp
Original Assignee
Sumco Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumco Corp filed Critical Sumco Corp
Priority to JP2009136363A priority Critical patent/JP2010283220A/ja
Priority to TW099116796A priority patent/TWI509661B/zh
Priority to US12/789,649 priority patent/US8309436B2/en
Priority to KR1020100051303A priority patent/KR20100131358A/ko
Publication of JP2010283220A publication Critical patent/JP2010283220A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/268Bombardment with radiation with high-energy radiation using electromagnetic radiation, e.g. laser radiation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/322Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
    • H01L21/3221Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
    • H01L21/3225Thermally inducing defects using oxygen present in the silicon body for intrinsic gettering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Manufacturing & Machinery (AREA)
  • Toxicology (AREA)
  • Health & Medical Sciences (AREA)
  • Optics & Photonics (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Recrystallisation Techniques (AREA)

Abstract

【課題】ゲッタリングシンクを短時間で容易に形成できるとともに、ゲッタリングシンクの形成時に重金属汚染の懸念がない固体撮像素子用エピタキシャル基板の製造方法を提供する。
【解決手段】半導体基板2をレーザ照射装置にセットし、半導体基板2を移動させつつレーザビームを照射する。この時、レーザ発生装置15から出射されたレーザビームは、集光用レンズ(集光手段)11によって集光点(焦点)が半導体基板2の一面から数十μm程度深い位置になるように集光される。これにより、半導体基板2の結晶構造が改質され、ゲッタリングシンク4が形成される。
【選択図】図3

Description

本発明は、固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法に係り、固体撮像素子用エピタキシャル基板に対してゲッタリングサイトを短時間で容易に形成することが可能な技術に関する。
近年、携帯電話、デジタルビデオカメラ等に、半導体を用いた高性能な固体撮像素子が搭載され、画素数や感度等の性能が飛躍的に向上しつつある。こうした固体撮像素子は、例えば、半導体基板の一面にエピタキシャル層を成長させたエピタキシャル基板を用いて、このエピタキシャル層にフォトダイオード等からなる回路を形成することにより製造される。
固体撮像素子の撮像特性を低下させる要因として、フォトダイオードの暗時リーク電流が問題となっている。暗時リーク電流の原因は、製造工程における基板(ウェーハ)の重金属汚染とされている。こうした基板の重金属汚染を抑制するために、従来から、半導体ウェーハの内部あるいは裏面に重金属のゲッタリングシンクを形成し、このゲッタリングシンクに重金属を集める事によって、フォトダイオードの形成部分における重金属濃度を低減させることが行われてきた。
このようなゲッタリングシンクの形成方法として、例えば、半導体基板に熱処理を施すことにより、基板内部に酸素析出部を形成し、この酸素析出部をゲッタリングシンクとする方法が挙げられる(例えば、非特許文献1)。また、例えば、基板の裏面側にアモルファス(非晶質)膜を形成し、基板の裏面側をゲッタリングシンクとする方法もある(例えば、特許文献1)。
特開平6−338507号公報
M.Sano, S.Sumita, T.Shigematsu and N. Fujino, Semiconductor Silicon 1994.eds. H.R.Huff et al.(Electrochem. Soc., Pennington 1994)
しかしながら、半導体基板に熱処理を施して基板内部に酸素析出部を形成する方法では、重金属を充分に捕捉可能なサイズの酸素析出部を形成するためには、長時間の熱処理を必要とし、製造工程が長期化して製造コストが増大するという課題がある。また、熱処理工程において、加熱装置などから更なる重金属汚染が生じる懸念もある。
一方、基板の裏面側にアモルファス膜を形成する方法は、近年主流となりつつある300mmウェーハなどの大口径基板の場合、両面研磨されているために、裏面側にゲッタリングシンクとなるアモルファス膜を形成すること自体が困難である。
本発明は上記課題を解決するためになされたものであり、ゲッタリングシンクを短時間で容易に形成できるとともに、ゲッタリングシンクの形成時に重金属汚染の懸念がない固体撮像素子用エピタキシャル基板の製造方法を提供する。
また、重金属汚染が少なく、かつ低コストに製造可能な固体撮像素子の製造方法を提供する。
上記課題を解決するために、本発明は次のような固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法を提供する。
即ち、本発明の固体撮像素子用エピタキシャル基板の製造方法は、半導体基板の一面に向けてレーザビームを入射させ、前記半導体基板の任意の微小領域に該レーザビームを集光させることにより、該微小領域に多光子吸収過程を生じさせ、該微小領域の結晶構造を変化させたゲッタリングシンクを形成するゲッタリングシンク形成工程と、前記ゲッタリングシンクを形成した前記半導体基板に、少なくとも2層以上のエピタキシャル層を成長させるエピタキシャル成長工程と、を少なくとも備えたことを特徴とする。
前記レーザビームは、前記半導体基板を透過可能な波長域であり、かつ前記半導体基板の厚み方向における任意の位置に集光させればよい。
前記レーザビームは、パルス幅1.0×10−15〜1.0×10−8秒、波長300〜1200nmの範囲の超短パルスレーザビームであればよい。
また、前記超短パルスレーザビームは、前記微小領域において、ピーク出力密度が1.0×10〜1.0×1011秒W/cm、ビーム径が1μm〜10mmの範囲となるように制御されればよい。
前記半導体基板は単結晶シリコンからなり、前記ゲッタリングシンクはアモルファス構造のシリコンを含むことが好ましい。
本発明の固体撮像素子の製造方法は、前記各項記載の固体撮像素子用エピタキシャル基板の製造方法によって得た固体撮像素子用エピタキシャル基板に、埋込み型フォトダイオードを形成する素子形成工程と、前記埋込み型フォトダイオードを形成した素子形成基板を所定の温度でアニールし、前記ゲッタリングシンクに重金属を捕獲させるゲッタリング工程と、を備えたことを特徴とする。
前記埋込み型フォトダイオードは、前記ゲッタリングシンクに重なる位置に形成するのが好ましい。
また、前記ゲッタリング工程の後に、少なくとも前記ゲッタリングシンクを除去する薄厚化工程を更に備えるのが好ましい。
本発明の固体撮像素子用エピタキシャル基板の製造方法によれば、半導体基板に向けて集光手段を介してレーザビームを入射させ、半導体基板の内部における任意の微小領域にレーザビームを集光させることによって、半導体基板の内部の微小領域に多光子吸収過程を生じさせ、該微小領域の結晶構造だけを変化させたゲッタリングシンクを容易に、かつ短時間で形成することが可能になる。
これによって、従来のようにゲッタリングシンクを形成するために、長時間の熱処理が不要となり、固体撮像素子用エピタキシャル基板の製造工程を簡略化し、製造コストを低減することができる。また、300mmウェーハなどに代表される両面研磨基板であっても、半導体基板の内部に容易にゲッタリングシンクを形成することが可能となる。
また、本発明の固体撮像素子の製造方法によれば、重金属のゲッタリング能力に優れ、暗時リーク電流の少ない、優れた撮像特性をもつ固体撮像素子を製造することが可能になる。
本発明の固体撮像素子用エピタキシャル基板の一例を示した断面図である。 固体撮像素子の一例を示した断面図である。 本発明の固体撮像素子用エピタキシャル基板の製造方法を示す断面図である。 本発明の固体撮像素子の製造方法の一例を示す断面図である。 本発明の固体撮像素子の製造方法の一例を示す断面図である。 ゲッタリングシンクの形成に用いられるレーザ照射装置の一例を示す模式図である。 半導体基板にゲッタリングシンクを形成する様子を示した断面図である。 半導体基板にゲッタリングシンクを形成する様子を示した模式図である。
以下、本発明に係る固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法について、図面に基づき説明する。なお、本実施形態は発明の趣旨をより良く理解させるために、一例を挙げて説明するものであり、特に指定のない限り、本発明を限定するものではない。また、以下の説明で用いる図面は、本発明の特徴をわかりやすくするために、便宜上、要部となる部分を拡大して示している場合があり、各構成要素の寸法比率などが実際と同じであるとは限らない。
図1は、本発明の固体撮像素子用エピタキシャル基板の製造方法を用いて製造した、固体撮像素子用エピタキシャル基板の一構成例を示す拡大断面図である。エピタキシャル基板(固体撮像素子用エピタキシャル基板)1は、固体撮像素子の製造に好適な基板(ウェーハ)であり、半導体基板2と、この半導体基板2の一面2aに重ねて形成された、複数のエピタキシャル層3a,3bとを備える。そして、半導体基板2の一面2aから一定の深さに、エピタキシャル基板1の重金属を捕捉するゲッタリングシンク4,4・・が形成されている。
このような、複層からなるエピタキシャル層3を備えたエピタキシャル基板1は、例えば、裏面照射型固体撮像素子の基板として好適に用いることができる。半導体基板2は、例えば、シリコン単結晶ウェーハであればよい。複層からなるエピタキシャル層3は、半導体基板2の一面2aから成長させたシリコンのエピタキシャル成長膜であればよい。例えば、エピタキシャル層3aは、ボロンが1e18atoms/cm添加されたp型エピタキシャル層であり、エピタキシャル層3bは、ボロンあるいはリンが1e14atoms/cmから1e16atoms/cmの範囲で添加されたp型あるいはn型エピタキシャル層であればよい。なお、半導体基板2の一面2aとエピタキシャル層3aとの間には、必要に応じて更に埋込酸化膜などを形成するのも好ましい。
ゲッタリングシンク4は、シリコン単結晶の一部をアモルファス化させた(アモルファスライク)構造であればよい。ゲッタリングシンク4は、その結晶構造中に僅かな歪みが存在するだけで重金属を捕捉する能力があり、ごく一部をアモルファス化するだけでゲッタリングシンクとしての役割を果たすことができる。なお、こうしたゲッタリングシンク4は、レーザビームの集光により、半導体基板2の一部に多光子吸収過程を生じさせて結晶構造を改質する事によって形成される。このようなゲッタリングシンク4の形成方法は、後ほど固体撮像素子用エピタキシャル基板の製造方法にて詳述する。
ゲッタリングシンク4は、このエピタキシャル基板1を用いて固体撮像素子を形成する際に、少なくともそれぞれの固体撮像素子の形成領域Sと重なる位置に形成されていればよい。例えば、1つのゲッタリングシンク4は、直径Rが50〜150μm、厚みTが10〜150μmの大きさの円盤状に形成されていればよい。また、ゲッタリングシンク4の形成深さDは、半導体基板2の一面2aから0.5〜2μm程度が好ましい。
図2は、本発明の固体撮像素子用エピタキシャル基板を用いて作成した固体撮像素子(裏面照射型固体撮像素子)の一例を示す断面図である。固体撮像素子60は、複層のエピタキシャル層3に形成されたフォトダイオード61と、エピタキシャル層3の一面(表面)3f側に形成された絶縁層62と、この絶縁層62に形成された配線63とを備えている。こうした固体撮像素子60は、形成時に半導体基板が研削によって除去され、薄厚化されている。そして、入射光Fはエピタキシャル層3の他面(裏面)3n側から入射し、フォトダイオード61で検出される。
このような構成の固体撮像素子60は、製造に用いるエピタキシャル基板1(図1参照)の半導体基板2に形成されたゲッタリングシンク4によって、エピタキシャル層3に含まれる重金属が確実に捕捉されているため、裏面照射型固体撮像素子60の撮像特性を低下させる要因であるフォトダイオード61の暗時リーク電流を抑制することができる。よって、優れた撮像特性を持つ固体撮像素子60を実現することができる。
次に、本発明の固体撮像素子用エピタキシャル基板の製造方法について説明する。図3は、固体撮像素子用エピタキシャル基板の製造方法を段階的に示した断面図である。裏面照射型固体撮像素子を製造するにあたっては、まず半導体基板2を用意する(図3(a)参照)。半導体基板2は、例えば、シリコン単結晶インゴットをスライスして製造されたシリコン単結晶ウェーハであればよい。
次に、半導体基板2をレーザ照射装置20にセットし、半導体基板2を移動させつつレーザビームを照射する(図3(b)参照)。この時、レーザ発生装置15から出射されたレーザビームは、集光用レンズ(集光手段)11によって集光点(焦点)が半導体基板2の一面2aから数十μm程度深い位置になるように集光される。これにより、半導体基板2の結晶構造が改質され、ゲッタリングシンク4が形成される(ゲッタリングシンク形成工程)。
図6は、半導体基板にゲッタリングシンクを形成する工程で用いられるレーザー照射装置の一例を示す模式図である。レーザー照射装置20は、レーザビームQ1をパルス発振するレーザ発生装置15、レーザビームQ1のパルス等を制御するパルス制御回路(Qスイッチ)16、レーザビームQ1を反射してレーザビームQ1の進行方向を半導体基板2に向けて90°変換させるビームスプリッタ(ハーフミラー)17a、ビームスプリッタ17aで反射されたレーザビームQ1を集光する集光用レンズ(集光手段)11を備えている。
また、エピタキシャル層3を形成した半導体基板2を載置するステージ40を備える。このステージ40は、集光されたレーザビームQ2を半導体基板2の任意の位置で集光させて焦点を合わせるために、ステージ制御回路45によって、鉛直方向Yおよび水平方向Xに移動可能に制御される。
レーザ発生装置15およびパルス制御回路16は、特に限定はされないが、半導体基板の内部における任意の位置の結晶構造を改質してゲッタリングシンクを形成できるレーザビームを照射できれば良く、半導体基板を透過可能な波長域で、かつ短パルス周期での発振が可能なチタンサファイヤレーザが好適である。なお、表1に、一般的な半導体基板、およびシリコンウェーハのそれぞれにおいて、好適なレーザ照射条件の具体例を示す。
Figure 2010283220
レーザ発生装置15で発生させたレーザビームQ1は、集光用レンズ11により光路幅を収束され、この収束されたレーザビームQ2が半導体基板20の任意の深さ位置Gで焦点を結像する(集光される)ように、ステージ40が鉛直方向Yで制御される。集光用レンズ11は、例えば倍率が10〜300倍、N.Aが0.3〜0.9、レーザビームの波長に対する透過率が30〜60%の範囲が好ましい。
レーザー照射装置20は、さらに可視光レーザ発生装置19、ビームスプリッタ(ハーフミラー)17b、CCDカメラ30、CCDカメラ制御回路35、結像用レンズ12、中央制御回路50、および表示手段51とを備えている。
可視光レーザ発生装置19で発生させた可視光レーザビームQ3は、ビームスプリッタ(ハーフミラー)17bで反射されて90°方向を転換し、半導体基板2の表面(一面)に達する。そして、半導体基板2の表面で反射され、集光用レンズ11およびビームスプリッタ17aおよび17bを透過して結像用レンズ12に到達する。結像用レンズ12に到達した可視光レーザQ3は、半導体基板2の表面画像としてCCDカメラ30で撮像され、撮像データがCCDカメラ制御回路35に入力される。入力された撮像データに基づいて、ステージ制御回路45はステージ40の水平方向Xの移動量を制御する。
次に、半導体基板2にゲッタリングシンクを形成する方法を詳述する。図7は、レーザビームによって半導体基板にゲッタリングシンクを形成する様子を示した模式図である。半導体基板2にゲッタリングシンクを形成する際には、レーザ発生装置15から出射されたレーザビームQ1を集光用レンズ(集光手段)11によって収束させる。収束されたレーザビームQ2は、シリコンに対して透過可能な波長域であるため、半導体基板2の表面に達した後、反射せずにそのまま入射する。
一方、半導体基板2は、レーザビームQ2の集光点(焦点)が半導体基板2の一面2aから所定の深さDになるように位置決めされる。これにより、レーザビームQ2の集光点(焦点)だけ、半導体基板2は多光子吸収過程が生じる。
多光子吸収過程は、周知のように、ごく短時間に多量の光子が特定の部位(照射領域)に照射することによって、照射領域だけに選択的に多量のエネルギーが吸収され、これにより、照射領域の結晶結合が変化するなどの反応を引き起こすものである。本発明においては、半導体基板2の内部の任意の領域にレーザビームを集光させることによって、この集光点(焦点)において、単結晶構造の半導体基板を改質し、部分的にアモルファスライクな結晶構造を生じさせる。こうした結晶構造の改質は、重金属の捕捉作用が生じる程度、即ち、結晶構造に僅かな歪を生じさせる程度で良い。
以上のように、半導体基板2の内部の任意の微小領域にレーザビームQ1を収束させたレーザビームQ2の集光点(焦点)を設定し、この微小領域の結晶構造を改質することによって、半導体基板2の任意の微小領域にゲッタリングシンク4を形成することができる。
ゲッタリングシンク4を形成するためのレーザビームは、レーザビームが集光点(焦点)に至るよりも前の光路においては、エピタキシャル層3や半導体基板2の結晶構造を改質することなく、レーザビームが確実に透過可能な条件とすることが重要である。こうしたレーザビームの照射条件は、半導体材料の基礎物性値である禁制帯(エネルギーバンドギャップ)により決定される。例えば、シリコン半導体の禁制帯は、1.1eVであるため入射波長が1000nm以上の場合、透過性が顕著となる。このようにしてレーザビームの波長は、半導体材料の禁制帯を考慮して決定することができる。
レーザビームの発生装置としては、YAGレーザのような高出力レーザでは、所定の深さ位置だけではなく、その周辺領域にも熱エネルギーが伝達する虞があるため、低出力レーザを用いることが好ましい。低出力レーザとしては、例えば、フェムト秒レーザのような超短パルスレーザが好適である。
この超短パルスレーザは、半導体レーザなどを用いてチタンサファイヤ結晶(固体レーザ結晶)を励起することによって、レーザビームの波長を任意の範囲に設定することができる。超短パルスレーザは、励起レーザビームのパルス幅を1.0×10−15フェムト秒以下にすることができるため、その他のレーザと比較して励起によって生じる熱エネルギーの拡散を抑制でき、レーザビームの集光点(焦点)のみに光エネルギーを集中させることができる。
多光子吸収過程により結晶構造を改質して形成したゲッタリングシンク4は、おそらくアモルファスライクな結晶構造になっているものと推定される。このようなアモルファスライクの結晶構造を得るには、レーザビームが集光点(焦点)Gを局部的に急速加熱・急速冷却する必要がある。表1に示したような特性を持つ超短パルスレーザは、エネルギー量の小さいレーザであるが、集光用レンズ11を用い集光することによって、半導体基板20を局部的に急速加熱するのに十分なエネルギーとなる。
レーザビームが集光点(焦点)Gの温度は9900〜10000Kの高温に達する。また、集光されているために入熱範囲が大変狭く、半導体基板2を載置したステージの移動、あるいはレーザビームの走査によって集光点(焦点)が移動すると、移動前の集光点(焦点)における入熱量は急激に減少し、急速冷却効果が得られる。
また、表1に示した超短パルスレーザのように、波長を1000nmとすることによって、エピタキシャル層3や半導体基板2に対する透過性が高められ、エピタキシャル層3などの結晶組織に影響を与えることなく、レーザビームの集光点(焦点)である微小領域だけを改質することができる。
この結晶構造の改質部分が半導体基板2のゲッタリングシンク4として好適に利用できる。なお、レーザビームの波長が1200nmを超えると、長波長領域であるために光子エネルギー(レーザビームエネルギー)が低くくなる。このため、レーザビームを集光させても半導体基板内部の改質に十分な光子エネルギーを得ることができない虞があり、レーザビームの波長は1200nm以下とすることが好ましい。
レーザビームの集光点(焦点)Gの位置、すなわち半導体基板2にゲッタリングシンク4を形成する位置は、ステージを上下動させることによって制御できる。なお、ステージを上下動以外にも、集光手段(集光用レンズの)位置を制御することでもレーザビームの集光点(焦点)Gの位置を制御できる。
一例として、半導体基板の表面から2μmの位置を改質してゲッタリングシンク4を形成する場合には、レーザビームの波長を1080nmに設定し、透過率が60%の集光用レンズ(倍率50倍)を用いて表面から2μmの位置にレーザビームを結像(集光)させ、多光子吸収過程を生じさせることにより改質部分(ゲッタリングシンク)を形成することができる。
このように、半導体基板2の微小領域の結晶構造を改質して得られるゲッタリングシンク4は、例えば、直径Rが50〜150μm、厚みTが10〜150μmの大きさの円盤状に形成されればよい。また、ゲッタリングシンク4の形成深さDは、半導体基板2の一面2aから0.5〜2μm程度が好ましい。
それぞれのゲッタリングシンク4は、半導体基板2に後工程で固体撮像素子を形成する領域Sと重なる位置に少なくとも形成されていればよい。ゲッタリングシンク4は、例えば、形成ピッチPが0.1〜10μmの間隔で形成されればよい。なお、ゲッタリングシンク4は、上述したように間欠的に形成されている以外にも、例えば、半導体基板に対して所定の深さで、半導体基板全体に均一に形成されていてもよい。
図8は、エピタキシャル基板におけるゲッタリングシンクの形成の様子を示した模式図である。ゲッタリングシンク4は、半導体基板2における固体撮像素子の形成予定領域の下部にそれぞれ形成されればよい。例えば、レーザビームQが半導体基板2の全域に渡って走査されるように、半導体基板2を周縁部でY方向にずらしつつX方向に沿って走査させ、レーザビームQを所定の条件で照射していけば、半導体基板2の全体にゲッタリングシンク4,4・・を形成することができる。
半導体基板2全体おけるゲッタリングシンク4の形成密度は、レーザビームQの走査ピッチBによって設定することができる。ゲッタリングシンク4の形成密度は、例えば、1.0×10〜1.0×10個/cmの範囲が好適である。こうしたゲッタリングシンク4の形成密度は、断面TEM(透過型電子顕微鏡)による観察で得られた酸素析出物の個数によって検証できる。
なお、上述した実施形態では、レーザビームの照射方法として、単一の光軸のレーザビームを用いて、単結晶ウェーハ2を移動させつつゲッタリングシンク4を形成しているが、これ以外ににも、例えば、複数の光軸のレーザビームを同時に(一時に)照射する構成であっても良い。このような構成に用いるレーザビーム光源としては、例えば、多数のレーザーダイオードを複眼状に配列し、一回の照射で多数のゲッタリングシンクを同時に形成するものが挙げられる。
以上、詳細に述べた工程によって、半導体基板2にゲッタリングシンク4が形成される。次に、このゲッタリングシンク4を形成した半導体基板2の一面2aに、第一のエピタキシャル層3aを形成する(図3(c)参照:エピタキシャル成長工程)。
第一のエピタキシャル層3aの形成にあたっては、例えば、エピタキシャル成長装置を用いて、半導体基板2を所定温度まで加熱しつつ原料ガスを導入し、一面2aにシリコン単結晶からなる第一のエピタキシャル層3aを成長させれば良い。また、必要に応じて、半導体基板2の内部に埋込酸化膜(BOX層)を形成してもよい。
更に、この第一のエピタキシャル層3aに重ねて、第二のエピタキシャル層3bを形成する(図3(d)参照:エピタキシャル成長工程)。この第二のエピタキシャル層3bの形成も、例えば、エピタキシャル成長装置を用いて、半導体基板2を所定温度まで加熱しつつ原料ガスを導入し、第一のエピタキシャル層3a上にシリコン単結晶からなる第二のエピタキシャル層3bを成長させれば良い。
以上のような工程を経て、半導体基板2の内部にゲッタリングシンク4が形成され、かつ複層のエピタキシャル層3を形成した固体撮像素子用エピタキシャル基板1を得ることができる。こうした
次に、上述した固体撮像素子用エピタキシャル基板を用いた、本発明の固体撮像素子の製造方法について述べる。図4、5は、固体撮像素子の一例である、裏面照射型固体撮像素子の製造方法の概要を示した断面図である。
まず、上述したエピタキシャル基板(固体撮像素子用エピタキシャル基板)1を用いて、複層からなるエピタキシャル層3に多数のフォトダイオード61を形成する(素子形成工程)。また、エピタキシャル層3の一面側に、絶縁層62や配線63を形成する(図4(a)参照)。また、絶縁層62の表面を平坦化する。
次に、フォトダイオード61や配線63が形成されたエピタキシャル基板1をアニール装置80によって所定の温度まで加熱する(図4(b)参照)。これにより、半導体基板2内に拡散している重金属がゲッタリングシンク4に集められ、素子形成部分、即ちフォトダイオード61が形成された領域の重金属濃度が極めて低い状態にすることができる(ゲッタリング工程)。
続いて、絶縁層62の一面62a側に支持基板90を貼りつける(図4(c)参照)。こうした支持基板90の貼り付けは、後工程での薄厚化におけるエピタキシャル基板1の破損を防止するためである。支持基板90としては、例えば、シリコンウェーハが用いれば良い。
続いて、支持基板90を貼り付けたエピタキシャル基板1を研削装置などを用いて、半導体基板2の他面(裏面)2a側から研削する(図5(a)参照)。こうした研削によって、例えば、半導体基板2の全てと、エピタキシャル層3の一部まで削り取って、薄厚化させれば良い(薄厚化工程)。
以上、述べたような工程を経て、裏面照射型固体撮像素子60が完成する(図5(b)参照)。こうした裏面照射型固体撮像素子60は、入射光Fがエピタキシャル層3の他面(裏面)3b側から入射し、フォトダイオード61で検出される。
以上のように、本発明の固体撮像素子の製造方法によれば、半導体基板2の内部にゲッタリングシンク4を形成し、かつ複層のエピタキシャル層3を形成した固体撮像素子用エピタキシャル基板1を用いることで、従来のようにゲッタリングシンクを形成するために、長時間の熱処理が不要となり、固体撮像素子の製造工程を簡略化し、製造コストを低減することができる。
そして、製造に用いるエピタキシャル基板の半導体基板に形成されたゲッタリングシンクによって、エピタキシャル層に含まれる重金属が確実に捕捉されているため、固体撮像素子の撮像特性を低下させる要因であるフォトダイオードの暗時リーク電流を抑制することができる。よって、優れた撮像特性を持つ固体撮像素子を実現することができる。
なお、この実施形態ではゲッタリング工程をフォトダイオード61の形成後に行っているが、もちろんフォトダイオードの形成前に予めアニールを行って重金属をゲッタリングシンク4に集めておき、こうしたゲッタリング工程を経た固体撮像素子用エピタキシャル基板を用いて固体撮像素子を製造しても良い。
1 固体撮像素子用エピタキシャル基板、2 半導体基板、3a,3b エピタキシャル層、4 ゲッタリングシンク、固体撮像素子60。

Claims (8)

  1. 半導体基板の一面に向けてレーザビームを入射させ、前記半導体基板の任意の微小領域に該レーザビームを集光させることにより、該微小領域に多光子吸収過程を生じさせ、該微小領域の結晶構造を変化させたゲッタリングシンクを形成するゲッタリングシンク形成工程と、
    前記ゲッタリングシンクを形成した前記半導体基板に、少なくとも2層以上のエピタキシャル層を成長させるエピタキシャル成長工程と、
    を少なくとも備えたことを特徴とする固体撮像素子用エピタキシャル基板の製造方法。
  2. 前記レーザビームは、前記半導体基板を透過可能な波長域であり、かつ前記半導体基板の厚み方向における任意の位置に集光させることを特徴とする請求項1記載の固体撮像素子用エピタキシャル基板の製造方法。
  3. 前記レーザビームは、パルス幅1.0×10−15〜1.0×10−8秒、波長300〜1200nmの範囲の超短パルスレーザビームであることを特徴とする請求項1または2記載の固体撮像素子用エピタキシャル基板の製造方法。
  4. 前記超短パルスレーザビームは、前記微小領域において、ピーク出力密度が1.0×10〜1.0×1011秒W/cm、ビーム径が1μm〜10mmの範囲となるように制御されることを特徴とする請求項3記載の固体撮像素子用エピタキシャル基板の製造方法。
  5. 前記半導体基板は単結晶シリコンからなり、前記ゲッタリングシンクはアモルファス構造のシリコンを含むことを特徴とする請求項1ないし4いずれか1項記載の固体撮像素子用エピタキシャル基板の製造方法。
  6. 請求項1ないし5いずれか1項記載の固体撮像素子用エピタキシャル基板の製造方法によって得た固体撮像素子用エピタキシャル基板に、埋込み型フォトダイオードを形成する素子形成工程と、
    前記埋込み型フォトダイオードを形成した素子形成基板を所定の温度でアニールし、前記ゲッタリングシンクに重金属を捕獲させるゲッタリング工程と、
    を備えたことを特徴とする固体撮像素子の製造方法。
  7. 前記埋込み型フォトダイオードは、前記ゲッタリングシンクに重なる位置に形成することを特徴とする請求項6記載の固体撮像素子の製造方法。
  8. 前記ゲッタリング工程の後に、少なくとも前記ゲッタリングシンクを除去する薄厚化工程を更に備えたことを特徴とする請求項6または7記載の固体撮像素子の製造方法。
JP2009136363A 2009-06-05 2009-06-05 固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法 Pending JP2010283220A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2009136363A JP2010283220A (ja) 2009-06-05 2009-06-05 固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法
TW099116796A TWI509661B (zh) 2009-06-05 2010-05-26 固態成像元件用之磊晶基板的製造方法以及固態成像元件的製造方法
US12/789,649 US8309436B2 (en) 2009-06-05 2010-05-28 Method of producing epitaxial substrate with gettering for solid-state imaging device, and method of producing solid-state imaging device using same substrate
KR1020100051303A KR20100131358A (ko) 2009-06-05 2010-05-31 고체촬상소자용 에피택셜 기판의 제조방법, 및 고체촬상소자의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009136363A JP2010283220A (ja) 2009-06-05 2009-06-05 固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法

Publications (1)

Publication Number Publication Date
JP2010283220A true JP2010283220A (ja) 2010-12-16

Family

ID=43301048

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009136363A Pending JP2010283220A (ja) 2009-06-05 2009-06-05 固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法

Country Status (4)

Country Link
US (1) US8309436B2 (ja)
JP (1) JP2010283220A (ja)
KR (1) KR20100131358A (ja)
TW (1) TWI509661B (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013157449A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157455A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157452A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157451A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157450A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI419203B (zh) * 2008-10-16 2013-12-11 Sumco Corp 具吸附槽之固態攝影元件用磊晶基板、半導體裝置、背照式固態攝影元件及其製造方法
JP6087506B2 (ja) * 2012-01-31 2017-03-01 キヤノン株式会社 描画方法及び物品の製造方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02302039A (ja) * 1989-05-16 1990-12-14 Fujitsu Ltd ゲッタリング方法
JPH06163410A (ja) * 1992-09-25 1994-06-10 Sony Corp エピタキシャルウェハ及びその製造方法
JP2001177086A (ja) * 1999-12-21 2001-06-29 Sony Corp 撮像素子及びその製造方法
JP2003264194A (ja) * 2002-03-11 2003-09-19 Hamamatsu Photonics Kk レーザゲッタリング方法及び半導体基板
JP2006019360A (ja) * 2004-06-30 2006-01-19 Sony Corp 固体撮像装置およびその製造方法
JP2009016431A (ja) * 2007-07-02 2009-01-22 Fujifilm Corp 半導体基板及び半導体素子の製造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3363155A (en) * 1964-08-19 1968-01-09 Philips Corp Opto-electronic transistor with a base-collector junction spaced from the material heterojunction
JP3384506B2 (ja) 1993-03-30 2003-03-10 ソニー株式会社 半導体基板の製造方法
JP5334354B2 (ja) * 2005-05-13 2013-11-06 シャープ株式会社 半導体装置の製造方法
JP2008108792A (ja) 2006-10-23 2008-05-08 Disco Abrasive Syst Ltd ウエーハの加工方法
WO2009128855A1 (en) * 2008-04-17 2009-10-22 Sionyx, Inc. Getter formed by laser-treatment and methods of making same
JP2010010615A (ja) 2008-06-30 2010-01-14 Sumco Corp 固体撮像素子用シリコン基板およびその製造方法
US7847253B2 (en) * 2008-08-15 2010-12-07 Sionyx, Inc. Wideband semiconducting light detector
US7745901B1 (en) * 2009-01-29 2010-06-29 Sionyx, Inc. Highly-depleted laser doped semiconductor volume

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02302039A (ja) * 1989-05-16 1990-12-14 Fujitsu Ltd ゲッタリング方法
JPH06163410A (ja) * 1992-09-25 1994-06-10 Sony Corp エピタキシャルウェハ及びその製造方法
JP2001177086A (ja) * 1999-12-21 2001-06-29 Sony Corp 撮像素子及びその製造方法
JP2003264194A (ja) * 2002-03-11 2003-09-19 Hamamatsu Photonics Kk レーザゲッタリング方法及び半導体基板
JP2006019360A (ja) * 2004-06-30 2006-01-19 Sony Corp 固体撮像装置およびその製造方法
JP2009016431A (ja) * 2007-07-02 2009-01-22 Fujifilm Corp 半導体基板及び半導体素子の製造方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013157449A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157455A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157452A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157451A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法
JP2013157450A (ja) * 2012-01-30 2013-08-15 Hamamatsu Photonics Kk 半導体デバイスの製造方法

Also Published As

Publication number Publication date
KR20100131358A (ko) 2010-12-15
US8309436B2 (en) 2012-11-13
US20100311199A1 (en) 2010-12-09
TWI509661B (zh) 2015-11-21
TW201101372A (en) 2011-01-01

Similar Documents

Publication Publication Date Title
TWI398911B (zh) 製造半導體晶圓之方法
JP2010283220A (ja) 固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子の製造方法
WO2010044279A1 (ja) ゲッタリングシンクを有する固体撮像素子用エピタキシャル基板、半導体デバイス、裏面照射型固体撮像素子およびそれらの製造方法
KR20070049174A (ko) 선형-포커스된 레이저 빔을 사용하는 고체 상태 물질의레이저 도핑 방법 및 상기 방법에 기초하여 솔라-셀에미터를 생성하는 방법
TWI296554B (en) Laser processing method
KR101393611B1 (ko) 반도체 디바이스용 반도체 기판의 제조방법, 반도체 디바이스용 반도체 기판의 제조장치, 반도체 디바이스의 제조방법 및 반도체 디바이스의 제조장치
JP5517832B2 (ja) レーザアニール装置及びレーザアニール方法
JP5544734B2 (ja) シリコンウェーハの製造方法、エピタキシャルウェーハの製造方法、および固体撮像素子の製造方法
JP2010098107A (ja) 裏面照射型固体撮像素子の製造方法、固体撮像素子用エピタキシャル基板
JP2010283219A (ja) 半導体デバイス向け半導体基板の製造方法、半導体デバイスの製造方法、半導体デバイスの製造装置
JP2010283193A (ja) 半導体デバイス向け半導体基板の製造方法、半導体デバイス向け半導体基板の製造装置
JP2010283023A (ja) 半導体デバイス向け半導体基板の製造方法、半導体デバイスの製造方法
JP2010098105A (ja) 固体撮像素子用エピタキシャル基板の製造方法、固体撮像素子用エピタキシャル基板
TW200417437A (en) Laser processing method
KR101244352B1 (ko) 실리콘 웨이퍼, 에피택셜 웨이퍼 및 고체촬상소자의 제조방법, 그리고 실리콘 웨이퍼의 제조장치
JP2010098106A (ja) 半導体デバイスの製造方法、半導体デバイス
JP5600948B2 (ja) シリコンウェーハ及びエピタキシャルウェーハの製造方法
JP2011054657A (ja) 裏面照射型固体撮像素子用ウェーハの製造方法
JP2011159696A (ja) シリコンウェーハ及びエピタキシャルウェーハの製造方法
JP2011159698A (ja) シリコンウェーハの製造装置
JP2011159687A (ja) シリコンウェーハ及びエピタキシャルウェーハの製造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120604

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131120

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131126

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140127

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20140701