JP2010257342A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2010257342A5 JP2010257342A5 JP2009108459A JP2009108459A JP2010257342A5 JP 2010257342 A5 JP2010257342 A5 JP 2010257342A5 JP 2009108459 A JP2009108459 A JP 2009108459A JP 2009108459 A JP2009108459 A JP 2009108459A JP 2010257342 A5 JP2010257342 A5 JP 2010257342A5
- Authority
- JP
- Japan
- Prior art keywords
- image processing
- circuit configuration
- image data
- image
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Description
本発明は、例えば、画像処理装置として実現できる。画像処理装置は、回路構成を変更可能な複数の画像処理手段と、画像データを入力する入力手段と、前記複数の画像処理手段を用いて、前記画像データに対して画像処理を実行するよう制御する制御手段とを有し、前記制御手段は、前記画像データに対する画像処理の開始から完了までの間において、前記複数の画像処理手段のうち第1の画像処理手段の回路構成を変更させて前記画像データに対して画像処理を実行するように制御し、前記複数の画像処理手段のうち前記第1の画像処理手段とは異なる第2の画像処理手段の回路構成を変更させずに前記画像データに対して画像処理を実行するように制御することを特徴とする。
Claims (6)
- 回路構成を変更可能な複数の画像処理手段と、
画像データを入力する入力手段と、
前記複数の画像処理手段を用いて、前記画像データに対して画像処理を実行するよう制御する制御手段とを有し、
前記制御手段は、前記画像データに対する画像処理の開始から完了までの間において、前記複数の画像処理手段のうち第1の画像処理手段の回路構成を変更させて前記画像データに対して画像処理を実行するように制御し、前記複数の画像処理手段のうち前記第1の画像処理手段とは異なる第2の画像処理手段の回路構成を変更させずに前記画像データに対して画像処理を実行するように制御することを特徴とする画像処理装置。 - 前記第2の画像処理手段の回路構成を決定する決定手段を更に有し、
前記制御手段は、前記画像データに対して画像処理を開始する前に、前記第2の画像処理手段の回路構成を前記決定手段により決定された回路構成にすることを特徴とする請求項1に記載の画像処理装置。 - 前記決定手段は、前記画像データにおける画素の属性ごとの切替回数に基づいて、前記回路構成を決定することを特徴とする請求項2に記載の画像処理装置。
- 前記決定手段は、前記画像データにおける画素の属性ごとの切替時間に基づいて、前記回路構成を決定することを特徴とする請求項2に記載の画像処理装置。
- 回路構成を変更しないように制御すべき画像処理手段の個数を設定する設定手段を更に有し、
前記制御手段は、前記画像データに対する画像処理の開始から完了までの間において、前記複数の画像処理手段のうち前記設定手段により設定された個数の画像処理手段の回路構成を変更させずに前記画像データに対して画像処理を実行するように制御することを特徴とする請求項1乃至4の何れか1項に記載の画像処理装置。 - 回路構成を変更可能な複数の画像処理手段を有する画像処理装置の制御方法であって、
入力手段が、画像データを入力する入力工程と、
制御手段が、前記複数の画像処理手段を用いて、前記画像データに対して画像処理を実行するよう制御する制御工程とを実行し、
前記制御工程では、前記画像データに対する画像処理の開始から完了までの間において、前記複数の画像処理手段のうち第1の画像処理手段の回路構成を変更させて前記画像データに対して画像処理を実行するように制御し、前記複数の画像処理手段のうち前記第1の画像処理手段とは異なる第2の画像処理手段の回路構成を変更させずに前記画像データに対して画像処理を実行するように制御することを特徴とする画像処理装置の制御方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009108459A JP5441487B2 (ja) | 2009-04-27 | 2009-04-27 | 画像処理装置及びその制御方法 |
US12/748,647 US8599444B2 (en) | 2009-04-27 | 2010-03-29 | Image processing apparatus and method for controlling the same |
CN2010101539016A CN101873397B (zh) | 2009-04-27 | 2010-04-22 | 图像处理装置及其控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009108459A JP5441487B2 (ja) | 2009-04-27 | 2009-04-27 | 画像処理装置及びその制御方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2010257342A JP2010257342A (ja) | 2010-11-11 |
JP2010257342A5 true JP2010257342A5 (ja) | 2012-06-14 |
JP5441487B2 JP5441487B2 (ja) | 2014-03-12 |
Family
ID=42991881
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009108459A Expired - Fee Related JP5441487B2 (ja) | 2009-04-27 | 2009-04-27 | 画像処理装置及びその制御方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8599444B2 (ja) |
JP (1) | JP5441487B2 (ja) |
CN (1) | CN101873397B (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP2954618A4 (en) * | 2013-02-08 | 2016-10-05 | Univ Princeton | DYNAMICALLY RECONFIGURABLE FPGA ARCHITECTURE WITH END GRAIN |
JP6478525B2 (ja) * | 2014-08-25 | 2019-03-06 | キヤノン株式会社 | 画像処理装置と、その制御方法、及びプログラム |
JP2016111633A (ja) * | 2014-12-09 | 2016-06-20 | キヤノン株式会社 | 回路情報に従って論理回路を構成可能な回路を持つデバイスと、複数の制御手段とを有する情報処理システム |
JP6485335B2 (ja) * | 2015-11-19 | 2019-03-20 | 富士通株式会社 | 演算処理装置及び演算処理装置の制御方法 |
JP2019208152A (ja) * | 2018-05-30 | 2019-12-05 | コニカミノルタ株式会社 | 画像処理装置および画像処理プログラム |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2562725B2 (ja) * | 1990-09-26 | 1996-12-11 | 大日本スクリーン製造株式会社 | 縮小画像生成装置 |
JP3558119B2 (ja) * | 1999-08-09 | 2004-08-25 | 富士ゼロックス株式会社 | 情報処理システム、プログラマブル論理回路の回路情報形成方法、プログラマブル論理回路の再構成方法 |
US7365873B2 (en) * | 2000-01-27 | 2008-04-29 | Canon Kabushiki Kaisha | Image processing apparatus, image processing method, and storage medium |
WO2005033939A1 (ja) * | 2003-09-30 | 2005-04-14 | Sanyo Electric Co., Ltd. | リコンフィギュラブル回路を備えた処理装置、集積回路装置およびそれらを利用した処理方法 |
JP2005202667A (ja) * | 2004-01-15 | 2005-07-28 | Seiko Epson Corp | ハードウェア機能可変印刷装置およびハードウェア機能変更プログラム、並びにハードウェア機能変更方法 |
JP2006065786A (ja) | 2004-08-30 | 2006-03-09 | Sanyo Electric Co Ltd | 処理装置 |
JP2006140601A (ja) | 2004-11-10 | 2006-06-01 | Canon Inc | 画像処理装置及び画像処理装置の制御方法 |
JP2006285792A (ja) | 2005-04-01 | 2006-10-19 | Canon Inc | 画像処理装置、画像処理方法 |
JP4525541B2 (ja) * | 2005-09-14 | 2010-08-18 | 富士ゼロックス株式会社 | 画像処理装置 |
JP4963564B2 (ja) * | 2006-04-24 | 2012-06-27 | 株式会社リコー | 書込制御用集積回路、光書込制御装置及び画像形成装置 |
JP4735408B2 (ja) * | 2006-05-11 | 2011-07-27 | 富士ゼロックス株式会社 | 画像処理装置及びそのプログラム |
JP4723427B2 (ja) * | 2006-06-30 | 2011-07-13 | ルネサスエレクトロニクス株式会社 | 画像処理回路および画像処理システムならびに画像処理方法 |
JP2008242850A (ja) * | 2007-03-27 | 2008-10-09 | Ricoh Co Ltd | 画像処理装置、画像処理システム及び画像処理方法 |
US8107743B2 (en) * | 2007-03-30 | 2012-01-31 | Sharp Kabushiki Kaisha | Image processing device, image processing method, and storage medium |
JP4903092B2 (ja) * | 2007-07-05 | 2012-03-21 | 株式会社リコー | 画像処理装置、画像処理制御方法、及び画像処理制御プログラム |
JP4826597B2 (ja) * | 2008-03-31 | 2011-11-30 | ソニー株式会社 | 表示装置 |
-
2009
- 2009-04-27 JP JP2009108459A patent/JP5441487B2/ja not_active Expired - Fee Related
-
2010
- 2010-03-29 US US12/748,647 patent/US8599444B2/en not_active Expired - Fee Related
- 2010-04-22 CN CN2010101539016A patent/CN101873397B/zh not_active Expired - Fee Related