JP2010187098A - 周波数シンセサイザ - Google Patents
周波数シンセサイザ Download PDFInfo
- Publication number
- JP2010187098A JP2010187098A JP2009028602A JP2009028602A JP2010187098A JP 2010187098 A JP2010187098 A JP 2010187098A JP 2009028602 A JP2009028602 A JP 2009028602A JP 2009028602 A JP2009028602 A JP 2009028602A JP 2010187098 A JP2010187098 A JP 2010187098A
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- chirp
- signal
- dds
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Radar Systems Or Details Thereof (AREA)
Abstract
【解決手段】第1の所定周波数の基準信号を発生する基準信号発振器1、基準信号をクロックとし入力されるチャープ設定データに従ったパルスのチャープ信号を生成するDDS3、DDSの出力をM逓倍するM逓倍器4、M逓倍器の出力するチャープ信号を時間軸上の所望の幅で切取って出力するスイッチ5、所望値よりそれぞれ周波数軸、時間軸で両側に拡張された広いチャープ帯域およびパルス幅を設定する拡張チャープ設定データをDDSに出力し、所望のパルス幅のチャープ信号を切取るためのパルスの立上りと立下りを設定するゲート信号をスイッチに出力するチャープデータ関数発生部2、スイッチの出力と入力される第2の所定周波数の周期信号とを周波数合成する周波数変換器7とを備えた。
【選択図】図1
Description
実施の形態1.
図1はこの発明の実施の形態1による周波数シンセサイザのブロック構成図である。図1において、基準信号発振器1は、第1の所定の周波数の基準信号(周期信号)を発生する。DDS3は、基準信号発振器1からの基準信号をクロックとし、チャープデータ関数発生部2から入力される(拡張)チャープ設定データに従ったパルスのチャープ信号を生成する。M逓倍器4は、DDS3の出力をM逓倍する。スイッチ5は、M逓倍器4の出力するチャープ信号を時間軸上の所望の幅で切取って出力する。チャープデータ関数発生部2は、所望値より周波数軸で両側に拡張された広いチャープ帯域および時間軸で両側に拡張されたパルス幅を設定する拡張されたチャープ設定データをDDS3に出力し、また所望のパルス幅のチャープ信号を切取るためのパルスの立上りと立下りを設定するゲート信号をスイッチ5に出力する。局部発振信号発生器6は、第2の所定の周波数の周期信号を出力する。周波数変換器7は、スイッチ5の出力信号と局部発振信号発生器6からの第2の所定の周波数の周期信号とを周波数合成する。
図3はこの発明の実施の形態2による周波数シンセサイザのブロック構成図である。図において上記実施の形態と同一もしくは相当部分は同一符号で示し説明は省略する。8は局部発振信号発生器6の代わりに設けられた、基準信号発振器1と周波数変換器7の間に挿入されたN逓倍器である。
図4はこの発明の実施の形態3による周波数シンセサイザのブロック構成図である。図において上記実施の形態と同一もしくは相当部分は同一符号で示し説明は省略する。9はM逓倍器4とスイッチ5の間に挿入された分周器である。
Claims (4)
- 第1の所定周波数の基準信号を発生する基準信号発振器と、
前記基準信号発振器からの基準信号をクロックとし入力されるチャープ設定データに従ったパルスのチャープ信号を生成するDDSと、
前記DDSの出力をM逓倍するM逓倍器と、
前記M逓倍器の出力するチャープ信号を時間軸上の所望の幅で切取って出力するスイッチと、
所望値よりそれぞれ周波数軸、時間軸で両側に拡張された広いチャープ帯域およびパルス幅を設定する拡張チャープ設定データを前記DDSに出力し、所望のパルス幅のチャープ信号を切取るためのパルスの立上りと立下りを設定するゲート信号を前記スイッチに出力するチャープデータ関数発生部と、
前記スイッチの出力信号と入力される第2の所定周波数の周期信号とを周波数合成する周波数変換器と、
を備えたことを特徴とする周波数シンセサイザ。 - 前記周波数変換器に第2の所定周波数の周期信号を出力する局部発振信号発生器を備えたことを特徴とする請求項1に記載の周波数シンセサイザ。
- 前記基準信号発振器の基準信号をN逓倍して前記周波数変換器に第2の所定周波数の周期信号として出力するN逓倍器を備えたことを特徴とする請求項1に記載の周波数シンセサイザ。
- 前記M逓倍器の出力を分周して前記スイッチに出力する分周器を備えたことを特徴とする請求項1または2に記載の周波数シンセサイザ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009028602A JP5219873B2 (ja) | 2009-02-10 | 2009-02-10 | 周波数シンセサイザ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009028602A JP5219873B2 (ja) | 2009-02-10 | 2009-02-10 | 周波数シンセサイザ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010187098A true JP2010187098A (ja) | 2010-08-26 |
JP5219873B2 JP5219873B2 (ja) | 2013-06-26 |
Family
ID=42767496
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009028602A Expired - Fee Related JP5219873B2 (ja) | 2009-02-10 | 2009-02-10 | 周波数シンセサイザ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5219873B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015228662A (ja) * | 2011-12-15 | 2015-12-17 | パナソニック オートモーティブ システムズ カンパニー オブ アメリカ ディビジョン オブ パナソニックコーポレイション オブ ノース アメリカ | 赤外線ヘッドホンインターフェース信号のfm変調のデジタル技術 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6350777A (ja) * | 1986-08-20 | 1988-03-03 | Nec Corp | 合成開口レ−ダ装置 |
JPH11237465A (ja) * | 1998-02-20 | 1999-08-31 | Nagano Japan Radio Co | 短波または超短波を用いた海洋レーダ |
-
2009
- 2009-02-10 JP JP2009028602A patent/JP5219873B2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6350777A (ja) * | 1986-08-20 | 1988-03-03 | Nec Corp | 合成開口レ−ダ装置 |
JPH11237465A (ja) * | 1998-02-20 | 1999-08-31 | Nagano Japan Radio Co | 短波または超短波を用いた海洋レーダ |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015228662A (ja) * | 2011-12-15 | 2015-12-17 | パナソニック オートモーティブ システムズ カンパニー オブ アメリカ ディビジョン オブ パナソニックコーポレイション オブ ノース アメリカ | 赤外線ヘッドホンインターフェース信号のfm変調のデジタル技術 |
Also Published As
Publication number | Publication date |
---|---|
JP5219873B2 (ja) | 2013-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4423454B2 (ja) | 信号発生装置 | |
US20080122496A1 (en) | Generation of an Oscillation Signal | |
TW200605512A (en) | Circuit for applying jitter and test | |
JP6637395B2 (ja) | 模擬目標発生装置及び方法 | |
US8477054B2 (en) | Method and device for phase and/or pulse-width modulation | |
JP2009258051A (ja) | 擬似目標信号発生装置 | |
JP2018031652A (ja) | 模擬目標発生装置及び方法 | |
KR100815584B1 (ko) | 잡음 신호 발생 장치 및 방법 | |
JP4862436B2 (ja) | インパルス波形生成装置および高周波パルス波形生成装置 | |
JP5219873B2 (ja) | 周波数シンセサイザ | |
US8483856B2 (en) | System and method for correcting phase noise in digital-to-analog converter or analog-to-digital converter | |
JP2004357285A (ja) | インパルス波形生成装置 | |
JP2009153009A (ja) | クロック発生回路 | |
AU2001278331A1 (en) | Frequency synthesizer | |
US8810286B1 (en) | Method and apparatus for synthesizing a low phase noise frequency with wide tuning range | |
JP5697066B1 (ja) | パルス生成装置 | |
JP2008232857A (ja) | 波形発生器および試験装置 | |
JP2024506035A (ja) | 周波数逓倍器を使用したデジタル信号のチャープ発生のためのシステムおよび方法 | |
JP2009284074A (ja) | チャープ信号発生装置 | |
JP6599184B2 (ja) | クロック生成回路及び無線受信機 | |
JPH11150421A (ja) | 周波数シンセサイザ | |
JP2008227861A (ja) | 雑音信号発生装置 | |
JP2000106506A (ja) | 周波数シンセサイザ | |
Richter et al. | A virtual clock enhancement method for DDS using an analog delay line | |
JP2012004699A (ja) | ポーラ変調器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20111222 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120313 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130205 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130305 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160315 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |