JP2010110190A - スイッチング制御回路及びこれを用いたスイッチング電源装置 - Google Patents

スイッチング制御回路及びこれを用いたスイッチング電源装置 Download PDF

Info

Publication number
JP2010110190A
JP2010110190A JP2008282494A JP2008282494A JP2010110190A JP 2010110190 A JP2010110190 A JP 2010110190A JP 2008282494 A JP2008282494 A JP 2008282494A JP 2008282494 A JP2008282494 A JP 2008282494A JP 2010110190 A JP2010110190 A JP 2010110190A
Authority
JP
Japan
Prior art keywords
current
switching element
switching
period
current value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008282494A
Other languages
English (en)
Other versions
JP5112258B2 (ja
Inventor
Masakazu Ikeda
雅和 池田
Seiichiro Kihara
誠一郎 木原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2008282494A priority Critical patent/JP5112258B2/ja
Publication of JP2010110190A publication Critical patent/JP2010110190A/ja
Application granted granted Critical
Publication of JP5112258B2 publication Critical patent/JP5112258B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

【課題】負荷変動時における出力電流の追従性がよく、且つ、電圧変換効率の向上を図ることができるスイッチング制御回路及びこれを用いたスイッチング電源装置を提供する。
【解決手段】本発明のスイッチング制御回路15は、FET16Aのオン期間に電圧変換器の1次側から2次側に電力を供給するフォワード型スイッチング電源装置に用いられ、FET16Aのオン/オフ動作を制御する。スイッチング制御回路15は、FET16Aのオン期間に電圧変換器の1次側からFET16Aに流れる1次電流の平均電流値が予め設定されている目標電流値と略一致するように、FET16Aがオンすべき期間を決定する平均電流制御部153と、平均電流制御部153により決定されたFET16Aのオンすべき期間に応じて、FET16Aのオン期間及びオフ期間を調整する時間調整回路152とを備えている。
【選択図】図1

Description

本発明は、LED照明やACアダプタ等の商用交流電源から直流定電流を生成する必要があるシステムに好適なスイッチング制御回路及びこれを用いたスイッチング電源装置に関する。
従来、スイッチングによって直流定電流を生成するスイッチング電源装置が利用されている。この種のスイッチング電源装置として、例えば、特許文献1に記載されたスイッチング装置が知られている。このスイッチング装置は、スイッチング素子のON期間にトランスに磁気エネルギーを蓄積し、スイッチング素子のオフ期間に、蓄積されたエネルギーを負荷に供給するフライバック回路方式を採用するものである。
図13に、この特許文献1に記載されたスイッチング電源装置の構成を示す。この特許文献1に記載されたスイッチング電源装置では、トランス210は、1次巻線(巻数np)210Aと、2次巻線(巻数ns)210Bと、補助巻線210Cと、を有している。1次巻線210Aと2次巻線210Bの極性は逆になっており、このスイッチング電源装置はフライバック回路方式を採用している。
また、スイッチング電源装置制御用の半導体装置200は、パワーMOSFETからなるスイッチング素子201と、このスイッチング素子201のスイッチング動作を制御するために各種の回路により構成された制御回路と、を有している。この半導体装置200内のスイッチング素子201がスイッチング動作することにより、トランス210の1次巻線210Aに断続的な電流が流れる。
スイッチング素子201がONすると、1次巻線210Aに電流が流れる。その結果、トランス210内部に磁界が発生し、2次巻線210Bのマーキングのない側の端子に正の電位が発生する。この時、2次側ダイオード230には逆方向電圧が印加されるため、2次巻線210Bには電流が流れない。
このため、スイッチング素子201がONすることによりトランス210に注入されるエネルギーは、トランス210内部に磁気エネルギーとして一時的に蓄えられる。
次に、スイッチング素子201がOFFすると、1次巻線210Aに流れる電流は遮断される。2次巻線210Bには、ダイオード230とコンデンサ231とで構成される整流平滑化回路が接続されており、この整流平滑化回路が2次巻線210Bに発生する交流電圧を整流し、且つ、平滑化して、出力電圧VOを生成し、負荷232へ印加する。
すなわち、このスイッチング電源装置では、スイッチング素子201のオン期間にトランス210の1次巻線210Aに電流が流れてトランス210に磁気エネルギーが蓄えられ、スイッチング素子201のオフ期間にトランス210に蓄えられたエネルギーが放出されてトランス210の2次巻線210Bに電流が流れる。
一方、補助巻線210Cには、ダイオード220とコンデンサ221とで構成される整流平滑化回路が接続されており、この整流平滑化回路が半導体装置200のVCC端子に接続されている。補助巻線210Cは2次巻線210Bと同じ極性になっており、この整流平滑化回路は、スイッチング素子201のスイッチング動作によって補助巻線210Cに発生する交流電圧を整流し、且つ、平滑化して、出力電圧VOに比例する補助電源電圧VCCを生成し、VCC端子へ印加する。
また、補助巻線210Cにはダイオード222を介して抵抗223、224が接続されており、この抵抗223、224の接続点が半導体装置200のTR端子に接続されている。このTR端子に印加される電圧VTRは、後述するように、スイッチング素子201のスイッチング動作によって2次巻線210Bに流れる2次電流が流れ終わったタイミングを検出するために用いられる。
次に、図14〜16を用いて、このスイッチング電源装置の半導体装置200の動作について説明する。
図14は、1次巻線210Aに流れる1次電流I11の波形である。スイッチング素子201のON期間では、時間の経過と共に電流値が直線的に上昇する1次電流I11が流れる。そして、スイッチング素子201のON期間Ton終了後、再び、電流値はゼロとなり、1次巻線210Aに流れる1次電流I11は遮断される。1次巻線210Aでは、このような1次電流I11の振る舞いが、スイッチング素子201のスイッチング周期Tで繰り返し行なわれる。
図15は、2次巻線210Bに流れる2次電流I22の波形である。スイッチング素子201のON期間Ton終了後の所定期間Treset内で、時間の経過と共に電流値が直線的に減少する2次電流I12が流れる。2次巻線210Bでは、このような2次電流I22の振る舞いが、スイッチング素子201のスイッチング周期Tで繰り返し行なわれる。
図16は、半導体装置200のTR端子に印加される電圧VTRの波形である。この電圧VTRは、抵抗223と抵抗224との接続点の電圧であり、補助巻線210Cに流れる電流が抵抗223と抵抗224に流れることにより生成される。補助巻線210Cの極性は2次巻線210Bと同一であるので、2次巻線210Bに2次電流I12が流れる期間と補助巻線210Cに電流が流れる期間とは同じである。この電圧VTRは、補助巻線210Cに接続された抵抗223と抵抗224の接続点の電圧であることから、2次巻線210Bに流れる2次電流I22が流れ終わったタイミングは電圧VTRが立ち下がったタイミングと一致する。
ここで、2次巻線210Bに流れる2次電流I12のスイッチング素子201のスイッチング周期Tにおける平均電流値Ioavは、次の式で表わすことができる。
Ioav=(1/2)×(np/ns)×(Treset/T)×Ipk1…(1)
半導体装置200は、この(1)式に従う2次電流I12を一定値に維持すべく、スイッチング素子201のスイッチング動作を制御している。
具体的には、半導体装置200は、上記の(1)式の(Treset/T)を一定値に維持することにより、出力電流である2次電流I12を一定値に維持する。
このため、半導体装置200は、抵抗223、224で補助巻線210Cの電圧が分圧調整された電圧を、TR端子を介して常時取得している。そして、半導体装置200は、スイッチング素子201のON期間Ton終了後に、補助巻線210Cの電圧波形に現れる立ち下がりを検出して、2次電流I12が流れ終わったタイミングを検出する。
そして、半導体装置200は、この2次電流I12が流れ終わったタイミングを用いて期間Tresetを算出し、(Treset/T)が一定値になるように、スイッチング素子201のON時間Tonの長さを調整する。
このようにして、上記の特許文献1に記載されたスイッチング電源装置では、半導体装置200がスイッチング素子201のON時間Tonを増減させることにより、出力電流である2次電流I12を一定値に維持することを可能としている。
特許第3973652号公報(平成19年6月22日公開)
しかしながら、上記の特許文献1に記載されたスイッチング電源装置では、スイッチング素子201のON期間Tonの終了後に2次巻線210B側に2次電流I12が流れるので、時間Tresetを算出するためには、過去のスイッチング素子201のスイッチング動作を参照してON時間Tonの増減を試行しなければならず、(Treset/T)を目標値に収束させるまでに数サイクルの試行を行なう必要があった。
このため、負荷変動時における出力電流の追従性が悪く、その結果、急な負荷変動があった場合、異常な電流が流れてしまい、負荷を破壊してしまうといった課題があった。
また、時間Tresetを算出するため、トランス210に補助巻線210Cが必要であり、トランス210の体積の増加やそれに伴う重量増加といった課題もあった。
さらに、1次側(入力)から2次側(出力)へのエネルギー伝達に直接関わらない補助巻線210Cを挿入しているため、1次巻線210Aや2次巻線210Bと、補助巻線210Cとの結合容量や漏れインダクタンスが増加し、トランス210の損失増加を招いてしまうといった課題もあった。
上記課題に鑑み、本発明の目的は、負荷変動時における出力電流の追従性がよく、且つ、電圧変換効率の向上を図ることができるスイッチング制御回路及びこれを用いたスイッチング電源装置を提供することである。
上記目的を達成するために、本発明におけるスイッチング制御回路は、スイッチング素子のオン期間に電圧変換器の1次側から2次側に電力を供給するフォワード型スイッチング電源装置に用いられ、前記スイッチング素子のオン/オフ動作を制御するためのスイッチング制御回路であって、前記スイッチング素子のオン期間に前記電圧変換器の1次側から前記スイッチング素子に流れる1次電流の平均電流値が予め設定されている目標電流値と略一致するように、前記スイッチング素子がオンすべき期間を決定する決定部と、前記決定部により決定された前記スイッチング素子のオンすべき期間に応じて、前記スイッチング素子のオン期間及びオフ期間を調整する調整部とを備えている。
上記のスイッチング制御回路では、スイッチング素子のオン期間にスイッチング素子に流れる1次電流の平均電流値が予め設定されている目標電流値と略一致するようにスイッチング素子のオン期間及びオフ期間が調整されているので、電圧変変換器の2次側に流れる2次電流である出力電流を略一定にすることができる。
また、上記のスイッチング制御回路はフォワード型スイッチング電源装置に用いられているので、スイッチング素子のオン期間に電圧変換器の1次側から2次側に電力が供給されている。
このため、上記のスイッチング制御回路では、スイッチング素子のオン期間に負荷変動があった場合でも、スイッチング素子のオン期間を調整することにより、その負荷変動に出力電流を追従させることができる。したがって、急な負荷変動時においても異常な電流が流れることがなく、負荷の破壊を軽減することができる。
さらに、上記のスイッチング制御回路では、1次側に流れる電流を検出するだけで2次側に流れる出力電流を検出することができ、従来のような出力電流を検出するための補助巻線を電圧変換器に設ける必要がなくなる。
このため、電圧変換器の構成を簡略化することができるので、電圧変換器の不要な容量結合や漏れインダクタンスが抑制され、電圧変換器の電圧変換効率を高めることができる。
前記決定部は、前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値の大小を比較する第1比較部と、前記スイッチング素子のオン期間に充放電されるコンデンサと、前記コンデンサへの電荷の充電及び前記コンデンサからの電荷の放電を同一の定電流値を用いて行なう電流制御部と、前記スイッチング素子のオン期間が開始した時点の前記コンデンサの電圧値である初期電圧値に対して前記コンデンサの電圧値の大小を比較する第2比較部とを有し、前記電流制御部は、前記スイッチング素子のオン期間の開始に合わせて前記コンデンサへの電荷の充電を開始する一方、前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値が前記目標電流値以上であるとの前記第1比較部による比較結果に基づき前記コンデンサからの電荷の放電を開始するとともに、前記第2比較部は、前記コンデンサの電圧値が前記初期電圧値以下となったときに、前記スイッチング素子のオン期間を終了させるが好ましい。
この場合、スイッチング素子がオンすると共にコンデンサの初期電圧値を記憶し、コンデンサへの電荷の充電を開始する。そして、1次電流が目標電流値以上になったと同時に、コンデンサからの放電を開始する。そして、コンデンサの電圧値が初期電圧値以下になったときに、スイッチング素子をオフする。
このため、スイッチング素子のオン期間における1次電流の平均値が目標電流値と略一致し、その結果、出力電流を略一定にすることができる。
前記決定部は、前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値の大小を比較する比較部と、前記スイッチング素子のオン期間を計測するためのタイマを持ち、当該タイマのカウントアップ及びカウントダウンを行なう演算部とを有し、前記演算部は、前記スイッチング素子のオン期間の開始に合わせて前記タイマのカウントアップを開始する一方、前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値が前記目標電流値以上であるとの前記比較部による比較結果に基づき前記タイマのカウントアップされた期間のカウントダウンを開始し、当該カウントダウンが終了したときに、前記スイッチング素子のオン期間を終了させることが好ましい。
この場合、スイッチング素子がオンしてから1次電流が目標電流値以上となるまでのオン時間をカウントアップし、1次電流が目標電流値以上となったときからカウントアップされた時間をカウンダウンし、そのカウントダウンが終了したときに、スイッチング素子をオフする。
このため、スイッチング素子のオン期間における1次電流の平均値が目標電流値と略一致し、その結果、出力電流を略一定にすることができる。
前記決定部は、前記スイッチング素子のオン期間が開始した時点の前記スイッチング素子に流れる1次電流の電流値と前記目標電流値との電流値差を記憶し、前記スイッチング素子に流れる1次電流の電流値が前記目標電流値と前記電流値差との和以上となったときに、前記スイッチング素子のオン期間を終了させるが好ましい。
この場合、スイッチング素子がオン直後の1次電流と目標電流値との電流値差を記憶し、1次電流が目標電流値とその電流値差との和以上となったときに、スイッチング素子をオフする。
このため、スイッチング素子のオン期間における1次電流の平均値が目標電流値と略一致し、その結果、出力電流を略一定にすることができる。
前記決定部は、前記スイッチング素子のオン期間が開始した時点の前記スイッチング素子に流れる1次電流の電流値を初期電流値として記憶し、前記スイッチング素子に流れる1次電流の電流値と前記初期電流値との和の1/2の電流値が前記目標電流値以上となったときに、前記スイッチング素子のオン期間を終了させるが好ましい。
この場合、スイッチング素子がオンした直後の1次電流の初期電流値とその後の1次電流の電流値との和の1/2の電流値が目標電流値以上となったときに、スイッチング素子をオフする。
このため、スイッチング素子のオン期間における1次電流の平均値が目標電流値と略一致し、その結果、出力電流を略一定にすることができる。
前記決定部及び調整部は、同一基板上に配置されていることが好ましい。
この場合、スイッチング制御回路の1チップ化を図ることができる。このため、汎用のフォワード型スイッチング電源装置に適用することができる。
本発明におけるスイッチング電源装置は、1次巻線及び2次巻線を有する電圧変換器と、前記1次巻線に直列接続され、入力電圧をスイッチングするスイッチング素子と、前記2次巻線の両端間に接続された整流平滑部と、前記スイッチング素子のオン/オフ動作を制御するためのスイッチング制御回路とを備え、前記スイッチング素子のオン期間に前記電圧変換器の1次巻線側から2次巻線側に電力を供給するフォワード型のスイッチング電源装置であって、前記スイッチング制御回路は、上記のスイッチング制御回路からなる。
上記のスイッチング電源装置では、上記のスイッチング制御回路を備えているスイッチング電源装置が実現される。
本発明のスイッチング制御回路は、以上のように、前記スイッチング素子のオン期間に前記電圧変換器の1次側から前記スイッチング素子に流れる1次電流の平均電流値が予め設定されている目標電流値と略一致するように、前記スイッチング素子がオンすべき期間を決定する決定部と、前記決定部により決定された前記スイッチング素子のオンすべき期間に応じて、前記スイッチング素子のオン期間及びオフ期間を調整する調整部とを備えているものである。
それゆえ、負荷変動時における出力電流の追従性がよく、且つ、電圧変換効率の向上を図ることができるスイッチング制御回路及びこれを用いたスイッチング電源装置を提供するという効果を奏する。
以下、図面を参照しつつ本発明の実施の形態について説明する。なお、以下の説明に用いる図面では、同一の部分には同一の符号を付してある。それらの名称及び機能も同一である。したがって、それらについての詳細な説明は繰り返さない。
(実施の形態1)
本実施の形態1におけるスイッチング電源装置は、スイッチング素子のON期間にトランスを通して電力を出力側へ供給するフォワード回路方式を採用するものである。
図2は、本発明の実施の形態1におけるスイッチング電源装置の概略構成を示すブロック図である。図2に示すように、本実施の形態におけるスイッチング電源装置10は、入力端子11と、電圧変換器12と、整流平滑部13と、出力端子14と、スイッチング制御回路15と、スイッチング素子16と、スイッチング電流検出部17と、を備えている。
入力端子11は、スイッチング電源装置10の入力端子である。入力端子11は、電圧変換器12の1次側に接続されている。
また、入力端子11には、スイッチング電源装置10の外部に配置された、例えば直流電圧源(図示省略)が接続されており、入力端子は、この直流電圧源から出力された直流電圧を電圧変換器12の1次側に供給する。
なお、入力端子11には、交流電圧源から出力される交流電圧を直流に変換し、その変換後の直流電圧を入力するようにしてもよい。この場合では、商用交流電源等の交流電圧源から出力される交流電圧を全波整流する整流回路を用いて整流する。そして、その整流後の電圧波形を平滑化する平滑回路を用いて直流電圧に変換した後、その直流電圧を入力端子11に入力すればよい。整流回路は、例えば4個のダイオードで構成される公知のダイオードブリッジを用いることができる。また、平滑回路は、容量素子である公知のコンデンサを用いることができる。
電圧変換器12は、電力変換用の変圧器であり、1次側に入力された直流電圧を変換し、その変換後の直流電圧を2次側に出力する。電圧変換器12の1次側は入力端子11と接続する一方、その2次側は整流平滑部13と接続している。
また、電圧変換器12の1次側は、スイッチング素子16に接続されており、電圧変換器12の一次側には、スイッチング素子16のON期間に、直流電流である1次電流I1が流れる。そして、この1次側に1次電流I1が発生すると、その1次電流I1の発生に合わせて、2次側に2次電流I2が発生する。
整流平滑部13は、電圧変換器12の2次側と出力端子14との間に接続されている。そして、整流平滑部13は、電圧変換器12の2次側に2次電流I2が流れることにより、電圧変換器12の2次側に誘起される電圧を整流、平滑して、出力端子14に出力する。
出力端子14は、スイッチング電源装置10の出力端子である。出力端子14は、整流平滑部13の出力に接続されており、整流平滑部13により整流、平滑された直流電圧をスイッチング電源装置10の外部に出力する。通常、出力端子14には負荷が接続されており、この負荷に、出力端子14から出力される直流電圧が印加される。
スイッチング制御回路15は、スイッチング素子16のスイッチング動作、つまり、ON/OFF動作を制御する。スイッチング制御回路15は、スイッチング素子16のON期間に流れる、電圧変換器12の1次側の1次電流I1を、後述するスイッチング電流検出部17を用いて取得する。そして、スイッチング制御回路15は、このスイッチング電流検出部17から取得した1次電流I1に基づいて、スイッチング素子16のON期間及びOFF期間を決定する。
スイッチング素子16は、電圧変換器12の1次側に接続されており、自身のON期間には電圧変換器12の1次側に1次電流I1が流れ、自身のOFF期間には電圧変換器12の1次側に1次電流I1は流れない。すなわち、スイッチング素子16は、自身のスイッチング動作により、電圧変換器12の1次側における1次電流I1の発生を制御する。
スイッチング電流検出部17は、スイッチング素子16のON期間に、電圧変換器12の1次側及びスイッチング素子16を流れる1次電流I1の電流値を検出する。そして、スイッチング電流検出部17は、自身が検出した1次電流I1の電流値をスイッチング制御回路15に出力する。
次に、図3を用いて、図2に示したスイッチング電源装置10の具体的な構成について説明する。図3は、本実施の形態におけるスイッチング電源装置10Aの概略構成を示す回路図である。
本実施の形態におけるスイッチング電源装置10Aは、図3に示すように、一対の入力端子11A、11Bと、トランス(電圧変換器)12と、整流平滑部13と、一対の出力端子14A、14Bと、スイッチング制御回路15と、FET(スイッチング素子)16Aと、抵抗素子(スイッチング電流検出部)17Aと、を備えている。
入力端子11Aは、トランス12の1次側に配置された1次巻線12Aの巻き始め側端子に接続されている。一方、入力端子11Bは、FET16Aを介して、トランス12の1次巻線12Aの巻き終わり側端子に接続されている。
なお、1次巻線12Aの巻き始め側端子は、図中の黒点(・)が付された端子である。一方、1次巻線12Aの巻き終わり側端子は、図中の黒点(・)が付されていない端子であり、FET16AのON期間において1次巻線12Aに電圧が誘起された場合、巻き始め側端子に対して負電圧となる端子である。
また、入力端子11Aは、例えば直流電圧源の高電位側の電位が印加されており、一方、入力端子11Bは、その直流電圧源の低電位側の電位(ここでは、接地電位)が印加されている。
トランス12は、トランス12の1次側に配置された1次巻線(巻数np)12Aと、トランス12の2次側に配置された2次巻線(巻数ns)12Bと、を有している。そして、このトランス12では、1次巻線12Aを流れる1次電流I1により発生する磁界を打ち消す方向に、2次巻線12Bに2次電流I2が流れる。
整流平滑部13は、整流用ダイオード13A及びフライホイールダイオード13Bから構成された整流回路と、チョークコイル13C及び平滑用コンデンサ13Dから構成された平滑回路と、を有している。
整流回路では、整流用ダイオード13Aとフライホイールダイオード13Bとが直列に接続されている。整流用ダイオード13Aとフライホイールダイオード13Bとは、スイッチング素子16のON期間に、2次巻線12Bに誘起される電圧で整流用ダイオード13Aが導通し、フライホイールダイオード13Bが遮断するよう方向付けられ、2次巻線12Bの両端子間に接続されている。
なお、整流回路は、整流用ダイオード13A及びフライホイールダイオード13Bに代えて、バイポーラトランジスタや電界効果トランジスタ等の制御極付整流素子を用いることができる。制御極付整流素子を用いれば損失の少ない回路構成を実現できる。
平滑回路では、チョークコイル13Cと平滑用コンデンサ13Dとが直列に接続されている。そして、平滑回路はフライホイールダイオード13Bと並列に接続され、平滑用コンデンサ13Dの両端子が出力端子14A、14Bに接続されている。
出力端子14A、14Bには、LED照明やACアダプタといった電子機器等である負荷(図示省略)が接続されている。トランス12の2次巻線12Bに2次電流I2が発生すると、その2次電流I2は、2次巻線12Bの巻き始め側端子から、整流用ダイオード13A、チョークコイル13C、出力端子14A、負荷及び出力端子14Bを経由して、2次巻線12Bの巻き終わり側端子に流れ込むことになる。
一方、その後、トランス12の2次巻線12Bによる2次電流I2の発生が終了すると、今度は、チョークコイル13Cが引き続き、2次電流I2を流し続けることになる。すなわち、チョークコイル13Cの一方の端子から流れ出す2次電流I2は、出力端子14A、負荷、出力端子14B、フライホイールダイオード13Bを経由して、チョークコイル13Cの他方の端子に流れ込む。
スイッチング制御回路15は、FET16Aのゲート端子、FET16Aのソース端子と抵抗素子17Aの一方の端子との接続点、及び、出力端子14B、に接続されている。スイッチング制御回路15は、FET16Aと抵抗素子17Aとの接続点の電圧値を取得し、その電圧値を用いてFET16Aのゲート端子に出力すべき駆動信号を生成する。
FET16Aは、例えばn型FETで構成されており、そのゲート端子はスイッチング制御回路15の駆動信号出力端子に接続され、そのドレイン端子はトランス12の1次巻線12Aの巻き終わり側端子に接続され、そのソース端子は接地電位が入力される入力端子11Bに接続されている。
そして、FET16Aは、スイッチング制御回路15により生成され、ゲート端子に入力される駆動信号に基づき、ソース端子とトレイン端子間のON期間/OFF期間を切り替える。例えば、FET16Aは、スイッチング制御回路15の駆動信号がHIGHレベルであれば、ソース端子とドレイン端子間を導通させる。一方、スイッチング制御回路15からの駆動信号がLOWレベルであれば、ソース端子とドレイン端子間を遮断する。
FET16AのON期間では、トランス12の1次巻線12Aの巻き終わり側端子と入力端子11Bとが、FET16A及び抵抗素子17Aを介して接続される。このため、トランス12の1次巻線12Aにより発生する1次電流I1がFET16A、抵抗素子17Aを通って、入力端子11Bに流れ込むことになる。
一方、FET16AのOFF期間では、トランス12の1次巻線12Aの巻き終わり側端子と入力端子11Bとが遮断される。このため、トランス12の1次巻線12Aにより発生する1次電流I1がFET16A、抵抗素子17Aを通って、入力端子11Bに流れ込むことはない。
なお、スイッチング素子16は、FETに代えて、バイポーラトランジスタ、IGBT(絶縁ゲート型バイポーラトランジスタ)、J-FET(接合型電界効果トランジスタ)、サイリスタ等を用いても構わない。
抵抗素子17Aは、FET16Aのソース端子に直列に接続されており、FET16Aのソース端子とドレイン端子間に流れる電流、つまり、1次電流I1を検出するためのものである。
具体的には、1次巻線12Aから入力端子11Bに1次電流I1が流れたとき、FET16Aと抵抗素子17Aとの接続点には、抵抗素子17Aによる電圧降下に見合った電圧値が現れることになる。したがって、その接続点に現れる電圧値と抵抗素子17Aの抵抗値とを用いて1次電流I1の電流値を検出可能である。
次に、図3のスイッチング電源装置10Aの動作について説明する。なお、ここでは、スイッチング電源装置10Aは、一定の入力電圧Vinが入力端子11A、11Bを介して入力され、一定の出力電圧Vout及び一定の出力電流Ioutを出力端子14A、14Bを介して出力している状態にあるとする。
図4は、トランス12の1次巻線12Aに流れる1次電流I1の電流波形である。図5は、トランス12の2次巻線12Bに流れる2次巻線I2の電流波形である。図6は、整流平滑部13のチョークコイル13Cを流れるチョークコイル電流I3の電力波形である。
スイッチング制御回路15がFET16Aのゲート端子に駆動信号を所定のデューティ比で出力し、FET16Aが、この駆動信号に同期して、ON状態とOFF状態とを繰り返す。
この場合、先ず、スイッチング制御回路15がHIGHレベルの駆動信号をFET16Aのゲート端子に入力すると、その駆動信号の入力に基づいてFET16AがONし、FET16AのON期間Tonが開始する。
FET16AのON期間Tonが開始すると、入力端子11Aに接続された直流電圧電源の高電位側の電位から、入力端子11A、トランス12の1次巻線12A、FET16A、抵抗素子17A、及び、入力端子11Bを通って、入力端子11Bに接続された直流電圧電源の低電位側の電位に1次電流I1が流れる。この1次電流I1は、図4に示すように、時間tの経過とともに増加する電流波形を持つ。
そして、1次巻線12Aに1次電流I1が流れると、それと同時に、2次巻線12Bの両端子間に電圧が誘起される。2次巻線12Bに誘起される電圧の方向は、2次巻線12Bの巻き始め側端子が正の電位となり、整流用ダイオード13Aに順方向電圧を印加する方向となる。
したがって、2次巻線12Bの巻き始め側端子から出力された2次電流I2は、整流用ダイオード13A、チョークコイル13C、出力端子14A、負荷、出力端子14Bを通った後、2次巻線12Bの巻き終わり側端子に流れ込む。この2次電流I2は、図5に示すように、1次電流I1と同様、時間tの経過とともに増加する電流波形を持つ。このとき、平滑用コンデンサ13Dは、電流リップルを抑えるように機能する。
また、FET16AのON期間Tonでは、チョークコイル13Cを流れるチョークコイル電流I3は、図6に示すように、2次電流I2と同様、時間tの経過とともに増加する電流波形を持つ。なお、このチョークコイル電流I3は、2次巻線12Bに流れる2次電流I2と等しいことは言うまでもない。
ここで、整流平滑部13のチョークコイル13Cを流れるチョークコイル電流I3は、FET16AのON期間Tonにおいては、整流用ダイオード13Aの順方向電圧降下を無視すると、次の式を用いて表わすことができる。
I3=((V12B−Vout)/L)×(t−(Ton/2))+Iout…(2)
ここで、V12Bは、2次巻線12Bに誘起される電圧、Lは、チョークコイル13Cのインダクタンス、tは、Ton期間開始時点からの経過時間、Ioutは、平均出力電流である。
上記の(2)式において、入力端子11A、11B間に接続された直流電圧源からの入力電圧Vinの電圧変動時間に比較してFET16Aのスイッチング周期Tが十分短く、且つ、出力電流Ioutが安定した定電流となっている場合であれば、V12B、Voutの変動が無視できるため、チョークコイル電流I3はtの一次関数と近似でき、直線とみなすことができる。
次に、スイッチング制御回路15がLOWレベルの駆動信号をFET16Aのゲート端子に入力すると、その駆動信号の入力に基づいてFET16AがOFFし、FET16AのOFF期間Toffが開始する。
FET16AのOFF期間Toffが開始すると、図4に示すように、トランス12の1次巻線12Aの1次電流I1の流れは停止し、その結果、2次巻線12Bに誘起される電圧の方向は、FET16AのON期間Tonの場合とは逆方向となる。すなわち、2次巻線12Bの巻き始め側端子が負の電位となり、整流用ダイオード13Aに逆方向電圧を印加する方向となる。このため、図5に示すように、2次巻線12Bに2次電流I2は流れない。
一方、チョークコイル13Cには磁気エネルギーが蓄積されていることから、そのエネルギーに起因してチョークコイル13Cにはチョークコイル電流I3が流れ続ける。したがって、チョークコイル13Cの一方の端子から出力されたチョークコイル電流I3は、出力端子14A、負荷、出力端子14B、フライホイールダイオード13Bを通った後、チョークコイル13Cの他方の端子に流れ込む。このチョークコイル電流I3は、チョークコイル13Cに蓄積された磁気エネルギーに依存するため、図6に示すように、時間tの経過とともに減少する電流波形を持つ。このとき、平滑用コンデンサ13Dは、電流リップルを抑えるように機能する。
ここで、整流平滑部13のチョークコイル13Cを流れるチョークコイル電流I3は、FET16AのOFF期間Toffにおいては、フライホイールダイオード13Bの順方向電圧降下を無視すると、次の式を用いて表わすことができる。
I3=−(Vout/L)×(t−(Toff/2))+Iout…(3)
ここで、tは、Toff期間開始時点からの経過時間である。
上記の(3)式において、入力端子11A、11B間に接続された直流電圧源からの入力電圧Vinの電圧変動時間に比較してFET16Aのスイッチング周期Tが十分短く、且つ、出力電流Ioutが安定した定電流となっている場合であれば、Voutの変動が無視できるため、チョークコイル電流I3はtの一次関数と近似でき、直線とみなすことができる。
このように、図6、上記の(2)及び(3)式からわかるように、チョークコイル電流I3の電流波形は、FET16AのON期間Ton及びOFF期間Toffを通して、三角波形状を持つことになる。また、このチョークコイル電流I3の三角波形状は、FET16AのON期間Tonの1/2の時点、及び、OFF期間Toffの1/2の時点において、出力電流Ioutと等しくなる形状である。
次に、このチョークコイル電流I3の三角波形状についてさらに詳しく説明する。図7は、FET(スイッチング素子)16AのON期間Ton及びOFF期間Toffにおける、1次電流I1及び2次電流I2の電流波形の拡大図である。なお、上述したように、FET16AのON期間Tonでは、2次電流I2とチョークコイル電流I3とは等しいものである。
出力電流Ioutが一定である定電流動作時においては、FET16AがONしてから、チョークコイル13Cに流れるチョークコイル電流I3、すなわち、2次巻線12Bに流れる2次電流I2と出力電流Ioutとが一致する時刻Tcまでの時間Δtと、時刻TcからFET16AがOFFするまでの時間Δtとは等しくなる。
また、FET16AのON期間Tonでは、チョークコイル電流I3の電流波形が直線であることから、出力電流IoutとFET16AがON直後の2次電流I2との差ΔI2は、FET16AがOFF直前の2次電流I2と出力電流Ioutとの差ΔI2に等しくなる。
さらに、FET16AのON期間Tonでは、チョークコイル電流I3の電流波形が直線であることから、FET16AがON直後の2次電流I2sとFET16AがOFF直前の2次電流I2eとを加算し、その加算値を2で割った値が出力電流Ioutに等しくなる。
なお、上述した内容は、チョークコイル13Cに蓄積された磁気エネルギーに起因して流れる、FET16AのOFF期間Offでのチョークコイル電流I3についても、直線の傾きが逆であること以外、同様に言えることである。
ここで、トランス12の1次巻線12Aと2次巻線12Bとの巻数比は(ns/np)であることから、1次巻線12Aに流れる1次電流I1と2次巻線12Bに流れる2次電流I2との関係は以下の式で表わされる。
I1=(ns/np)×I2…(4)
したがって、上記の(4)式から、2次電流I2の平均値が出力電流Ioutと一致するためには、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtと、その一致時刻からFET16AがOFFするまでの時間Δtとを等しくすればよいことがわかる。
このため、本実施の形態におけるスイッチング電源装置10Aでは、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtを測定し、その一致時刻Tcから更に時間Δt経過後に、FET16AをOFFするように動作させる。
この場合、FET16AのON期間Tonにおける1次電流I1の平均値がIout×(ns/np)となり、その結果、2次電流I2が出力電流Ioutに一致する。
次に、本実施の形態におけるスイッチング電源装置10Aのスイッチング制御回路15について説明する。スイッチング制御回路15は、上述したように、FET16Aのスイッチング動作、つまり、ON/OFF動作を制御するものである。
図1は、スイッチング制御回路15の概略構成を示すブロック図である。スイッチング制御回路15は、図1に示すように、スイッチング信号発生回路151と、時間調整回路(調整部)152と、平均電流制御部(決定部)153と、駆動回路154と、を有している。
スイッチング信号発生回路151は、FET16Aを駆動するタイミングを生成する。具体的には、スイッチング信号発生回路151は、FET16AがONすべきタイミングにSet信号を時間調整回路152及び平均電流制御部153に出力する。
時間調整回路152は、例えば公知のRSフリップフロップで構成されており、自身の出力をスイッチング信号発生回路151からのSet信号でセットし、後述の平均電流制御部153からのReset信号でリセットするように動作する。例えば、時間調整回路152は、スイッチング信号発生回路151からSet信号が入力されているときに、平均電流制御部153からReset信号が入力されると、自身の出力をリセットする。
平均電流制御部153は、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtを測定し、その一致時刻Tcから更に時間Δt経過後に、FET16AがOFFするように、Reset信号を生成し、時間調整回路152に出力する。
駆動回路154は、時間調整回路152の出力レベルを、FET16Aを駆動するのに最適なレベルに調整するバッファ回路である。
次に、このスイッチング制御回路15の動作について説明する。
スイッチング信号発生回路151がSet信号を出力すると、このSet信号は時間調整回路152及び平均電流制御部153に入力される。
先ず、時間調整回路152は、Set信号が入力されると、自身の出力をセットし、駆動回路154を介して、FET16Aのゲート端子にHIGHレベルの駆動信号を出力する。
FET16Aは、自身のゲート端子にHIGHレベルの駆動信号が入力されると、ソース端子とドレイン端子間を導通させる。このため、トランス12の1次巻線12Aには1次電流I1が流れ始める。
一方、平均電流制御部153は、スイッチング信号発生回路151からSet信号が入力されると、FET16Aを介して流れ始めた1次電流I1の監視を開始する。FET16Aに1次電流I1が流れ始めると、抵抗素子17Aの両端子間における電圧降下に起因する電圧値がFET16Aと抵抗素子17Aとの接続点に現れる。平均電流制御部153は、この接続点に現れる電圧値を1次電流情報DIとして取得し、この1次電流情報DIに基づいて、1次電流I1を監視する。
そして、平均電流制御部153は、FET16AのON期間Tonにおける1次電流I1の平均値がIout×(ns/np)になると出力信号を出力する。その出力は、上述したReset信号として時間調整回路152に入力されており、時間調整回路152は、スイッチング信号発生回路151からSet信号が入力されている場合でも、自身の出力をリセットし、駆動回路154を介して、FET16Aのゲート端子にLOWレベルの駆動信号を出力する。
FET16Aは、自身のゲート端子にLOWレベルの駆動信号が入力されると、ソース端子とドレイン端子間を遮断する。このため、トランス12の1次巻線12Aには1次電流I1が流れなくなる。
このようにして、FET16AのON期間Tonにおける1次電流I1の平均値がIout×(ns/np)となり、その結果、2次電流I2が出力電流Ioutに一致する。
なお、出力端子14A、14B間に接続されている負荷の抵抗値が大きく、所望の電流値に到達しない場合、平均電流制御部153よりReset信号が出力される前に、スイッチング信号発生回路151からのSet信号が停止する。
次に、図1の平均電流制御部153について説明する。この平均電流制御部153は、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtを測定し、その一致時刻TcからさらにΔt経過後にFET16AをOFFする。つまり、平均電流制御部153は、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtの2倍の時間経過後に、FET16AをOFFする。
図8は、平均電流制御部153の概略構成を示すブロック図である。この平均電流制御部153は、図8に示すように、目標電流値記憶部21と、比較器(第1比較部)22と、電流制御回路(電流制御部)23と、第1定電流源24と、第2定電流源25と、計測用コンデンサ(コンデンサ)26と、比較器(第2比較部)27と、初期電圧値記憶部28と、を有している。
目標電流値記憶部21は、目標電流値であるIout×(ns/np)を記憶する。目標電流値記憶部21は、例えば、定電圧を抵抗で分圧して安定した電圧を得る方法や、定電圧電源を用いることも可能である。
比較器22は、この目標電流値記憶部21に記憶されている目標電流値と1次電流情報DIとが入力されており、この目標電流値に対する1次電流情報DIが表わす1次電流I1の大小を比較する。
電流制御回路23は、スイッチング信号発生回路151からSet信号が入力されると、第1定電流源24及び第2定電流源25を用いて、計測用コンデンサ34に蓄積される電荷量を制御する。具体的は、電流制御回路23は、第1定電流源24を用いて計測用コンデンサ34に定電流を流し込むことにより、計測用コンデンサ34に電荷を蓄積する。一方、電流制御回路23は、第2定電流源25を用いて計測用コンデンサ34から定電流を引き抜くことにより、計測用コンデンサ34に蓄積されている電荷を引き抜く。
初期電圧値記憶部28は、計測用コンデンサ34の初期電圧値を記憶する。具体的には、スイッチング信号発生回路151からSet信号が入力されると、計測用コンデンサ34の電圧値を取得し、計測用コンデンサ34の初期電圧値として記憶する。
比較器27は、この初期電圧値記憶部28に記憶されている初期値と計測用コンデンサ26の電圧値とが入力されており、この初期電圧値に対する計測用コンデンサ26の電圧値の大小を比較する。
次に、平均電流制御部153の動作について説明する。
先ず、電流制御回路23は、スイッチング信号発生回路151からSet信号が入力されると、第1定電流源24を用いて計測用コンデンサ26への定電流の流し込みを開始する。その結果、計測用コンデンサ26の電圧値は上昇を始める。
このとき、初期電圧値記憶部28は、スイッチング信号発生回路151からSet信号が入力された時点における、計測用コンデンサ26の電圧値を取得し、計測用コンデンサ26の初期電圧値として記憶している。
比較器22は、1次電流情報DIが表わす1次電流I1が目標電流値記憶部21に記憶されている目標電流値以上になると、電流制御回路23にその比較結果を出力する。
電流制御回路23は、比較器22から上記の比較結果が入力されると、第1定電流源24を用いた計測用コンデンサ26への定電流の流し込みを停止し、今度は、第2定電流源25を用いた計測用コンデンサ26からの定電流の抜き取りを開始する。
比較器27は、計測用コンデンサ26の電圧値を監視しており、第2定電流源25による定電流の抜き取りにより計測用コンデンサ26の電圧値が降下し、初期電圧値記憶部28に記憶されている初期電圧値以下になると、上記のReset信号を時間調整回路152に出力する。
このようにして、平均電流制御部153は、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtの2倍の時間経過後に、FET16AをOFFさせることができる。
次に、図8の平均電流制御部153の具体的な構成について説明する。図9は、図8の平均電流制御部153の具体的な回路構成を示す回路図である。図9においては、説明の理解のため、この平均電流制御部153を用いたスイッチング電源装置10B全体の構成が記載されている。また、スイッチング信号発生回路151は、公知の発振回路151Aを用い、時間調整回路152は、公知のRSフリップフロップ152Aを用いている。
図9に示すように、平均電流制御部153は、目標電流値記憶部21である定電圧源21Aと、比較器22と、電流制御回路23と、第1定電流源24と、第2定電流源25と、計測用コンデンサ26と、比較器27と、初期電圧値記憶部28である定電圧源28Aと、を有している。
定電圧源21Aは、目標電流値であるIout×(ns/np)が抵抗素子17Aを流れたときに、FET16Aと抵抗素子17Aとの接続点に現れる電圧値を出力する電圧源である。
比較器22は、定電圧源21Aの電圧値と1次電流情報DIが表わす電圧値とを比較し、定電圧源21Aの電圧値が1次電流情報DIの電圧値より高いときにはHIGHレベルを出力し、定電圧源21Aの電圧値が1次電流情報DIの電圧値より低いときにはLOWレベルを出力する。
電流制御回路23は、AND回路31と、バイポーラトランジスタ37及び38と、バイアス抵抗素子39a、39b、39c及び39dと、を有している。
第1定電流源24は、バイポーラトランジスタ32及び33からなるカレントミラー回路であり、第2定電流源25は、バイポーラトランジスタ35及び36からなるカレントミラー回路である。また、第1定電流源24のバイポーラトランジスタ33のコレクタ端子と第2定電流源25のバイポーラトランジスタ36のコレクタ端子との間には定電流回路34が接続されている。
電流制御回路23のAND回路31には、発振回路151AからSet信号が入力される。先ず、1次電流I1が少ないときには比較器22の出力はHIGHレベルになっているため、AND回路31は、発振回路151AのSet信号をバイアス抵抗素子39a、39b、39c及び39dに出力する。このとき、バイアス抵抗素子39a、39b、39c及び39dの抵抗比から、バイポーラトランジスタ37はOFFし、バイポーラトランジスタ38はONする。その結果、定電流回路34から出力される定電流がバイポーラトランジスタ33のコレクタ端子に流れ、バイポーラトランジスタ36のコレクタ電流はゼロとなる。
このため、バイポーラトランジスタ33のカレントミラー回路の対となっているバイポーラトランジスタ32に定電流回路34の定電流と同じ大きさの電流が流れ、計測用コンデンサ26の充電が開始される。
初期電圧値記憶部28である定電圧源28Aは、計測用コンデンサ26の初期電圧値を記憶しており、計測用コンデンサ26の充電が開始すると、比較器27の出力がHIGHレベルになり、RSフリップフロップ152Aは、発振回路151AのSet信号をそのまま駆動回路154に出力する。
上記状態が続き、1次電流I1が増加すると、1次電流情報DIの電圧値が上昇し、定電圧源21Aの電圧値以上になると、比較器22はLOWレベルを出力する。
この場合、AND回路31は、LOWレベルをバイアス抵抗素子39a、39b、39c及び39dに出力する。このとき、バイアス抵抗素子39a、39b、39c及び39dの抵抗比から、バイポーラトランジスタ37はONし、バイポーラトランジスタ38はOFFする。その結果、定電流回路34の定電流がバイポーラトランジスタ36のコレクタ端子に流れ、バイポーラトランジスタ33のコレクタ電流はゼロとなる。
このため、バイポーラトランジスタ36のカレントミラー回路の対となっているバイポーラトランジスタ35に定電流回路34の定電流と同じ大きさの電流が流れ、計測用コンデンサ26の放電が開始される。
上記状態が続き、計測用コンデンサ26の電圧が低下し、定電圧源28Aの電圧以下になると、比較器27はLOWレベルを出力し、RSフリップフロップ152AはリセットされてLOWを出力し、FET16AがOFFする。
前述の如く、計測用コンデンサ26の充電電流及び放電電流は同じであることから、計測用コンデンサ26の充電時間と放電時間は同じとなる。すなわち、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtの2倍の時間経過後に、FET16AをOFFするように動作する。
以上により、FET16AのON期間Tonにおける1次電流I1の平均値がIout×(ns/np)となり、その結果、2次電流I2を出力電流Ioutに一致させることができる。
(実施の形態2)
次に、本発明の実施の形態2について説明する。本実施の形態は、上記の実施の形態1における平均電流制御部153の別の構成にかかる形態である。したがって、以下では、この点についてのみ説明するものとし、その他の構成については説明を省略する。
図10は、本実施の形態における平均電流制御部153Aの概略構成を示すブロック図である。本実施の形態における平均電流制御部153Aは、図10に示すように、目標電流値記憶部41と、比較器(比較部)42と、第1演算回路(演算部)43と、を有している。
目標電流値記憶部41は、目標電流値であるIout×(ns/np)を記憶する。目標電流値記憶部41は、例えば、定電圧を抵抗で分圧して安定した電圧を得る方法や、定電圧電源を用いることも可能である。
比較器42は、この目標電流値記憶部41に記憶されている目標電流値と1次電流情報DIとが入力されており、この目標電流値に対する1次電流情報DIが表わす1次電流I1の大小を比較する。
第1演算回路43は、スイッチング信号発生回路151からSet信号が入力されると、自身が保持するタイマ431のカウントアップを開始する。
そして、比較器42は、1次電流情報DIが表わす1次電流I1が目標電流値記憶部41に記憶されている目標電流値以上になると、第1演算回路43にその比較結果を出力する。
第1演算回路43は、比較器42からの上記の比較結果が入力されると、自身のタイマ431をカウントダウンに切り替え、そのカウント量が初期値に戻った時、時間調整回路152にReset信号を出力する。
このようにして、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtの2倍の時間経過後に、FET16AをOFFさせることができるので、2次電流I2を出力電流Ioutに一致させることができる。
(実施の形態3)
次に、本発明の実施の形態3について説明する。上記の実施の形態1及び2では、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtを測定し、その一致時刻Tcから更に時間Δt経過後に、FET16AをOFFするように動作させるものであった。
これに対し、本実施の形態は、FET16AがON直後の1次電流I1sとIout×(ns/np)との差分ΔI1を算出し、1次電流I1がIout×(ns/np)にその差分ΔI1を加算した値まで増加した時に、FET16AをOFFするように動作させるものである。
したがって、本実施の形態は、上記の実施の形態1及び2における平均電流制御部153、153Aの別の構成にかかる形態である。したがって、以下では、この点についてのみ説明するものとし、その他の構成については説明を省略する。
図11は、本実施の形態における平均電流制御部153Bの概略構成を示すブロック図である。本実施の形態における平均電流制御部153Bは、図11に示すように、目標電流値記憶部51と、第2演算回路52と、電流値差記憶部53と、を有している。
目標電流値記憶部51は、目標電流値であるIout×(ns/np)を記憶する。目標電流値記憶部51は、例えば、定電圧を抵抗で分圧して安定した電圧を得る方法や、定電圧電源を用いることも可能である。
第2演算回路52は、スイッチング信号発生回路151からSet信号が入力されると、1次電流情報DIが表わす1次電流I1と、目標電流値記憶部51に記憶されている目標電流値との電流値差を電流値差記憶部53に記憶する。
そして、第2演算回路52は、目標電流値記憶部51に記憶されている目標電流値と電流値差記憶部53に記憶された電流値差とを加算し、1次電流情報DIが表わす1次電流I1の電流値がその加算値以上になると、時間調整回路152にReset信号を出力する。
このようにして、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtの2倍の時間経過後に、FET16AをOFFさせることができるので、2次電流I2を出力電流Ioutに一致させることができる。
(実施の形態4)
次に、本発明の実施の形態4について説明する。上記の実施の形態3では、FET16AがON直後の1次電流I1sとIout×(ns/np)との差分ΔI1を算出し、1次電流I1がIout×(ns/np)にその差分ΔI1を加算した値まで増加した時に、FET16AをOFFするように動作させるものであった。
これに対し、本実施の形態は、FET16AがON直後のスイッチング電流I1sと、そのI1sとその後の1次電流I1との和を2で割った値がIout×(ns/np)に達した時点で、FET16AをOFFするように動作させる形態である。
したがって、本実施の形態は、上記の実施の形態3における平均電流制御部153Bの別の構成にかかる形態である。したがって、以下では、この点についてのみ説明するものとし、その他の構成については説明を省略する。
図12は、本実施の形態における平均電流制御部153Cの概略構成を示すブロック図である。本実施の形態における平均電流制御部153Cは、図12に示すように、目標電流値記憶部61と、比較器(比較部)62と、第3演算回路63と、初期電流値記憶部64と、を有している。
目標電流値記憶部61は、目標電流値であるIout×(ns/np)を記憶する。目標電流値記憶部61は、例えば、定電圧を抵抗で分圧して安定した電圧を得る方法や、定電圧電源を用いることも可能である。
初期電流値記憶部64は、スイッチング信号発生回路151からSet信号が入力されると、1次電流情報DIが表わす1次電流I1の電流値を、1次電流I1の初期値Is1として記憶する。
第3演算回路63は、1次電流情報DIが表わす1次電流I1の電流値と、初期電流値記憶部64に記憶されている初期値Is1との和を2で割った値を計算し、出力する。第3演算回路63による上記の計算は、所定の周期で行なわれる。
比較器62は、この第3演算回路63の計算結果と、目標電流値記憶部61に記憶されている目標電流値以上になると、時間調整回路152にReset信号を出力する。
このようにして、FET16AがONしてから1次電流I1がIout×(ns/np)になるまでの時間Δtの2倍の時間経過後に、FET16AをOFFさせることができるので、2次電流I2を出力電流Ioutに一致させることができる。
なお、本発明は、以下のようにも表現することができる。すなわち、本発明における絶縁型電源回路は、1次側で2次側の電流を制御する電源回路において、電圧変換器、フォワード型整流平滑手段、スイッチング素子、スイッチング電流検出手段、制御回路を備え、連続モードで動作するフォワード型回路構成として、スイッチング素子のON時間中におけるスイッチング電流の平均電流値を一定に保つことによって2次側の出力電流を一定に保つ。
スイッチング信号発生回路、時間調整回路、平均電流制御手段、スイッチング素子駆動回路を備え、平均電流制御手段には、タイマ回路、比較器、記憶手段、を備え、記憶手段は、2次側の出力電流値をトランスの巻き数比で割った値を目標のスイッチング電流値として記憶し、比較器は、スイッチング電流検出手段の出力値と記憶手段が記憶している値を比較しスイッチング電流検出手段の出力値が記憶手段の記憶している値を越えた時に信号を出力し、タイマ回路は、前記比較器の信号を受けてから、スイッチング素子がONしてから前記比較器の信号を受けるまでの時間と同じ時間経過後に後段の時間調整回路へリセット信号を出力することが好ましい。
スイッチング信号発生回路、時間調整回路、平均電流制御手段、スイッチング素子駆動回路を備え、平均電流制御手段には、記憶手段1、記憶手段2、比較器1、比較器2、制御回路、定電流源1、定電流源2、計測用コンデンサ、電圧検出回路を備え、記憶手段1は、スイッチング電流における目標の電流値を記憶し、比較器1は、スイッチング電流検出手段の出力と記憶手段1の値を比較しスイッチング電流検出手段の出力が記憶手段1の値を越えると信号を出力し、制御回路は、スイッチング信号発生回路からのON信号を受けると定電流1と定電流2を制御し計測用コンデンサに定電流を流し込み(或いは定電流を引き抜き)、前記比較器2の信号を受けると電流を吐き出す方向に流す定電流1と電流を吸い込む方向に流す定電流2を制御し、前記計測用コンデンサに流し込んでいた電流(或いは引き抜いていた電流)と電流値が同じで方向が逆転した電流を引き抜き(或いは流し込み)、電圧検出回路は、計測用コンデンサの電圧を検出し、記憶手段2は、計測用コンデンサの初期電圧値を記憶し、比較器2は、前記計測用コンデンサの電圧が記憶手段2の値と等しくなった時に後段の時間調整回路へリセット信号を出力することが好ましい。
スイッチング信号発生回路、時間調整回路、平均電流制御手段、スイッチング素子駆動回路を備え、平均電流制御手段には、演算回路、記憶手段1、記憶手段3、を備え、記憶手段1は、スイッチング電流における目標の電流値を記憶し、演算回路は、スイッチング信号発生回路からのON信号を受けスイッチング電流検出手段の値を読み取り前記記憶手段1との差分を記憶手段3に記憶させ、スイッチング電流検出手段の出力値が前記記憶手段1の記憶している値と前記記憶手段3の記憶している値との和を越えた時に後段の時間調整回路へリセット信号を出力することが好ましい。
スイッチング信号発生回路、時間調整回路、平均電流制御手段、スイッチング素子駆動回路を備え、平均電流制御手段には、演算回路、記憶手段1、記憶手段2、比較器を備え、記憶手段1は、スイッチング電流における目標の電流値を記憶し、記憶手段2は、スイッチング信号発生回路のON信号を受けるとその時のスイッチング電流検出回路の出力値を記憶し演算回路に伝え、演算回路は、記憶手段2の記憶している値とスイッチング電流検出回路の出力値とを加算し2で割った値を出力し、比較器は、前記演算回路の出力値と記憶手段1の記憶している値とを比較し前記演算回路の出力値が記憶手段1の記憶している値を越えた時に後段の時間調整回路へリセット信号を出力することが好ましい。
なお、本発明は、上述した各実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能であり、異なる実施形態にそれぞれ開示された技術的手段を適宜組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
本発明のスイッチング電源装置は、絶縁型電圧変換回路に利用可能であり、LED照明やACアダプタ等の商用交流電源から直流定電流を生成する必要のあるシステムに適用できる。
本発明の実施の形態1におけるスイッチング制御回路の概略構成を示すブロック図である。 本発明の実施の形態1におけるスイッチング電源装置の概略構成を示すブロック図である。 図2のスイッチング電源装置の概略構成を示す回路図である。 1次巻線に流れる1次電流I1の電流波形である。 2次巻線に流れる2次電流I2の電流波形である。 チョークコイルを流れるチョークコイル電流I3の電力波形である。 スイッチング素子のON期間Ton及びOFF期間Toffにおける、1次電流I1及び2次電流I2の電流波形の拡大図である。 図1の平均電流制御部の概略構成を示すブロック図である。 図8の平均電流制御部の具体的な回路構成を示す回路図である。 本発明の実施の形態2における平均電流制御部の概略構成を示すブロック図である。 本発明の実施の形態3における平均電流制御部の概略構成を示すブロック図である。 本発明の実施の形態4における平均電流制御部の概略構成を示すブロック図である。 従来のスイッチング電源装置の構成を示す図である。 従来のスイッチング電源装置の半導体装置の動作を説明するための図である(その1)。 従来のスイッチング電源装置の半導体装置の動作を説明するための図である(その2)。 従来のスイッチング電源装置の半導体装置の動作を説明するための図である(その3)。
符号の説明
10、10A、10B、 スイッチング電源装置
11、11A、11B 入力端子
12 電圧変換器(トランス)
12A 1次巻線
12B 2次巻線
13 整流平滑部
13A 整流用ダイオード
13B フライホイールダイオード
13C チョークコイル
13D 平滑用コンデンサ
14、14A、14B 出力端子
15 スイッチング制御回路
16 スイッチング素子
16A FET
17 スイッチング電流検出部
17A 抵抗素子
21、41、51、61 目標電流値記憶部
21A、28A 定電圧源
22、27、42、62 比較器(比較部)
23 電流制御回路
24 第1定電流源
25 第2定電流源
26 計測用コンデンサ
28 初期電圧値記憶部
30 電源回路
31 AND回路
32、33、35、36、37、38 バイポーラトランジスタ
34 定電流回路
39a、39b、39c、39d バイアス抵抗素子
43 第1演算回路(演算部)
52 第2演算回路
53 電流値差記憶部
63 第3演算回路
64 初期電流値記憶部
151 スイッチング信号発生回路
151A 発振回路
152 時間調整回路(調整部)
152A RSフリップフロップ
153、153A、153B、153C 平均電流制御部(決定部)
154 駆動回路
431 タイマ

Claims (7)

  1. スイッチング素子のオン期間に電圧変換器の1次側から2次側に電力を供給するフォワード型スイッチング電源装置に用いられ、前記スイッチング素子のオン/オフ動作を制御するためのスイッチング制御回路であって、
    前記スイッチング素子のオン期間に前記電圧変換器の1次側から前記スイッチング素子に流れる1次電流の平均電流値が予め設定されている目標電流値と略一致するように、前記スイッチング素子がオンすべき期間を決定する決定部と、
    前記決定部により決定された前記スイッチング素子のオンすべき期間に応じて、前記スイッチング素子のオン期間及びオフ期間を調整する調整部と
    を備えていることを特徴とするスイッチング制御回路。
  2. 前記決定部は、
    前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値の大小を比較する第1比較部と、
    前記スイッチング素子のオン期間に充放電されるコンデンサと、
    前記コンデンサへの電荷の充電及び前記コンデンサからの電荷の放電を同一の定電流値を用いて行なう電流制御部と、
    前記スイッチング素子のオン期間が開始した時点の前記コンデンサの電圧値である初期電圧値に対して前記コンデンサの電圧値の大小を比較する第2比較部と
    を有し、
    前記電流制御部は、前記スイッチング素子のオン期間の開始に合わせて前記コンデンサへの電荷の充電を開始する一方、前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値が前記目標電流値以上であるとの前記第1比較部による比較結果に基づき前記コンデンサからの電荷の放電を開始するとともに、
    前記第2比較部は、前記コンデンサの電圧値が前記初期電圧値以下となったときに、前記スイッチング素子のオン期間を終了させることを特徴とする請求項1に記載のスイッチング制御回路。
  3. 前記決定部は、
    前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値の大小を比較する比較部と、
    前記スイッチング素子のオン期間を計測するためのタイマを持ち、当該タイマのカウントアップ及びカウントダウンを行なう演算部と
    を有し、
    前記演算部は、前記スイッチング素子のオン期間の開始に合わせて前記タイマのカウントアップを開始する一方、前記目標電流値に対して前記スイッチング素子に流れる1次電流の電流値が前記目標電流値以上であるとの前記比較部による比較結果に基づき前記タイマのカウントアップされた期間のカウントダウンを開始し、当該カウントダウンが終了したときに、前記スイッチング素子のオン期間を終了させることを特徴とする請求項1に記載のスイッチング制御回路。
  4. 前記決定部は、前記スイッチング素子のオン期間が開始した時点の前記スイッチング素子に流れる1次電流の電流値と前記目標電流値との電流値差を記憶し、前記スイッチング素子に流れる1次電流の電流値が前記目標電流値と前記電流値差との和以上となったときに、前記スイッチング素子のオン期間を終了させることを特徴とする請求項1に記載のスイッチング制御回路。
  5. 前記決定部は、前記スイッチング素子のオン期間が開始した時点の前記スイッチング素子に流れる1次電流の電流値を初期電流値として記憶し、前記スイッチング素子に流れる1次電流の電流値と前記初期電流値との和の1/2の電流値が前記目標電流値以上となったときに、前記スイッチング素子のオン期間を終了させることを特徴とする請求項1に記載のスイッチング制御回路。
  6. 前記決定部及び調整部は、同一基板上に配置されていることを特徴とする請求項1〜5のいずれか1項に記載のスイッチング制御回路。
  7. 1次巻線及び2次巻線を有する電圧変換器と、
    前記1次巻線に直列接続され、入力電圧をスイッチングするスイッチング素子と、
    前記2次巻線の両端間に接続された整流平滑部と、
    前記スイッチング素子のオン/オフ動作を制御するためのスイッチング制御回路と
    を備え、前記スイッチング素子のオン期間に前記電圧変換器の1次巻線側から2次巻線側に電力を供給するフォワード型のスイッチング電源装置であって、
    前記スイッチング制御回路は、請求項1〜6のいずれか1項に記載のスイッチング制御回路からなることを特徴とするスイッチング電源装置。
JP2008282494A 2008-10-31 2008-10-31 スイッチング制御回路及びこれを用いたスイッチング電源装置 Expired - Fee Related JP5112258B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008282494A JP5112258B2 (ja) 2008-10-31 2008-10-31 スイッチング制御回路及びこれを用いたスイッチング電源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008282494A JP5112258B2 (ja) 2008-10-31 2008-10-31 スイッチング制御回路及びこれを用いたスイッチング電源装置

Publications (2)

Publication Number Publication Date
JP2010110190A true JP2010110190A (ja) 2010-05-13
JP5112258B2 JP5112258B2 (ja) 2013-01-09

Family

ID=42299068

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008282494A Expired - Fee Related JP5112258B2 (ja) 2008-10-31 2008-10-31 スイッチング制御回路及びこれを用いたスイッチング電源装置

Country Status (1)

Country Link
JP (1) JP5112258B2 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102598866A (zh) * 2010-06-04 2012-07-18 丰裕国际电子私人有限公司 用于驱动led的设备和方法
WO2012121205A1 (ja) * 2011-03-07 2012-09-13 ローム株式会社 スイッチング電流制御回路、led調光システムおよびled照明機器
US8890441B2 (en) 2012-09-14 2014-11-18 Rohm Co., Ltd. Load driving device and LED lighting appliance therewith
JP2015156335A (ja) * 2014-02-21 2015-08-27 サンケン電気株式会社 Led点灯装置
US9342083B2 (en) 2012-02-17 2016-05-17 Casio Computer Co., Ltd. Driving device, flasher device, and projector
JP6382473B1 (ja) * 2017-01-30 2018-08-29 ローム株式会社 パルス制御装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0576173A (ja) * 1991-09-11 1993-03-26 Canon Inc スイツチング電源
JPH10323036A (ja) * 1997-05-21 1998-12-04 Oki Electric Ind Co Ltd 過電流制限回路
JP2003244953A (ja) * 2002-02-19 2003-08-29 Shindengen Electric Mfg Co Ltd Dc−dcコンバータ
JP2004282961A (ja) * 2003-03-18 2004-10-07 Tdk Corp スイッチング電源装置用制御装置及びスイッチング電源装置
JP2008042962A (ja) * 2006-08-01 2008-02-21 Power System:Kk キャパシタ充電装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0576173A (ja) * 1991-09-11 1993-03-26 Canon Inc スイツチング電源
JPH10323036A (ja) * 1997-05-21 1998-12-04 Oki Electric Ind Co Ltd 過電流制限回路
JP2003244953A (ja) * 2002-02-19 2003-08-29 Shindengen Electric Mfg Co Ltd Dc−dcコンバータ
JP2004282961A (ja) * 2003-03-18 2004-10-07 Tdk Corp スイッチング電源装置用制御装置及びスイッチング電源装置
JP2008042962A (ja) * 2006-08-01 2008-02-21 Power System:Kk キャパシタ充電装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102598866A (zh) * 2010-06-04 2012-07-18 丰裕国际电子私人有限公司 用于驱动led的设备和方法
JP2012526367A (ja) * 2010-06-04 2012-10-25 オプレント エレクトロニクス インターナショナル ピーティーイー エルティーディー Ledを駆動する装置及び方法
CN102598866B (zh) * 2010-06-04 2014-08-20 丰裕国际电子私人有限公司 用于驱动led的设备和方法
US9084303B2 (en) 2010-06-04 2015-07-14 Opulent Electronics International Pte. Ltd Device and method for driving LEDs
WO2012121205A1 (ja) * 2011-03-07 2012-09-13 ローム株式会社 スイッチング電流制御回路、led調光システムおよびled照明機器
US9374083B2 (en) 2011-03-07 2016-06-21 Rohm Co., Ltd. Switching current control circuit, LED dimmer system, and LED illumination device
JP5947786B2 (ja) * 2011-03-07 2016-07-06 ローム株式会社 スイッチング電流制御回路、led調光システムおよびled照明機器
US9342083B2 (en) 2012-02-17 2016-05-17 Casio Computer Co., Ltd. Driving device, flasher device, and projector
US8890441B2 (en) 2012-09-14 2014-11-18 Rohm Co., Ltd. Load driving device and LED lighting appliance therewith
JP2015156335A (ja) * 2014-02-21 2015-08-27 サンケン電気株式会社 Led点灯装置
JP6382473B1 (ja) * 2017-01-30 2018-08-29 ローム株式会社 パルス制御装置
US11532449B2 (en) 2017-01-30 2022-12-20 Rohm Co., Ltd. Pulse control device

Also Published As

Publication number Publication date
JP5112258B2 (ja) 2013-01-09

Similar Documents

Publication Publication Date Title
US9042128B2 (en) Switching power supply
JP5463759B2 (ja) スイッチング電源装置およびスイッチング電源制御回路
CN107251397B (zh) 电源控制用半导体装置
KR101468719B1 (ko) 전력 변환기 및 그 구동 방법
US9331583B2 (en) Switch mode power supply, control circuit and associated control method
TWI475786B (zh) System controller and method for power conversion system
US8570772B2 (en) Isolated flyback converter with efficient light load operation
US9602010B2 (en) Insulated DC power supply and a method of controlling same
KR101658207B1 (ko) 동기 정류 장치 및 동기 정류 방법
JP6428360B2 (ja) 電源制御用半導体装置
US10135347B2 (en) Switching power supply device
JP5112258B2 (ja) スイッチング制御回路及びこれを用いたスイッチング電源装置
JP5790563B2 (ja) スイッチング電源装置
JP6660253B2 (ja) バッテリ充電装置
JP2014099948A (ja) スイッチング電源装置
CN104242655A (zh) 具有初级侧动态负载检测和初级侧反馈控制的开关功率变换器
JP2010284031A (ja) スイッチング電源装置及びそれを用いた照明装置
JP2015122946A (ja) 同期整流器及びそれを制御する方法
JP3626072B2 (ja) スイッチング電源装置
JP2020141534A (ja) スイッチング電源装置
JP2011091888A (ja) スイッチング制御回路及びこれを用いたスイッチング電源装置
CN114726219A (zh) 以电容电压为参照并通过辅助绕组检测电压的反激变换器
JP2003299354A (ja) フライバックコンバータの同期整流回路
JP5854031B2 (ja) スイッチング電源装置
JP3409287B2 (ja) 自励式スイッチング電源回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110223

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120829

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120911

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20121010

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20151019

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 5112258

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees