JP2010087376A - Manufacturing method of semiconductor device including semiconductor laminate - Google Patents

Manufacturing method of semiconductor device including semiconductor laminate Download PDF

Info

Publication number
JP2010087376A
JP2010087376A JP2008256821A JP2008256821A JP2010087376A JP 2010087376 A JP2010087376 A JP 2010087376A JP 2008256821 A JP2008256821 A JP 2008256821A JP 2008256821 A JP2008256821 A JP 2008256821A JP 2010087376 A JP2010087376 A JP 2010087376A
Authority
JP
Japan
Prior art keywords
semiconductor
layer
upper layer
manufacturing
lower layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008256821A
Other languages
Japanese (ja)
Inventor
Hiroko Iguchi
紘子 井口
Hiroyuki Ueda
博之 上田
Masakazu Kanechika
将一 兼近
Tsutomu Uesugi
勉 上杉
Toru Kachi
徹 加地
Masahiro Sugimoto
雅裕 杉本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Toyota Central R&D Labs Inc
Original Assignee
Toyota Motor Corp
Toyota Central R&D Labs Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp, Toyota Central R&D Labs Inc filed Critical Toyota Motor Corp
Priority to JP2008256821A priority Critical patent/JP2010087376A/en
Publication of JP2010087376A publication Critical patent/JP2010087376A/en
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7788Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Abstract

<P>PROBLEM TO BE SOLVED: To provide a technique for exposing a part of a lower semiconductor layer without damaging its surface, in a semiconductor laminate with the lower and the upper semiconductor layers laminated each other. <P>SOLUTION: The manufacturing method of the semiconductor laminate includes the steps: for forming a lattice-mismatching layer 30, on a part of the lower semiconductor layer 18 with different lattice constant from that of the upper semiconductor layer 15; for putting the upper semiconductor layer 15 into crystal growth, on the surface of the lattice-mismatching layer 30 and the surface of the lower semiconductor layer 18 not covered by it; and for exposing a part of the lower semiconductor layer 18 by bringing in wet-etching solution through a dislocated portion 40 formed in the upper semiconductor layer 15 on the lattice-mismatching layer 30, and by removing the lattice-mismatching layer 30 and the upper semiconductor layer 15 on it. A part of the lower semiconductor layer 18 can be exposed by dry etching without damaging the lower semiconductor layer 18. <P>COPYRIGHT: (C)2010,JPO&INPIT

Description

本発明は、半導体積層体を含む半導体装置の製造方法に関する。   The present invention relates to a method for manufacturing a semiconductor device including a semiconductor stacked body.

一部の半導体装置は、その機能を実現するために、半導体下層とその半導体下層の表面の一部に積層している半導体上層とを有する半導体積層体を備えている。このような半導体積層体を作製するためには、半導体上層の一部をエッチングし、半導体下層の表面の一部を露出させる技術が必要とされる。非特許文献1に、p型の窒化ガリウム層(半導体下層)の表面にn型の窒化ガリウム層(半導体上層)を結晶成長させ、半導体上層の一部をドライエッチングし、半導体下層の表面の一部を露出させる技術が開示されている。露出した半導体下層の表面には、ボディ電極が設けられている。   Some semiconductor devices include a semiconductor stacked body having a semiconductor lower layer and a semiconductor upper layer stacked on a part of the surface of the semiconductor lower layer in order to realize the function. In order to manufacture such a semiconductor stacked body, a technique for etching a part of the semiconductor upper layer and exposing a part of the surface of the semiconductor lower layer is required. In Non-Patent Document 1, an n-type gallium nitride layer (semiconductor upper layer) is crystal-grown on the surface of a p-type gallium nitride layer (semiconductor lower layer), a part of the semiconductor upper layer is dry-etched, and A technique for exposing a portion is disclosed. A body electrode is provided on the exposed surface of the semiconductor lower layer.

p−GaN埋め込みAlGaN/GaN HEMTの研究、応用物理学会「SiC及び関連ワイドギャップ半導体研究会」第15回講演会予稿集Research on p-GaN embedded AlGaN / GaN HEMT, Proceedings of 15th Lecture Meeting of the Society of Applied Physics "Sic and Related Wide Gap Semiconductors"

非特許文献1の技術では、半導体上層をドライエッチングするので、露出した半導体下層の表面が高いエネルギーのプラズマに曝される。そのため、露出した半導体下層の表面が損傷してしまう。非特許文献1の技術では、損傷した半導体下層の表面に電極を形成しているので、半導体下層と電極の接触抵抗が増大する。
本発明は、半導体下層と半導体上層が積層された半導体積層体において、半導体下層の表面の損傷を抑えながら、半導体下層の一部を露出させる技術を提供することを目的とする。
In the technique of Non-Patent Document 1, since the semiconductor upper layer is dry-etched, the exposed surface of the semiconductor lower layer is exposed to high-energy plasma. Therefore, the exposed surface of the semiconductor lower layer is damaged. In the technique of Non-Patent Document 1, since the electrode is formed on the surface of the damaged semiconductor lower layer, the contact resistance between the semiconductor lower layer and the electrode increases.
An object of the present invention is to provide a technique for exposing a part of a semiconductor lower layer while suppressing damage to the surface of the semiconductor lower layer in a semiconductor stacked body in which a semiconductor lower layer and a semiconductor upper layer are stacked.

本明細書で開示される技術は、半導体上層を、半導体上層とは格子定数の異なる格子不整合層の表面に形成し、半導体上層内の一部に生じる転位を利用することを特徴としている。半導体上層内の一部に転位が生じていれば、その転位を通過して、ウェットエッチング液を、半導体上層の表面から格子不整合層に到達させることができる。これにより、格子不整合層がウェットエッチングされると、格子不整合層上の半導体上層がリフトオフされ、半導体下層の表面の一部を露出させることができる。上記技術を利用すると、半導体上層内の一部に選択的に転位を形成し、半導体上層の一部を選択的に除去し、半導体下層の表面の一部を選択的に露出させることができる。また、格子不整合層はウェットエッチングされるので、例えば半導体下層の表面の一部が高いエネルギーのプラズマに曝されることもない。上記技術を利用すれば、半導体下層の表面の損傷を抑えながら、半導体下層の表面の一部を露出させることができる。   The technique disclosed in this specification is characterized in that a semiconductor upper layer is formed on the surface of a lattice mismatch layer having a lattice constant different from that of the semiconductor upper layer, and dislocations generated in a part of the semiconductor upper layer are used. If dislocation occurs in a part of the semiconductor upper layer, the wet etching solution can reach the lattice mismatch layer from the surface of the semiconductor upper layer through the dislocation. Thereby, when the lattice mismatching layer is wet-etched, the semiconductor upper layer on the lattice mismatching layer is lifted off, and a part of the surface of the semiconductor lower layer can be exposed. When the above technique is used, dislocations can be selectively formed in a part of the semiconductor upper layer, a part of the semiconductor upper layer can be selectively removed, and a part of the surface of the semiconductor lower layer can be selectively exposed. Further, since the lattice mismatch layer is wet-etched, for example, a part of the surface of the semiconductor lower layer is not exposed to high energy plasma. If the said technique is utilized, a part of surface of a semiconductor lower layer can be exposed, suppressing the damage of the surface of a semiconductor lower layer.

本明細書で開示される技術は、半導体下層と、その半導体下層の表面の一部に積層している半導体上層とを有する半導体積層体を含む半導体装置の製造方法に具現化される。その製造方法は、半導体下層の表面の一部に半導体上層とは格子定数が異なる格子不整合層を形成する工程と、格子不整合層の表面と格子不整合層で被覆されていない半導体下層の表面に半導体上層を結晶成長させる工程と、格子不整合層上の半導体上層に形成された転位を介してウェットエッチング液を導入し、格子不整合層とその格子不整合層上の半導体上層を除去して半導体下層の一部を露出させる工程を備えている。なお、ウェットエッチング液の材料には、半導体上層及び半導体下層よりも格子不整合層に対するエッチング速度が速い材料が選択される。   The technology disclosed in the present specification is embodied in a method for manufacturing a semiconductor device including a semiconductor stacked body having a semiconductor lower layer and a semiconductor upper layer stacked on a part of the surface of the semiconductor lower layer. The manufacturing method includes a step of forming a lattice mismatch layer having a lattice constant different from that of the semiconductor upper layer on a part of the surface of the semiconductor lower layer, and a step of forming the surface of the lattice mismatch layer and the semiconductor lower layer not covered with the lattice mismatch layer Wet etching solution is introduced through the process of crystal growth of the semiconductor upper layer on the surface and dislocations formed in the semiconductor upper layer on the lattice mismatch layer, and the lattice mismatch layer and the semiconductor upper layer on the lattice mismatch layer are removed. And a step of exposing a part of the semiconductor lower layer. As the material of the wet etching solution, a material having a higher etching rate with respect to the lattice mismatch layer than the semiconductor upper layer and the semiconductor lower layer is selected.

本明細書で開示する製造方法は、半導体下層と半導体上層が窒化物半導体である半導体積層体を製造するときに好適である。窒化物半導体は、現在知られているウェットエッチング液に対して、エッチング速度が極めて遅い。そのため、窒化物半導体のエッチングには、ドライエッチング技術を利用することが技術常識である。窒化物半導体の半導体積層体を製造するときにドライエッチング技術を利用すると、半導体下層の表面がダメージを受けることを避けられない。本明細書で開示する製造方法は、半導体上層に転位を生じさせ、その転位を介してウェットエッチング液を導入し、格子不整合層をウェットエッチングする。半導体上層はウェットエッチングする必要がない。そのため、本明細書で開示する製造方法は、短期間で半導体上層の一部を除去することができる。本明細書で開示する製造方法は、従来は採用されてこなかったウェットエッチングを、窒化物半導体の半導体積層体をエッチングするときに適用することを可能にする。   The manufacturing method disclosed in this specification is suitable for manufacturing a semiconductor stacked body in which a semiconductor lower layer and a semiconductor upper layer are nitride semiconductors. Nitride semiconductors have an extremely slow etching rate relative to currently known wet etchants. Therefore, it is common technical knowledge to use a dry etching technique for etching a nitride semiconductor. When dry etching technology is used when manufacturing a semiconductor stacked body of nitride semiconductor, it is inevitable that the surface of the semiconductor lower layer is damaged. The manufacturing method disclosed in this specification causes dislocations in the semiconductor upper layer, introduces a wet etching solution through the dislocations, and wet-etches the lattice mismatch layer. The semiconductor upper layer does not need to be wet etched. Therefore, the manufacturing method disclosed in this specification can remove part of the semiconductor upper layer in a short period of time. The manufacturing method disclosed in the present specification makes it possible to apply wet etching, which has not been conventionally employed, when etching a semiconductor stack of nitride semiconductors.

半導体下層と半導体上層が窒化ガリウム系半導体であり、格子不整合層が窒化アルミニウム(AlN)であることが好ましい。窒化ガリウム系半導体と窒化アルミニウムは格子定数が異なる。このため、窒化アルミニウム上に窒化ガリウム系半導体を結晶成長させると、その窒化ガリウム系半導体内に転位を生じさせることができる。さらに、ウェットエッチング液は、リン酸、THAH(Tetra Methyl ammonium hydroxide)及びKOH(水酸化カリウム)の少なくとも1つを含むことが好ましい。特にリン酸は、窒化ガリウム系半導体よりも窒化アルミニウムに対するエッチング速度が速い。リン酸は、格子不整合層を選択的にウェットエッチングすることができる。   The semiconductor lower layer and the semiconductor upper layer are preferably gallium nitride based semiconductors, and the lattice mismatching layer is preferably aluminum nitride (AlN). A gallium nitride semiconductor and aluminum nitride have different lattice constants. For this reason, when a gallium nitride semiconductor crystal is grown on aluminum nitride, dislocations can be generated in the gallium nitride semiconductor. Further, the wet etching solution preferably contains at least one of phosphoric acid, THAH (Tetra Methyl ammonium hydroxide) and KOH (potassium hydroxide). In particular, phosphoric acid has a higher etching rate with respect to aluminum nitride than gallium nitride semiconductors. Phosphoric acid can selectively wet etch the lattice mismatch layer.

本明細賞で開示される技術によると、半導体上層と半導体下層が積層された半導体積層体において、半導体下層の表面の損傷を抑えながら、半導体下層の一部を露出させるができる。   According to the technology disclosed in this specification award, in a semiconductor stacked body in which a semiconductor upper layer and a semiconductor lower layer are stacked, a part of the semiconductor lower layer can be exposed while suppressing damage to the surface of the semiconductor lower layer.

以下に説明する実施例の特徴について記載する。
(第1特徴)半導体下層はp型の窒化物半導体であり、その表面に金属電極が設けられている。
(第2特徴)基板の表面にn型窒化物半導体層を結晶成長させ、そのn型窒化物半導体層の表面にp型窒化物半導体層を結晶成長させる。n型窒化物半導体層とp型窒化物半導体層を連続的に結晶成長する。
The characteristics of the embodiment described below will be described.
(First Feature) The semiconductor lower layer is a p-type nitride semiconductor, and a metal electrode is provided on the surface thereof.
(Second Feature) An n-type nitride semiconductor layer is grown on the surface of the substrate, and a p-type nitride semiconductor layer is grown on the surface of the n-type nitride semiconductor layer. An n-type nitride semiconductor layer and a p-type nitride semiconductor layer are continuously crystal-grown.

(第1実施例)
図1に、半導体積層体20を有する半導体装置10の要部断面図を示す。半導体装置10は、横型のHEMTである。
半導体積層体20は、窒化物半導体を材料とする半導体下層18と、窒化物半導体を材料とする半導体上層15を有している。半導体下層18と半導体上層15の詳細は、後述する。以下、半導体装置10について裏面から順に説明する。
(First embodiment)
FIG. 1 shows a cross-sectional view of a main part of a semiconductor device 10 having a semiconductor stacked body 20. The semiconductor device 10 is a horizontal HEMT.
The semiconductor stacked body 20 includes a semiconductor lower layer 18 made of a nitride semiconductor and a semiconductor upper layer 15 made of a nitride semiconductor. Details of the semiconductor lower layer 18 and the semiconductor upper layer 15 will be described later. Hereinafter, the semiconductor device 10 will be described in order from the back surface.

n型半導体基板24の表面に、n型半導体層22が設けられている。n型半導体層22の表面に、p型半導体層(半導体下層の一例)18が設けられている。n型半導体基板24、n型半導体層22及びp型半導体層18は、窒化ガリウム(GaN)である。p型半導体層18の表面の一部に、半導体上層15が設けられている。半導体上層15は、窒化ガリウムの第1半導体上層16と、窒化アルミニウム・ガリウム(AlGaN)の第2半導体上層14を備えている。半導体上層15の厚みは、125nmに調整されている。なお、第1半導体上層16の厚みは100nmであり、第2半導体上層14の厚みは25nmに調整されている。第1半導体上層16がp型半導体層18の表面の一部に設けられており、第2半導体上層14が第1半導体上層16の表面に設けられている。なお、n型半導体基板24とn型半導体層22の不純物として、シリコン(Si)が用いられている。p型半導体層18の不純物として、マグネシウム(Mg)が用いられている。第1半導体上層16と第2半導体上層14には、実質的に不純物が含まれていない。第2半導体上層14のバンドギャップは、第1半導体上層16のバンドギャップよりも広い。そのため、第1半導体上層16と第2半導体上層14によってヘテロ接合が形成され、そのヘテロ接合面に2次元電子ガス層が形成される。   An n-type semiconductor layer 22 is provided on the surface of the n-type semiconductor substrate 24. A p-type semiconductor layer (an example of a semiconductor lower layer) 18 is provided on the surface of the n-type semiconductor layer 22. The n-type semiconductor substrate 24, the n-type semiconductor layer 22, and the p-type semiconductor layer 18 are gallium nitride (GaN). A semiconductor upper layer 15 is provided on part of the surface of the p-type semiconductor layer 18. The semiconductor upper layer 15 includes a first semiconductor upper layer 16 of gallium nitride and a second semiconductor upper layer 14 of aluminum gallium nitride (AlGaN). The thickness of the semiconductor upper layer 15 is adjusted to 125 nm. The thickness of the first semiconductor upper layer 16 is 100 nm, and the thickness of the second semiconductor upper layer 14 is adjusted to 25 nm. The first semiconductor upper layer 16 is provided on a part of the surface of the p-type semiconductor layer 18, and the second semiconductor upper layer 14 is provided on the surface of the first semiconductor upper layer 16. Note that silicon (Si) is used as an impurity of the n-type semiconductor substrate 24 and the n-type semiconductor layer 22. Magnesium (Mg) is used as an impurity of the p-type semiconductor layer 18. The first semiconductor upper layer 16 and the second semiconductor upper layer 14 are substantially free of impurities. The band gap of the second semiconductor upper layer 14 is wider than the band gap of the first semiconductor upper layer 16. Therefore, a heterojunction is formed by the first semiconductor upper layer 16 and the second semiconductor upper layer 14, and a two-dimensional electron gas layer is formed on the heterojunction surface.

半導体上層15の表面に、ソース電極4とドレイン電極8が設けられている。ソース電極4の材料はチタンとアルミニウムの積層体(Ti/Al)であり、ドレイン電極の材料はTi/Alである。ソース電極4とドレイン電極8は離反しており、両者の間にゲート電極6が設けられている。ゲート電極6は、ゲート絶縁膜12を介して半導体上層15に対向している。ゲート絶縁膜12の材料は、アルミニウムでありその厚みは200nmに調整されている。   A source electrode 4 and a drain electrode 8 are provided on the surface of the semiconductor upper layer 15. The source electrode 4 is made of a laminate of titanium and aluminum (Ti / Al), and the drain electrode is made of Ti / Al. The source electrode 4 and the drain electrode 8 are separated from each other, and the gate electrode 6 is provided between them. The gate electrode 6 faces the semiconductor upper layer 15 with the gate insulating film 12 interposed therebetween. The material of the gate insulating film 12 is aluminum, and its thickness is adjusted to 200 nm.

半導体上層15の一部に、半導体上層15の表面から、半導体上層15を貫通して半導体下層18に達する貫通口3が形成されている。そして貫通口3内において、ボディ電極2が、露出しているp型半導体層18の表面の一部に設けられている。ボディ電極2は、接地電位に固定されている。ボディ電極2の材料は、ニッケルと金の積層体(Ni/Au)である。   A through-hole 3 is formed in a part of the semiconductor upper layer 15 from the surface of the semiconductor upper layer 15 to reach the semiconductor lower layer 18 through the semiconductor upper layer 15. In the through hole 3, the body electrode 2 is provided on a part of the exposed surface of the p-type semiconductor layer 18. The body electrode 2 is fixed at the ground potential. The material of the body electrode 2 is a laminate of nickel and gold (Ni / Au).

半導体装置10の動作について説明する。
上記したように、第1半導体上層16と第2半導体上層14間のヘテロ接合面には、2次元電子ガス層が形成され、その2次元電子ガス層を電子が走行することができる。ゲート電極6に負の電圧を印加すると、ヘテロ接合面の伝導帯のエネルギー準位がフェルミ準位よりも上側に存在する。ヘテロ接合面を電子が移動することができないので、半導体装置10をオフすることができる。
An operation of the semiconductor device 10 will be described.
As described above, a two-dimensional electron gas layer is formed on the heterojunction surface between the first semiconductor upper layer 16 and the second semiconductor upper layer 14, and electrons can travel through the two-dimensional electron gas layer. When a negative voltage is applied to the gate electrode 6, the energy level of the conduction band of the heterojunction surface exists above the Fermi level. Since electrons cannot move on the heterojunction surface, the semiconductor device 10 can be turned off.

半導体装置10にドレイン電圧を印加すると、半導体装置10内に正孔(ホール)が発生する。発生したホールは、半導体下層18を介してボディ電極2に排出される。詳細は後述するが、半導体装置10では、p型半導体層18の表面から窒素が抜ける等の不具合が抑制されている。そのため、p型半導体層18とボディ電極2の接触抵抗が小さく、半導体装置10内で発生した正孔をすばやく引き抜くことができる。半導体装置10内に正孔が蓄積されないので、半導体装置10の耐量が向上する。   When a drain voltage is applied to the semiconductor device 10, holes are generated in the semiconductor device 10. The generated holes are discharged to the body electrode 2 through the semiconductor lower layer 18. Although details will be described later, in the semiconductor device 10, problems such as nitrogen escaping from the surface of the p-type semiconductor layer 18 are suppressed. Therefore, the contact resistance between the p-type semiconductor layer 18 and the body electrode 2 is small, and holes generated in the semiconductor device 10 can be extracted quickly. Since holes are not accumulated in the semiconductor device 10, the tolerance of the semiconductor device 10 is improved.

図2〜5を参照し、半導体装置10の製造方法について説明する。
まず、図2に示すように、n型半導体基板24上にn型半導体層22を結晶成長させ、そのn型半導体層22上にp型半導体層18を結晶成長させる。n型半導体層22の不純物としてシリコンが利用され、p型半導体層18の不純物としてマグネシウムが使用される。n型半導体層22とp型半導体層18は、結晶成長の途中で供給する不純物を切換えることにより、連続的に結晶成長する。n型半導体層22とp型半導体層18は、n型半導体基板24の温度をおよそ1100℃に維持した状態で、MOCVD法を利用して形成する。なお、n型半導体基板24上にn型半導体層22を結晶成長させた後に、別の製造装置でn型半導体層22上にp型半導体層18を結晶成長させてもよい。
次いで、p型半導体層18上に、窒化アルミニウムの格子不整合層30を結晶成長する。格子不整合層30は、n型半導体基板24の温度を600℃以下に維持した状態で、MOCVD法を利用して形成する。
A method for manufacturing the semiconductor device 10 will be described with reference to FIGS.
First, as shown in FIG. 2, an n-type semiconductor layer 22 is grown on an n-type semiconductor substrate 24, and a p-type semiconductor layer 18 is grown on the n-type semiconductor layer 22. Silicon is used as an impurity of the n-type semiconductor layer 22, and magnesium is used as an impurity of the p-type semiconductor layer 18. The n-type semiconductor layer 22 and the p-type semiconductor layer 18 are continuously grown by switching impurities supplied during the crystal growth. The n-type semiconductor layer 22 and the p-type semiconductor layer 18 are formed using the MOCVD method with the temperature of the n-type semiconductor substrate 24 maintained at about 1100 ° C. Note that after the n-type semiconductor layer 22 is grown on the n-type semiconductor substrate 24, the p-type semiconductor layer 18 may be grown on the n-type semiconductor layer 22 by another manufacturing apparatus.
Next, an aluminum nitride lattice mismatch layer 30 is crystal-grown on the p-type semiconductor layer 18. The lattice mismatch layer 30 is formed using the MOCVD method with the temperature of the n-type semiconductor substrate 24 maintained at 600 ° C. or lower.

次に、図3に示すように、格子不整合層30上の一部に、酸化シリコン(SiO)のマスク層32を形成する。その後、マスク層32で覆われていない範囲の格子不整合層30をエッチングする。このエッチングは、水酸化カリウムをベースとするエッチング液を利用してウェットエッチングしてもよいし、ICP等を利用してドライエッチングしてもよい。p型半導体層18の一部の範囲に格子不整合層30が残存し、p型半導体層18の他の範囲の表面が露出する。 Next, as shown in FIG. 3, a mask layer 32 of silicon oxide (SiO 2 ) is formed on a part of the lattice mismatch layer 30. Thereafter, the lattice mismatch layer 30 in a range not covered with the mask layer 32 is etched. In this etching, wet etching may be performed using an etching solution based on potassium hydroxide, or dry etching may be performed using ICP or the like. The lattice mismatch layer 30 remains in a part of the p-type semiconductor layer 18 and the surface of the other part of the p-type semiconductor layer 18 is exposed.

次に、図4に示すように、格子不整合層30とp型半導体層18の表面に、第1半導体上層16を結晶成長する。その後、第1半導体上層16の表面に、第2半導体上層14を結晶成長する。第1半導体上層16と第2半導体上層14は、MOCVD法を利用して形成する。上記したように、第1半導体上層16は窒化ガリウムであり、第2半導体上層14は窒化アルミニウム・ガリウムである。そのため、第1半導体上層16と第2半導体上層14の間にヘテロ接合が形成される。   Next, as shown in FIG. 4, the first semiconductor upper layer 16 is crystal-grown on the surfaces of the lattice mismatch layer 30 and the p-type semiconductor layer 18. Thereafter, the second semiconductor upper layer 14 is crystal-grown on the surface of the first semiconductor upper layer 16. The first semiconductor upper layer 16 and the second semiconductor upper layer 14 are formed using the MOCVD method. As described above, the first semiconductor upper layer 16 is gallium nitride, and the second semiconductor upper layer 14 is aluminum gallium nitride. Therefore, a heterojunction is formed between the first semiconductor upper layer 16 and the second semiconductor upper layer 14.

半導体下層18の表面では、結晶度の高い第1半導体上層16が結晶成長する。しかしながら、格子不整合層30の表面では、格子不整合層30と第1半導体上層16の格子定数が相違するので、第1半導体上層16内に転位40が生じる。そのため、露出した半導体下層18上(範囲15b)に形成される半導体上層15(第1半導体上層16と第2半導体上層14)は、高い結晶品質を有する。一方、格子不整合層30で覆われた半導体下層18上(範囲15a)に形成される半導体上層15は、内部に転位40を有する。   On the surface of the semiconductor lower layer 18, the first semiconductor upper layer 16 having a high crystallinity grows. However, since the lattice constants of the lattice mismatch layer 30 and the first semiconductor upper layer 16 are different on the surface of the lattice mismatch layer 30, dislocations 40 are generated in the first semiconductor upper layer 16. Therefore, the semiconductor upper layer 15 (the first semiconductor upper layer 16 and the second semiconductor upper layer 14) formed on the exposed semiconductor lower layer 18 (range 15b) has a high crystal quality. On the other hand, the semiconductor upper layer 15 formed on the semiconductor lower layer 18 (range 15a) covered with the lattice mismatch layer 30 has dislocations 40 inside.

次に、転位40を介して160℃の熱リン酸を格子不整合層30に導入し、格子不整合層30をウェットエッチングする。格子不整合層30がウェットエッチングされると、図5に示すように、格子不整合層30上に設けられている半導体上層15も同時に除去される。すなわち、図4の範囲15aの半導体上層15がリフトオフされ、半導体下層18の表面の一部が露出する。格子不整合層30をウェットエッチング可能なエッチング液として、TMAH、HOH等も上げられる。   Next, hot phosphoric acid of 160 ° C. is introduced into the lattice mismatch layer 30 through the dislocations 40, and the lattice mismatch layer 30 is wet-etched. When the lattice mismatching layer 30 is wet-etched, the semiconductor upper layer 15 provided on the lattice mismatching layer 30 is also removed as shown in FIG. That is, the semiconductor upper layer 15 in the range 15a of FIG. 4 is lifted off, and a part of the surface of the semiconductor lower layer 18 is exposed. TMAH, HOH, etc. can be raised as an etchant that can wet-etch the lattice mismatching layer 30.

ここで、半導体上層15内の一部に転位40を形成し、格子不整合層30をウェットエッチングすることにより、半導体上層15を除去する製造方法の利点を説明する。
半導体上層15は、窒化ガリウム系の材料で形成されている。そのため、格子不整合層30をウェットエッチングするときに、半導体上層15は実質的にウェットエッチングされない。半導体上層15は窒化物半導体なので、ウェットエッチング液に対してエッチング速度が極めて遅いからである。そのため、ウェットエッチング液は、転位40を介して格子不整合層30に到達し、格子不整合層30だけをウェットエッチングする。半導体上層15の厚みが厚くても、短時間で半導体上層15の範囲15aだけを選択的に除去することができる。また、半導体上層15の範囲15bにマスク層を設けることなく、半導体上層15の範囲15aだけを選択的に除去することができる。
Here, an advantage of the manufacturing method of removing the semiconductor upper layer 15 by forming dislocations 40 in a part of the semiconductor upper layer 15 and wet-etching the lattice mismatching layer 30 will be described.
The semiconductor upper layer 15 is made of a gallium nitride material. Therefore, when the lattice mismatching layer 30 is wet etched, the semiconductor upper layer 15 is not substantially wet etched. This is because the semiconductor upper layer 15 is a nitride semiconductor and therefore has an extremely low etching rate with respect to the wet etching solution. Therefore, the wet etching solution reaches the lattice mismatching layer 30 via the dislocations 40 and wet-etches only the lattice mismatching layer 30. Even if the thickness of the semiconductor upper layer 15 is thick, only the range 15a of the semiconductor upper layer 15 can be selectively removed in a short time. Further, only the range 15a of the semiconductor upper layer 15 can be selectively removed without providing a mask layer in the range 15b of the semiconductor upper layer 15.

なお、処理時間を気にしないのであれば、半導体上層15の一部(範囲15a)を除去するために、半導体上層15の範囲15aをウェットエッチングで除去することも考えられる。しかしながら、半導体上層15と半導体下層18が同じ材料の場合、半導体上層15だけを選択的に除去することは難しい。すなわち、半導体下層18をウェットエッチングする虞がある。
一方、本実施例の技術では、格子不整合層30の材料は、半導体上層15及び半導体下層18とは異なる。そして、格子不整合層30を選択的にエッチング可能なウェットエッチング液を利用し、半導体上層15をリフトオフにより除去する。そのため、半導体上層18を実質的にウェットエッチングすることなく、半導体上層15だけを選択的に除去することができる。
If the processing time is not a concern, it is also conceivable to remove the region 15a of the semiconductor upper layer 15 by wet etching in order to remove a part of the semiconductor upper layer 15 (range 15a). However, when the semiconductor upper layer 15 and the semiconductor lower layer 18 are made of the same material, it is difficult to selectively remove only the semiconductor upper layer 15. That is, the semiconductor lower layer 18 may be wet etched.
On the other hand, in the technique of this embodiment, the material of the lattice mismatching layer 30 is different from that of the semiconductor upper layer 15 and the semiconductor lower layer 18. Then, the upper semiconductor layer 15 is removed by lift-off using a wet etchant that can selectively etch the lattice mismatch layer 30. Therefore, it is possible to selectively remove only the semiconductor upper layer 15 without substantially wet etching the semiconductor upper layer 18.

半導体装置10の製造方法について説明を続ける。半導体上層15の範囲15aを除去した後、図1に示すように、半導体下層18と半導体上層15の表面に絶縁膜12を形成し、ボディ電極2、ソース電極4及びドレイン電極8を形成する範囲の絶縁膜12をウェットエッチングする。その後、ボディ電極2、ソース電極4及びドレイン電極8を形成し、絶縁膜12の表面にゲート電極6を形成する。半導体下層18の表面がドライエッチングの高いエネルギーのプラズマに曝されていないので、半導体下層18とボディ電極2の接触抵抗を小さくすることができる。   The description of the method for manufacturing the semiconductor device 10 will be continued. After removing the region 15a of the semiconductor upper layer 15, as shown in FIG. 1, the insulating film 12 is formed on the surfaces of the semiconductor lower layer 18 and the semiconductor upper layer 15, and the body electrode 2, the source electrode 4 and the drain electrode 8 are formed. The insulating film 12 is wet etched. Thereafter, the body electrode 2, the source electrode 4 and the drain electrode 8 are formed, and the gate electrode 6 is formed on the surface of the insulating film 12. Since the surface of the semiconductor lower layer 18 is not exposed to high energy plasma of dry etching, the contact resistance between the semiconductor lower layer 18 and the body electrode 2 can be reduced.

なお、n型半導体基板24は、n型半導体層22を結晶成長させるための基板である。そのため、n型半導体基板24は不純物を含んでいなくてもよい。また、n型半導体基板24上にn型半導体層22を結晶成長させずに、n型半導体基板24上に直接p型半導体層18を結晶成長させてもよい。
本実施例の製造技術は特に、貫通口が半導体上層に囲まれた形態、例えば、貫通口がドット状の形態を製造するときに有用である。半導体上層の任意の位置に、簡便に貫通口を形成することができる。
また、図4に示すように、格子不整合層30上の半導体上層15には、その範囲15aの全体に亘って転位40が生じる。そのため、導入されたウェットエッチング液は、格子不整合層30の全体に供給される。格子不整合層30の一部が、ウェットエッチング後に残存するような事態を防止することができる。そのため、格子不整合層30を確実に再現性良くウェットエッチングすることができる。その結果、半導体上層15の一部を、確実に再現性良く除去することができる。
The n-type semiconductor substrate 24 is a substrate for crystal growth of the n-type semiconductor layer 22. For this reason, the n-type semiconductor substrate 24 may not contain impurities. Alternatively, the p-type semiconductor layer 18 may be directly grown on the n-type semiconductor substrate 24 without growing the n-type semiconductor layer 22 on the n-type semiconductor substrate 24.
The manufacturing technique of the present embodiment is particularly useful when manufacturing a form in which the through hole is surrounded by a semiconductor upper layer, for example, a form in which the through hole has a dot shape. A through-hole can be easily formed at an arbitrary position of the semiconductor upper layer.
Further, as shown in FIG. 4, the semiconductor upper layer 15 on the lattice mismatching layer 30 has dislocations 40 over the entire range 15a. Therefore, the introduced wet etching solution is supplied to the entire lattice mismatch layer 30. A situation in which a part of the lattice mismatching layer 30 remains after wet etching can be prevented. Therefore, the lattice mismatch layer 30 can be reliably wet etched with good reproducibility. As a result, a part of the semiconductor upper layer 15 can be reliably removed with good reproducibility.

(実験例1)
窒化物半導体の表面に電極対を形成し、電極間の電流―電圧特性を測定した。比較例1として、表面をドライエッチングした窒化物半導体の表面に電極対を形成し、電極間の電流―電圧特性を測定した。なお、実験例1の窒化物半導体層の表面はドライエッチングされておらず、実験例1と比較例1の測定試料は、ドライエッチングの有無以外は全て同じ条件で作製した。
図6に、本実験例における電流−電圧特性の測定結果を示している。グラフの横軸は電極間に印加する電圧を示し、縦軸は電極間に流れる電流を示している。曲線42は実験例1の結果を示し、曲線44は比較例1の結果を示している。
(Experimental example 1)
An electrode pair was formed on the surface of the nitride semiconductor, and the current-voltage characteristics between the electrodes were measured. As Comparative Example 1, an electrode pair was formed on the surface of a nitride semiconductor whose surface was dry-etched, and current-voltage characteristics between the electrodes were measured. Note that the surface of the nitride semiconductor layer of Experimental Example 1 was not dry etched, and the measurement samples of Experimental Example 1 and Comparative Example 1 were all manufactured under the same conditions except for the presence or absence of dry etching.
FIG. 6 shows measurement results of current-voltage characteristics in this experimental example. The horizontal axis of the graph indicates the voltage applied between the electrodes, and the vertical axis indicates the current flowing between the electrodes. A curve 42 shows the result of Experimental Example 1, and a curve 44 shows the result of Comparative Example 1.

図6から明らかなように、曲線44の抵抗は、曲線42よりも大きい。これは、比較例1の電極と窒化物半導体の接触抵抗が、実験例1の電極と窒化物半導体の接触抵抗よりも大きいことを示している。すなわち、窒化物半導体の表面がドライエッチングされると、窒化物半導体に高いエネルギーのプラズマが作用し、窒化物半導体の表面が損傷することを示している。上記したように、半導体装置10では、半導体下層18を、ドライエッチング技術を利用しないで露出させている。ボディ電極2と半導体下層18の接触抵抗が小さいので、半導体装置10内で発生した正孔をすばやく排出することができる。   As is apparent from FIG. 6, the resistance of the curve 44 is larger than that of the curve 42. This indicates that the contact resistance between the electrode of Comparative Example 1 and the nitride semiconductor is larger than the contact resistance between the electrode of Experimental Example 1 and the nitride semiconductor. That is, when the surface of the nitride semiconductor is dry-etched, high-energy plasma acts on the nitride semiconductor, and the surface of the nitride semiconductor is damaged. As described above, in the semiconductor device 10, the semiconductor lower layer 18 is exposed without using the dry etching technique. Since the contact resistance between the body electrode 2 and the semiconductor lower layer 18 is small, holes generated in the semiconductor device 10 can be quickly discharged.

(第2実施例)
図7に、本実施例の半導体装置110の要部断面図を示す。半導体装置110は、縦型のHEMTである。
半導体装置110の裏面にドレイン電極8が設けられている。ドレイン電極8の表面に、n型半導体層24が設けられている。n型半導体層24には、抵抗を下げるためにドナー不純物が高濃度に添加されており、そのキャリア濃度は1×1018〜1×1019cm−3に調整されている。n型半導体層24の表面に、n型半導体層22が設けられている。n型半導体層の厚みは5〜10μmに調整されている。n型半導体層22の不純物としてシリコンが用いられており、その不純物濃度は1×1016cm−3以下に調整されている。n型半導体層22の表面に、半導体下層118が設けられている。半導体下層118(半導体下層の一例)の表面の一部に、半導体上層115が設けられている。半導体上層115の厚みは125nmである。
(Second embodiment)
FIG. 7 shows a cross-sectional view of the main part of the semiconductor device 110 of this embodiment. The semiconductor device 110 is a vertical HEMT.
A drain electrode 8 is provided on the back surface of the semiconductor device 110. An n-type semiconductor layer 24 is provided on the surface of the drain electrode 8. A donor impurity is added to the n-type semiconductor layer 24 at a high concentration in order to reduce the resistance, and the carrier concentration is adjusted to 1 × 10 18 to 1 × 10 19 cm −3 . An n-type semiconductor layer 22 is provided on the surface of the n-type semiconductor layer 24. The thickness of the n-type semiconductor layer is adjusted to 5 to 10 μm. Silicon is used as an impurity of the n-type semiconductor layer 22, and the impurity concentration is adjusted to 1 × 10 16 cm −3 or less. A semiconductor lower layer 118 is provided on the surface of the n-type semiconductor layer 22. A semiconductor upper layer 115 is provided on part of the surface of the semiconductor lower layer 118 (an example of a semiconductor lower layer). The thickness of the semiconductor upper layer 115 is 125 nm.

半導体装置110では、p型半導体層118の一部に貫通孔119が形成されており、半導体上層115がn型半導体層22に接触している。そのため、ドレイン電極8に正の電圧が印加されると、ソース電極4から注入された電子は、ヘテロ接合面を横方向に移動し、第1半導体上層116、n型半導体層22及びn型半導体層24を通過してドレイン電極8に達する。半導体装置110の動作中に生じたホールは、半導体下層118を介してボディ電極2に排出される。半導体下層118は、接地電位に固定されている。
詳細な説明は省略するが、半導体装置110では、第1実施例と同様の製造方法を用いることにより、半導体下層118の表面の一部を露出させる。すなわち、ドライエッチングを利用しないで、ウェットエッチングにより半導体下層118の一部を露出させる。半導体下層118の表面が損傷することが抑制されるので、ボディ電極2と半導体下層118の接触抵抗が増大することを抑制することができる。本明細書に開示している製造技術は、縦型のHEMTを製造するときにも有用である。
In the semiconductor device 110, a through hole 119 is formed in a part of the p-type semiconductor layer 118, and the semiconductor upper layer 115 is in contact with the n-type semiconductor layer 22. Therefore, when a positive voltage is applied to the drain electrode 8, electrons injected from the source electrode 4 move laterally on the heterojunction surface, and the first semiconductor upper layer 116, the n-type semiconductor layer 22, and the n-type semiconductor It passes through the layer 24 and reaches the drain electrode 8. Holes generated during the operation of the semiconductor device 110 are discharged to the body electrode 2 through the semiconductor lower layer 118. The semiconductor lower layer 118 is fixed to the ground potential.
Although a detailed description is omitted, in the semiconductor device 110, a part of the surface of the semiconductor lower layer 118 is exposed by using the same manufacturing method as in the first embodiment. That is, a part of the semiconductor lower layer 118 is exposed by wet etching without using dry etching. Since the surface of the semiconductor lower layer 118 is suppressed from being damaged, it is possible to suppress an increase in contact resistance between the body electrode 2 and the semiconductor lower layer 118. The manufacturing technique disclosed in this specification is also useful when manufacturing a vertical HEMT.

(第3実施例)
図8に、本実施例の半導体装置210の要部断面図を示す。半導体装置210は、横型のMOSFETである。半導体装置210では、p型半導体層18の表面の一部に、p不純物を含む半導体上層215が設けられている。半導体上層215の厚みは200nmである。半導体上層215内に、n型不純物を高濃度に含むソース領域4aと、n型不純物を高濃度に含むドレイン領域8aが設けられている。ソース領域4aとドレイン領域8aは離隔している。ソース領域4aとドレイン領域8aの間に、ゲート絶縁膜12を介してゲート電極6が対向している。半導体装置110の動作については説明を省略する。
(Third embodiment)
FIG. 8 shows a cross-sectional view of the main part of the semiconductor device 210 of this embodiment. The semiconductor device 210 is a lateral MOSFET. In the semiconductor device 210, a semiconductor upper layer 215 containing p impurities is provided on a part of the surface of the p-type semiconductor layer 18. The thickness of the semiconductor upper layer 215 is 200 nm. In the semiconductor upper layer 215, a source region 4a containing a high concentration of n-type impurities and a drain region 8a containing a high concentration of n-type impurities are provided. The source region 4a and the drain region 8a are separated from each other. The gate electrode 6 is opposed to the source region 4a and the drain region 8a with the gate insulating film 12 interposed therebetween. Description of the operation of the semiconductor device 110 is omitted.

半導体装置210でも、装置内に正孔が発生する。そして、発生した正孔は、半導体下層18を介してボディ電極2に排出される。半導体装置210でも、半導体下層18の表面の一部を露出させるときに、第1実施例と同様の製造方法を用いる。すなわち、ドライエッチングを利用しないで、ウェットエッチングを利用して半導体下層18の表面の一部を露出させる。そのため、半導体下層18とボディ電極2の接触抵抗が増大することを抑制することができる。本明細書に開示している製造技術は、横型のMOSFETを製造するときにも有用である。   Also in the semiconductor device 210, holes are generated in the device. The generated holes are discharged to the body electrode 2 through the semiconductor lower layer 18. Also in the semiconductor device 210, when a part of the surface of the semiconductor lower layer 18 is exposed, the same manufacturing method as in the first embodiment is used. That is, a part of the surface of the semiconductor lower layer 18 is exposed using wet etching without using dry etching. Therefore, an increase in contact resistance between the semiconductor lower layer 18 and the body electrode 2 can be suppressed. The manufacturing technique disclosed in this specification is also useful when manufacturing a lateral MOSFET.

(第4実施例)
図9に、本実施例の半導体装置310の要部断面図を示す。半導体装置310は、縦型のHBTである。基板324の表面に、窒化ガリウムのn型半導体層322が設けられている。n型半導体層322の表面の一部に、窒化ガリウムのp型半導体層318が設けられている。p型半導体層318には貫通口313が形成されており、露出しているn型半導体層322の表面にコレクタ電極8が設けられている。p型半導体層313の表面の一部に、窒化アルミニウム・ガリウムのn型半導体層315が形成されている。n型半導体層315には貫通口303が形成されており、露出しているp型半導体層318の表面にベース電極302が設けられている。n型半導体層315の表面に、エミッタ電極4が設けられている。
(Fourth embodiment)
FIG. 9 shows a cross-sectional view of the main part of the semiconductor device 310 of this embodiment. The semiconductor device 310 is a vertical HBT. A gallium nitride n-type semiconductor layer 322 is provided on the surface of the substrate 324. A gallium nitride p-type semiconductor layer 318 is provided on part of the surface of the n-type semiconductor layer 322. A through-hole 313 is formed in the p-type semiconductor layer 318, and the collector electrode 8 is provided on the exposed surface of the n-type semiconductor layer 322. An aluminum nitride / gallium n-type semiconductor layer 315 is formed on a part of the surface of the p-type semiconductor layer 313. A through-hole 303 is formed in the n-type semiconductor layer 315, and a base electrode 302 is provided on the exposed surface of the p-type semiconductor layer 318. An emitter electrode 4 is provided on the surface of the n-type semiconductor layer 315.

半導体装置310は、n型半導体層322とp型半導体層318を有する第1半導体積層体330と、p型半導体層318とn型半導体層315を有する第2半導体積層体320を有しているとみなすことができる。第1半導体積層体330において、n型半導体層322の一部を露出させるときに、第1実施例と同様の製造方法を用いることができる。また、第2半導体積層体320において、p型半導体層318の一部を露出させるときに、第1実施例と同様の方法を用いることができる。すなわち、n型半導体層322の一部とp型半導体層318の一部を露出させるときに、ドライエッチングを利用しないで、ウェットエッチングを利用する。ベース電極202とp型半導体層318の接触抵抗が増大することを抑制するだけでなく、コレクタ電極8とn型半導体層322の接触抵抗が増大することも抑制することができる。本明細書に開示している製造技術は、縦型のHBTを製造するときにも有用である。   The semiconductor device 310 includes a first semiconductor stacked body 330 having an n-type semiconductor layer 322 and a p-type semiconductor layer 318, and a second semiconductor stacked body 320 having a p-type semiconductor layer 318 and an n-type semiconductor layer 315. Can be considered. In the first semiconductor stacked body 330, when a part of the n-type semiconductor layer 322 is exposed, the same manufacturing method as in the first embodiment can be used. Further, in the second semiconductor stacked body 320, when a part of the p-type semiconductor layer 318 is exposed, the same method as in the first embodiment can be used. That is, when part of the n-type semiconductor layer 322 and part of the p-type semiconductor layer 318 are exposed, wet etching is used instead of dry etching. In addition to suppressing an increase in contact resistance between the base electrode 202 and the p-type semiconductor layer 318, an increase in contact resistance between the collector electrode 8 and the n-type semiconductor layer 322 can also be suppressed. The manufacturing technique disclosed in the present specification is also useful when manufacturing a vertical HBT.

以上、本発明の具体例を詳細に説明したが、これらは例示に過ぎず、特許請求の範囲を限定するものではない。特許請求の範囲に記載の技術には、以上に例示した具体例を様々に変形、変更したものが含まれる。
また、本明細書または図面に説明した技術要素は、単独であるいは各種の組合せによって技術的有用性を発揮するものであり、出願時の請求項に記載の組合せに限定されるものではない。また、本明細書または図面に例示した技術は複数の目的を同時に達成し得るものであり、そのうちの一つの目的を達成すること自体で技術的有用性を持つものである。
Specific examples of the present invention have been described in detail above, but these are merely examples and do not limit the scope of the claims. The technology described in the claims includes various modifications and changes of the specific examples illustrated above.
In addition, the technical elements described in the present specification or drawings exhibit technical usefulness alone or in various combinations, and are not limited to the combinations described in the claims at the time of filing. In addition, the technology exemplified in the present specification or the drawings can achieve a plurality of objects at the same time, and has technical utility by achieving one of the objects.

実施例1の半導体装置の要部断面図を示す。FIG. 3 is a cross-sectional view of main parts of the semiconductor device of Example 1; 実施例1の半導体装置の製造工程を示す。1 shows a manufacturing process of a semiconductor device of Example 1. 実施例1の半導体装置の製造工程を示す。1 shows a manufacturing process of a semiconductor device of Example 1. 実施例1の半導体装置の製造工程を示す。1 shows a manufacturing process of a semiconductor device of Example 1. 実施例1の半導体装置の製造工程を示す。1 shows a manufacturing process of a semiconductor device of Example 1. 実験例1の電流−電圧特性の測定結果を示す。The measurement result of the current-voltage characteristic of Experimental example 1 is shown. 実施例2の半導体装置の要部断面図を示す。FIG. 5 is a cross-sectional view of a principal part of a semiconductor device of Example 2. 実施例3の半導体装置の要部断面図を示す。FIG. 6 is a cross-sectional view of a principal part of a semiconductor device of Example 3. 実施例4の半導体装置の要部断面図を示す。FIG. 10 is a cross-sectional view of a principal part of a semiconductor device of Example 4;

符号の説明Explanation of symbols

3,303,313:貫通口
10,110,210,310:半導体装置
15,115,215,315:半導体上層
18,318:半導体下層
20,120,220,320:半導体積層体
30:格子不整合層
40:転位
3, 303, 313: Through holes 10, 110, 210, 310: Semiconductor devices 15, 115, 215, 315: Semiconductor upper layer 18, 318: Semiconductor lower layer 20, 120, 220, 320: Semiconductor stacked body 30: Lattice mismatch Layer 40: dislocation

Claims (4)

半導体下層と、その半導体下層の表面の一部に積層している半導体上層と、を有する半導体積層体を含む半導体装置の製造方法であって、
半導体下層の表面の一部に、半導体上層とは格子定数が異なる格子不整合層を形成する工程と、
格子不整合層の表面と格子不整合層で被覆されていない半導体下層の表面に、半導体上層を結晶成長させる工程と、
格子不整合層上の半導体上層に形成された転位を介してウェットエッチング液を導入し、格子不整合層とその格子不整合層上の半導体上層を除去して半導体下層の表面の一部を露出させる工程と、を備える半導体積層体を含む半導体装置の製造方法。
A method of manufacturing a semiconductor device including a semiconductor stacked body having a semiconductor lower layer and a semiconductor upper layer stacked on a part of the surface of the semiconductor lower layer,
Forming a lattice mismatch layer having a lattice constant different from that of the semiconductor upper layer on a part of the surface of the semiconductor lower layer;
Crystal growth of a semiconductor upper layer on the surface of the lattice mismatch layer and the surface of the semiconductor lower layer not covered with the lattice mismatch layer;
Wet etchant is introduced through dislocations formed in the semiconductor upper layer on the lattice mismatch layer, and the lattice mismatch layer and the semiconductor upper layer on the lattice mismatch layer are removed to expose a part of the surface of the semiconductor lower layer. And a method of manufacturing a semiconductor device including a semiconductor stacked body.
前記半導体下層と前記半導体上層が、窒化物半導体であることを特徴とする請求項1に記載の半導体積層体を含む半導体装置の製造方法。   2. The method of manufacturing a semiconductor device including a semiconductor stacked body according to claim 1, wherein the semiconductor lower layer and the semiconductor upper layer are nitride semiconductors. 前記半導体下層と前記半導体上層が、窒化ガリウム系半導体であり、
前記格子不整合層が、窒化アルミニウムであることを特徴とする請求項2に記載の半導体積層体を含む半導体装置の製造方法。
The semiconductor lower layer and the semiconductor upper layer are gallium nitride based semiconductors,
The method for manufacturing a semiconductor device including a semiconductor stacked body according to claim 2, wherein the lattice mismatching layer is aluminum nitride.
前記ウェットエッチング液が、リン酸、TMAH及びKOHの少なくとも1つを含むことを特徴とする請求項3に記載の半導体積層体を含む半導体装置の製造方法。   4. The method of manufacturing a semiconductor device including a semiconductor stacked body according to claim 3, wherein the wet etching solution contains at least one of phosphoric acid, TMAH, and KOH.
JP2008256821A 2008-10-01 2008-10-01 Manufacturing method of semiconductor device including semiconductor laminate Pending JP2010087376A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008256821A JP2010087376A (en) 2008-10-01 2008-10-01 Manufacturing method of semiconductor device including semiconductor laminate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008256821A JP2010087376A (en) 2008-10-01 2008-10-01 Manufacturing method of semiconductor device including semiconductor laminate

Publications (1)

Publication Number Publication Date
JP2010087376A true JP2010087376A (en) 2010-04-15

Family

ID=42251016

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008256821A Pending JP2010087376A (en) 2008-10-01 2008-10-01 Manufacturing method of semiconductor device including semiconductor laminate

Country Status (1)

Country Link
JP (1) JP2010087376A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013004594A (en) * 2011-06-14 2013-01-07 Renesas Electronics Corp Semiconductor device and semiconductor device manufacturing method
JP2014063957A (en) * 2012-09-24 2014-04-10 Toyoda Gosei Co Ltd Semiconductor device and method for manufacturing the same
CN114730739A (en) * 2019-12-05 2022-07-08 苏州晶湛半导体有限公司 Semiconductor structure and manufacturing method thereof

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013004594A (en) * 2011-06-14 2013-01-07 Renesas Electronics Corp Semiconductor device and semiconductor device manufacturing method
JP2014063957A (en) * 2012-09-24 2014-04-10 Toyoda Gosei Co Ltd Semiconductor device and method for manufacturing the same
CN114730739A (en) * 2019-12-05 2022-07-08 苏州晶湛半导体有限公司 Semiconductor structure and manufacturing method thereof
CN114730739B (en) * 2019-12-05 2023-06-06 苏州晶湛半导体有限公司 Semiconductor structure and manufacturing method thereof

Similar Documents

Publication Publication Date Title
JP5355888B2 (en) Method for fabricating a nitride-based transistor having a cap layer and a buried gate
JP5323527B2 (en) Manufacturing method of GaN-based field effect transistor
KR101202497B1 (en) Nitride-based transistors with a protective layer and a low-damage recess and methods of fabrication thereof
JP5923712B2 (en) Semiconductor device and manufacturing method thereof
JP2008124262A (en) AlGaN/GaN-HEMT MANUFACTURING METHOD USING SELECTION-REGROWTH
WO2016141762A1 (en) Iii-nitride enhancement hemt and preparation method therefor
JP2009032713A (en) NITRIDE SEMICONDUCTOR TRANSISTOR IN WHICH GaN IS MADE AS CHANNEL LAYER, AND ITS MANUFACTURING METHOD
JP4906023B2 (en) GaN-based semiconductor device
JP2009032803A (en) Field effect transistor and its manufacturing method
JP2012033688A (en) Method of manufacturing semiconductor device
JP4822457B2 (en) Manufacturing method of semiconductor device
JP2012243792A (en) GaN THIN FILM BONDED SUBSTRATE AND METHOD OF MANUFACTURING THE SAME, AND GaN-BASED HIGH ELECTRON MOBILITY TRANSISTOR AND METHOD OF MANUFACTURING THE SAME
US11430875B2 (en) Method for manufacturing transistor
JP2012238751A (en) Semiconductor device and manufacturing method of the same
JP5276849B2 (en) Manufacturing method of nitride semiconductor device
JP2003258005A (en) GaN-SYSTEM HETEROJUNCTION FIELD-EFFECT TRANSISTOR AND METHOD FOR CONTROLLING ITS CHARACTERISTIC
JP2010157603A (en) Method of manufacturing compound semiconductor device
JP2010087376A (en) Manufacturing method of semiconductor device including semiconductor laminate
JP2005203544A (en) Nitride semiconductor device and its manufacturing method
JP5158470B2 (en) Manufacturing method of nitride semiconductor device
JP2012064663A (en) Nitride semiconductor device and method of manufacturing the same
JP2009246307A (en) Semiconductor device and method of manufacturing the same
JP2010114219A (en) Semiconductor device and method of manufacturing the same
JP2010165783A (en) Field effect transistor, and method of manufacturing the same
JP5463529B2 (en) Method for manufacturing field effect transistor