JP2010044835A - 試験モジュールおよび試験方法 - Google Patents
試験モジュールおよび試験方法 Download PDFInfo
- Publication number
- JP2010044835A JP2010044835A JP2008209080A JP2008209080A JP2010044835A JP 2010044835 A JP2010044835 A JP 2010044835A JP 2008209080 A JP2008209080 A JP 2008209080A JP 2008209080 A JP2008209080 A JP 2008209080A JP 2010044835 A JP2010044835 A JP 2010044835A
- Authority
- JP
- Japan
- Prior art keywords
- pattern
- counter
- test
- fail
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/56—External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/56—External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
- G11C29/56008—Error analysis, representation of errors
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
【解決手段】被試験デバイスを試験する試験モジュールであって、被試験デバイスに与える試験パターンおよび試験パターンに対応する期待値パターンをパターンプログラムに基づいて生成するパターン生成部と、試験パターンを与えた被試験デバイスが出力する出力パターンを取得する出力パターン取得部と、出力パターンと期待値パターンとを比較する比較部と、比較部での出力パターンと期待値パターンとの比較が不一致の場合に出力されるフェイル情報の出力回数をカウントするフェイルカウンタと、フェイルカウンタの動作を、パターンプログラムに含まれる制御命令により制御する制御部と、を備えた試験モジュールを提供する。
【選択図】図1
Description
110 パターン生成部
112 パターン出力部
114 出力パターン取得部
116 比較部
118 カウンタ部
120 フェイルメモリ
122 算出部
124 制御部
126 制御テーブル
130 チェックカウンタ
132 フェイルカウンタ
134 イベントカウンタ
136 レジスタ
138 レジスタ
140 レジスタ
142 ストア部
200 被試験デバイス
Claims (11)
- 被試験デバイスを試験する試験モジュールであって、
前記被試験デバイスに与える試験パターンおよび前記試験パターンに対応する期待値パターンをパターンプログラムに基づいて生成するパターン生成部と、
前記試験パターンを与えた前記被試験デバイスが出力する出力パターンを取得する出力パターン取得部と、
前記出力パターンと前記期待値パターンとを比較する比較部と、
前記比較部での前記出力パターンと前記期待値パターンとの比較が不一致の場合に出力されるフェイル情報の出力回数をカウントするフェイルカウンタと、
前記フェイルカウンタの動作を、前記パターンプログラムに含まれる制御命令により制御する制御部と、
を備えた試験モジュール。 - 前記比較部が比較した前記出力パターンおよび前記期待値パターンの比較ビット数をカウントするチェックカウンタ、をさらに備え、
前記制御部は、前記チェックカウンタの動作を前記制御命令によりさらに制御する、
請求項1に記載の試験モジュール。 - 前記比較部は、前記出力パターンまたは前記期待値パターンの中で指定されるイベントを検知し、
前記比較部が前記イベントを検知した回数を計数するイベントカウンタ、をさらに備え、
前記制御部は、前記イベントカウンタの動作を前記制御命令によりさらに制御する、
請求項2に記載の試験モジュール。 - 前記フェイルカウンタ、前記チェックカウンタまたは前記イベントカウンタの各カウンタの動作を指示する制御データを制御コードに対応付けて記録する制御テーブル、をさらに備え、
前記制御部は、前記制御命令で指定する制御コードに対応付けられている制御データを前記制御テーブルから取得して、取得した前記制御データに従い前記各カウンタを制御する、
請求項3に記載の試験モジュール。 - 前記各カウンタの値を一時的に取り込むレジスタと、前記各カウンタの値を格納するフェイルメモリとをさらに備え、
前記制御部は、前記制御データに含まれるリセットデータに基づき前記各カウンタをリセットし、前記制御データに含まれるロックデータに基づき前記各カウンタの値を前記レジスタにセットし、前記制御データに含まれるストアデータに基づき前記レジスタにセットされた値を前記フェイルメモリに書き込む、
請求項4に記載の試験モジュール。 - 前記各カウンタは、前記被試験デバイスに前記試験パターンまたは前記出力パターンを入出力するチャネル毎に設けられている、
請求項5に記載の試験モジュール。 - 前記フェイルメモリを複数備え、
複数の前記フェイルメモリは、前記各カウンタの各々に対応して設けられている、
請求項6に記載の試験モジュール。 - 前記フェイルメモリを複数備え、
複数の前記フェイルメモリは、前記チャネル毎に設けられている、
請求項6に記載の試験モジュール。 - 前記フェイルカウンタおよび前記チェックカウンタの値に基づきエラーレートを算出する算出部、
をさらに備えた請求項2に記載の試験モジュール。 - 前記制御部は、前記フェイルカウンタ、前記チェックカウンタまたは前記イベントカウンタの各カウンタの動作を任意に停止する、
請求項4に記載の試験モジュール。 - 被試験デバイスを試験する試験方法であって、
前記被試験デバイスに与えるべき試験パターンおよび前記試験パターンに対応する期待値パターンをパターンプログラムに基づいて生成するパターン生成段階と、
前記試験パターンを与えた前記被試験デバイスが出力する出力パターンを取得する出力パターン取得段階と、
前記出力パターンと前記期待値パターンとを比較する比較段階と、
前記比較段階での前記出力パターンと前記期待値パターンとの比較が不一致の場合に出力されるフェイル情報の出力回数をカウントするフェイルカウント段階と、
前記フェイルカウント段階におけるカウント動作を、前記パターンプログラムに含まれる制御命令により制御する制御段階と、
を備えた試験方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008209080A JP5038256B2 (ja) | 2008-08-14 | 2008-08-14 | 試験モジュールおよび試験方法 |
PCT/JP2009/003866 WO2010018689A1 (ja) | 2008-08-14 | 2009-08-11 | 試験モジュールおよび試験方法 |
CN2009801312188A CN102119426A (zh) | 2008-08-14 | 2009-08-11 | 测试模块及测试方法 |
TW098127284A TW201007743A (en) | 2008-08-14 | 2009-08-13 | Test module and test method |
US13/015,481 US8756465B2 (en) | 2008-08-14 | 2011-01-27 | Test module and a test method for reading a number of fails for a device under test (DUT) |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008209080A JP5038256B2 (ja) | 2008-08-14 | 2008-08-14 | 試験モジュールおよび試験方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010044835A true JP2010044835A (ja) | 2010-02-25 |
JP5038256B2 JP5038256B2 (ja) | 2012-10-03 |
Family
ID=41668836
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008209080A Expired - Fee Related JP5038256B2 (ja) | 2008-08-14 | 2008-08-14 | 試験モジュールおよび試験方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8756465B2 (ja) |
JP (1) | JP5038256B2 (ja) |
CN (1) | CN102119426A (ja) |
TW (1) | TW201007743A (ja) |
WO (1) | WO2010018689A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102087603B1 (ko) | 2013-10-07 | 2020-03-11 | 삼성전자주식회사 | 메모리 테스트 장치 및 이의 동작 방법 |
US11486926B1 (en) * | 2020-12-04 | 2022-11-01 | Xilinx, Inc. | Wearout card use count |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01205798A (ja) * | 1988-02-12 | 1989-08-18 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JPH1196792A (ja) * | 1997-09-19 | 1999-04-09 | Advantest Corp | 半導体試験装置 |
JP2002056692A (ja) * | 2000-08-11 | 2002-02-22 | Advantest Corp | 半導体メモリ試験方法・半導体メモリ試験装置 |
JP2006012253A (ja) * | 2004-06-23 | 2006-01-12 | Advantest Corp | 試験装置及び試験方法 |
JP2011023058A (ja) * | 2009-07-15 | 2011-02-03 | Hitachi Ltd | 測定装置及び測定方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4597829B2 (ja) * | 2005-09-27 | 2010-12-15 | パトレネラ キャピタル リミテッド, エルエルシー | メモリ |
DE602007008216D1 (de) * | 2006-04-06 | 2010-09-16 | Advantest Corp | Testvorrichtung und testverfahren |
KR100824141B1 (ko) * | 2006-09-29 | 2008-04-21 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 |
-
2008
- 2008-08-14 JP JP2008209080A patent/JP5038256B2/ja not_active Expired - Fee Related
-
2009
- 2009-08-11 WO PCT/JP2009/003866 patent/WO2010018689A1/ja active Application Filing
- 2009-08-11 CN CN2009801312188A patent/CN102119426A/zh active Pending
- 2009-08-13 TW TW098127284A patent/TW201007743A/zh unknown
-
2011
- 2011-01-27 US US13/015,481 patent/US8756465B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01205798A (ja) * | 1988-02-12 | 1989-08-18 | Matsushita Electric Ind Co Ltd | 半導体記憶装置 |
JPH1196792A (ja) * | 1997-09-19 | 1999-04-09 | Advantest Corp | 半導体試験装置 |
JP2002056692A (ja) * | 2000-08-11 | 2002-02-22 | Advantest Corp | 半導体メモリ試験方法・半導体メモリ試験装置 |
JP2006012253A (ja) * | 2004-06-23 | 2006-01-12 | Advantest Corp | 試験装置及び試験方法 |
JP2011023058A (ja) * | 2009-07-15 | 2011-02-03 | Hitachi Ltd | 測定装置及び測定方法 |
Also Published As
Publication number | Publication date |
---|---|
US20110145664A1 (en) | 2011-06-16 |
JP5038256B2 (ja) | 2012-10-03 |
WO2010018689A1 (ja) | 2010-02-18 |
TW201007743A (en) | 2010-02-16 |
CN102119426A (zh) | 2011-07-06 |
US8756465B2 (en) | 2014-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6460623B2 (ja) | 試験測定装置、そのトリガ設定方法及び試験測定装置用プログラム | |
US7168021B2 (en) | Built-in test circuit for an integrated circuit device | |
TWI598602B (zh) | 半導體裝置、測試裝置及測試系統 | |
JP5038256B2 (ja) | 試験モジュールおよび試験方法 | |
US6256593B1 (en) | System for evaluating and reporting semiconductor test processes | |
JP2007225554A (ja) | 試験システム、付加装置および試験方法 | |
KR100973859B1 (ko) | 시험 장치, 및 시험 방법 | |
JP5545771B2 (ja) | 診断装置、診断方法および診断プログラム診断方法 | |
JP2016164577A (ja) | 高速フェイルメモリデータ取得装置およびその方法 | |
JP3662439B2 (ja) | 半導体試験用データ処理装置及び方法並びに半導体試験装置 | |
JP2008082976A (ja) | Fbm生成装置、fbm生成方法 | |
US8072232B2 (en) | Test apparatus that tests a device under test having a test function for sequentially outputting signals | |
JP2002074986A (ja) | Dc試験装置及び半導体試験装置 | |
US20110270599A1 (en) | Method for testing integrated circuit and semiconductor memory device | |
KR101228167B1 (ko) | 프로그램, 시험 장치, 및 시험 방법 | |
CN113567829B (zh) | 一种电路板的测试方法及装置 | |
JP4952160B2 (ja) | 半導体試験装置 | |
JP2002156413A (ja) | 半導体試験装置 | |
JP2009068848A (ja) | 半導体試験装置 | |
JP2017045090A (ja) | 半導体集積回路及び電子機器 | |
CN118197391A (zh) | 分析和报告准确数据使存储芯片中的多个信号同步的技术 | |
JP4952546B2 (ja) | 波形発生装置及び半導体試験装置 | |
JP2009032326A (ja) | 半導体試験装置およびその診断方法 | |
JP2005050145A (ja) | Ram検査領域検証方法および回路 | |
JP2018097559A (ja) | デバック回路およびデバック試験方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110624 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120508 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120608 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120626 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120705 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150713 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |