JP2009152521A - 半導体製造装置および半導体製造方法 - Google Patents

半導体製造装置および半導体製造方法 Download PDF

Info

Publication number
JP2009152521A
JP2009152521A JP2008075957A JP2008075957A JP2009152521A JP 2009152521 A JP2009152521 A JP 2009152521A JP 2008075957 A JP2008075957 A JP 2008075957A JP 2008075957 A JP2008075957 A JP 2008075957A JP 2009152521 A JP2009152521 A JP 2009152521A
Authority
JP
Japan
Prior art keywords
wafer
gas
reaction chamber
semiconductor manufacturing
supplying
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2008075957A
Other languages
English (en)
Other versions
JP4956470B2 (ja
Inventor
Masami Yajima
雅美 矢島
Kunihiko Suzuki
邦彦 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nuflare Technology Inc
Original Assignee
Nuflare Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nuflare Technology Inc filed Critical Nuflare Technology Inc
Priority to JP2008075957A priority Critical patent/JP4956470B2/ja
Priority to US12/324,578 priority patent/US7967912B2/en
Priority to TW097145946A priority patent/TWI458032B/zh
Publication of JP2009152521A publication Critical patent/JP2009152521A/ja
Application granted granted Critical
Publication of JP4956470B2 publication Critical patent/JP4956470B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Chemical Vapour Deposition (AREA)

Abstract

【課題】本発明は、生産性高く、ウェーハに均一な成膜を行うことが可能な半導体製造装置および半導体製造方法を提供する。
【解決手段】本発明の半導体製造装置は、ウェーハwが導入される反応室11と、この反応室11の上部に配置され、ソースガスを含む第1のプロセスガスを供給するためのガス供給口12aと、第1のプロセスガスをウェーハ上に整流状態で供給するための第1の整流板14aと、反応室11の下部に配置され、ガスを排出するための第1のガス排出口13aと、反応室11の上部に配置され、ガスを排出するための第2のガス排出口13bと、ウェーハwを加熱するためのヒータ18a、18bと、ウェーハwを保持するためのサセプタ17と、ウェーハwを回転させるための回転駆動機構16を備える。
【選択図】図1

Description

本発明は、半導体ウェーハを加熱しながらプロセスガスを供給して成膜を行なう半導体製造装置および半導体製造方法に関する。
近年、半導体装置の低価格化、高性能化の要求に伴い、成膜工程における高い生産性とともに、膜厚均一性の向上など高品質化が要求されている。
このような要求を満たすために、枚葉式のエピタキシャル成膜装置を用い、例えば900rpm以上で高速回転しながら加熱する手法が用いられている(例えば特許文献1など参照)。そして、例えばφ300mmの大口径ウェーハを用いるとともに、安価なトリクロロシラン(以下TCSと記す)、ジクロロシランなどのCl系ソースガスを用いることにより、さらなる生産性、膜厚均一性の向上が期待されている。
しかしながら、例えばIGBT(絶縁ゲート型バイポーラトランジスタ)などに用いられる150μmを超えるような厚いエピタキシャル膜を形成する際、十分な生産性を得ることが困難であるという問題がある。
さらに、ウェーハ上に上述したようなソースガスを供給することにより、エピタキシャル膜が形成されるとともに、外周方向へのガス流が発生する。このようなガス流は、例えば反応室壁面などの部材に到達し、パーティクルの発生要因となる堆積物を生成し易いとともに、上下方向のガス流を形成する。
そして、上方向のガス流は反応室の上壁との間で滞留し、ウェーハ周辺部の成膜性に影響を与える。さらに、下方向のガス流は、排気前に滞留を起こし、ヒータユニットや、これを回転させる回転駆動機構内に侵入し、生成される堆積物による詰まりなどにより生産性を低下させるなどの不具合を引き起こすという問題がある。
そのため、反応室の径を大きくすることが考えられるが、装置が大型化してしまうという問題がある。また、ヒータユニット、回転駆動機構内にパージガスを導入することが考えられるが、大量のパージガスが必要となり、ランニングコストが増大するという問題がある。
特開平11−67675号公報
上述したように、例えば半導体装置の厚膜形成工程において、高い生産性を得ることが困難であると共に、反応室内部のガス流による膜厚均一性の低下や堆積物の生成など問題が生じている。
そこで、本発明は、生産性高く、反応室内部のガス流を制御して滞留を抑制し、ウェーハに均一な成膜を行うことが可能な半導体製造装置および半導体製造方法を提供することを目的とするものである。
本発明の半導体製造装置は、ウェーハが導入される反応室と、この反応室の上部に配置され、ソースガスを含む第1のプロセスガスを供給するためのガス供給機構と、第1のプロセスガスをウェーハ上に整流状態で供給するための第1の整流板と、反応室の下部に配置される第1のガス排出機構と、反応室の上部に配置される第2のガス排出機構と、ウェーハを加熱するヒータと、ウェーハを保持するサセプタと、ウェーハを回転させる回転駆動機構を備えることを特徴とする。
また、本発明の半導体製造装置において、第1の整流板の外周に設けられ、その下端がウェーハの上面と所定距離離間するように配置される仕切り板を備えることが好ましい。
また、本発明の半導体製造装置において、仕切り板の外周に設けられ、希釈ガス、成膜反応抑制ガスあるいはクリーニングガスのいずれかを含む第2のプロセスガスを、ウェーハの外周上に整流状態で供給するための第2の整流板を備えることが好ましい。
本発明の半導体製造方法は、反応室内にウェーハを搬入し、ウェーハを、サセプタ上に載置し、ウェーハの表面に、ソースガスを含む第1のプロセスガスを整流状態で供給し、反応室の下部および上部よりガスを排出して、反応室内を所定の圧力となるように調整し、ウェーハを回転させながら加熱して、ウェーハの表面に成膜することを特徴とする。
また、本発明の半導体製造方法において、ウェーハの外周上に、希釈ガス、成膜反応抑制ガスあるいはクリーニングガスのいずれかを含む第2のプロセスガスを整流状態で供給することが好ましい。
また、本発明の半導体製造装置は、ウェーハが導入される反応室と、この反応室の上部に配置され、ソースガスを含むプロセスガスを供給するためのガス供給機構と、第1のプロセスガスをウェーハ上に整流状態で供給するための整流板と、反応室の下部に配置される第1のガス排出機構と、反応室の上部に配置される第2のガス排出機構と、ウェーハを加熱するためのヒータとウェーハを保持するためのサセプタを備えるヒータユニットと、ヒータユニットに接続され、ウェーハを回転させる回転駆動機構と、ヒータユニットと反応室の底面との間に設置され、回転軸方向から外周方向にガス流を形成するフィンを備えることを特徴とする。
本発明の半導体製造装置において、ヒータユニットの外周で、フィンの水平位置より上方に、上部に第2のガス排出機構と接続される開口部を有するライナーが形成されていることが好ましい。
また、本発明の半導体製造装置において、ヒータユニットと反応室の底面との間の空隙は、回転軸方向から外周方向に狭くなる部分を有することが好ましい。
本発明の半導体製造方法は、反応室内でヒータユニット上にウェーハを保持し、ウェーハの表面に、ソースガスを含むプロセスガスを整流状態で供給し、ウェーハを回転駆動機構により回転させながら加熱し、反応室の底面上に、回転の回転軸方向から外周方向にガス流を形成し、反応室の下部および上部よりガスを排出して、反応室内を所定の圧力となるように調整することを特徴とするものである。
本発明の半導体製造方法において、ヒータユニット内部または回転駆動機構からガス流が形成されることが好ましい。
本発明によれば、半導体製造装置および半導体製造方法において、生産性高く、ウェーハに均一な成膜を行うことが可能となる。
以下、本発明の実施形態について、図を参照して説明する。
(実施形態1)
図1に本実施形態の半導体製造装置の断面図を示す。図に示すように、ウェーハwが成膜処理される反応室11には、反応室11上方より、TCS、ジクロロシランなどのソースガスを含むプロセスガスをウェーハw上に供給するためのガス供給口12a、ウェーハwの外周上に希釈ガス、成膜反応抑制ガスあるいはクリーニングガスなどを供給するためのガス供給口12bが設置されている。そして、反応室11下方および上方壁面には、それぞれ複数箇所、例えば2箇所にガスを排出し、反応室11内の圧力を一定(常圧)に制御するためのガス排出口13a、13bが設置されている。
反応室11上部には、ガス供給口12aから供給されたプロセスガスを、ウェーハw上に整流状態で供給するための整流板14aと、その外周にガス供給口12bから供給された希釈ガスなどを、ウェーハwの外周上に整流状態で供給するための整流板14bが、それぞれ設置されている。そして、整流板14a、14bの間、すなわち整流板14aの外周と、整流板14bの外周にそれぞれ配置され、上端が反応室11上部に接続され、下端がウェーハw表面から例えば20mmの高さとなるように配置された仕切り板15a、15bが設置されている。
反応室11の下方には、モータ(図示せず)、回転軸(図示せず)などから構成されるウェーハwを回転させるための回転駆動機構16と、回転駆動機構16と接続され、ウェーハwを保持するためのサセプタ17が設置されている。サセプタ17の下方には、ウェーハwを加熱するためのインヒータ18aが設置され、サセプタ17とインヒータ18aの間に、ウェーハwの周縁部を加熱するためのアウトヒータ18bが設置されている。インヒータ18aの下部には、ウェーハwを効率的に加熱するための円盤状のリフレクター19が設置されている。
図2に排気系の概念図を示す。それぞれ2箇所に形成されたガス排出口13a、13bは、それぞれ一元化されて反応室11外部の排気管20a、20bと接続されている。排気管20a、20bには、それぞれ圧力計21a、21b、圧力制御弁22a、22bが設けられている。そして排気管20a、20bはさらに一元化され、拡散ポンプ23と接続されている。
このような半導体製造装置を用いて、ウェーハw上に例えばSiエピタキシャル膜を形成する。先ず、例えばφ200mmのウェーハwを、反応室11に導入し、サセプタ17上に載置する。そして、ウェーハwの温度が1100℃となるように、インヒータ18a、アウトヒータ18bの温度を制御するとともに、ウェーハwを、回転駆動機構16により例えば900rpmで回転させる。
そして、ガス供給口12aより、例えばTCS濃度が2.5%となるように調製されたプロセスガスを、例えば50SLMで導入し、整流板14aを介して整流状態でウェーハw上供給し、ウェーハ上にSiエピタキシャル膜を成長させる。
このとき、同時にガス供給口12bより、例えば希釈ガスとしてHを50SLMで導入し、整流板14bを介して整流状態でウェーハw外周上に供給し、ウェーハw外周上のTCSを含むプロセスガスを希釈する。供給された希釈ガスは、その供給速度、濃度の制御、仕切り板15により、ウェーハw上への流入、プロセスガスとの混合が抑えられる。
このとき、ウェーハw上に供給され、余剰となったTCSを含むプロセスガス、希釈ガス、反応副生成物であるHClなどのガスは、図1における矢印に示すような経路で、反応室の壁面11aに到達した後、反応室の壁面11aに沿うように、上方あるいは下方に流れる。そして、滞留することなく、ガス排出口13a、13bに到達し、拡散ポンプ23により、ガス排出口13a、13bと、これらとそれぞれ接続された排気管20a、20bを介して排出される。
このとき、ガス排出口13a、13bにそれぞれ設けられた圧力計21a、21bにより圧力を検出し、検出された圧力に基づき、圧力制御弁22a、22bの開度を調整する。このようにして、反応室11内の圧力を一定(常圧)に制御する。
このように、ウェーハw上に、整流状態でTCSなどCl系ソースガスを含むプロセスガスを供給し、反応室11内で滞留することなく、直ちにガス排出口13a、13bより排出されることにより、装置を大型化することなく、エピタキシャル成長率を向上させることができる。
Cl系ソースガスを用いたエピタキシャル成長においては、時間が経つにつれて、エピタキシャル成長率が低下する。例えばTCSを用いた場合、TCSとHを供給すると、
SiHCl+H→Si+3HCl・・・(1)
の反応が右側に進行することにより、Siエピタキシャル膜が形成されるが、SiとともにHClが生成される。上方のガス排出口13bがない場合、上方に流れたHClは、対流を起こし、再びウェーハ表面へと流れる。(1)に示される反応は、複数の反応からなる平衡反応であるため、ウェーハw上のHClモル比が高くなると、平衡は左側にシフトする。従って、Siの生成反応の進行が抑えられ、エピタキシャル成長率が低下すると考えられる。
そこで、上方に流れたHClをそのまま排出させ、滞留を抑制した状態で、TCSを供給することにより、(1)式の平衡反応が右側に進行することになると考えられる。
さらに、ウェーハw上にソースガスを含むプロセスガスを供給するとともに、ウェーハw外周上に、希釈ガスであるHを供給することにより、成膜工程と並行して、ウェーハw外周へのポリシリコンなどの堆積を抑制することが可能となる。
このときウェーハw外周上に供給されるガスとして、Hを用いたが、希釈ガスとしては、Hに限定されるものではなく、成膜反応に影響しないHe、Arなどの不活性ガスを用いることも可能である。その場合、Arなどの重いガスを用いることにより、より効果的にウェーハw外周上のプロセスガスを希釈除去することが可能となる。さらに、このようなH、Arなどの希釈ガスに限定されるものではなく、成膜反応の平衡を成膜抑制側にシフトさせることが可能なHClなどの成膜反応抑制ガスを含むことも効果的である。また、適宜濃度の調整されたHClなどを含むクリーニングガスを供給することにより、ウェーハw外周に堆積したポリシリコンなどの堆積物を除去することも可能である。
このようにして、成膜工程と並行して、ウェーハw外周上の堆積物を抑制、除去することにより、パーティクルの発生、ウェーハwの貼り付きなどによるウェーハ品質への影響を抑えることができる。また、堆積物による部材の劣化が抑えられるため、クリーニング頻度が低減され、生産性の低下を抑えることが可能となる。
本実施形態において、それぞれ異なるガスを供給するために、整流板14a、14bを設けているが、整流板により、ガスを整流することにより、ウェーハw上に均一にガスを供給することができる。従って、ウェーハw上に形成されるエピタキシャル膜などの膜厚の均一性を図ることが可能となる。また、ウェーハw外周上に整流されたガスを供給することにより、ウェーハw外周上のソースガスを効果的に除去することができる。
そして、整流板14a、14bの下部に、整流板14aと整流板14bの間に下端がウェーハw表面から20mmの高さとなるように、仕切り板15aが設置されている。ウェーハw上に供給されるプロセスガスと、ウェーハw外周上に供給されるガスの混合状態は、主にウェーハw外周上に供給されるガスの速度、濃度に支配されるものの、このように、仕切り板15aを設けることにより、ガスの混合をより効果的に抑制することができる。
ガスの混合抑制の観点では、仕切り板15aはウェーハw近くまで設けられることが好ましいと考えられる。しかしながら、回転するウェーハw上に供給されるガスは、ウェーハw上に境界層を形成し、余剰のガスは外周方向に排出されるため、その排出経路において障害とならないように配置する必要がある。例えば、所望のプロセス条件において、仕切り板15の設置高さを変動させたときの、仕切り板15aへの堆積物量を測定し、堆積物の生成量が少なくなる高さとなるように配置すればよい。
さらに仕切り板15aと同じ高さとなるように、整流板14bの外周に仕切り板15bを設けているが、仕切り板15bにより、ウェーハw外周上に供給されるガスと排出されるガスの混合を抑えることが可能となる。
(実施形態2)
図3に本実施形態の半導体製造装置の断面図を示す。図に示すように、ウェーハwが成膜処理される反応室31には、反応室31上方より、TCS、ジクロロシランなどのソースガスを含むプロセスガスをウェーハw上に供給するためのガス供給口32が設置されている。そして、反応室31下方および上方壁面には、実施形態1と同様に、それぞれ複数箇所、例えば2箇所にガスを排出し、反応室31内の圧力を一定(常圧)に制御するためのガス排出口33a、33bが設置されている。
反応室31上部には、ガス供給口32aから供給されたプロセスガスを、ウェーハw上に整流状態で供給するための整流板34が設置されている。そして、整流板34の外周に配置され、上端が反応室31上部に接続され、下端がウェーハw表面から例えば20mmの高さとなるように配置された仕切り板35が設置されている。
反応室31の下方には、回転駆動機構36が設けられており、モータ(図示せず)、回転軸36aなどから構成され、その上部にウェーハwを回転させるための回転駆動機構36と接続されたヒータユニット37が設置されている。ヒータユニット37は、ウェーハwを保持するためのサセプタ37aと、これを支持するリング37bから構成されている。そして、その内部に、ウェーハwを加熱するためのインヒータ38aが設置され、サセプタ37とインヒータ38aの間に、ウェーハwの周縁部を加熱するためのアウトヒータ38bが設置されている。インヒータ38aの下部には、ウェーハwを効率的に加熱するための円盤状のリフレクター39が設置されている。ヒータユニット37の下部には、圧力差によるウェーハwの脱落を防止するために、ヒータユニット37内の圧力を反応室31内と等しくするための開口部37cが設けられている。
そして、ヒータユニット37と反応室31の底面との間には、回転軸36aに取付けられ、回転軸36aを回転させることにより、回転軸36a方向から外周方向にガス流を形成する回転板40が設置されている。
図4にこの回転板の上面図を示す。図に示すように、回転板40において、くの字状の複数(ここでは5本)のフィン40aが、その上面に設けられている。また、ヒータユニット37の下面、反応室31の底面には、回転軸方向から外周方向に狭くなるような、突出部41が設けられている。
さらに、反応室31の内側には、ウェーハw面からの下方へのガス流と、回転板40により形成された上方へのガス流を分離するためのライナー42が設けられている。ライナー42の上部には、ウェーハw面からの上方へのガス流を排出するために、ガス排出口33bと接続される開口部42aが形成されている。
なお、排気系は実施形態1と同様に構成される。
このような半導体製造装置を用いて、ウェーハw上に例えばSiエピタキシャル膜を形成する。先ず、実施形態1と同様に、例えばφ200mmのウェーハwを、反応室31に導入し、サセプタ37a上に載置する。そして、ウェーハwの温度が1100℃となるように、インヒータ38a、アウトヒータ38bの温度を制御するとともに、ウェーハwを、回転駆動機構36により例えば900rpmで回転させる。
そして、ガス供給口12aより、例えばTCS濃度が2.5%となるように調製されたプロセスガスを、例えば50SLMで導入し、整流板14aを介して整流状態でウェーハw上供給し、ウェーハ上にSiエピタキシャル膜を成長させる。
このとき、ウェーハw上に供給され、余剰となったTCSを含むプロセスガス、反応副生成物であるHClなどのガスは、図3における矢印に示すような経路で、ライナーの壁面42bに到達した後、ライナー42の壁面42aに沿うように、上方あるいは下方に流れる。
このとき、上方へのガス流は、ライナー42上部に形成された開口部42bを介して、実施形態1と同様に、ガス排出口33bより排出される。
一方、ウェーハwの回転とともに、回転板40が回転し、フィン40aにより回転軸36a方向から外周方向にガス流が形成される。この外周方向へのガス流は、ウェーハwからの下方ガス流とともに、ライナー42の下方の間隙を通って、反応室31の壁面31aに沿うように、上方あるいは下方に流れる。そして、滞留することなく、実施形態1と同様に、ガス排出口33a、33bより排出される。
このとき、実施形態1と同様に、ガス排出口33a、33bの排出圧力を検出し、検出された圧力に基づき、それぞれの圧力制御弁の開度を調整する。このようにして、反応室31内の圧力を一定(常圧)に制御する。
このように、ウェーハw上に、整流状態でTCSなどCl系ソースガスを含むプロセスガスを供給し、反応室31内で滞留することなく、直ちにガス排出口33a、33bより排出されることにより、装置を大型化することなくエピタキシャル成長率を向上させることができる。
そして、回転板40により回転軸36a方向から外周方向にガス流が形成され、反応室31内で滞留することなく、直ちにガス排出口33a、33bより排出されることにより、ヒータユニット37や、これを回転させる回転駆動機構36内へのプロセスガスを含むガス流の侵入を抑えることが可能となる。併せて突出部41により、より効果的にプロセスガスの侵入を抑制することが可能となる。従って、大量のパージガスを要することなく、生成される堆積物による詰まりなどを抑制し、生産性の低下を抑えることが可能となる。
なお、本実施形態において、実施形態1と同様に整流板を分割し、異なるガスを流す構成としてもよい。このような構成により、実施形態1と同様の効果を得ることができる。
また、本実施形態において、回転板40のフィン40aの形状を図4に示すような形状としたが、このような形状に限定されるものではなく、その他例えば、図5に示すようなフィン40bが回転軸36aと離間し、曲面を有している形状や、図6に示すようなフィン40cが板状(直線状)の形状でもよい。
これら実施形態によれば、半導体ウェーハwにエピタキシャル膜などの膜を高い生産性で形成することが可能となる。そして、ウェーハの歩留り向上と共に、素子形成工程及び素子分離工程を経て形成される半導体装置の歩留りの向上、素子特性の安定を図ることが可能となる。特にN型ベース領域、P型ベース領域や、絶縁分離領域などに100μm以上の厚膜成長が必要な、パワーMOSFETやIGBTなどのパワー半導体装置のエピタキシャル形成工程に適用されることにより、良好な素子特性を得ることが可能となる。
また、本実施形態においては、Si単結晶層(エピタキシャル膜)形成の場合を説明したが、本実施形態は、ポリSi層形成時にも適用することも可能である。また、例えばSiO膜やSi膜などSi膜以外の成膜や、例えばGaAs層、GaAlAsやInGaAsなど化合物半導体などにおいても適用することも可能である。その他要旨を逸脱しない範囲で種々変形して実施することができる。
本発明の一態様における半導体製造装置の断面を示す図。 本発明の一態様における排気系の概念図。 本発明の一態様における半導体製造装置の断面を示す図。 本発明の一態様における回転板の構造を示す上面図。 本発明の一態様における回転板の構造を示す上面図。 本発明の一態様における回転板の構造を示す上面図。
符号の説明
11、31…反応室
12a、12b、32…ガス供給口
13a、13b、33a、33b…ガス排出口
14a、14b、34…整流板
15a、15b、35…仕切り板
16、36…回転駆動機構
17、37a…サセプタ
18a、38a…インヒータ
18b、38b…アウトヒータ
19、39…リフレクター
20a、20b…排気管
21a、21b…圧力計
22a、22b…圧力制御弁
23…拡散ポンプ
36a…回転軸
37…ヒータユニット
37b…リング
40…回転板
40a、40b、40c…フィン
41…突出部
42…ライナー

Claims (10)

  1. ウェーハが導入される反応室と、
    この反応室の上部に配置され、ソースガスを含む第1のプロセスガスを供給するためのガス供給機構と、
    前記第1のプロセスガスを前記ウェーハ上に整流状態で供給するための第1の整流板と、
    前記反応室の下部に配置される第1のガス排出機構と、
    前記反応室の上部に配置される第2のガス排出機構と、
    前記ウェーハを加熱するヒータと、
    前記ウェーハを保持するサセプタと、
    前記ウェーハを回転させる回転駆動機構を備えることを特徴とする半導体製造装置。
  2. 前記第1の整流板の外周に設けられ、その下端が前記ウェーハの上面と所定距離離間するように配置される仕切り板を備えることを特徴とする請求項1に記載の半導体製造装置。
  3. 前記仕切り板の外周に設けられ、希釈ガス、成膜反応抑制ガスあるいはクリーニングガスのいずれかを含む第2のプロセスガスを、前記ウェーハの外周上に整流状態で供給するための第2の整流板を備えることを特徴とする請求項1または請求項2に記載の半導体製造装置。
  4. 反応室内でウェーハを保持し、
    前記ウェーハの表面に、ソースガスを含む第1のプロセスガスを整流状態で供給し、
    前記反応室の下部および上部よりガスを排出して、前記反応室内を所定の圧力となるように調整し、
    前記ウェーハを回転させながら加熱して、前記ウェーハの表面に成膜することを特徴とする半導体製造方法。
  5. 前記ウェーハの外周上に、希釈ガス、成膜反応抑制ガスあるいはクリーニングガスのいずれかを含む第2のプロセスガスを整流状態で供給することを特徴とする請求項4に記載の半導体製造方法。
  6. ウェーハが導入される反応室と、
    この反応室の上部に配置され、ソースガスを含むプロセスガスを供給するためのガス供給機構と、
    前記第1のプロセスガスを前記ウェーハ上に整流状態で供給するための整流板と、
    前記反応室の下部に配置される第1のガス排出機構と、
    前記反応室の上部に配置される第2のガス排出機構と、
    前記ウェーハを加熱するためのヒータと前記ウェーハを保持するためのサセプタを備えるヒータユニットと、
    前記ヒータユニットに接続され、前記ウェーハを回転させる回転駆動機構と、
    前記ヒータユニットと前記反応室の底面との間に設置され、回転軸方向から外周方向にガス流を形成するフィンを備えることを特徴とする半導体製造装置。
  7. 前記ヒータユニットの外周で、前記フィンの水平位置より上方に、上部に前記第2のガス排出機構と接続される開口部を有するライナーが形成されていることを特徴とする請求項6に記載の半導体製造装置。
  8. 前記ヒータユニットと前記反応室の底面との間の空隙は、回転軸方向から外周方向に狭くなる部分を有することを特徴とする請求項6または請求項7に記載の半導体製造装置。
  9. 反応室内でヒータユニット上にウェーハを保持し、
    前記ウェーハの表面に、ソースガスを含むプロセスガスを整流状態で供給し、
    前記ウェーハを回転駆動機構により回転させながら加熱し、
    前記反応室の底面上に、前記回転の回転軸方向から外周方向にガス流を形成し、
    前記反応室の下部および上部よりガスを排出して、前記反応室内を所定の圧力となるように調整することを特徴とする半導体製造方法。
  10. 前記ヒータユニット内部または前記回転駆動機構から前記ガス流が形成されることを特徴とする請求項9に記載の半導体製造方法。
JP2008075957A 2007-11-29 2008-03-24 半導体製造装置および半導体製造方法 Expired - Fee Related JP4956470B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2008075957A JP4956470B2 (ja) 2007-11-29 2008-03-24 半導体製造装置および半導体製造方法
US12/324,578 US7967912B2 (en) 2007-11-29 2008-11-26 Manufacturing apparatus for semiconductor device and manufacturing method for semiconductor device
TW097145946A TWI458032B (zh) 2007-11-29 2008-11-27 半導體製造裝置及半導體製造方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2007308852 2007-11-29
JP2007308852 2007-11-29
JP2008075957A JP4956470B2 (ja) 2007-11-29 2008-03-24 半導体製造装置および半導体製造方法

Publications (2)

Publication Number Publication Date
JP2009152521A true JP2009152521A (ja) 2009-07-09
JP4956470B2 JP4956470B2 (ja) 2012-06-20

Family

ID=40921287

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008075957A Expired - Fee Related JP4956470B2 (ja) 2007-11-29 2008-03-24 半導体製造装置および半導体製造方法

Country Status (2)

Country Link
JP (1) JP4956470B2 (ja)
TW (1) TWI458032B (ja)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011023522A (ja) * 2009-07-15 2011-02-03 Nuflare Technology Inc 半導体製造装置および半導体製造方法
JP2011195346A (ja) * 2010-03-17 2011-10-06 Nuflare Technology Inc 成膜装置および成膜方法
JP2012049339A (ja) * 2010-08-27 2012-03-08 Nuflare Technology Inc 成膜装置および成膜方法
WO2013077008A1 (ja) * 2011-11-24 2013-05-30 シャープ株式会社 成膜装置および成膜方法
KR101391883B1 (ko) * 2010-06-22 2014-05-07 가부시키가이샤 뉴플레어 테크놀로지 반도체 제조 장치, 반도체 제조 방법 및 반도체 제조 장치의 클리닝 방법
WO2014103728A1 (ja) * 2012-12-27 2014-07-03 昭和電工株式会社 成膜装置
JP2014127664A (ja) * 2012-12-27 2014-07-07 Showa Denko Kk 成膜装置
US8815711B2 (en) 2010-06-22 2014-08-26 Nuflare Technology, Inc. Manufacturing apparatus and method for semiconductor device and cleaning method of manufacturing apparatus for semiconductor
US9243326B2 (en) 2010-03-26 2016-01-26 Kabushiki Kaisha Toyota Chuo Kenkyusho Surface treatment apparatus
US20160194753A1 (en) * 2012-12-27 2016-07-07 Showa Denko K.K. SiC-FILM FORMATION DEVICE AND METHOD FOR PRODUCING SiC FILM
JP2019057668A (ja) * 2017-09-22 2019-04-11 株式会社東芝 成膜装置、および成膜方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10112400A (ja) * 1996-10-03 1998-04-28 Tokyo Electron Ltd プラズマ処理方法
JP2001077028A (ja) * 1999-09-07 2001-03-23 Fuji Xerox Co Ltd 半導体製造装置および半導体製造システム
JP2002016008A (ja) * 2000-06-30 2002-01-18 Toshiba Ceramics Co Ltd 薄膜気相成長方法及び薄膜気相成長装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0854210B1 (en) * 1996-12-19 2002-03-27 Toshiba Ceramics Co., Ltd. Vapor deposition apparatus for forming thin film
JPH1167675A (ja) * 1997-08-21 1999-03-09 Toshiba Ceramics Co Ltd 高速回転気相薄膜形成装置及びそれを用いる高速回転気相薄膜形成方法
US20050103265A1 (en) * 2003-11-19 2005-05-19 Applied Materials, Inc., A Delaware Corporation Gas distribution showerhead featuring exhaust apertures

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10112400A (ja) * 1996-10-03 1998-04-28 Tokyo Electron Ltd プラズマ処理方法
JP2001077028A (ja) * 1999-09-07 2001-03-23 Fuji Xerox Co Ltd 半導体製造装置および半導体製造システム
JP2002016008A (ja) * 2000-06-30 2002-01-18 Toshiba Ceramics Co Ltd 薄膜気相成長方法及び薄膜気相成長装置

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011023522A (ja) * 2009-07-15 2011-02-03 Nuflare Technology Inc 半導体製造装置および半導体製造方法
JP2011195346A (ja) * 2010-03-17 2011-10-06 Nuflare Technology Inc 成膜装置および成膜方法
US9243326B2 (en) 2010-03-26 2016-01-26 Kabushiki Kaisha Toyota Chuo Kenkyusho Surface treatment apparatus
US8815711B2 (en) 2010-06-22 2014-08-26 Nuflare Technology, Inc. Manufacturing apparatus and method for semiconductor device and cleaning method of manufacturing apparatus for semiconductor
KR101391883B1 (ko) * 2010-06-22 2014-05-07 가부시키가이샤 뉴플레어 테크놀로지 반도체 제조 장치, 반도체 제조 방법 및 반도체 제조 장치의 클리닝 방법
JP2012049339A (ja) * 2010-08-27 2012-03-08 Nuflare Technology Inc 成膜装置および成膜方法
WO2013077008A1 (ja) * 2011-11-24 2013-05-30 シャープ株式会社 成膜装置および成膜方法
JP2013108155A (ja) * 2011-11-24 2013-06-06 Sharp Corp 成膜装置および成膜方法
WO2014103728A1 (ja) * 2012-12-27 2014-07-03 昭和電工株式会社 成膜装置
US20150345046A1 (en) * 2012-12-27 2015-12-03 Showa Denko K.K. Film-forming device
JP2014127664A (ja) * 2012-12-27 2014-07-07 Showa Denko Kk 成膜装置
US20160194753A1 (en) * 2012-12-27 2016-07-07 Showa Denko K.K. SiC-FILM FORMATION DEVICE AND METHOD FOR PRODUCING SiC FILM
JP2019057668A (ja) * 2017-09-22 2019-04-11 株式会社東芝 成膜装置、および成膜方法

Also Published As

Publication number Publication date
TW200937559A (en) 2009-09-01
TWI458032B (zh) 2014-10-21
JP4956470B2 (ja) 2012-06-20

Similar Documents

Publication Publication Date Title
JP4956470B2 (ja) 半導体製造装置および半導体製造方法
US7967912B2 (en) Manufacturing apparatus for semiconductor device and manufacturing method for semiconductor device
JP4956469B2 (ja) 半導体製造装置
US8921212B2 (en) Manufacturing apparatus and method for semiconductor device
JP4933399B2 (ja) 半導体製造方法および半導体製造装置
JP6640596B2 (ja) 成膜方法
JP2010219494A (ja) 縦型熱処理装置及び熱処理方法
WO2020039809A1 (ja) 気相成長装置
KR101633557B1 (ko) 반도체 제조장치 및 반도체 제조방법
JP2008218734A (ja) 気相成長方法および気相成長装置
JP4933409B2 (ja) 半導体製造装置および半導体製造方法
JP2007180528A (ja) 成膜方法及び成膜装置
JP2011151118A (ja) 半導体製造装置および半導体製造方法
JP2010186949A (ja) 半導体製造装置および半導体製造方法
JP2020102533A (ja) SiC化学気相成長装置
JP5107685B2 (ja) 気相成長装置及び気相成長方法
JP2009135229A (ja) 気相成長装置および気相成長方法
JP2010135390A (ja) 成膜装置
JP2011171479A (ja) 半導体製造装置および半導体製造方法
JP2012169543A (ja) 半導体製造装置および半導体製造方法
JP5252896B2 (ja) 気相成長装置及び気相成長方法
JP2011066225A (ja) 半導体製造方法
JP2009135157A (ja) 気相成長装置及び気相成長方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100809

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111220

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120217

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120306

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120316

R150 Certificate of patent or registration of utility model

Ref document number: 4956470

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150323

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees