JP2009048298A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2009048298A5 JP2009048298A5 JP2007211860A JP2007211860A JP2009048298A5 JP 2009048298 A5 JP2009048298 A5 JP 2009048298A5 JP 2007211860 A JP2007211860 A JP 2007211860A JP 2007211860 A JP2007211860 A JP 2007211860A JP 2009048298 A5 JP2009048298 A5 JP 2009048298A5
- Authority
- JP
- Japan
- Prior art keywords
- information
- storage unit
- dma
- transfer
- descriptor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010365 information processing Effects 0.000 claims 23
- 238000000034 method Methods 0.000 claims 4
- 238000003672 processing method Methods 0.000 claims 3
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007211860A JP2009048298A (ja) | 2007-08-15 | 2007-08-15 | 情報処理装置、情報処理方法、当該情報処理方法を実行するためのプログラム及び当該プログラムを記録した媒体、並びにdmaコントローラ、dma転送方法、当該dma転送方法を実行するためのプログラム及び当該プログラムを記録した媒体 |
| US12/218,179 US8151015B2 (en) | 2007-08-15 | 2008-07-10 | Systems and methods for effecting DMA data transfers |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007211860A JP2009048298A (ja) | 2007-08-15 | 2007-08-15 | 情報処理装置、情報処理方法、当該情報処理方法を実行するためのプログラム及び当該プログラムを記録した媒体、並びにdmaコントローラ、dma転送方法、当該dma転送方法を実行するためのプログラム及び当該プログラムを記録した媒体 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2009048298A JP2009048298A (ja) | 2009-03-05 |
| JP2009048298A5 true JP2009048298A5 (enExample) | 2010-05-06 |
Family
ID=40363879
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007211860A Pending JP2009048298A (ja) | 2007-08-15 | 2007-08-15 | 情報処理装置、情報処理方法、当該情報処理方法を実行するためのプログラム及び当該プログラムを記録した媒体、並びにdmaコントローラ、dma転送方法、当該dma転送方法を実行するためのプログラム及び当該プログラムを記録した媒体 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8151015B2 (enExample) |
| JP (1) | JP2009048298A (enExample) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP2755363B1 (en) * | 2011-10-27 | 2016-06-08 | Huawei Technologies Co., Ltd. | Data-fast-distribution method and device |
| US10013372B2 (en) | 2014-04-09 | 2018-07-03 | Hitachi, Ltd. | Input/output apparatus and method |
| US9892071B2 (en) * | 2015-08-03 | 2018-02-13 | Pure Storage, Inc. | Emulating a remote direct memory access (‘RDMA’) link between controllers in a storage array |
| CN114448910B (zh) * | 2022-04-11 | 2022-08-09 | 广州世炬网络科技有限公司 | 5g基站的转发方法、5g基站系统 |
| CN120075176B (zh) * | 2025-04-29 | 2025-07-22 | 中国人民解放军国防科技大学 | 一种基于时间触发的dma发送启动控制方法及装置 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2520905B2 (ja) * | 1987-05-27 | 1996-07-31 | 株式会社日立製作所 | シリアル通信制御装置 |
| US4956771A (en) * | 1988-05-24 | 1990-09-11 | Prime Computer, Inc. | Method for inter-processor data transfer |
| JPH04177445A (ja) * | 1990-11-08 | 1992-06-24 | Nec Corp | ディスクリプタ制御方式 |
| US5797037A (en) * | 1995-03-31 | 1998-08-18 | Cirrus Logic, Inc. | Interrupt request control logic reducing the number of interrupts required for I/O data transfer |
| US5935220A (en) * | 1996-08-09 | 1999-08-10 | Motorola Inc. | Apparatus and method for high speed data and command transfer over an interface |
| JP2001331440A (ja) * | 2000-05-22 | 2001-11-30 | Sharp Corp | データ受信処理装置 |
| JP2002140286A (ja) | 2000-10-31 | 2002-05-17 | Ricoh Co Ltd | 情報処理装置及びdma転送方法 |
| US7216186B2 (en) * | 2001-09-27 | 2007-05-08 | Intel Corporation | Controlling data flow between processor systems |
| JP2004118419A (ja) * | 2002-09-25 | 2004-04-15 | Seiko Epson Corp | 半導体装置、マイクロコンピュータ、電子機器、半導体装置の制御方法 |
| US7353362B2 (en) * | 2003-07-25 | 2008-04-01 | International Business Machines Corporation | Multiprocessor subsystem in SoC with bridge between processor clusters interconnetion and SoC system bus |
| JP2005182505A (ja) * | 2003-12-19 | 2005-07-07 | Kyocera Mita Corp | データ転送制御装置および画像形成装置 |
| US7111092B1 (en) * | 2004-04-16 | 2006-09-19 | Cisco Technology, Inc. | Buffer management technique for a hypertransport data path protocol |
| US7831749B2 (en) * | 2005-02-03 | 2010-11-09 | Solarflare Communications, Inc. | Including descriptor queue empty events in completion events |
| US7987306B2 (en) * | 2005-04-04 | 2011-07-26 | Oracle America, Inc. | Hiding system latencies in a throughput networking system |
-
2007
- 2007-08-15 JP JP2007211860A patent/JP2009048298A/ja active Pending
-
2008
- 2008-07-10 US US12/218,179 patent/US8151015B2/en not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2009527820A5 (enExample) | ||
| JP2006277620A5 (enExample) | ||
| TWI447646B (zh) | 資料傳輸裝置及多個指令的整合方法 | |
| US9990138B2 (en) | Out of order SGL read sorting in a mixed system with PRP read or system that supports only SGL reads | |
| KR101663066B1 (ko) | 하이브리드 디바이스에서의 고체 상태 메모리 커맨드 큐 | |
| JP2013525924A5 (enExample) | ||
| TWI498743B (zh) | 資料儲存系統以及其管理方法 | |
| JP2009037619A5 (enExample) | ||
| JP2009048298A5 (enExample) | ||
| JP2013025793A5 (enExample) | ||
| JP2004032120A5 (enExample) | ||
| JP2009540431A5 (enExample) | ||
| JP2011508296A5 (enExample) | ||
| JP2012032262A5 (enExample) | ||
| JP2014154166A5 (enExample) | ||
| JP2013235347A5 (enExample) | ||
| CN106133677B (zh) | 主机和次级存储装置之间的通信 | |
| CN104123196A (zh) | 增强数据可靠性的系统以及方法 | |
| US8826461B2 (en) | Method and system for protecting data, storage device, and storage device controller | |
| JP2012131081A5 (enExample) | ||
| JP2007122483A5 (enExample) | ||
| JP2017527027A5 (enExample) | ||
| CN116235138B (zh) | 一种应用于固态硬盘ssd的数据读取方法及相关装置 | |
| US20170212711A1 (en) | Disk apparatus and control method | |
| JP2015153443A5 (ja) | 情報処理装置と、その制御方法 |