JP2008191518A - 電気光学装置用基板及び電気光学装置、並びに電子機器 - Google Patents

電気光学装置用基板及び電気光学装置、並びに電子機器 Download PDF

Info

Publication number
JP2008191518A
JP2008191518A JP2007027450A JP2007027450A JP2008191518A JP 2008191518 A JP2008191518 A JP 2008191518A JP 2007027450 A JP2007027450 A JP 2007027450A JP 2007027450 A JP2007027450 A JP 2007027450A JP 2008191518 A JP2008191518 A JP 2008191518A
Authority
JP
Japan
Prior art keywords
data line
gate electrode
electro
semiconductor layer
optical device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007027450A
Other languages
English (en)
Inventor
Tatsuya Ishii
達也 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2007027450A priority Critical patent/JP2008191518A/ja
Publication of JP2008191518A publication Critical patent/JP2008191518A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】電気光学装置の画素におけるデータ線からの電磁的な干渉を低減しつつ積層構造を簡略化させる。
【解決手段】電気光学装置用基板は、半導体層1aよりも上層側に配置され、チャネル領域1a’に重なる第1ゲート電極3aと、半導体層1aよりも下層側に配置され、チャネル領域a’に重なる第2ゲート電極3bとを有するTFT30と、第1ゲート電極3a及び第2ゲート電極3bに電気的に接続されると共にX方向に沿って延在する走査線と、第2ゲート電極3bよりも下層側に配置され、データ線側ソースドレイン領域1dに電気的に接続されると共にX方向に交差するY方向に沿って延在するデータ線6aとを備える。
【選択図】図6

Description

本発明は、例えば液晶装置等の電気光学装置に用いられる電気光学装置用基板、及び該電気光学装置用基板を備えてなる電気光学装置、並びに該電気光学装置を備えた、例えば液晶プロジェクタ等の電子機器の技術分野に関する。
この種の電気光学装置は、基板上に、画素電極と、該画素電極の選択的な駆動を行うための走査線、データ線、及び画素スイッチング用素子としてのTFT(Thin Film Transistor)とを備え、アクティブマトリクス駆動可能に構成される。また、高コントラスト化等を目的として、TFTと画素電極との間に蓄積容量が設けられることがある。以上の構成要素は基板上に高密度で作り込まれ、画素開口率の向上や装置の小型化が図られる(例えば、特許文献1参照)。
このように、電気光学装置には更なる表示の高品質化や小型化・高精細化が要求されており、上記以外にも様々な対策が講じられている。例えば、TFTの半導体層に光が入射すると、光リーク電流が発生し、表示品質が低下してしまうことから、電気光学装置の耐光性を高めるために該半導体層の周囲に遮光層が設けられる。また、蓄積容量はできるだけ容量が大きい方が望ましいが、その反面で、画素開口率を犠牲にしないように設計するのが望ましい。
特開2002−156652号公報
しかしながら、上述した技術によれば、高機能化或いは高性能化に伴って、基板上における積層構造が、基本的に複雑高度化している。これは更に、製造方法の複雑高度化、製造歩留まりの低下等を招いている。逆に、基板上における積層構造や製造プロセスを単純化しようとすれば、蓄積容量の容量不足、遮光性能の低下等による表示品位の低下を招きかねないという技術的問題点がある。
本発明は、例えば上記問題点に鑑みなされたものであり、積層構造や製造プロセスの単純化を図るのに適しており、しかも高品質な表示が可能な電気光学装置用基板、及びそのような電気光学装置用基板を備えた電気光学装置、並びにそのような電気光学装置を具備してなる電子機器を提供することを課題とする。
本発明の電気光学装置用基板は上記課題を解決するために、基板上に、(i)チャネル領域、データ線側ソースドレイン領域及び画素電極側ソースドレイン領域を有する半導体層と(ii)該半導体層よりも上層側に配置され、前記チャネル領域に重なる第1ゲート電極と(iii)前記半導体層よりも下層側に配置され、前記チャネル領域に重なる第2ゲート電極とを有するトランジスタと、前記トランジスタよりも上層側に配置され、下側電極、誘電体膜及び上側電極が下層側から順に積層されてなる蓄積容量と、前記蓄積容量よりも上層側に配置され、前記蓄積容量及び前記画素電極側ソースドレイン領域に電気的に接続された画素電極と、前記第1及び第2ゲート電極に電気的に接続されると共に第1方向に沿って延在する走査線と、前記第2ゲート電極よりも下層側に配置され、前記データ線側ソースドレイン領域に電気的に接続されると共に前記第1方向に交差する第2方向に沿って延在するデータ線とを備える。
本発明の電気光学装置用基板を用いた電気光学装置によれば、その動作時には、走査線を介して走査信号がトランジスタに順次供給され、データ線からトランジスタを介して画像信号が画素電極及び蓄積容量に書き込まれる。これにより、複数の画素における、アクティブマトリクス駆動等の所定種類の動作が可能となる。この際、蓄積容量の存在により、画素電極における電位保持特性が向上し、コントラストやフリッカといった表示特性の向上が可能となる。
ここで、例えば、走査線、データ線、蓄積容量及びトランジスタは、基板上で平面的に見て、画素電極に対応する各画素の開口領域(即ち、各画素において、表示に実際に寄与する光が透過又は反射される領域)を囲む非開口領域内に配置されている。即ち、これらの走査線、データ線、蓄積容量及びトランジスタは、表示の妨げとならないように、各画素の開口領域ではなく、非開口領域内に配置される。
ここに、トランジスタにおいて半導体層は、チャネル領域、データ線側ソースドレイン領域及び画素電極側ソースドレイン領域を有する。データ線側ソースドレイン領域はデータ線と互いに電気的に接続され、画素電極側ソースドレイン領域は画素電極と互いに電気的に接続される。
そして、本発明の電気光学装置用基板では、半導体層の上層側に第1ゲート電極が、半導体層の下層側には第2ゲート電極が設けられることにより、トランジスタはダブルゲート或いはデュアルゲート構造を有する。走査線は、第1ゲート電極及び第2ゲート電極に電気的に接続され、上述したような電気光学装置の動作時に、これら第1及び第2ゲート電極の各々に走査信号が供給され、トランジスタはオン状態となる。この状態で、第1及び第2ゲート電極の各々には走査信号に応じたゲート電圧が印加され、半導体層のチャネル領域における上面側及び下面側の両方にチャネルを形成できる。この結果、仮に半導体層のチャネル領域における上面側のみにチャネルが形成される場合と比較して、トランジスタの動作時にチャネル領域に流れる電流、即ちオン電流を大きくすることができる。
本発明では特に、データ線が、トランジスタよりも下層側で、更に第2ゲート電極より下層側に配置される。データ線は、基板上で平面的に見て各走査線が延在する第1方向(即ち、例えば、行方向(後述する各図におけるX方向))に交差する第2方向(即ち、例えば、列方向(後述する各図におけるY方向))に沿って延在する。
データ線及び第2ゲート電極のうち少なくとも一方が遮光性材料より形成されるのが好ましい。このように構成すれば、データ線及び第2ゲート電極のうち少なくとも一方によって、基板における裏面反射や、複板式のプロジェクタ等で他の電気光学装置から発せられ合成光学系を突き抜けてくる光などの、戻り光に対して半導体層の少なくとも一部を殆ど或いは完全に遮光できる。これにより、第2ゲート電極及びデータ線のうち少なくとも一方を、本来のゲート電極又は画像信号を供給する信号線としての機能に加えて、戻り光に対するトランジスタの遮光膜として機能させることが可能である。従って、上述の如き動作時に、トランジスタにおける光リーク電流は低減され、コントラスト比を向上させることができ、高品位の画像表示が可能となる。また、第2ゲート電極及びデータ線とは別途に、半導体層の下層側に遮光膜の設置は少なくとも部分的に不要となるため、この分だけ画素の積層構造を簡略化させることができる。
加えて、このような構成によれば、第2ゲート電極及びデータ線によって、各画素における開口領域の縁部分を、言い換えれば非開口領域の輪郭部分を、部分的に規定することも可能となる。これにより、この縁部分についてのトランジスタの上側或いは、データ線や第2ゲート電極とは別途にトランジスタの下側に形成される遮光膜や、対向基板側に形成されるブラックマトリクス或いはブラックマスクを部分的に省略することも可能となる。この意味からも、基板上における積層構造や電気光学装置の全体構造の単純化を図れる。
また、本発明では、第2ゲート電極は、画素の積層構造の下層側から上層側に向かう積層方向で、半導体層とデータ線との間に介在させて、半導体層に対して少なくともチャネル領域に重なるように配置することができる。よって、半導体層に対して、それよりも下層側に近接して配置されるデータ線からの電磁的な干渉を、第2ゲート電極によって、第2ゲート電極が介在しない構成と比較して、低減することができる。或いは、半導体層に加えてそれよりも上層側でデータ線と近接する、例えば第1ゲート電極や走査線について、データ線からの電磁的な干渉を、第2ゲート電極によってより低減することができる。
このように、本発明では、第2ゲート電極は、データ線からの電磁的な干渉を低減するシールド機能を有する。よって、データ線からの電磁的な干渉により、走査線における走査信号にノイズが発生したり、このような走査信号のノイズに加えて第1ゲート電極や半導体層に対する当該電磁的干渉により、トランジスタの動作不良が生じるのを防止することが可能となる。その結果、このようなトランジスタの動作不良等により、各画素において表示不良が発生するのを防止する、或いは表示不良として視認されない程度に、当該不具合を抑制することができる。
更に、本発明では、データ線は、トランジスタよりも下層側に配置されるので、データ線とトランジスタのデータ線側ソースドレイン領域とを電気的に接続するコンタクトホールをトランジスタよりも下層側に設けることができる、言い換えれば、トランジスタよりも上層側に設ける必要がない。よって、トランジスタよりも上層側に配置される蓄積容量を、基板上で平面的に見て、データ線とデータ線側ソースドレイン領域とを電気的に接続するコンタクトホールと重なるように形成できる、即ち、基板上のより広い面積に蓄積容量を形成できる。従って、蓄積容量の容量を増加させることができる。その結果、コントラストやフリッカといった表示特性、即ち表示品質の向上が可能となる。
加えて、このように、データ線とデータ線側ソースドレイン領域とを電気的に接続するコンタクトホールをトランジスタの上層側に設ける必要がないので、トランジスタの上層側に配置された、例えば上側電極に電気的に接続された容量線等の配線を比較的自由に平面レイアウトすることが可能となる。よって、例えば配線幅を狭める等の、開口領域を広げる即ち各画素の開口率(即ち、各画素における全領域に対する開口領域の比率)を向上させるレイアウトが可能となる。
以上の結果、基板上において、トランジスタを良好に動作させ且つオン電流を増加させる等の各種の利点を得つつ、積層構造を単純化することが可能となる。その結果、各画素において高品位の画像表示が可能となり、製造プロセスをより簡略化させることもできる。
本発明の電気光学装置用基板の一態様では、前記走査線は、前記第1及び第2ゲート電極の少なくとも一方と同一膜からなる。
この態様によれば、走査線は、第1及び第2ゲート電極のうち少なくとも一方と同層に配置されて、同一膜により形成される。ここにいう「同一膜」とは、製造工程における同一機会に成膜される膜を意味し、同一種類の膜である。
よって、走査線が第1又は第2ゲート電極とは別層に配置される場合と比較して、画素の積層構造をより簡略化させることが可能となる。
本発明の電気光学装置用基板の他の態様では、前記データ線は、前記半導体層に対して少なくとも部分的に重なるように配置される。
この態様によれば、戻り光を、第2ゲート電極に加えてデータ線によっても遮ることにより、第2ゲート電極のみによって遮る場合と比較して、半導体層に入射する光をより低減することができる。より具体的には、データ線が半導体層に対して重ねて配置されない場合と比較して、半導体層に入射される光の量を、より広い領域で低減することができる。或いは、半導体層のうち、第2ゲート電極が重なる部分に対してデータ線も重なるように配置することで、第2ゲート電極のみによって遮る場合と比較して、入射する光をより低減することができる。
更に、データ線を半導体層に対して重ねて配置することで、非開口領域をより小さくして、開口領域をより大きく確保することができる。従って、開口率を向上させることが可能となる。
また、このようにデータ線を配置する場合、半導体層においてデータ線と重なるように配置される部分は、積層方向でよりデータ線に近接して配置されるため、データ線からの電磁的な干渉はより大きくなるおそれがある。この態様では、半導体層においてデータ線と重なるように配置される部分に対して、積層方向で、この部分とデータ線との間に、第2ゲート電極を介在するように配置することで、データ線からの電磁的な干渉を低減することができる。
本発明の電気光学装置用基板の他の態様では、前記第2ゲート電極は、前記半導体層に対して、前記チャネル領域から前記データ線側ソースドレイン領域及び前記画素電極側ソースドレイン領域のうち少なくとも一方と重なるように配置される。
この態様によれば、半導体層において、戻り光のうちこの半導体層に入射する光を、チャネル領域に加えてデータ線側及び画素電極側ソースドレイン領域のうち、少なくとも一方についても、第2ゲート電極によって、少なくとも部分的に遮光することが可能となる。従って、半導体層に入射される光の量を、より広い領域で遮光することにより、より低減することができる。
また、半導体層において、チャネル領域に加えてデータ線側及び画素電極側ソースドレイン領域のうち少なくとも一方についても、少なくとも部分的に、積層方向でデータ線との間に第2ゲート電極が介在するように配置することができる。よって、この態様では、半導体層においてより広い領域で、データ線からの電磁的な干渉を、第2ゲート電極によって低減することが可能となる。
本発明の電気光学装置用基板の他の態様では、前記トランジスタは前記第2方向に沿って配置される。
この態様によれば、基板上において、トランジスタをデータ線より上層側にこれと同方向に沿って延在するデータ線と重ねて配置することが可能となる。従って、データ線によって戻り光を遮ることで、トランジスタの半導体層に対して入射する光をより低減すると共に、より開口率を向上させることができる。
この場合、データ線に沿って配置される各画素において、半導体層は概ね全体的にデータ線に対して重ねて配置されることとなる。従って、半導体層は概ね全体的に、積層方向でデータ線により近接し、データ線からの電磁的な干渉もより大きくなるおそれがある。
この態様では、トランジスタの半導体層は、チャネル長がデータ線と同方向に沿って配置され、チャネル領域に重なる第2ゲート電極もデータ線と同方向に沿って延在するように配置される。よって、特に第2ゲート電極を、半導体層のチャネル領域に加えてデータ線側及び画素電極側ソースドレイン領域に重なるように配置するのが好ましい。このような構成によれば、半導体層のチャネル領域に加えてデータ線側及び画素電極側ソースドレイン領域に対して、積層方向で、データ線との間に第2ゲート電極を介在させて配置することができる。その結果、半導体層のチャネル領域に加えてデータ線側及び画素電極側ソースドレイン領域に対して、表示不良として視認される程度のトランジスタの動作不良が発生しないように、データ線からの電磁的な干渉を低減することが可能となる。
本発明の電気光学装置用基板の他の態様では、前記第2ゲート電極及び前記データ線のうち少なくとも一方は遮光性の導電材料を含んでなる。
この態様によれば、データ線及び第2ゲート電極のうち少なくとも一方を、戻り光に対する遮光膜として機能させることにより、半導体層の少なくとも一部に入射する光を低減することが可能となる。
この、データ線及び第2ゲート電極のうち少なくとも一方が遮光性導電材料を含む態様では、前記導電材料には、高融点金属材料が含まれるように構成してもよい。
このように構成すれば、データ線及び第2ゲート電極のうち少なくとも一方について、例えばタングステン(W)、チタン(Ti)、チタンナイトライド(TiN)等の高融点金属材料を含んでなるので、遮光性能を高めることができる。
本発明の電気光学装置用基板の他の態様では、前記第1及び第2ゲート電極は互いに電気的に接続される。
この態様によれば、第1及び第2ゲート電極に共通に走査線を設けることが可能となる。従って、仮に第1及び第2ゲート電極の各々に対応して別個に2種の走査線を設ける構成と比較して、画素の積層構造をより簡略化させることが可能となる。また、既に説明したような電気光学装置の動作において、2種の走査線に別個の走査信号が供給されることにより、互いの走査線で夫々信号遅延等が生じることにより、2種のゲート電極に対し信号の供給タイミングがずれて、各画素において表示不良が生じる不具合を防止することができる。
本発明の電気光学装置用基板の他の態様では、前記半導体層は、前記チャネル領域及び前記データ線側ソースドレイン領域間に形成されたデータ線側LDD領域と、前記チャネル領域及び前記画素電極側ソースドレイン領域間に形成された画素電極側LDD領域とを有する。
この態様によれば、トランジスタはLDD構造を有する。即ち、データ線側LDD領域及び画素電極側LDD領域は、例えばイオンインプランテーション法等の不純物打ち込みによって半導体層にデータ線側ソースドレイン領域及び画素電極側ソースドレイン領域よりも少量の不純物を打ち込んでなる低濃度不純物領域である。よって、トランジスタの非動作時において、データ線側ソースドレイン領域及び画素電極側ソースドレイン領域に流れるオフ電流を低減し、且つトランジスタの飽和動作時におけるドレイン端の電界緩和を低減でき、ホットキャリア現象による閾値の上昇(トランジスタ特性劣化に関する信頼性上の課題)に起因したオン電流の低下を抑制できる。その結果、トランジスタのオン電流をより増加させることが可能となる。
本発明の電気光学装置は上記課題を解決するために、上述した本発明の電気光学装置用基板(但し、その各種態様も含む)を備える。
本発明の電気光学装置によれば、上述した本発明の電気光学装置用基板を備えているため、高品質な画像を表示可能な電気光学装置を提供することができる。
本発明の電子機器は上記課題を解決するために、上述した本発明の電気光学装置を具備してなる。
本発明の電子機器によれば、上述した本発明の電気光学装置を具備してなるので、高品質な表示を行うことが可能な、投射型表示装置、携帯電話、電子手帳、ワードプロセッサ、ビューファインダ型又はモニタ直視型のビデオテープレコーダ、ワークステーション、テレビ電話、POS端末、タッチパネルなど、更には電気光学装置を露光用ヘッドとして用いたプリンタ、コピー、ファクシミリ等の画像形成装置などの各種電子機器を実現できる。また、本発明に係る電子機器として、例えば電子ペーパなどの電気泳動装置等も実現することが可能である。
本発明の作用及び他の利得は次に説明する実施するための最良の形態から明らかにされる。
以下では、本発明の実施形態について図を参照しつつ説明する。以下の実施形態では、本発明の電気光学装置の一例である駆動回路内蔵型のTFTアクティブマトリクス駆動方式の液晶装置を例にとる。
本実施形態における液晶装置の全体構成について、図1及び図2を参照して説明する。ここに、図1は、TFTアレイ基板をその上に形成された各構成要素と共に、対向基板の側から見た液晶装置の概略的な平面図であり、図2は、図1のH−H’断面図である。
図1及び図2において、液晶装置は、対向配置されたTFTアレイ基板10と対向基板20とから構成されている。TFTアレイ基板10は例えば石英基板、ガラス基板、シリコン基板等の透明基板である。対向基板20も例えばTFTアレイ基板10と同様の材料からなる透明基板である。TFTアレイ基板10と対向基板20との間には液晶層50が封入されており、TFTアレイ基板10と対向基板20とは、画像表示領域10aの周囲に位置するシール領域に設けられたシール材52により相互に接着されている。
シール材52は、両基板を貼り合わせるための、例えば紫外線硬化樹脂、熱硬化樹脂等からなり、製造プロセスにおいてTFTアレイ基板10上に塗布された後、紫外線照射、加熱等により硬化させられたものである。また、例えばシール材52中には、TFTアレイ基板10と対向基板20との間隔(基板間ギャップ)を所定値とするためのグラスファイバ或いはガラスビーズ等のギャップ材56が散布されている。本実施形態に係る液晶装置は、プロジェクタのライトバルブ用として小型で拡大表示を行うのに適している。
シール材52が配置されたシール領域の内側に並行して、画像表示領域10aの額縁領域を規定する遮光性の額縁遮光膜53が、対向基板20側に設けられている。但し、このような額縁遮光膜53の一部又は全部は、TFTアレイ基板10側に内蔵遮光膜として設けられてもよい。
TFTアレイ基板10上における、画像表示領域10aの周辺に位置する周辺領域には、データ線駆動回路101及びサンプリング回路7、走査線駆動回路104、外部回路接続端子102が夫々形成される。
TFTアレイ基板10上における周辺領域において、シール領域より外周側に、データ線駆動回路101及び外部回路接続端子102が、TFTアレイ基板10の一辺に沿って設けられている。また、TFTアレイ基板10上の周辺領域のうちシール領域より内側に位置する領域には、TFTアレイ基板10の一辺に沿う画像表示領域10aの一辺に沿って且つ額縁遮光膜53に覆われるようにしてサンプリング回路7が配置される。
また、走査線駆動回路104は、TFTアレイ基板10の一辺に隣接する2辺に沿い、且つ、額縁遮光膜53に覆われるようにして設けられている。更に、このように画像表示領域10aの両側に設けられた二つの走査線駆動回路104間を電気的に接続するため、TFTアレイ基板10の残る一辺に沿い、且つ額縁遮光膜53に覆われるようにして複数の配線105が設けられている。
また、TFTアレイ基板10上の周辺領域において、対向基板20の4つのコーナー部に対向する領域に、上下導通端子106が配置されると共に、このTFTアレイ基板10及び対向基板20間には上下導通材が上下導通端子106に対応して該端子106に電気的に接続されて設けられる。
図2において、TFTアレイ基板10上には、駆動素子である画素スイッチング用のTFTや走査線、データ線等の配線が作り込まれた積層構造が形成される。画像表示領域10aには、画素スイッチング用TFTや走査線、データ線等の配線の上層に画素電極9aがマトリクス状に設けられている。画素電極9a上には、配向膜16が形成されている。尚、本実施形態では、画素スイッチング素子はTFTのほか、各種トランジスタにより構成されてもよい。
他方、対向基板20におけるTFTアレイ基板10との対向面上に、遮光膜23が形成されている。遮光膜23は、例えば遮光性金属膜等から形成されており、対向基板20上の画像表示領域10a内で、例えば格子状等にパターニングされている。そして、遮光膜23上(図2中遮光膜23より下側)に、ITO等の透明材料からなる対向電極21が複数の画素電極9aと対向して例えばベタ状に形成され、更に対向電極21上(図2中対向電極21より下側)には配向膜22が形成されている。
液晶層50は、例えば一種又は数種類のネマティック液晶を混合した液晶からなり、これら一対の配向膜間で、所定の配向状態をとる。そして、液晶装置の駆動時、夫々に電圧が印加されることで、画素電極9aと対向電極21との間には液晶保持容量が形成される。
尚、ここでは図示しないが、TFTアレイ基板10上には、データ線駆動回路101、走査線駆動回路104の他に、複数のデータ線に所定電圧レベルのプリチャージ信号を画像信号に先行して各々供給するプリチャージ回路、製造途中や出荷時の当該液晶装置の品質、欠陥等を検査するための検査回路等が形成されていてもよい。
次に、本実施形態に係る液晶装置の画素部の電気的な構成について、図3を参照して説明する。ここに図3は、本実施形態に係る液晶装置の画像表示領域を構成するマトリクス状に形成された複数の画素における各種素子、配線等の等価回路図である。
図3において、画像表示領域10aを構成するマトリクス状に形成された複数の画素の夫々には、画素電極9a及び本発明に係る「トランジスタ」の一例としてのTFT30が形成されている。本実施形態では、後述するようにTFT30は走査線11aに電気的に接続される第1ゲート電極3a及び第2ゲート電極3bを有するダブルゲート構造を有し、画素電極9aに電気的に接続されており、液晶装置の動作時に画素電極9aをスイッチング制御する。画像信号が供給されるデータ線6aは、TFT30のソースに電気的に接続されている。データ線6aに書き込む画像信号S1、S2、…、Snは、この順に線順次に供給しても構わないし、相隣接する複数のデータ線6a同士に対して、グループ毎に供給するようにしてもよい。
TFT30の第1ゲート電極3a及び第2ゲート電極3bに走査線11aが電気的に接続されており、本実施形態に係る液晶装置は、所定のタイミングで、走査線11aにパルス的に走査信号G1、G2、…、Gmを、この順に線順次で印加するように構成されている。画素電極9aは、TFT30のドレインに電気的に接続されており、スイッチング素子であるTFT30を一定期間だけそのスイッチを閉じることにより、データ線6aから供給される画像信号S1、S2、…、Snが所定のタイミングで書き込まれる。画素電極9aを介して電気光学物質の一例としての液晶に書き込まれた所定レベルの画像信号S1、S2、…、Snは、対向基板に形成された対向電極との間で一定期間保持される。
液晶層50(図2参照)を構成する液晶は、印加される電圧レベルにより分子集合の配向や秩序が変化することにより、光を変調し、階調表示を可能とする。ノーマリーホワイトモードであれば、各画素の単位で印加された電圧に応じて入射光に対する透過率が減少し、ノーマリーブラックモードであれば、各画素の単位で印加された電圧に応じて入射光に対する透過率が増加され、全体として液晶装置からは画像信号に応じたコントラストをもつ光が出射される。
ここで保持された画像信号がリークすることを防ぐために、画素電極9aと対向電極21(図2参照)との間に形成される液晶容量に対して電気的に並列に蓄積容量70が付加されている。蓄積容量70は、画像信号の供給に応じて各画素電極9aの電位を一時的に保持する保持容量として機能する容量素子である。蓄積容量70の一方の電極は、画素電極9aと電気的に並列してTFT30のドレインに接続され、他方の電極は、定電位となるように、電位固定の容量線300に接続されている。蓄積容量70によれば、画素電極9aにおける電位保持特性が向上し、コントラスト向上やフリッカの低減といった表示特性の向上が可能となる。尚、蓄積容量70は、TFT30へ入射する光を遮る内蔵遮光膜としても機能する。
次に、上述の動作を実現する画素部の具体的構成について、図4から図7を参照して説明する。ここに図4は、本実施形態に係る液晶装置におけるデータ線、走査線、画素電極等が形成されたTFTアレイ基板の相隣接する複数の画素群の平面図であり、図5は、TFTとデータ線との配置関係に着目して、その構成を示す平面図である。また、図6は、図4のA−A’線での断面図である。また、図7は、図4のB−B’線断面部分における第1及び第2ゲート電極の構成を示す断面図である。
尚、本実施形態の説明において参照する各図においては、各層・各部材を図面上で認識可能な程度の大きさとするため、該各層・各部材ごとに縮尺を異ならしめてある。また、図4から図7を参照して、図1又は図2を参照して説明した構成中、TFTアレイ基板10側の構成のみについて説明するが、説明の便宜上、図4及び図6では画素電極9aより上側に位置する部分の図示を省略している。また、図5では、TFT30とデータ線6aとの配置関係に着目して、これらの構成のみを図示し、TFT30より上層側の構成については図示を省略してある。更に、図7では、図4のB−B’線断面部分における第1ゲート電極3a及び第2ゲート電極3bに着目してその構成を示すと共に、第1ゲート電極3aより上層側の構成については図示を省略してある。
ここに、図4又は図6において、TFTアレイ基板10から画素電極9aまでの部分が、本発明に係る「電気光学装置用基板」の一例を構成している。図4及び図6では、図2又は図3を参照して説明した画素部の各回路要素が、パターン化され、積層された導電膜としてTFTアレイ基板10上に構築されている。TFTアレイ基板10は、例えば、ガラス基板、石英基板、SOI基板、半導体基板等からなり、例えばガラス基板や石英基板からなる対向基板20と対向配置されている。また、各回路要素は、下から順に、データ線6aを含む第1層、TFT30等を含む第2層、蓄積容量70等を含む第3層、画素電極9a等を含む第4層からなる。また、第1層−第2層間には下地絶縁膜12、第2層−第3層間には第1層間絶縁膜41、及び第3層−第4層間には第2層間絶縁膜42がそれぞれ設けられ、上述の各要素間が短絡することを防止している。
図4に示すように、データ線6a、走査線11a、TFT30、容量線300及び下側電極71は、TFTアレイ基板10上で平面的に見て、画素電極9aに対応する各画素の開口領域(即ち、各画素において、表示に実際に寄与する光が透過又は反射される領域)を囲む非開口領域内に配置されている。即ち、データ線6a、走査線3a、TFT30、容量線300及び下側電極71は、表示の妨げとならないように、各画素の開口領域ではなく、非開口領域内に配置されている。
以下に、画素の積層構造における各層の構成についてより詳細に説明する。
(第1層の構成―データ線―)
図4又は図6において、第1層は、データ線6aを含んでなる。データ線6aは、図4のY方向に沿って延在している。データ線6aは、例えばタングステン(W)、チタン(Ti)、クロム(Cr)、タンタル(Ta)、モリブデン(Mo)等の高融点金属のうちの少なくとも一つを含む金属単体、合金、金属ナイトライド、金属シリサイド、ポリシリサイド又はこれらの積層体等により形成することができる。
(第2層の構成―TFT等―)
図4又は図6において、第2層は、TFT30及び走査線11aが配置されており、TFT30は、半導体層1a、半導体層1aに対して上層側に第1ゲート絶縁膜2aを介して配置される第1ゲート電極3a、及び半導体層1aに対して下層側に第2ゲート絶縁膜2bを介して配置される第2ゲート電極3bを含んで構成されている。尚、第2ゲート絶縁膜2bは、第2ゲート電極3bより上層側で、例えば下地絶縁膜12上のほぼ全面に亘って形成される。また、第2ゲート電極3bが存在する下地絶縁膜12上の見かけ上の凹凸形状に基づいて、第2ゲート絶縁膜2bの表面に現れる凹凸を低減するために、第2ゲート絶縁膜2bの表面は、好ましくはCMPや研磨処理、スピンコート処理等の平坦化処理によって、平坦化されるのがよい。
半導体層1aは、例えばポリシリコンからなり、好ましくは図4に示すように、データ線6aの延在方向と同方向、即ちY方向に沿って延在させて形成される。より具体的には、半導体層1aは、図4中Y方向に沿ったチャネル長を有するチャネル領域1a’を有し、更にはY方向に沿って、データ線側ソースドレイン領域1d、データ線側LDD領域1b、画素電極側LDD領域1c及び画素電極側ソースドレイン領域1eが配置されている。即ち、TFT30はLDD構造を有している。
このような半導体層1aの構成によれば、データ線側ソースドレイン領域1d及び画素電極側ソースドレイン領域1eは、チャネル領域1a’を基準として、Y方向に沿ってほぼミラー対称に形成されている。データ線側LDD領域1bは、チャネル領域1a’及びデータ線側ソースドレイン領域1d間に形成されている。画素電極側LDD領域1cは、チャネル領域1a’及び画素電極側ソースドレイン領域1e間に形成されている。データ線側LDD領域1b、画素電極側LDD領域1c、データ線側ソースドレイン領域1d及び画素電極側ソースドレイン領域1eは、例えばイオンインプランテーション法等の不純物打ち込みによって半導体層1aに不純物を打ち込んでなる不純物領域である。データ線側LDD領域1b及び画素電極側LDD領域1cはそれぞれ、データ線側ソースドレイン領域1d及び画素電極側ソースドレイン領域1eよりも不純物の少ない低濃度な不純物領域として形成される。このような不純物領域によれば、TFT30の非動作時において、ソース領域及びドレイン領域に流れるオフ電流を低減し、且つTFT30の動作時に流れるオン電流の低下を抑制できる。
尚、TFT30は、LDD構造を有することが好ましいが、データ線側LDD領域1b、画素電極側LDD領域1cに不純物打ち込みを行わないオフセット構造であってもよいし、ゲート電極をマスクとして不純物を高濃度に打ち込んでデータ線側ソースドレイン領域及び画素電極側ソースドレイン領域を形成する自己整合型であってもよい。
TFT30のデータ線側ドレイン領域1dとデータ線6aとは互いに、第2ゲート絶縁膜2b及び下地絶縁膜12に形成されたコンタクトホール81を介して電気的に接続される。コンタクトホール81内は、導電材料でプラグされており、データ線側ドレイン領域1dとデータ線6aとは互いに、良好に電気的に接続されている。
ここに、本実施形態では、データ線6aは、半導体層1aに対して少なくとも部分的に重なるように配置される。より具体的には、図4又は図5に示すように、例えばデータ線6aとTFT30とは平面的に見て重ねて配置される。よって、本実施形態では、開口領域をより大きく確保して、画素の開口率をより向上させることが可能となる。
また、本実施形態では、データ線6a及び第2ゲート電極3bのうち少なくとも一方が、遮光性材料により形成されるのが好ましい。例えば上述ではデータ線6aが高融点金属材料を含んで形成される構成について説明したが、これと同様の材料を含んで第2ゲート電極3bも形成されてもよいし、第2ゲート電極3bのみが前述の高融点金属材料を含むように形成してもよい。このように高融点金属材料により、データ線6a又は第2ゲート電極3bを形成することで、その遮光性能を高めることができる。加えて、データ線6a及び第2ゲート電極3bの両方をこのような材料により形成した後に、高温プロセスを行うことが可能である。即ち、例えば、データ線6a及び第2ゲート電極3bを形成した後にTFT30を形成する際、半導体層1aを、減圧CVD(Chemical Vapor Deposition)法等の比較的高温な環境下で行われるプロセスで形成することが可能である。
従って、本実施形態では、データ線6a及び第2ゲート電極3bのうち少なくとも一方によって、TFTアレイ基板10における裏面反射や、複板式のプロジェクタ等で他の電気光学装置から発せられ合成光学系を突き抜けてくる光などの、戻り光に対して半導体層1aの少なくとも一部を殆ど或いは完全に遮光できる。これにより、第2ゲート電極3b及びデータ線6aのうち少なくとも一方を、本来のゲート電極又は画像信号を供給する信号線としての機能に加えて、戻り光に対するTFT30の遮光膜として機能させることが可能である。従って、上述の如き動作時に、トランジスタにおける光リーク電流は低減され、コントラスト比を向上させることができ、高品位の画像表示が可能となる。
特に、図5に示すように、データ線6aとTFT30とを重ねて配置することで、半導体層1aを第2ゲート電極3bに加えてデータ線6aによっても、戻り光を遮ることができる。従って、半導体層1aのチャネル領域1a’に重なる第2ゲート電極3bのみで遮る場合と比較して、半導体層1aに入射する光をより低減することができる。より具体的には、データ線6aが半導体層1aに対して重ねて配置されない場合と比較して、半導体層1aに入射される光の量を、より広い領域で低減することができる。或いは、半導体層1aのうち、第2ゲート電極3bが重なる部分に対してデータ線6aも重なるように配置することで、第2ゲート電極3bのみによって遮る場合と比較して、入射する光をより低減することができる。
また、図5に示すように、本実施形態では特に、第2ゲート電極3bは、半導体層1aに対して、チャネル領域1a’からデータ線側ソースドレイン領域1d及び画素電極側ソースドレイン領域1eの各々に対して重なるように、同図中Y方向に沿って延在する。よって、半導体層1aにおいて、戻り光のうちこの半導体層1aに入射する光を、チャネル領域1a’に加えてデータ線側及び画素電極側ソースドレイン領域1d及び1eの各々のうち少なくとも一部についても、第2ゲート電極3bによって遮光することが可能となる。従って、半導体層1aに入射される光の量を、第2ゲート電極3bによってより広い領域で遮光することにより、より低減することができる。
尚、第2ゲート電極3bは、チャネル領域1a’からデータ線側ソースドレイン領域1d及び画素電極側ソースドレイン領域1eの一方と重なるように配置されるようにしてもよい。或いは、第2ゲート電極3bは、チャネル領域1a’からデータ線側LDD領域1b及び画素電極側LDD領域1cのうち少なくとも一方と重なるように配置されるようにしてもよい。後者については、本願発明者らの研究によれば、半導体層1aにおける2種のLDD領域1b及び1cのうち特に画素電極側LDD領域1cでは相対的に光リーク電流が発生し易い傾向にあるため、特に画素電極側LDD領域1cに、少なくとも第2ゲート電極3bがチャネル領域1a’から延在して重なるように配置されるのが好ましい。
また、本実施形態では、第2ゲート電極3b及びデータ線6aとは別途に、半導体層1aの下層側に遮光膜の設置は少なくとも部分的に不要となるため、この分だけ画素の積層構造を簡略化させることができる。加えて、第2ゲート電極3b及びデータ線6aによって、各画素における開口領域の縁部分を、言い換えれば非開口領域の輪郭部分を、部分的に規定することも可能となる。これにより、この縁部分についてのTFT30の上側或いは、データ線6aや第2ゲート電極3bとは別途にTFT30の下側に形成される遮光膜や、対向基板20側に形成されるブラックマトリクス或いはブラックマスク等の遮光膜23を部分的に省略することも可能となる。この意味からも、画素の積層構造や液晶装置の全体構造の単純化を図れる。
ここに、図5に示すように、TFT30とデータ線6aとを重ねて配置する構成では、半導体層1aは概ね全体的にデータ線6aに対して重ねて配置されることとなる。従って、図6中で例えばTFTアレイ基板10の基板面に対して垂直をなす積層方向でみれば、半導体層1aは概ね全体的にデータ線6aにより近接し、データ線6aからの電磁的な干渉が大きくなるおそれがある。
図5及び図6に示すように、本実施形態では特に、第2ゲート電極3bは、積層方向で、半導体層1aとデータ線6aとの間に介在すると共に、半導体層1aに対して少なくともチャネル領域1a’に重なるように配置されている。よって、半導体層1aに対するデータ線6aからの電磁的な干渉を、第2ゲート電極3bによって、第2ゲート電極3bが介在しない構成と比較して、低減することができる。上述したように、図5において、第2ゲート電極3bは、半導体層1aにおいて、チャネル領域1a’に加えてチャネル領域1a’外の領域にも重なるように連続的に延在し、チャネル領域1a’外の領域でも少なくとも部分的に、積層方向でデータ線6aとの間にこの第2ゲート電極3bが介在するように配置されている。よって、半導体層1aにおいてより広い領域で、データ線6aからの電磁的な干渉を、第2ゲート電極3bによって低減することが可能となる。
或いは、このような構成によれば、半導体層1aに加えてそれよりも上層側でデータ線6aと近接する、例えば第1ゲート電極3aや走査線11aについて、データ線6aからの電磁的な干渉を、第2ゲート電極3bによってより低減することができる。よって、本実施形態では、データ線6aからの電磁的な干渉により、走査線11aにおける走査信号にノイズが発生したり、このような走査信号のノイズに加えて第1ゲート電極3aや半導体層1aに対する当該電磁的干渉により、TFT30の動作不良が生じるのを防止することが可能となる。その結果、TFT30の動作不良等により、各画素において表示不良が発生するのを防止する、或いは表示不良として視認されない程度に、当該不具合を抑制することができる。
更に、図4又は図5に示すように、本実施形態では特に、第1ゲート電極3aは走査線11aの一部として好ましくは一体的に形成されている。
即ち、図4から図6において、走査線11aは、半導体層1aよりも第1ゲート絶縁膜2aを介して上層側に、X方向に沿って延在させて、例えば導電性ポリシリコンから形成されている。また、第1ゲート電極3aは、走査線11aにおける、半導体層1a上でチャネル領域1a’に重なるように配置される部分により形成されている。
よって、第2層において、第1ゲート電極3a及び走査線11aは同層に配置されるため、これらが別層に配置される場合と比較して、画素の積層構造をより簡略化させることが可能となる。また、このように走査線11a及び第1ゲート電極3aが一体的に形成されることで、液晶装置の製造プロセスをより簡略化させることができる。尚、本実施形態では、走査線11aは上述した構成と同様に、第2ゲート電極3bと一体的に同層に配置されて同一膜により形成されるようにしてもよい。
加えて、図7に示すように、本実施形態では特に、第2ゲート電極3bと第1ゲート電極3aとは、第2ゲート絶縁膜2bに開孔されるコンタクトホール810を介して電気的に接続されている。よって、第1ゲート電極3a及び第2ゲート電極3bに共通に走査線11aを設けることが可能となる。従って、仮に第1ゲート電極3a及び第2ゲート電極3bの各々に対応して別個に2種の走査線を設ける構成と比較して、画素の積層構造をより簡略化させることが可能となる。また、既に説明したような液晶装置の動作において、2種の走査線に別個の走査信号が供給されることにより、互いの走査線で夫々信号遅延等が生じることにより、2種のゲート電極3a及び3bに対し信号の供給タイミングがずれて、各画素において表示不良が生じる不具合を防止することができる。
また、このように半導体層1aのチャネル領域1a’から画素電極側LDD領域1cに沿って、コンタクトホール810を開孔し、このコンタクトホール810内に第1ゲート電極3aの一部が形成されることで、チャネル領域1a’及び画素電極側LDD領域1cに対して進行する光を、半導体層1aの両側において遮光することが可能となる。
尚、本実施形態では、走査線11aは第1ゲート電極3a及び第2ゲート電極3bの各々に対して2種設けられる構成を適用してもよい。
このように、TFT30は、ダブルゲート構造を有する。よって、上述したような液晶装置の動作時に、第1ゲート電極3a及び第2ゲート電極3bの各々に、走査線11aより走査信号が供給され、TFT30はオン状態となる。この状態で、第1ゲート電極3a及び第2ゲート電極3bの各々には走査信号に応じたゲート電圧が印加され、半導体層1aのチャネル領域1a’における上面側及び下面側の両方にチャネルを形成できる。よって、仮に半導体層1aのチャネル領域1a’における上面側のみにチャネルが形成される場合と比較して、TFT30の動作時にチャネル領域1a’に流れる電流、即ちオン電流を大きくすることができる。
ここに、下地絶縁膜12は、例えばシリコン酸化膜等からなり、第1層と第2層とを層間絶縁する。下地絶縁膜12の表面は、好ましくはCMPや研磨処理、スピンコート処理等の平坦化処理によって、平坦化される。このような構成によれば、データ線6aの厚さを厚くすることによりデータ線6aの低抵抗化を図ることができる。即ち、データ線6aの厚さを厚くしても、下地絶縁膜12の表面は、平坦化処理によって平坦化されるので、データ線6aの厚さに起因した凹凸によって、液晶層50の液晶分子の配向状態に乱れを生じさせる可能性を低減することができる。
尚、以上の説明したようなTFT30の構成について、半導体層1aは非単結晶層でも単結晶層でも構わない。単結晶層の形成には、貼り合わせ法等の公知の方法を用いることができる。半導体層1aを単結晶層とすることで、特に周辺回路の高性能化を図ることができる。
また、本実施形態では、その詳細な構成については図示を省略するが、TFTアレイ基板10における上層側の表面に、凹部を形成し、この凹部内にデータ線6aが埋め込まれるように形成してもよい。この場合、データ線6aの厚さに起因して、下地絶縁膜12の表面に生じる凹凸を低減或いはこのような凹凸の発生を防止できる。
(第3層の構成―蓄積容量等―)
図4及び図6において、第3層は、蓄積容量70で構成されている。蓄積容量70は、第1層間絶縁膜41を介してTFT30の上層側に設けられており、TFT30の画素電極側ソースドレイン領域1e及び画素電極9aに電気的に接続される下側電極71と、容量線300の一部からなる上側電極が、誘電体膜75を介して対向配置されることにより形成されている。
下側電極71は、導電性のポリシリコン膜からなり、第1層間絶縁膜41に開孔されたコンタクトホール83を介してTFT30の画素電極側ソースドレイン領域1eと電気的に接続されている。即ち、下側電極71は、画素電位とされる画素電位側容量電極として機能する。
図4に示すように、下側電極71のY方向に沿って延在する部分は、第2層間絶縁膜42を貫通して開孔されたコンタクトホール85を介して画素電極9aと電気的に接続されている。即ち、下側電極71は、画素電位側容量電極としての機能のほか、コンタクトホール83及び85を介して、画素電極9aとTFT30の画素電極側ソースドレイン領域1eとを電気的に中継接続する機能をもつ。
第1層間絶縁膜41及び第2層間絶縁膜42は夫々、例えばNSG(ノンシリケートガラス)によって形成されている。その他、第1層間絶縁膜41及び第2層間絶縁膜42には夫々、PSG(リンシリケートガラス)、BSG(ボロンシリケートガラス)、BPSG(ボロンリンシリケートガラス)等のシリケートガラス、窒化シリコンや酸化シリコン等を用いることができる。
誘電体膜75は、例えば膜厚5〜300nm程度の比較的薄い窒化シリコン(SiN)膜から構成されている。蓄積容量70を増大させる観点からは、膜の信頼性が十分に得られる限りにおいて、誘電体膜75は薄いほどよい。
上側電極は、容量線300の一部として好ましくは一体的に形成され、下側電極71と対向配置された固定電位側容量電極として機能する。容量線300は、平面的に見ると、図4に示すように、データ線6aの形成領域及び走査線11aの形成領域に重ねて、例えば、X方向及びY方向の各々に沿って格子状のパターンとして形成されている。よって、本実施形態によれば、データ線6a及び走査線11a上の領域を利用して、容量線300を配置することで、蓄積容量70の容量をより大きく確保することができる。また、TFT30の上層側において、より広い領域で、容量線300によってそれよりも上層側から入射される光を遮光することが可能となる。従って、より確実にTFT30の光リーク電流を低減することができる。
更に、その詳細な構成は図示を省略してあるが、容量線300は、好ましくは、画素電極9aが配置された画像表示領域10aからその周囲に延設され、定電位源と電気的に接続されて、固定電位とされている。このような定電位源としては、例えば、データ線駆動回路101に供給される正電源や負電源等の定電位源でもよいし、対向基板20の対向電極21に供給される対向電極電位でもよい。
尚、下側電極71は、導電性のポリシリコン膜からなり、上側電極300はアルミニウム等からなる。即ち、蓄積容量70は、半導体膜、絶縁体膜及び金属膜が順に積層された例えばMIS構造を有している。
図4に示すように、蓄積容量70は、TFTアレイ基板10上で平面的に見てTFT30のチャネル領域1a’に対向する領域を含む領域に配置され、且つ、TFT30より上層側に配置されている。よって、金属膜からなる上側電極300により上層側からの入射光に対してTFT30を遮光できる。
また、上述したように、第1層においてデータ線6aがTFT30より下層側に配置され、データ線6aとTFT30のデータ線側ソースドレイン領域1dとを電気的に接続するコンタクトホール81もTFT30よりも下層側に設けられる。よって、蓄積容量70を、平面的に見て、データ線6a及びコンタクトホール81と重なるように、TFTアレイ基板10上のより広い面積に形成できる。さらに、これに加えて、容量線300を上述したように格子状のパターンとしてより広い領域に配線することで、蓄積容量70の容量を増加させることができる。その結果、コントラストやフリッカといった表示特性、即ち表示品質の向上が可能となる。
また、このような容量線300の構成によれば、例えば配線幅を狭める等の、開口領域を広げる即ち各画素の開口率(即ち、各画素における全領域に対する開口領域の比率)を向上させるレイアウトが可能となる。
(第4層の構成―画素電極等―)
図4及び図6において、第3層の全面には第2層間絶縁膜42が形成され、更にその上に、第4層として画素電極9aが形成されている。第2層間絶縁膜42の表面は、好ましくは下地絶縁膜12と同様にCMP等の平坦化処理がなされている。
画素電極9aは、縦横に区画配列された開口領域の各々に配置され、その境界にデータ線6a及び走査線11aが格子状に配列するように形成されている(図4参照)。画素電極9aは、例えばITO等の透明導電膜からなる。
画素電極9aは、第2層間絶縁膜42を貫通するコンタクトホール85を介して、下側電極71と電気的に接続されている。更に、下側電極71は、上述したように、TFT30の画素電極側ソースドレイン領域1eと電気的に接続されている。即ち、画素電極9aとTFT30の画素電極側ソースドレイン領域1eとは、下側電極71を中継して中継接続されている。従って、画素電極9a及び画素電極側ソースドレイン領域1e間の層間距離が長くなり、多数の中継電極やコンタクトホールで両者間を接続することにより、コンタクトホール内の電気抵抗等や断線による歩留りの低下等の不具合の発生を回避できる。
以上説明したような、画素の積層構造によれば、TFTアレイ基板10上において、TFT30を良好に動作させ且つオン電流を増加させる等の各種の利点を得つつ、積層構造を単純化することが可能となる。その結果、各画素において高品位の画像表示が可能となり、製造プロセスをより簡略化させることもできる。
次に、上述した電気光学装置である液晶装置を各種の電子機器に適用する場合について説明する。ここに図8は、プロジェクタの構成例を示す平面図である。以下では、この液晶装置をライトバルブとして用いたプロジェクタについて説明する。
図8に示されるように、プロジェクタ1100内部には、ハロゲンランプ等の白色光源からなるランプユニット1102が設けられている。このランプユニット1102から射出された投射光は、ライトガイド1104内に配置された4枚のミラー1106及び2枚のダイクロイックミラー1108によってRGBの3原色に分離され、各原色に対応するライトバルブとしての液晶パネル1110R、1110B及び1110Gに入射される。
液晶パネル1110R、1110B及び1110Gの構成は、上述した液晶装置と同等であり、画像信号処理回路から供給されるR、G、Bの原色信号でそれぞれ駆動されるものである。そして、これらの液晶パネルによって変調された光は、ダイクロイックプリズム1112に3方向から入射される。このダイクロイックプリズム1112においては、R及びBの光が90度に屈折する一方、Gの光が直進する。従って、各色の画像が合成される結果、投射レンズ1114を介して、スクリーン等にカラー画像が投写されることとなる。
ここで、各液晶パネル1110R、1110B及び1110Gによる表示像について着目すると、液晶パネル1110Gによる表示像は、液晶パネル1110R、1110Bによる表示像に対して左右反転することが必要となる。
尚、液晶パネル1110R、1110B及び1110Gには、ダイクロイックミラー1108によって、R、G、Bの各原色に対応する光が入射するので、カラーフィルタを設ける必要はない。
尚、図8を参照して説明した電子機器の他にも、モバイル型のパーソナルコンピュータや、携帯電話、液晶テレビ、ビューファインダ型、モニタ直視型のビデオテープレコーダ、カーナビゲーション装置、ページャ、電子手帳、電卓、ワードプロセッサ、ワークステーション、テレビ電話、POS端末、タッチパネルを備えた装置等が挙げられる。そして、これらの各種電子機器に適用可能なのは言うまでもない。
また、本発明は上述の各実施形態で説明した液晶装置以外にも反射型液晶装置(LCOS)、プラズマディスプレイ(PDP)、電界放出型ディスプレイ(FED、SED)、有機ELディスプレイ、デジタルマイクロミラーデバイス(DMD)、電気泳動装置等にも適用可能である。
本発明は、上述した実施形態に限られるものではなく、請求の範囲及び明細書全体から読み取れる発明の要旨或いは思想に反しない範囲で適宜変更可能であり、そのような変更を伴う電気光学装置用基板、及び該電気光学装置用基板を備えてなる電気光学装置、並びに該電気光学装置を備えた電子機器もまた本発明の技術的範囲に含まれるものである。
本実施形態に係る液晶装置の概略的な平面図である。 図1のH−H’断面図である。 本実施形態に係る液晶装置の画像表示領域を構成するマトリクス状に形成された複数の画素における各種素子、配線等の等価回路図である。 本実施形態に係る液晶装置におけるデータ線、走査線、画素電極等が形成されたTFTアレイ基板の相隣接する複数の画素群の平面図である。 TFTとデータ線との配置関係に着目して、その構成を示す平面図である。 図4のA−A’線での断面図である。 B−B’線断面部分における第1及び第2ゲート電極の構成を示す断面図である。 電気光学装置を適用した電子機器の一例たるプロジェクタの構成を示す平面図である。
符号の説明
1a…半導体層、1a’…チャネル領域、1b…データ線側LDD領域、1c…画素電極側LDD領域、1d…データ線側ソースドレイン領域、1e…画素電極側ソースドレイン領域、3a…第1ゲート電極、3b…第2ゲート電極、11a…走査線、6a…データ線、9a…画素電極、10…TFTアレイ基板、10a…画像表示領域、30…TFT、70…蓄積容量、71…下側電極、75…誘電体膜、300…上側電極

Claims (11)

  1. 基板上に、
    (i)チャネル領域、データ線側ソースドレイン領域及び画素電極側ソースドレイン領域を有する半導体層と(ii)該半導体層よりも上層側に配置され、前記チャネル領域に重なる第1ゲート電極と(iii)前記半導体層よりも下層側に配置され、前記チャネル領域に重なる第2ゲート電極とを有するトランジスタと、
    前記トランジスタよりも上層側に配置され、下側電極、誘電体膜及び上側電極が下層側から順に積層されてなる蓄積容量と、
    前記蓄積容量よりも上層側に配置され、前記蓄積容量及び前記画素電極側ソースドレイン領域に電気的に接続された画素電極と、
    前記第1及び第2ゲート電極に電気的に接続されると共に第1方向に沿って延在する走査線と、
    前記第2ゲート電極よりも下層側に配置され、前記データ線側ソースドレイン領域に電気的に接続されると共に前記第1方向に交差する第2方向に沿って延在するデータ線と
    を備えたことを特徴とする電気光学装置用基板。
  2. 前記走査線は、前記第1及び第2ゲート電極の少なくとも一方と同一膜からなることを特徴とする請求項1に記載の電気光学装置用基板。
  3. 前記データ線は、前記半導体層に対して少なくとも部分的に重なるように配置されることを特徴とする請求項1又は2に記載の電気光学装置用基板。
  4. 前記第2ゲート電極は、前記半導体層に対して、前記チャネル領域から前記データ線側ソースドレイン領域及び前記画素電極側ソースドレイン領域のうち少なくとも一方と重なるように配置されることを特徴とする請求項1から3のいずれか一項に記載の電気光学装置用基板。
  5. 前記トランジスタは前記第2方向に沿って配置されることを特徴とする請求項1から4のいずれか一項に記載の電気光学装置用基板。
  6. 前記第2ゲート電極及び前記データ線のうち少なくとも一方は遮光性の導電材料を含んでなることを特徴とする請求項1から5のいずれか一項に記載の電気光学装置用基板。
  7. 前記導電材料には、高融点金属材料が含まれることを特徴とする請求項6に記載の電気光学装置用基板。
  8. 前記第1及び第2ゲート電極は互いに電気的に接続されることを特徴とする請求項1から7のいずれか一項に記載の電気光学装置用基板。
  9. 前記半導体層は、前記チャネル領域及び前記データ線側ソースドレイン領域間に形成されたデータ線側LDD領域と、前記チャネル領域及び前記画素電極側ソースドレイン領域間に形成された画素電極側LDD領域とを有することを特徴とする請求項1から8のいずれか一項に記載の電気光学装置用基板。
  10. 請求項1から9のいずれか一項に記載の電気光学装置用基板を備えたことを特徴とする電気光学装置。
  11. 請求項10に記載の電気光学装置を具備してなることを特徴とする電子機器。
JP2007027450A 2007-02-07 2007-02-07 電気光学装置用基板及び電気光学装置、並びに電子機器 Pending JP2008191518A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007027450A JP2008191518A (ja) 2007-02-07 2007-02-07 電気光学装置用基板及び電気光学装置、並びに電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007027450A JP2008191518A (ja) 2007-02-07 2007-02-07 電気光学装置用基板及び電気光学装置、並びに電子機器

Publications (1)

Publication Number Publication Date
JP2008191518A true JP2008191518A (ja) 2008-08-21

Family

ID=39751660

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007027450A Pending JP2008191518A (ja) 2007-02-07 2007-02-07 電気光学装置用基板及び電気光学装置、並びに電子機器

Country Status (1)

Country Link
JP (1) JP2008191518A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140082368A (ko) * 2012-12-24 2014-07-02 엘지디스플레이 주식회사 표시장치용 어레이 기판 및 그의 제조 방법
JP2016095520A (ja) * 2011-05-05 2016-05-26 株式会社半導体エネルギー研究所 表示装置
WO2022160331A1 (zh) * 2021-02-01 2022-08-04 京东方科技集团股份有限公司 驱动背板及其制备方法、显示装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016095520A (ja) * 2011-05-05 2016-05-26 株式会社半導体エネルギー研究所 表示装置
US9508862B2 (en) 2011-05-05 2016-11-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US10068926B2 (en) 2011-05-05 2018-09-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US10283530B2 (en) 2011-05-05 2019-05-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2019179270A (ja) * 2011-05-05 2019-10-17 株式会社半導体エネルギー研究所 表示装置
US11942483B2 (en) 2011-05-05 2024-03-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
KR20140082368A (ko) * 2012-12-24 2014-07-02 엘지디스플레이 주식회사 표시장치용 어레이 기판 및 그의 제조 방법
KR101978789B1 (ko) 2012-12-24 2019-05-15 엘지디스플레이 주식회사 표시장치용 어레이 기판 및 그의 제조 방법
WO2022160331A1 (zh) * 2021-02-01 2022-08-04 京东方科技集团股份有限公司 驱动背板及其制备方法、显示装置

Similar Documents

Publication Publication Date Title
JP5245333B2 (ja) 電気光学装置及び電子機器
JP4306737B2 (ja) 電気光学装置用基板及び電気光学装置、並びに電子機器
JP5381031B2 (ja) 電気光学装置及び電子機器
JP5532568B2 (ja) 電気光学装置及び電子機器
JP4241777B2 (ja) 電気光学装置及び電子機器
JP2009047967A (ja) 電気光学装置及び電子機器
JP2009122253A (ja) 電気光学装置及び電子機器
JP2008191517A (ja) 電気光学装置用基板及び電気光学装置、並びに電子機器
JP4882662B2 (ja) 電気光学装置及び電子機器
JP2009122256A (ja) 電気光学装置及び電子機器
JP5909919B2 (ja) 電気光学装置及び電子機器
JP2010096966A (ja) 電気光学装置及びその製造方法、並びに電子機器
JP5104140B2 (ja) 電気光学装置及び電子機器
JP4857775B2 (ja) 電気光学装置
JP5233618B2 (ja) 電気光学装置及び電子機器
JP5055950B2 (ja) 電気光学装置及び電子機器
JP4973024B2 (ja) 電気光学装置及び電子機器
JP2012155198A (ja) 電気光学装置及び電子機器
JP2008191518A (ja) 電気光学装置用基板及び電気光学装置、並びに電子機器
JP5186728B2 (ja) 電気光学装置用基板及び電気光学装置、並びに電子機器
JP5182116B2 (ja) 電気光学装置及び電子機器
JP2009300477A (ja) 電気光学装置及び電子機器
JP5055828B2 (ja) 電気光学装置用基板及び電気光学装置、並びに電子機器
JP4984911B2 (ja) 電気光学装置及び電子機器
JP5145944B2 (ja) 電気光学装置及び電子機器