JP2008052784A - デジタルpll回路およびデータ再生装置 - Google Patents

デジタルpll回路およびデータ再生装置 Download PDF

Info

Publication number
JP2008052784A
JP2008052784A JP2006226029A JP2006226029A JP2008052784A JP 2008052784 A JP2008052784 A JP 2008052784A JP 2006226029 A JP2006226029 A JP 2006226029A JP 2006226029 A JP2006226029 A JP 2006226029A JP 2008052784 A JP2008052784 A JP 2008052784A
Authority
JP
Japan
Prior art keywords
data
circuit
interpolation
phase
phase information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006226029A
Other languages
English (en)
Other versions
JP4804268B2 (ja
Inventor
Takanori Kishida
孝範 岸田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2006226029A priority Critical patent/JP4804268B2/ja
Publication of JP2008052784A publication Critical patent/JP2008052784A/ja
Application granted granted Critical
Publication of JP4804268B2 publication Critical patent/JP4804268B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

【課題】回路規模の増大を抑制しながら、異なるPRMLに円滑に対応し得るデジタルPLL回路およびそれを採用するデータ再生装置を提供する。
【解決手段】PR(1,2,2,2,1)に従うデータ補間回路104の他にPR(1,2,2,1)に従うデータ補間回路110を配する。データ補間回路104には、デジタルVCO109によって生成されたPR(1,2,2,2,1)に従う位相情報が供給される。データ補間回路110には、デジタルVCO109によって生成された位相情報の位相を180°遅延させた位相情報が供給される。データ補間回路110に供給される位相情報は、位相調整回路113によって生成される。この構成によれば、デジタルVCO109からの位相情報をもとにデータ補間回路110のための位相情報が生成されるため、別途、データ補間回路110のためのPLL回路を配する必要がない。
【選択図】図1

Description

本発明は、固定クロックにてサンプリングされA/D(Analog to Digital)変換されたデジタルデータに対し、位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得するデジタルPLL(Phase Locked Loop)回路、および、このPLL回路にて取得されるサンプルデータを復調して再生データを取得するデータ再生装置に関する。
ディスク再生装置のPLL回路として、従来、アナログ方式のPLL回路が用いられている。しかし、アナログ方式のPLL回路は、ノイズによる影響を受け易く、また、温度変化等の環境変化に弱いといった欠点を有している。これに対し、デジタル方式のPLL回路は、ノイズによる影響を受け難く、温度変化等の環境変化にも特性が左右され難い。また、高集積化を図りやすくLSIに実装する際に有利であるとのメリットを有している。
図7に、ITR(Interpolated Timing Recovery)方式のデジタルPLL回路を内蔵するディスク再生装置の構成例を示す。
本構成例に係る光ディスク装置は、光ピックアップ101と、増幅回路102と、ADC(Analog-Digital Converter)103と、データ補間回路104と、イコライザ105と、ビタビデコーダ106と、位相比較器107と、LPF(ループフィルタ)108と、デジタルVCO(Voltage Controlled Oscillator)109を備えている。
光ピックアップ101は、ディスクにレーザ光を照射してデータの書き込みを行うとともに、ディスクからの反射光を受光してデータの読み取りを行う。増幅回路102は、光ピックアップ101から供給される再生RF信号を増幅してADC103に出力する。ADC103は、発振回路(図示せず)から供給される高周波の非同期クロック(システムクロック)に応じて再生RF信号をサンプリングし、サンプル値をデジタルデータ(ADデータ)に変換してデータ補間回路104に出力する。
データ補間回路104は、ADC103から入力されるADデータと、デジタルVCO109から入力される位相情報を用いて、データ補間タイミング(リサンプルタイミング)におけるデータ値(リサンプルデータ)を算出し、算出したリサンプルデータをイコライザ105に出力する。
イコライザ105は、データ補間回路104から供給されるリサンプルデータに対して波形等化処理を施してビタビデコーダ106に出力する。ビタビデコーダ106は、イコライザ105から供給されたデジタルデータにビタビ復号処理を施して1、0の2値化データを生成出力する。
位相比較器107は、データ補間回路104から供給されるリサンプルデータをもとに、デジタルVCO109から供給されるリサンプルタイミングと正規のリサンプルタイミングの位相差(ΔP)を検出し、これを、LPF108に出力する。LPF108は、位相差(ΔP)の高周波成分を遮断して直流化し、これをデジタルVCO109に出力する。
デジタルVCO109は、LPF108から供給された直流化データをもとに、正規のリサンプルタイミングに近づくよう、リサンプルタイミングを調整し、調整後のリサンプルタイミングを規定する位相情報をデータ補間回路104に出力する。
特許第3687425号公報
近年の光ディスクの高密度化に伴い、光ディスクドライブにおける再生信号処理方式として、PRML(Partial Response Maximum Likelihood)を用いたビタビ復号が広く採用されている。また、市場には、異なるPRMLを採用した光ディスクが存在し、このため、光ディスクドライブには、PRMLの異なる光ディスクに対応するための機能が求められている。
しかし、PRMLが異なる場合には、たとえば図8に示すとおり、データ補間ポイント(リサンプルポイント:図8に黒丸で示す)が異なる場合があり、このため、PRMLの異なる光ディスクに対応しようとすると、たとえば、PRML毎に個別にPLL回路を準備し、光ディスクの再生時には、当該光ディスクのPRMLに対応したPLL回路から、当該PRMLに適した位相情報を供給できるようにする等の手段が必要となる。しかし、こうすると、PLL回路を複数準備しなければならず、回路規模が大きくなるとの問題が生じる。
そこで、本発明は、回路規模の増大を抑制しながら、異なるPRMLに円滑に対応し得るデジタルPLL回路およびそれを採用するデータ再生装置を提供することを課題とする。
上記課題に鑑み本発明は、以下の特徴を有する。
請求項1の発明は、固定クロックにてサンプリングされA/D変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得するデジタルPLL回路において、前記デジタルデータに対し補間処理を行う第1のデータ補間回路と、前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のデータ補間回路に対する第1の位相情報を生成する位相情報生成回路と、前記第1の位相情報の位相を一定の位相量だけ変化させて第2の位相情報を生成する位相調整回路と、前記第2の位相情報に基づいて前記デジタルデータに対し補間処理を行う第2のデータ補間回路とを有することを特徴とする。
請求項2の発明は、請求項1に記載のデジタルPLL回路において、前記位相調整回路は、前記第1のデータ補間回路における補間タイミングと前記第2のデータ補間回路における補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成することを特徴とする。
請求項3の発明は、固定クロックにてサンプリングされA/D(変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得するデジタルPLL回路において、前記デジタルデータに対し第1のPRMLに従う補間処理を行う第1のデータ補間回路と、前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のPRMLに従う第1の位相情報を生成し前記第1のデータ補間回路に供給する位相情報生成回路と、前記デジタルデータに対し第1のPRMLとは異なる補間タイミングの第2のPRMLに従う補間処理を行う第2のデータ補間回路と、前記第1のPRMLにおける補間タイミングと前記第2のPRMLにおける補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成し前記第2のデータ補間回路に供給する位相調整回路とを有することを特徴とする。
請求項4の発明は、固定クロックにてサンプリングされA/D変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得し、取得したサンプルデータを復調するデータ再生装置において、前記デジタルデータに対し補間処理を行う第1のデータ補間回路と、前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のデータ補間回路に対する第1の位相情報を生成する位相情報生成回路と、前記第1の位相情報の位相を一定の位相量だけ変化させて第2の位相情報を生成する位相調整回路と、前記第2の位相情報に基づいて前記デジタルデータに対し補間処理を行う第2のデータ補間回路と、前記第1および第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する復号回路とを有することを特徴とする。
請求項5の発明は、請求項4に記載のデータ再生装置において、前記位相調整回路は、前記第1のデータ補間回路における補間タイミングと前記第2のデータ補間回路における補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成することを特徴とする。
請求項6の発明は、請求項4または5に記載のデータ再生装置において、前記復号回路は、前記第1のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第1の復号部と、前記第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第2の復号部とを備えることを特徴とする。
請求項7の発明は、固定クロックにてサンプリングされA/D変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得し、取得したサンプルデータを復調するデータ再生装置において、前記デジタルデータに対し第1のPRMLに従う補間処理を行う第1のデータ補間回路と、前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のPRMLに従う第1の位相情報を生成し前記第1のデータ補間回路に供給する位相情報生成回路と、前記デジタルデータに対し第1のPRMLとは異なる補間タイミングの第2のPRMLに従う補間処理を行う第2のデータ補間回路と、前記第1のPRMLにおける補間タイミングと前記第2のPRMLにおける補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成し前記第2のデータ補間回路に供給する位相調整回路と、前記第1および第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する復号回路とを有することを特徴とする。
請求項8の発明は、請求項7に記載のデータ再生装置において、前記復号回路は、前記第1のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第1の復号部と、前記第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第2の復号部とを備えることを特徴とする。
請求項1ないし3の発明によれば、異なるPRMLに従うディスクを円滑に再生することができる。また、第1のPRMLに従う位相情報生成回路にて生成された位相情報を第2のPRMLに従う処理に利用されるため、第2のPRMLに従う位相情報生成回路を別途配する必要がなく、もって、回路規模の増大を抑制することができる。さらに、位相調整回路によって生成された位相情報は、位相情報生成回路にて生成された第1のPRMLに従う位相情報の位相を、第1のPRMLにおける補間タイミングと第2のPRMLにおける補間タイミングの間の位相差に応じた位相量だけ変化させたものであるから、たとえば、図8に示すサンプルポイントの関係を参照して明らかなとおり、位相調整回路によって生成された位相情報は、第2のPRMLに従う処理を行うに適したものとなる。よって、このように位相調整回路によって生成された位相情報を第2のPRMLに従う処理を行う際に用いても、第2のPRMLに従う処理を精度良く行うことができる。
このように、本実施の形態によれば、回路規模の増大を抑制しながら、第1および第2のPRMLに従うディスクの再生を円滑かつ精度よく行うことができる。
請求項4ないし8の発明は、請求項1ないし3の発明に係るデジタルPLL回路の構成を備えるデータ再生装置である。よって、請求項4ないし8の発明によれば、上記請求項1ないし3の発明と同様の効果を奏することができる。
本発明の特徴は、以下に示す実施の形態の説明により更に明らかとなろう。
ただし、以下の実施の形態は、あくまでも、本発明を実施化する際の一つの例示形態であって、本発明ないし各構成要件の用語の意義は、以下の実施の形態に記載されたものに制限されるものではない。
以下、本発明の実施の形態につき図面を参照して説明する。
図1に実施の形態に係るディスク再生装置の構成を示す。図中、上記図7に示した構成と同一部分には同一符号が付されている。
なお、図1に示すディスク再生装置は、PR(1,2,2,2、1)に従う光ディスクとPR(1,2,2,1)に従う光ディスクの両方に対応し得るものである。図において、データ補間回路104、イコライザ105、ビタビデコーダ106、位相比較器107、LPF108およびデジタルVCO109からなる回路は、図8下段に示すPR(1,2,2,2,1)に従う光ディスクに対応するための信号処理系であり、データ補間回路110、イコライザ111およびビタビデコーダ112からなる回路は、図8上段に示すPR(1,2,2,1)に従う光ディスクに対応するための信号処理系である。
本実施の形態に係るディスク再生装置には、図8の構成に比べ、データ補間回路110と、イコライザ111と、ビタビデコーダ112と、位相調整回路113が追加されている。
データ補間回路110は、ADC103から入力されるADデータと、位相調整回路113から入力される位相情報を用いて、リサンプルタイミングにおけるデータ値
(リサンプルデータ)を算出し、算出したリサンプルデータをイコライザ111に出力する。
イコライザ111は、入力されたリサンプルデータに対し波形等化処理を施してビタビデコーダ112に出力する。ビタビデコーダ112は、イコライザ111から供給されたデジタルデータにビタビ復号処理を施して1、0の2値化データを生成出力する。
位相調整回路113は、デジタルVCO109から出力される位相情報に位相調整処理を施し、調整後の位相情報を、データ補間回路110に出力する。具体的には、デジタルVCO109から出力される位相情報の位相を180°遅延させ、遅延後の位相情報を、データ補間回路110に出力する。
図2は、位相比較器107における具体的処理を説明する図である。
図示の如く、位相比較器107は、データ補間回路104から供給されるリサンプルデータをもとに、再生信号波形のエッジ、すなわち、再生信号波形とスライスレベル(ゼロレベル)の交点位置を判別し、判別したエッジの位置と、これを挟む前後のリサンプルタイミングの中間タイミングとの間の位相差(ΔP)を検出して、これを、LPF108に出力する。
LPF108は、入力された位相差(ΔP)の高周波成分を遮断して直流化し、これをデジタルVCO109に出力する。デジタルVCO109は、LPF108から供給された直流化データに応じて、上記エッジの位相差を補償するよう、リサンプルタイミングを調整し、調整後のリサンプルタイミングを規定する位相情報をデータ補間回路104に出力する。
図3は、データ補間回路104における処理を説明する図である。なお、同図中、A/Dクロックは、ADC103におけるサンプリングクロック(非同期クロック)である。
図示の如く、データ補間回路104は、位相情報によって規定されるリサンプルタイミングと、その直後に到来するデジタルデータのサンプリングタイミングとの間の位相差PH0を求め、このPH0と、リサンプルタイミングを挟む前後のサンプリングデータから、リサンプルタイミングにおけるデータ値(リサンプルデータ)を算出する。たとえば、デジタルデータD2、D3間における補間処理を例にとると、当該補間処理におけるリサンプルタイミングとD3のサンプリングタイミングとの間の位相差PH0が求められる。そして、D2とD3の値と、位相差PH0およびA/Dクロックの周期PH1を用いながら、同図の左上に示す比例計算によりXが求められ、求めたXをD2に加算して、当該リサンプルタイミングにおけるリサンプルデータが求められる。
図3に示す処理は、データ補間回路110でも同様にして行われる。ただし、データ補間回路110は、上述の如く、図8上段のPR(1,2,2,1)に応じた処理を行うことから、デジタルVCO109から供給される、PR(1,2,2,2,1)に応じた位相情報をもとにリサンプルタイミングを設定すると、正しいリサンプルタイミングにてリサンプルデータを取得できない。
本実施の形態では、デジタルVCO109から供給される位相情報が、位相調整回路113によって、データ補間回路110のPRMLに適する位相情報に変換され、データ補間回路113に供給される。具体的には、デジタルVCO109から供給される位相情報の位相が180°遅延された後、データ補間回路110に供給される。
図8を参照すると、PR(1,2,2,1)とPR(1,2,2,2,1)では、リサンプルタイミングが互いに180°ずれている。したがって、PR(1,2,2,2,1)に従って生成されたリサンプルタイミングの位相を180°ずらすことにより、PR(1,2,2,1)に応じたリサンプリングタイミングを生成することができる。位相調整回路113では、デジタルVCO109から供給されるPR(1,2,2,2,1)に応じた位相情報の位相に180°が加算される。これにより、PR(1,2,2,1)に適した位相情報が生成される。
図4は、再生RF信号とリサンプルタイミングの関係を示す図である。図中、“リサンプルタイミングA”は、PR(1,2,2,2,1)に応じたリサンプルタイミング、“リサンプルタイミングB”は、PR(1,2,2,1)に応じたリサンプルタイミングである。
データ補間回路104では、デジタルVCO109からの位相情報に従って、リサンプルタイミングAのタイミングにてリサンプルデータが生成される。また、データ補間回路110では、デジタルVCO109からの位相情報が位相調整回路113によって180°遅延された後の位相情報に従って、リサンプルタイミングBのタイミングにてリサンプルデータが生成される。
このように、本実施の形態では、再生信号波形に対し、PR(1,2,2,2,1)に従う補間処理と、PR(1,2,2,1)に従う補間処理が並行して行われる。そして、PR(1,2,2,2,1)に従って生成されたリサンプルデータは、イコライザ105とビタビデコーダ106によって処理され、1、0の2値化データが生成される。また、PR(1,2,2,1)に従って生成されたリサンプルデータは、イコライザ111とビタビデコーダ112によって処理され、1、0の2値化データが生成される。
ビタビデコーダ106、112から出力される2値化データは、それぞれ、対応する復調回路(図示せず)に入力される。それぞれの復調回路は、対応する光ディスクの信号フォーマットに応じた復調処理を行う。
なお、何れの復調回路を用いるかは、たとえば、光ディスクの種類判別に応じて決定される。ここで、再生対象ディスクがHD(High Definition DVD)とBD(ブルーレイディスク)であり、たとえば、HDにはPR(1,2,2,2,1)が適用され、BDにはPR(1,2,2,1)が適用されているとすると、光ディスクの種類は、たとえば、光ディスクにレーザ光を照射したときの戻り光量を比較することにより判別でき、判別結果がHDの場合には、PR(1,2,2,2,1)に従うビタビデコーダ106からの2値化データを復調する復調回路が選択され、また、判別結果がBDの場合には、PR(1,2,2,1)に従うビタビデコーダ112からの2値化データを復調する復調回路が選択される。
以上、本実施の形態によれば、PR(1,2,2,2,1)とPR(1,2,2,1)に従う2種類のディスクを円滑に再生することができる。また、PR(1,2,2,2,1)に従うPLL回路にて生成された位相情報をPR(1,2,2,1)に従う処理に利用するため、PR(1,2,2,1)に従うPLL回路を別途配する必要がなく、もって、回路規模の増大を抑制することができる。さらに、PR(1,2,2,1)のための位相情報は、PR(1,2,2,2,1)に従うPLL回路にて生成された位相情報の位相を180°遅延させて生成されるから、図8に示すサンプルポイントの関係を参照して明らかなとおり、PR(1,2,2,1)の処理を精度良く行うことができる。
このように、本実施の形態によれば、回路規模の増大を抑制しながら、PR(1,2,2,2,1)とPR(1,2,2,1)に従う2種類のディスクの再生を円滑かつ精度よく行うことができる。
以上、本発明の実施形態について説明したが、本発明の実施形態は上記に限定されるものではなく、他に種々の変更が可能である。
たとえば、上記実施の形態では、PR(1,2,2,2,1)に従うPLL回路にて生成された位相情報の位相を180°遅延させてPR(1,2,2,1)に適する位相情報を生成するようにしたが、PR(1,2,2,1)に従うPLL回路にて生成された位相情報の位相を180°遅延させてPR(1,2,2,2,1)に適する位相情報を生成するようにしても良い。
また、上記実施の形態では、データ補間回路104と110の後段側に、それぞれ、イコライザ105およびビタビデコーダ106からなる復号系と、イコライザ111およびビタビデコーダ112からなる復号系を個別に配したが、図5に示すように、イコライザ121を共用するようにしても良い。ここで、イコライザ121は、ビタビデコーダ106、112における処理結果に応じてタップ係数が調整される、いわゆる適応型イコライザを用いることができる。あるいは、何れのビタビデコーダを用いるかに応じて適宜タップ係数をセットできるイコライザを用いても良い。なお、120は、データ補間回路104、110の出力を選択するためのスイッチング回路、122は、イコライザ121の出力をビタビデコーダ106、112に割り振るためのスイッチング回路である。このように、イコライザ121を共用することにより、回路規模の増大をさらに抑制することができる。
さらに、上記実施の形態では、図8に示す如くPR(1,2,2,2,1)とPR(1,2,2,1)のリサンプルタイミングの位相が180°ずれているため、位相調整回路113における位相調整量Δαを180°に設定したが、リサンプルタイミングの位相ずれが180°以外の場合には、それに応じて、位相調整量Δαを変化させれば良い。
また、位相調整量を複数設定する必要がある場合には、たとえば図6に示す如く、複数の位相調整回路133、134を配し、これに応じて、データ補間回路130、イコライザ131およびビタビデコーダ132を追加すれば良い。なお、図6の構成例においても、上記図5の場合と同様、スイッチング回路120を配し、イコライザとビタビデコーダを共用する構成とすることができる。
この他、上記実施の形態では、PR(1,2,2,2,1)とPR(1,2,2,1)に従うディスクを再生する場合について説明したが、本発明は、これ以外のPRMLに従うディスクを再生する再生装置にも適用可能である。また、光ディスクに限らず、他の記録媒体を再生する場合にも適用可能である。
本発明は、上記実施の形態に限定されるものではない。本発明の実施の形態は、特許請求の範囲に示された技術的思想の範囲内において、適宜、種々の変更が可能である。
実施の形態に係るディスク再生装置の構成を示す図 実施の形態に係る位相比較器の動作を説明する図 実施の形態に係るデータ補間回路の動作を説明する図 実施の形態に係る再生信号とリサンプルタイミングの関係を示す図 実施の形態に係るディスク再生装置の変更例を示す図 実施の形態に係るディスク再生装置の変更例を示す図 従来例に係るディスク再生装置の構成を示す図 PR(1,2,2,2,1)とPR(1,2,2,1)におけるリサンプルポイントを示す図
符号の説明
104 データ補間回路 (第1のデータ補間回路)
105 イコライザ (第1の復号部)
106 ビタビデコーダ (第1の復号部)
107 位相比較器 (位相情報生成回路)
108 LPF (位相情報生成回路)
109 デジタルVCO (位相情報生成回路)
110 データ補間回路 (第2のデータ補間回路)
111 イコライザ (第2の復号部)
112 ビタビデコーダ (第2の復号部)
113 位相調整回路
121 イコライザ (第1および第2の復号部)
130 データ補間回路 (第2のデータ補間回路)
131 イコライザ (第2の復号部)
132 ビタビデコーダ (第2の復号部)

Claims (8)

  1. 固定クロックにてサンプリングされA/D(Analog to Digital)変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得するデジタルPLL回路において、
    前記デジタルデータに対し補間処理を行う第1のデータ補間回路と、
    前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のデータ補間回路に対する第1の位相情報を生成する位相情報生成回路と、
    前記第1の位相情報の位相を一定の位相量だけ変化させて第2の位相情報を生成する位相調整回路と、
    前記第2の位相情報に基づいて前記デジタルデータに対し補間処理を行う第2のデータ補間回路とを有する、
    ことを特徴とするデジタルPLL回路。
  2. 請求項1に記載のデジタルPLL回路において、
    前記位相調整回路は、前記第1のデータ補間回路における補間タイミングと前記第2のデータ補間回路における補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成する、
    ことを特徴とするデジタルPLL回路。
  3. 固定クロックにてサンプリングされA/D(Analog to Digital)変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得するデジタルPLL回路において、
    前記デジタルデータに対し第1のPRML(Partial Response Maximum Likelihood)に従う補間処理を行う第1のデータ補間回路と、
    前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のPRMLに従う第1の位相情報を生成し前記第1のデータ補間回路に供給する位相情報生成回路と、
    前記デジタルデータに対し第1のPRMLとは異なる補間タイミングの第2のPRMLに従う補間処理を行う第2のデータ補間回路と、
    前記第1のPRMLにおける補間タイミングと前記第2のPRMLにおける補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成し前記第2のデータ補間回路に供給する位相調整回路とを有する、
    ことを特徴とするデジタルPLL回路。
  4. 固定クロックにてサンプリングされA/D(Analog to Digital)変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得し、取得したサンプルデータを復調するデータ再生装置において、
    前記デジタルデータに対し補間処理を行う第1のデータ補間回路と、
    前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のデータ補間回路に対する第1の位相情報を生成する位相情報生成回路と、
    前記第1の位相情報の位相を一定の位相量だけ変化させて第2の位相情報を生成する位相調整回路と、
    前記第2の位相情報に基づいて前記デジタルデータに対し補間処理を行う第2のデータ補間回路と、
    前記第1および第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する復号回路とを有する、
    ことを特徴とするデータ再生装置。
  5. 請求項4に記載のデータ再生装置において、
    前記位相調整回路は、前記第1のデータ補間回路における補間タイミングと前記第2のデータ補間回路における補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成する、
    ことを特徴とするデータ再生装置。
  6. 請求項4または5に記載のデータ再生装置において、
    前記復号回路は、前記第1のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第1の復号部と、前記第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第2の復号部とを備える、
    ことを特徴とするデータ再生装置。
  7. 固定クロックにてサンプリングされA/D(Analog to Digital)変換されたデジタルデータに対し位相情報に基づく補間処理を施して、正規のサンプリングタイミングにおけるサンプルデータを取得し、取得したサンプルデータを復調するデータ再生装置において、
    前記デジタルデータに対し第1のPRML(Partial Response Maximum Likelihood)に従う補間処理を行う第1のデータ補間回路と、
    前記第1のデータ補間回路によって生成されたサンプルデータに基づいて前記第1のPRMLに従う第1の位相情報を生成し前記第1のデータ補間回路に供給する位相情報生成回路と、
    前記デジタルデータに対し第1のPRMLとは異なる補間タイミングの第2のPRMLに従う補間処理を行う第2のデータ補間回路と、
    前記第1のPRMLにおける補間タイミングと前記第2のPRMLにおける補間タイミングの間の位相差に応じた位相量だけ前記第1の位相情報の位相を変化させて第2の位相情報を生成し前記第2のデータ補間回路に供給する位相調整回路と、
    前記第1および第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する復号回路とを有する、
    ことを特徴とするデータ再生装置。
  8. 請求項7に記載のデータ再生装置において、
    前記復号回路は、前記第1のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第1の復号部と、前記第2のデータ補間回路にて生成されたサンプルデータから2値化データを生成する第2の復号部とを備える、
    ことを特徴とするデータ再生装置。
JP2006226029A 2006-08-23 2006-08-23 デジタルpll回路およびデータ再生装置 Active JP4804268B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006226029A JP4804268B2 (ja) 2006-08-23 2006-08-23 デジタルpll回路およびデータ再生装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006226029A JP4804268B2 (ja) 2006-08-23 2006-08-23 デジタルpll回路およびデータ再生装置

Publications (2)

Publication Number Publication Date
JP2008052784A true JP2008052784A (ja) 2008-03-06
JP4804268B2 JP4804268B2 (ja) 2011-11-02

Family

ID=39236710

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006226029A Active JP4804268B2 (ja) 2006-08-23 2006-08-23 デジタルpll回路およびデータ再生装置

Country Status (1)

Country Link
JP (1) JP4804268B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150023659A1 (en) * 2013-07-22 2015-01-22 Infinera Corporation Clock phase detection in the frequency domain

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09130273A (ja) * 1995-10-30 1997-05-16 Sharp Corp データ検出回路
JPH09161408A (ja) * 1995-12-08 1997-06-20 Pioneer Electron Corp ビット同期回路
JPH1027435A (ja) * 1996-07-15 1998-01-27 Sony Corp 再生装置および方法
JPH10334605A (ja) * 1997-05-27 1998-12-18 Sony Corp 情報再生装置および再生方法
JP2001035095A (ja) * 1999-07-21 2001-02-09 Victor Co Of Japan Ltd ディジタル信号再生装置
JP2001184795A (ja) * 1999-12-24 2001-07-06 Nec Corp 適応等化器を内蔵した情報検出回路およびこれを用いた光ディスク装置
JP2006318531A (ja) * 2005-05-10 2006-11-24 Sony Corp データ再生装置および方法、並びに、プログラム

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09130273A (ja) * 1995-10-30 1997-05-16 Sharp Corp データ検出回路
JPH09161408A (ja) * 1995-12-08 1997-06-20 Pioneer Electron Corp ビット同期回路
JPH1027435A (ja) * 1996-07-15 1998-01-27 Sony Corp 再生装置および方法
JPH10334605A (ja) * 1997-05-27 1998-12-18 Sony Corp 情報再生装置および再生方法
JP2001035095A (ja) * 1999-07-21 2001-02-09 Victor Co Of Japan Ltd ディジタル信号再生装置
JP2001184795A (ja) * 1999-12-24 2001-07-06 Nec Corp 適応等化器を内蔵した情報検出回路およびこれを用いた光ディスク装置
JP2006318531A (ja) * 2005-05-10 2006-11-24 Sony Corp データ再生装置および方法、並びに、プログラム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150023659A1 (en) * 2013-07-22 2015-01-22 Infinera Corporation Clock phase detection in the frequency domain
US9154256B2 (en) * 2013-07-22 2015-10-06 Infinera Corporation Clock phase detection in the frequency domain

Also Published As

Publication number Publication date
JP4804268B2 (ja) 2011-11-02

Similar Documents

Publication Publication Date Title
JP5045448B2 (ja) 信号処理回路、信号処理方法、再生装置
TWI228707B (en) Device for playing disc
US7616395B2 (en) Information reproduction apparatus
JP2006252645A (ja) ジッタ検出装置
JP4232207B2 (ja) 情報再生装置
US20080019249A1 (en) Apparatus for reproducing data on recording medium and method for reproducing data on the medium
JP2006252681A (ja) 光ディスク装置及びpll回路
JP2008181617A (ja) 情報再生装置
JP2007035211A (ja) 光ディスク装置
US20080152318A1 (en) Optical-disc recording/playback apparatus and optical-disc recording/playback method
JP5816828B1 (ja) 光ディスク装置および光ディスク再生方法
WO2006100981A1 (ja) 情報記録媒体、情報再生装置、情報再生方法
JP4804268B2 (ja) デジタルpll回路およびデータ再生装置
US7525887B2 (en) Playback signal processing apparatus and optical disc device
US8004443B2 (en) Information readout apparatus and information reproducing method
JP2006216175A (ja) Pll回路およびディスク再生装置
JP5054672B2 (ja) 記録媒体へアクセスする装置
JP2006209892A (ja) Pll回路およびディスク再生装置
JP5623097B2 (ja) 情報再生方法及び装置、並びに光ディスク装置
JP2006164425A (ja) 位相差検出回路、位相差検出方法、光ディスク装置及び光ディスク装置の制御方法
JP2011060369A (ja) フィルタ係数制御器
JP2004342290A (ja) 光学記憶媒体からの読み出し信号を復号するための電子回路、光学記憶媒体を読み出すための電子装置、光学記憶媒体を読み出すための方法及びコンピュータプログラム製品
JP3822194B2 (ja) データ再生装置
JP2011060378A (ja) 位相誤差検出装置、位相誤差検出方法、再生装置
JP2007200516A (ja) 情報再生装置および情報再生方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081205

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110421

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110426

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110712

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110809

R151 Written notification of patent or utility model registration

Ref document number: 4804268

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140819

Year of fee payment: 3