JP2008003711A - メモリシステム及びメモリモジュール - Google Patents
メモリシステム及びメモリモジュール Download PDFInfo
- Publication number
- JP2008003711A JP2008003711A JP2006170404A JP2006170404A JP2008003711A JP 2008003711 A JP2008003711 A JP 2008003711A JP 2006170404 A JP2006170404 A JP 2006170404A JP 2006170404 A JP2006170404 A JP 2006170404A JP 2008003711 A JP2008003711 A JP 2008003711A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- access command
- data
- access
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Memory System (AREA)
Abstract
【解決手段】 メモリデバイスと、アクセスコマンド等を受け取って一時的にバッファリングすると共に前記アクセスコマンド等が前記メモリデバイスへのアクセスか否かを判断するバッファ部とを有するメモリモジュール102等を複数用いてカスケード接続したメモリシステム100であって、メモリモジュール102等は、それぞれが有する前記バッファ部において前記アクセスコマンド等を受け取った際に、前記アクセスコマンド及びデータが前記バッファ部が属するメモリモジュール内のメモリデバイスへアクセスするものと判断した場合に、前記アクセスコマンド等を、そのメモリデバイスが認識可能なアクセスコマンド等に変換する変換回路をそれぞれ有することを特徴とする。
【選択図】 図1
Description
また、本発明のメモリモジュールは、1つ又は複数のメモリデバイスと、アクセスコマンド及びデータのうち少なくとも何れかを受け取って一時的にバッファリングすると共に前記アクセスコマンド及びデータのうち少なくとも何れかが前記メモリデバイスへのアクセスか否かを判断するバッファ部とを有するメモリモジュールであって、前記バッファ部において前記アクセスコマンド及びデータのうち少なくとも何れかを受け取った際に、前記アクセスコマンド及びデータのうち少なくとも何れかが前記メモリデバイスへアクセスするものであると判断した場合に、前記アクセスコマンド及びデータのうち少なくとも何れかを前記メモリデバイスが認識可能なアクセスコマンド及びデータのうち少なくとも何れかに変換する変換回路を備えたことを特徴とする。
101 メモリ制御回路
102、103、104 メモリモジュール
105 ROMモジュール
201、202、204、205 メモリデバイス(DRAM)
203 バッファ
301、302 メモリデバイス(ROM)
303 バッファ
401 プロトコル変換回路
402 コマンドデコード回路
403 メモリデバイス制御回路
404 メモリデバイス
502 メモリモジュール
Claims (7)
- 1つ又は複数のメモリデバイスと、アクセスコマンド及びデータのうち少なくとも何れかを受け取って一時的にバッファリングすると共に前記アクセスコマンド及びデータのうち少なくとも何れかが前記メモリデバイスへのアクセスか否かを判断するバッファ部とを有するメモリモジュールを複数用いてカスケード接続したメモリシステムであって、
前記メモリモジュールは、それぞれが有する前記バッファ部において前記アクセスコマンド及びデータのうち少なくとも何れかを受け取った際に、前記アクセスコマンド及びデータのうち少なくとも何れかが前記バッファ部が属するメモリモジュール内のメモリデバイスへアクセスするものと判断した場合に、前記アクセスコマンド及びデータのうち少なくとも何れかを、そのメモリデバイスが認識可能なアクセスコマンド及びデータのうち少なくとも何れかに変換する変換回路をそれぞれ有することを特徴とするメモリシステム。 - 前記バッファ部は、前記アクセスコマンド及びデータのうち少なくとも何れかが、前記バッファ部が属するメモリモジュール内のメモリデバイスへのアクセスではないと判断した場合に、他のメモリモジュールに前記アクセスコマンド及びデータのうち少なくとも何れかを伝達することを特徴とする請求項1に記載のメモリシステム。
- 前記カスケード接続された複数のメモリモジュールのうち少なくとも1つは、他のメモリモジュールの有するメモリデバイスとは異なるアクセスコマンド及びデータに対応するメモリデバイスを有することを特徴とする請求項1又は2に記載のメモリシステム。
- 前記メモリデバイスへのアクセスコマンドはDRAMのプロトコルに準拠したものであることを特徴とする請求項1〜3のいずれか1項に記載のメモリシステム。
- 前記変換回路は前記バッファ部に内蔵されることを特徴とする請求項1〜4のいずれか1項に記載のメモリシステム。
- 1つ又は複数のメモリデバイスと、アクセスコマンド及びデータのうち少なくとも何れかを受け取って一時的にバッファリングすると共に前記アクセスコマンド及びデータのうち少なくとも何れかが前記メモリデバイスへのアクセスか否かを判断するバッファ部とを有するメモリモジュールであって、
前記バッファ部において前記アクセスコマンド及びデータのうち少なくとも何れかを受け取った際に、前記アクセスコマンド及びデータのうち少なくとも何れかが前記メモリデバイスへアクセスするものであると判断した場合に、前記アクセスコマンド及びデータのうち少なくとも何れかを前記メモリデバイスが認識可能なアクセスコマンド及びデータのうち少なくとも何れかに変換する変換回路を備えたことを特徴とするメモリモジュール。 - 前記変換回路は前記バッファ部に内蔵されることを特徴とする請求項6に記載のメモリモジュール。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006170404A JP5388406B2 (ja) | 2006-06-20 | 2006-06-20 | メモリシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006170404A JP5388406B2 (ja) | 2006-06-20 | 2006-06-20 | メモリシステム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2008003711A true JP2008003711A (ja) | 2008-01-10 |
JP2008003711A5 JP2008003711A5 (ja) | 2009-07-30 |
JP5388406B2 JP5388406B2 (ja) | 2014-01-15 |
Family
ID=39008055
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006170404A Expired - Fee Related JP5388406B2 (ja) | 2006-06-20 | 2006-06-20 | メモリシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5388406B2 (ja) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7539800B2 (en) * | 2004-07-30 | 2009-05-26 | International Business Machines Corporation | System, method and storage medium for providing segment level sparing |
US7669086B2 (en) | 2006-08-02 | 2010-02-23 | International Business Machines Corporation | Systems and methods for providing collision detection in a memory system |
US7721140B2 (en) | 2007-01-02 | 2010-05-18 | International Business Machines Corporation | Systems and methods for improving serviceability of a memory system |
US7765368B2 (en) | 2004-07-30 | 2010-07-27 | International Business Machines Corporation | System, method and storage medium for providing a serialized memory interface with a bus repeater |
US7844771B2 (en) | 2004-10-29 | 2010-11-30 | International Business Machines Corporation | System, method and storage medium for a memory subsystem command interface |
US7870459B2 (en) | 2006-10-23 | 2011-01-11 | International Business Machines Corporation | High density high reliability memory module with power gating and a fault tolerant address and command bus |
JP2012505448A (ja) * | 2008-10-14 | 2012-03-01 | モサイド・テクノロジーズ・インコーポレーテッド | ディスクリートメモリデバイスをシステムに接続するためのブリッジデバイスを有する複合メモリ |
US8140942B2 (en) | 2004-10-29 | 2012-03-20 | International Business Machines Corporation | System, method and storage medium for providing fault detection and correction in a memory subsystem |
US8145868B2 (en) | 2005-11-28 | 2012-03-27 | International Business Machines Corporation | Method and system for providing frame start indication in a memory system having indeterminate read data latency |
JP2013101704A (ja) * | 2008-09-12 | 2013-05-23 | Hitachi Ltd | 半導体装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004139552A (ja) * | 2002-08-23 | 2004-05-13 | Elpida Memory Inc | メモリシステム及びデータ伝送方法 |
JP2005535038A (ja) * | 2002-08-05 | 2005-11-17 | マイクロン テクノロジー インコーポレイテッド | 内部ロウキャッシングを有するメモリハブおよびアクセス方法。 |
JP2006146390A (ja) * | 2004-11-17 | 2006-06-08 | Oki Data Corp | メモリバス変換装置及び情報処理システム |
-
2006
- 2006-06-20 JP JP2006170404A patent/JP5388406B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005535038A (ja) * | 2002-08-05 | 2005-11-17 | マイクロン テクノロジー インコーポレイテッド | 内部ロウキャッシングを有するメモリハブおよびアクセス方法。 |
JP2004139552A (ja) * | 2002-08-23 | 2004-05-13 | Elpida Memory Inc | メモリシステム及びデータ伝送方法 |
JP2006146390A (ja) * | 2004-11-17 | 2006-06-08 | Oki Data Corp | メモリバス変換装置及び情報処理システム |
Cited By (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7539800B2 (en) * | 2004-07-30 | 2009-05-26 | International Business Machines Corporation | System, method and storage medium for providing segment level sparing |
US7765368B2 (en) | 2004-07-30 | 2010-07-27 | International Business Machines Corporation | System, method and storage medium for providing a serialized memory interface with a bus repeater |
US8140942B2 (en) | 2004-10-29 | 2012-03-20 | International Business Machines Corporation | System, method and storage medium for providing fault detection and correction in a memory subsystem |
US8589769B2 (en) | 2004-10-29 | 2013-11-19 | International Business Machines Corporation | System, method and storage medium for providing fault detection and correction in a memory subsystem |
US7844771B2 (en) | 2004-10-29 | 2010-11-30 | International Business Machines Corporation | System, method and storage medium for a memory subsystem command interface |
US8151042B2 (en) | 2005-11-28 | 2012-04-03 | International Business Machines Corporation | Method and system for providing identification tags in a memory system having indeterminate data response times |
US8145868B2 (en) | 2005-11-28 | 2012-03-27 | International Business Machines Corporation | Method and system for providing frame start indication in a memory system having indeterminate read data latency |
US8327105B2 (en) | 2005-11-28 | 2012-12-04 | International Business Machines Corporation | Providing frame start indication in a memory system having indeterminate read data latency |
US7669086B2 (en) | 2006-08-02 | 2010-02-23 | International Business Machines Corporation | Systems and methods for providing collision detection in a memory system |
US7870459B2 (en) | 2006-10-23 | 2011-01-11 | International Business Machines Corporation | High density high reliability memory module with power gating and a fault tolerant address and command bus |
US7721140B2 (en) | 2007-01-02 | 2010-05-18 | International Business Machines Corporation | Systems and methods for improving serviceability of a memory system |
JP2013101704A (ja) * | 2008-09-12 | 2013-05-23 | Hitachi Ltd | 半導体装置 |
JP2012505448A (ja) * | 2008-10-14 | 2012-03-01 | モサイド・テクノロジーズ・インコーポレーテッド | ディスクリートメモリデバイスをシステムに接続するためのブリッジデバイスを有する複合メモリ |
JP2015144006A (ja) * | 2008-10-14 | 2015-08-06 | コンバーサント・インテレクチュアル・プロパティ・マネジメント・インコーポレイテッドConversant Intellectual Property Management Inc. | ディスクリートメモリデバイスをシステムに接続するためのブリッジデバイスを有する複合メモリ |
US9159380B2 (en) | 2008-10-14 | 2015-10-13 | Conversant Intellectual Property Management Inc. | Bridge device architecture for connecting discrete memory devices to a system |
Also Published As
Publication number | Publication date |
---|---|
JP5388406B2 (ja) | 2014-01-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5388406B2 (ja) | メモリシステム | |
US7978721B2 (en) | Multi-serial interface stacked-die memory architecture | |
KR101600447B1 (ko) | 구성 가능한 대역폭 메모리 장치들 및 방법들 | |
KR100588599B1 (ko) | 메모리 모듈 및 메모리 시스템 | |
JP5232019B2 (ja) | 複数のプロセッサコア用の装置、システム、及び方法 | |
US20140173322A1 (en) | Packet data id generation for serially interconnected devices | |
US20150302904A1 (en) | Accessing memory | |
JP4527643B2 (ja) | メモリ装置及びメモリ装置の動作方法 | |
JP2002133867A (ja) | 半導体メモリ装置及びこれを含むメモリモジュールを有するシステム | |
JP2007080258A (ja) | ポイントツーポイントリンクを有するメモリシステム及び方法 | |
US20090103374A1 (en) | Memory modules and memory systems having the same | |
KR100712508B1 (ko) | 메모리 장치의 구조 | |
JP2005353168A (ja) | メモリインターフェース回路及びメモリインターフェース方法 | |
US10318464B1 (en) | Memory system and method for accessing memory system | |
JP2008041022A (ja) | I/o装置、通信装置、サーボモータ制御装置、制御システムおよびロボットシステム | |
US6567321B2 (en) | Semiconductor memory device using dedicated command and address strobe signal and associated method | |
US7774535B2 (en) | Memory system and memory device | |
US10297293B2 (en) | Semiconductor apparatus and method of operating the same | |
KR20060116684A (ko) | 전용 데이터 및/또는 컨트롤 버스들을 사용하는 메모리시스템, 모듈들, 컨트롤러들 및 방법들 | |
JP5165233B2 (ja) | メモリシステム | |
JP2004127305A (ja) | メモリ制御装置 | |
US10545822B2 (en) | Semiconductor device | |
US9401186B2 (en) | Semiconductor memory apparatus and data transmission |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090612 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090612 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120124 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120131 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120328 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120515 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131008 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5388406 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |