JP5165233B2 - メモリシステム - Google Patents
メモリシステム Download PDFInfo
- Publication number
- JP5165233B2 JP5165233B2 JP2006331050A JP2006331050A JP5165233B2 JP 5165233 B2 JP5165233 B2 JP 5165233B2 JP 2006331050 A JP2006331050 A JP 2006331050A JP 2006331050 A JP2006331050 A JP 2006331050A JP 5165233 B2 JP5165233 B2 JP 5165233B2
- Authority
- JP
- Japan
- Prior art keywords
- memory
- auxiliary
- memories
- main
- control unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/066—Means for reducing external access-lines for a semiconductor memory clip, e.g. by multiplexing at least address and data signals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
Description
114、112 メモリモジュール
116、122 主メモリ
118、124 補助メモリ
120 メモリ制御部
124 補助メモリ
RD1、RD2 読み出しデータ信号
RP1、RP2 受信ポート
TP 伝送ポート
WR/CA 命令/アドレス
Claims (17)
- メモリシステムであって、
制御信号を伝送する制御部と、
前記制御信号を受信する第1および第2主メモリと、
点対2点接続を介して前記制御部からの前記制御信号を受信する第1および第2主メモリと、
前記制御信号を受信する前記第1および第2主メモリにそれぞれ結合されている第1および第2補助メモリと、
を具備し、
前記結合は、少なくとも1つの点対点接続を具備し、
前記第1および第2主メモリ並びに第1および第2補助メモリの2つのメモリのそれぞれは、他の点対点接続を介して読み出しデータ信号を前記制御部へ伝送し、
読み出しデータがMビットである場合、前記第1補助メモリは、アクセスされている前記読み出しデータのM/2ビットを前記制御部へ伝送し、
前記第2補助メモリは、アクセスされている前記読み出しデータの他のM/2ビットを前記制御部へ伝送することを特徴とするメモリシステム。 - 前記第1主メモリと、前記第1主メモリに結合されている前記第1補助メモリと、を備えた第1メモリモジュールと、
前記第2主メモリと、前記第2主メモリに結合されている前記第2補助メモリと、を備えた第2メモリモジュールと、
をさらに具備し、
前記第1および第2補助メモリのそれぞれは、前記点対点接続を介して前記読み出しデータ信号を前記制御部へ伝送することを特徴とする請求項1に記載のメモリシステム。 - 前記第1および第2補助メモリへのアクセスの間、前記第1および第2主メモリは、前記制御部から、アクセスされている前記第1および第2補助メモリへの、前記制御信号をリピートすることを特徴とする請求項1に記載のメモリシステム。
- 前記第1および第2主メモリを備えた第1メモリモジュールと、
前記第1および第2補助メモリを備えた第2メモリモジュールと、
前記第1メモリモジュールと前記第2メモリモジュール間を接続する第1接続を備えたフレキシブルケーブルと、
をさらに具備し、
前記第1および第2補助メモリは、前記第1接続を通じて前記制御信号を受信し、
前記第1および第2補助メモリのそれぞれは、前記点対点接続を介して前記読み出しータ信号を前記制御部へ伝送することを特徴とする請求項1に記載のメモリシステム。 - 前記制御部は、前記第1接続を通じて、第1および第2主メモリのライト信号および前記読み出しデータ信号をさらに伝送することを特徴とする請求項4に記載のメモリシステム。
- 前記第1および第2補助メモリのそれぞれと、前記制御部とを接続し、前記第1および第2補助メモリの前記読み出しデータ信号を伝送する第2接続をさらに具備することを特徴とする請求項4に記載のメモリシステム。
- 前記第1および第2補助メモリにアクセスする間、前記第1および第2主メモリは、前記制御部から、アクセスされている前記第1および第2補助メモリへの、前記制御信号をリピートすることを特徴とする請求項4に記載のメモリシステム。
- 前記アクセスされている読み出しデータ信号のM/2ビットは、前記第2接続を通じて前記制御部へ転送され、
前記アクセスされている読み出しデータ信号の他のM/2ビットは、前記第2接続を通じて前記制御部へ転送されることを特徴とする請求項6に記載のメモリシステム。 - 前記第1メモリモジュールと前記第2メモリモジュール間を接続する第1接続を備えたフレキシブルケーブルをさらに具備し、
前記第2主メモリは、前記制御部から前記第1接続を通じて前記制御信号を受信することを特徴とする請求項2に記載のメモリシステム。 - 前記第1および第2主メモリと前記制御部を接続し、前記制御信号を伝送する第2接続と、
前記第1および第2補助メモリのそれぞれと前記制御部とを接続し、前記第1および第2補助メモリの前記読み出しデータ信号を伝送する第3接続と、
をさらに具備することを特徴とする請求項9に記載のメモリシステム。 - 前記第1および第2補助メモリへのアクセスの間、前記第1および第2主メモリは、前記制御部から、アクセスされている前記第1および第2補助メモリへの前記制御信号をリピートすることを特徴とする請求項9に記載のメモリシステム。
- メモリシステムであって、
制御信号を伝送する制御部と、
点対2点接続を介して前記制御部からの前記制御信号を受信する第1および第2主メモリと、
前記制御信号を受信する前記第1および第2主メモリのそれぞれ結合されている第1および第2補助メモリと、
前記第1主メモリからの前記制御信号を受信する前記第1補助メモリ、および前記第1補助メモリからの前記制御信号を受信する前記第2補助メモリ、を備えた第1メモリモジュールと、
を具備し、
前記結合は、少なくとも1つの点対点接続を具備し、
前記第1および第2主メモリ並びに前記第1および第2補助メモリの2つのメモリのそれぞれは、他の点対点接続を介して、読み出しデータ信号を前記制御部へ伝送し、
前記第1および第2主メモリは、マザーボードに半田付けされていることを特徴とするメモリシステム。 - 前記制御部は、ライト信号をさらに伝送し、
前記第1および第2主メモリは、前記点対2点接続を介して、前記制御部からのライトデータ信号をさらに受信することを特徴とする請求項12に記載のメモリシステム。 - 前記第1主メモリと前記第1補助メモリは、同時に動作し、
前記第2主メモリと前記第2補助メモリは、同時に動作することを特徴とする請求項12に記載のメモリシステム。 - 読み出しデータがMビットである場合、アクセスされている前記読み出しデータ信号のM/2ビットは、前記第1主メモリから生成され、前記アクセスされている読み出しデータ信号の他のM/2ビットは、前記第1補助メモリから生成されるか、または
前記アクセスされている読み出しデータ信号のM/2ビットは、前記第2主メモリから生成され、前記アクセスされている読み出しデータ信号の他のM/2ビットは、前記第2補助メモリから生成されることを特徴とする請求項12に記載のメモリシステム。 - 第3および第4補助メモリと、
点対2点接続を介して前記第2補助メモリからの前記制御信号を受信する前記第3および第4補助メモリを備えた第2メモリモジュールと、
をさらに具備することを特徴とする請求項12に記載のメモリシステム。 - 読み出しデータがMビットである場合、アクセスされている読み出しデータ信号のM/2ビットは、前記第1主メモリから生成され、前記アクセスされている読み出しデータ信号の他のM/2ビットは、前記第1補助メモリから生成されるか、または、
前記アクセスされている読み出しデータ信号のM/2ビットは、前記第2主メモリから生成され、前記アクセスされている読み出しデータ信号の他のM/2ビットは、前記第2補助メモリから生成されるか、または、
前記アクセスされている読み出しデータ信号のM/2ビットは、前記第3メモリから生成され、前記アクセスされている読み出しデータ信号の他のM/2ビットは、前記第4メモリから再生されることを特徴とする請求項16に記載のメモリシステム。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050120882A KR101131919B1 (ko) | 2005-12-09 | 2005-12-09 | 메모리 시스템 및 이 시스템의 신호 송수신 방법 |
KR10-2005-0120882 | 2005-12-09 | ||
KR10-2006-0005103 | 2006-01-17 | ||
KR1020060005103A KR100735026B1 (ko) | 2006-01-17 | 2006-01-17 | 메모리 시스템 |
US11/603,648 US7405949B2 (en) | 2005-12-09 | 2006-11-22 | Memory system having point-to-point (PTP) and point-to-two-point (PTTP) links between devices |
US11/603648 | 2006-11-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007164787A JP2007164787A (ja) | 2007-06-28 |
JP5165233B2 true JP5165233B2 (ja) | 2013-03-21 |
Family
ID=38109057
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006331050A Expired - Fee Related JP5165233B2 (ja) | 2005-12-09 | 2006-12-07 | メモリシステム |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP5165233B2 (ja) |
DE (1) | DE102006059396A1 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7990737B2 (en) * | 2005-12-23 | 2011-08-02 | Intel Corporation | Memory systems with memory chips down and up |
JP5430880B2 (ja) | 2008-06-04 | 2014-03-05 | ピーエスフォー ルクスコ エスエイアールエル | メモリモジュール及びその使用方法、並びにメモリシステム |
CN109348730B (zh) * | 2015-09-18 | 2022-05-24 | 株式会社日立制作所 | 存储器控制器、存储器控制方法以及半导体存储装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3865790B2 (ja) * | 1997-06-27 | 2007-01-10 | 株式会社ルネサステクノロジ | メモリモジュール |
JP3973337B2 (ja) * | 2000-02-08 | 2007-09-12 | 株式会社日立製作所 | 記憶素子及びそれを用いた記憶装置 |
US6493250B2 (en) * | 2000-12-28 | 2002-12-10 | Intel Corporation | Multi-tier point-to-point buffered memory interface |
WO2004003758A1 (ja) * | 2002-07-01 | 2004-01-08 | Hitachi, Ltd. | 方向性結合式バスシステム |
KR20050027118A (ko) * | 2002-07-22 | 2005-03-17 | 가부시끼가이샤 르네사스 테크놀로지 | 반도체 집적회로 장치 데이터 처리 시스템 및 메모리시스템 |
JP4094370B2 (ja) * | 2002-07-31 | 2008-06-04 | エルピーダメモリ株式会社 | メモリモジュール及びメモリシステム |
JP4159415B2 (ja) * | 2002-08-23 | 2008-10-01 | エルピーダメモリ株式会社 | メモリモジュール及びメモリシステム |
KR100468761B1 (ko) * | 2002-08-23 | 2005-01-29 | 삼성전자주식회사 | 분할된 시스템 데이터 버스에 연결되는 메모리 모듈을구비하는 반도체 메모리 시스템 |
JP3742051B2 (ja) * | 2002-10-31 | 2006-02-01 | エルピーダメモリ株式会社 | メモリモジュール、メモリチップ、及びメモリシステム |
JP4430343B2 (ja) * | 2003-06-26 | 2010-03-10 | 株式会社日立製作所 | メモリモジュールおよびバスシステム |
US20060036826A1 (en) * | 2004-07-30 | 2006-02-16 | International Business Machines Corporation | System, method and storage medium for providing a bus speed multiplier |
US7966446B2 (en) * | 2005-09-12 | 2011-06-21 | Samsung Electronics Co., Ltd. | Memory system and method having point-to-point link |
-
2006
- 2006-12-07 JP JP2006331050A patent/JP5165233B2/ja not_active Expired - Fee Related
- 2006-12-08 DE DE102006059396A patent/DE102006059396A1/de not_active Ceased
Also Published As
Publication number | Publication date |
---|---|
JP2007164787A (ja) | 2007-06-28 |
DE102006059396A1 (de) | 2007-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4685486B2 (ja) | Odtを効果的に制御するメモリモジュールシステム | |
US20210120669A1 (en) | Load reduced memory module | |
US7274583B2 (en) | Memory system having multi-terminated multi-drop bus | |
US7054179B2 (en) | Double-high memory system compatible with termination schemes for single-high memory systems | |
US7778042B2 (en) | Memory system having point-to-point (PTP) and point-to-two-point (PTTP) links between devices | |
US8380943B2 (en) | Variable-width memory module and buffer | |
US7409491B2 (en) | System memory board subsystem using DRAM with stacked dedicated high speed point to point links | |
US7574555B2 (en) | Memory system having daisy chained memory controllers | |
US20070247185A1 (en) | Memory system with dynamic termination | |
US20100321973A1 (en) | Memory module, system and method of making same | |
US11947474B2 (en) | Multi-mode memory module and memory component | |
US20080091888A1 (en) | Memory system having baseboard located memory buffer unit | |
US8195855B2 (en) | Bi-directional multi-drop bus memory system | |
GB2420200A (en) | Memory System having unidirectional interconnections between modules. | |
JP2011090441A (ja) | メモリモジュール | |
US20160239208A1 (en) | Extended capacity memory module with dynamic data buffers | |
US9472266B2 (en) | Semiconductor device | |
JP4943136B2 (ja) | メモリモジュールの構成を変更可能なメモリシステム | |
JP5165233B2 (ja) | メモリシステム | |
US20080155149A1 (en) | Multi-path redundant architecture for fault tolerant fully buffered dimms | |
KR100763352B1 (ko) | 전용 데이터 및 컨트롤 버스들을 사용하는 메모리 시스템, 모듈들, 컨트롤러들 및 방법들 | |
US20150006806A1 (en) | Double data rate synchronous dynamic random access memory module and configuring method thereof | |
US20060112239A1 (en) | Memory device for use in a memory module | |
CN1992067B (zh) | 具有设备间点对点和点对两点链接的存储系统 | |
US7404055B2 (en) | Memory transfer with early access to critical portion |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20080201 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20080701 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091125 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101108 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120306 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120606 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120717 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121016 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121120 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121219 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151228 Year of fee payment: 3 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |