JP2011090441A - メモリモジュール - Google Patents
メモリモジュール Download PDFInfo
- Publication number
- JP2011090441A JP2011090441A JP2009242279A JP2009242279A JP2011090441A JP 2011090441 A JP2011090441 A JP 2011090441A JP 2009242279 A JP2009242279 A JP 2009242279A JP 2009242279 A JP2009242279 A JP 2009242279A JP 2011090441 A JP2011090441 A JP 2011090441A
- Authority
- JP
- Japan
- Prior art keywords
- error correction
- chips
- chip
- memory
- regular
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1044—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices with specific ECC/EDC distribution
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/03—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
- H03M13/05—Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
- H03M13/13—Linear codes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
- Memory System (AREA)
Abstract
【解決手段】ユーザデータを記憶するレギュラーチップパッケージ20a,20bと、エラー訂正コードを記憶するエラー訂正チップパッケージ30a,30bがモジュール基板11に搭載されている。モジュール基板11は、X方向における座標の異なる搭載領域A1,A2を有し、搭載領域A2はY座標の異なる搭載領域A3,A4を有している。レギュラーチップパッケージ20a,20bは、搭載領域A1においてモジュール基板11の表裏に対向配置されており、エラー訂正チップパッケージ30a,30bは、搭載領域A3においてモジュール基板11の表裏に対向配置されている。ユーザデータ及びエラー訂正コードをバッファリングするメモリバッファ40は、搭載領域A4に配置されている。
【選択図】図1
Description
11 モジュール基板
11a 一方の主面
11b 他方の主面
12 外部端子
13 終端抵抗
2ia〜2id レギュラーチップパッケージ
30a〜30d エラー訂正チップパッケージ
40 メモリバッファ
50,60 データ配線
51〜57,61〜67 配線部分
A1 第1の搭載領域
A2 第2の搭載領域
A3 第3の搭載領域
A4 第4の搭載領域
B1〜B3,C1〜C3 分岐点
CB エラー訂正コード
CS チップ選択信号
DQ データ信号(ユーザデータ)
DQS ストローブ信号
R0〜R8 メモリチップ
Claims (9)
- 第1の方向に配列された複数の外部端子を有するモジュール基板と、
前記モジュール基板に搭載された複数のメモリチップと、
前記モジュール基板に搭載され、少なくとも前記複数のメモリチップと前記複数の外部端子との間で送受信されるデータ信号をバッファリングするメモリバッファと、を備え、
前記複数のメモリチップは、
前記データ信号に含まれるユーザデータを記憶する少なくとも第1乃至第4のレギュラーチップを含む複数のレギュラーチップと、
前記ユーザデータの誤り訂正するための前記データ信号に含まれるエラー訂正コードを記憶する第1乃至第4のエラー訂正チップを含む複数のエラー訂正チップと、を有し、
前記モジュール基板は、前記第1の方向における座標の異なる第1及び第2の搭載領域を有し、
前記第2の搭載領域は、前記第1の方向とは異なる第2の方向における座標の異なる第3及び第4の搭載領域を有し、
前記第1及び第2のレギュラーチップは、前記第1の搭載領域において前記モジュール基板の表裏に対向配置されており、
前記第3及び第4のレギュラーチップは、前記第1の搭載領域において前記モジュール基板の表裏に対向配置されており、
前記第1及び第2のエラー訂正チップは、前記第3の搭載領域において前記モジュール基板の表裏に対向配置されており、
前記第3及び第4のエラー訂正チップは、前記第3の搭載領域において前記モジュール基板の表裏に対向配置されており、
前記第1のエラー訂正チップと前記第3のエラー訂正チップは前記第1の方向に隣接配置されており、
前記第2のエラー訂正チップと前記第4のエラー訂正チップは前記第1の方向に隣接配置されており、
前記メモリバッファは、前記第4の搭載領域に配置されている、ことを特徴とするメモリモジュール。 - 前記第1乃至第4のレギュラーチップは排他的に選択され、前記第1乃至第4のエラー訂正チップは排他的に選択されることを特徴とする請求項1に記載のメモリモジュール。
- 前記第1のレギュラーチップと前記第1のエラー訂正チップは同時に選択され、前記第2のレギュラーチップと前記第2のエラー訂正チップは同時に選択され、前記第3のレギュラーチップと前記第3のエラー訂正チップは同時に選択され、前記第4のレギュラーチップと前記第4のエラー訂正チップは同時に選択されることを特徴とする請求項2に記載のメモリモジュール。
- 前記第4の搭載領域における前記メモリバッファの裏面側には、前記レギュラーチップ及び前記エラー訂正チップのいずれも搭載されていないことを特徴とする請求項1乃至3のいずれか一項に記載のメモリモジュール。
- 前記第1のレギュラーチップと前記第3のレギュラーチップは前記第2の方向に隣接配置されており、
前記第2のレギュラーチップと前記第4のレギュラーチップは前記第2の方向に隣接配置されている、ことを特徴とする請求項1乃至4のいずれか一項に記載のメモリモジュール。 - 前記メモリバッファと前記第1乃至第4のエラー訂正チップとの間で前記エラー訂正コードを伝送するデータ配線をさらに備え、
前記データ配線は、
前記第1乃至第4のエラー訂正チップに対して共通に割り当てられた第1の配線部分と、
前記第1の配線部分から分岐した第2及び第3の配線部分であって、前記第1及び第2のエラー訂正チップに対して共通に割り当てられた第2の配線部分と、前記第3及び第4のエラー訂正チップに対して共通に割り当てられた第3の配線部分と、
前記第2の配線部分から分岐した第4及び第5の配線部分であって、前記第1のエラー訂正チップに対して割り当てられた第4の配線部分と、前記第2のエラー訂正チップに対して割り当てられた第5の配線部分と、
前記第3の配線部分から分岐した第6及び第7の配線部分であって、前記第3のエラー訂正チップに対して割り当てられた第6の配線部分と、前記第4のエラー訂正チップに対して割り当てられた第7の配線部分と、を含み、
前記第4及び第5の配線部分の分岐点並びに前記第6及び第7の配線部分の分岐点は、いずれも前記モジュール基板に設けられたスルーホール導体に位置することを特徴とする請求項1乃至5のいずれか一項に記載のメモリモジュール。 - 前記メモリバッファは、
前記第1乃至第4のレギュラーチップのいずれか一つ及び前記第1乃至第4のエラー訂正チップのいずれか一つに第1の終端制御信号を供給し、
前記第1乃至第4のレギュラーチップの他のいずれか一つ及び前記第1乃至第4のエラー訂正チップの他のいずれか一つに第2の終端制御信号を供給する、ことを特徴とする請求項1乃至6のいずれか一項に記載のメモリモジュール。 - 前記複数のレギュラーチップ及び前記複数のエラー訂正チップの平面形状が略正方形であることを特徴とする請求項1乃至7のいずれか一項に記載のメモリモジュール。
- 前記複数のレギュラーチップ及び前記複数のエラー訂正チップの平面形状が長方形であり、前記第1の方向に隣接するレギュラーチップの向きは90°異なり、前記第2の方向に隣接するレギュラーチップの向きは90°異なることを特徴とする請求項1乃至7のいずれか一項に記載のメモリモジュール。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009242279A JP2011090441A (ja) | 2009-10-21 | 2009-10-21 | メモリモジュール |
US12/908,512 US8510629B2 (en) | 2009-10-21 | 2010-10-20 | Memory module on which regular chips and error correction chips are mounted |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009242279A JP2011090441A (ja) | 2009-10-21 | 2009-10-21 | メモリモジュール |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2011090441A true JP2011090441A (ja) | 2011-05-06 |
Family
ID=43880220
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009242279A Ceased JP2011090441A (ja) | 2009-10-21 | 2009-10-21 | メモリモジュール |
Country Status (2)
Country | Link |
---|---|
US (1) | US8510629B2 (ja) |
JP (1) | JP2011090441A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013016230A (ja) * | 2011-07-04 | 2013-01-24 | Elpida Memory Inc | 半導体モジュール及びモジュール基板 |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012203807A (ja) * | 2011-03-28 | 2012-10-22 | Elpida Memory Inc | メモリモジュール |
EP2801032B1 (en) * | 2012-01-04 | 2020-01-01 | Intel Corporation | Bimodal functionality between coherent link and memory expansion |
TWD189067S (zh) * | 2017-02-17 | 2018-03-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
TWD189065S (zh) * | 2017-02-17 | 2018-03-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
TWD189070S (zh) * | 2017-02-17 | 2018-03-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
TWD190983S (zh) * | 2017-02-17 | 2018-06-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
TWD189068S (zh) * | 2017-02-17 | 2018-03-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
TWD189069S (zh) * | 2017-02-17 | 2018-03-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
TWD189071S (zh) * | 2017-02-17 | 2018-03-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
TWD189066S (zh) * | 2017-02-17 | 2018-03-11 | 三星電子股份有限公司 | 固態硬碟儲存裝置 |
USD869469S1 (en) * | 2018-04-09 | 2019-12-10 | Samsung Electronics Co., Ltd. | SSD storage device |
AU201815958S (en) * | 2018-04-09 | 2018-11-06 | Samsung Electronics Co Ltd | SSD Storage Device |
KR20220018184A (ko) * | 2020-08-06 | 2022-02-15 | 삼성전자주식회사 | 반도체 칩 모듈 |
US11222710B1 (en) * | 2020-08-10 | 2022-01-11 | Micron Technology, Inc. | Memory dice arrangement based on signal distribution |
JP7500365B2 (ja) * | 2020-09-14 | 2024-06-17 | キオクシア株式会社 | メモリシステム |
US20240087667A1 (en) * | 2022-09-08 | 2024-03-14 | Advanced Micro Devices, Inc. | Error Correction for Stacked Memory |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006074031A (ja) * | 2004-09-03 | 2006-03-16 | Staktek Group Lp | 回路モジュールシステムおよび方法 |
JP2007129185A (ja) * | 2005-10-31 | 2007-05-24 | Infineon Technologies Ag | 半導体メモリモジュール |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102005005064B4 (de) * | 2005-02-03 | 2006-12-21 | Infineon Technologies Ag | Halbleiterspeichermodul mit Busarchitektur |
US20060179183A1 (en) * | 2005-02-09 | 2006-08-10 | International Business Machines Corporation | Single burst completion of multiple writes at buffered DIMMs |
US7519894B2 (en) * | 2005-06-14 | 2009-04-14 | Infineon Technologies Ag | Memory device with error correction code module |
DE102005033710B3 (de) * | 2005-07-19 | 2007-01-25 | Infineon Technologies Ag | Halbleiterspeichermodul mit Fehlerkorrektur |
US7487428B2 (en) * | 2006-07-24 | 2009-02-03 | Kingston Technology Corp. | Fully-buffered memory-module with error-correction code (ECC) controller in serializing advanced-memory buffer (AMB) that is transparent to motherboard memory controller |
US7590899B2 (en) * | 2006-09-15 | 2009-09-15 | International Business Machines Corporation | Processor memory array having memory macros for relocatable store protect keys |
US7477522B2 (en) * | 2006-10-23 | 2009-01-13 | International Business Machines Corporation | High density high reliability memory module with a fault tolerant address and command bus |
DE102006051514B4 (de) * | 2006-10-31 | 2010-01-21 | Qimonda Ag | Speichermodul und Verfahren zum Betreiben eines Speichermoduls |
JP4389228B2 (ja) * | 2006-11-29 | 2009-12-24 | エルピーダメモリ株式会社 | メモリモジュール |
US7864604B2 (en) * | 2007-09-27 | 2011-01-04 | Intel Corporation | Multiple address outputs for programming the memory register set differently for different DRAM devices |
US8140937B2 (en) * | 2008-01-04 | 2012-03-20 | International Business Machines Corporation | Memory initialization time reduction |
US8140936B2 (en) * | 2008-01-24 | 2012-03-20 | International Business Machines Corporation | System for a combined error correction code and cyclic redundancy check code for a memory channel |
US8082474B2 (en) * | 2008-07-01 | 2011-12-20 | International Business Machines Corporation | Bit shadowing in a memory system |
-
2009
- 2009-10-21 JP JP2009242279A patent/JP2011090441A/ja not_active Ceased
-
2010
- 2010-10-20 US US12/908,512 patent/US8510629B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006074031A (ja) * | 2004-09-03 | 2006-03-16 | Staktek Group Lp | 回路モジュールシステムおよび方法 |
JP2007129185A (ja) * | 2005-10-31 | 2007-05-24 | Infineon Technologies Ag | 半導体メモリモジュール |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013016230A (ja) * | 2011-07-04 | 2013-01-24 | Elpida Memory Inc | 半導体モジュール及びモジュール基板 |
Also Published As
Publication number | Publication date |
---|---|
US8510629B2 (en) | 2013-08-13 |
US20110093764A1 (en) | 2011-04-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2011090441A (ja) | メモリモジュール | |
US11994982B2 (en) | Memory module with distributed data buffers | |
US11317510B2 (en) | Load reduced memory module | |
EP1723526B1 (en) | Dynamic command and/or address mirroring system and method for memory modules | |
US7471538B2 (en) | Memory module, system and method of making same | |
JP4963704B2 (ja) | メモリ装置およびシステム | |
US8275936B1 (en) | Load reduction system and method for DIMM-based memory systems | |
US20160254061A1 (en) | Front/back control of integrated circuits for flash dual inline memory modules | |
US8380943B2 (en) | Variable-width memory module and buffer | |
US20070025131A1 (en) | Semiconductor memory module and system | |
US10109324B2 (en) | Extended capacity memory module with dynamic data buffers | |
JP5430880B2 (ja) | メモリモジュール及びその使用方法、並びにメモリシステム | |
US11947474B2 (en) | Multi-mode memory module and memory component | |
US9748953B2 (en) | Memory modules including plural memory devices arranged in rows and module resistor units | |
US8094504B2 (en) | Buffered DRAM | |
US7405949B2 (en) | Memory system having point-to-point (PTP) and point-to-two-point (PTTP) links between devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120802 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130730 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130822 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131210 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140114 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140414 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140417 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140514 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140516 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140519 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20140708 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141107 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20141117 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141209 |
|
A045 | Written measure of dismissal of application [lapsed due to lack of payment] |
Free format text: JAPANESE INTERMEDIATE CODE: A045 Effective date: 20150421 |