JP2007028532A - フリップフロップ回路 - Google Patents
フリップフロップ回路 Download PDFInfo
- Publication number
- JP2007028532A JP2007028532A JP2005211690A JP2005211690A JP2007028532A JP 2007028532 A JP2007028532 A JP 2007028532A JP 2005211690 A JP2005211690 A JP 2005211690A JP 2005211690 A JP2005211690 A JP 2005211690A JP 2007028532 A JP2007028532 A JP 2007028532A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- node
- input
- logic
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356104—Bistable circuits using complementary field-effect transistors
- H03K3/356113—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit
- H03K3/35613—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit the input circuit having a differential configuration
- H03K3/356139—Bistable circuits using complementary field-effect transistors using additional transistors in the input circuit the input circuit having a differential configuration with synchronous operation
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318541—Scan latches or cell details
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/012—Modifications of generator to improve response time or to decrease power consumption
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
- H03K3/0375—Bistable circuits provided with means for increasing reliability; for protection; for ensuring a predetermined initial state when the supply voltage has been applied; for storing the actual state when the supply voltage fails
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Tests Of Electronic Circuits (AREA)
- Logic Circuits (AREA)
Abstract
【解決手段】スキャン付きフリップフロップ回路において、ダイナミック回路で構成する入力部10では、3個のN型トランジスタ(N20、N21及びN3又はN22、N23及びN3)のみが直列接続される。データ信号Dは、N型トランジスタN21に直接入力される。一方、テスト入力信号SIは、アンドオアインバータ回路AOI2に入力される。このアンドオアインバータ回路AOI2には、クロック信号CKを2個のインバータ回路INV1、INV2を経たノードCKDの電位が制御信号として入力される。テスト入力信号SIはホールド制約時間が小さくて済む。
【選択図】 図1
Description
以下、本発明第1の実施形態のフリップフロップ回路について図面を参照しながら説明する。
クロック周期<フリップフロップ回路の遅延時間+セットアップ制約時間+組み合わせ論理回路の最大パス遅延
を満たす必要があるため、このセットアップ制約時間が小さいほど高速なフリップフロップ回路であると言える。
また、テスト入力信号SIのセットアップ制約時間Tsetup_SIは、同様にデータ信号Dのセットアップ制約時間Tsetup_Dに対し、
Tsetup_SI = Tsetup_D + Tdelay
の関係となる。このように、テスト入力信号SIのセットアップ時間Tsetup_SIは、データ信号Dのセットアップ制約時間Tsetup_Dに対して大きくなるが、テスト入力信号SIに前段のフリップフロップ回路からの信号が加わるまでの遅延時間は一般的に短いので、問題とならない。
以下、本発明の第2の実施形態のスキャン付きフリップフロップ回路について、図面を参照しながら説明する。
クロック信号CKがハイレベルで且つノードX1がローレベルの場合には、P型トランジスタP1がカットオフされているので、テスト入力信号SIの値に関係なく、インバータ回路INV2〜INV3によりノードX1はローレベルを維持する。
以下、本発明の第3の実施形態のスキャン付きフリップフロップ回路について、図面を参照しながら説明する。
以下、本発明の第4の実施形態のスキャン付きフリップフロップ回路について図面を参照しながら説明する。
P2 第2のP型トランジスタ
P4 第3のP型トランジスタ
P6 共用P型トランジスタ
N3 第1のN型トランジスタ(第2極性のトランジスタ)
N6 第4のN型トランジスタ
N20 第3のN型トランジスタ
N21 第1のN型トランジスタ
N22 第2のN型トランジスタ
N23 第4のN型トランジスタ
X1 第1のノード
X2 第1のノード
X5 第3のノード
D データ信号(第1のデータ信号)
CK クロック信号
Q 出力信号
NQ 反転出力信号
SI テスト入力信号(第2のデータ信号)
SCAN テスト選択信号(入力選択信号)
10、20 入力部
11、22 制御部
12、23 出力部
21 ラッチ回路
B1 第1のN型論理ブロック(第1の論理ブロック)
B2 第2のN型論理ブロック(第2の論理ブロック)
INV2 第2のインバータ回路
INV3 第1のインバータ回路
AOI1 アンドオアインバータ回路(第2の論理ゲート)
AOI2 アンドオアインバータ回路(第1の論理ゲート)
NR1 NOR回路(第2の論理ゲートを構成する反転論理和回路)
NR2 NOR回路(第1の論理ゲートを構成する反転論理和回路)
IP1 第1の経路
IP2 第2の経路
VDD 電源(第1の電位供給ノード)
GND グランド(第2の電位供給ノード)
D1〜DN 複数のデータ信号群
MB 復号論理ブロック
Claims (7)
- 複数のトランジスタを備え、クロック信号、第1のデータ信号、第2のデータ信号及び入力選択信号からなる第1の論理情報が入力され、前記第1の論理情報に基づく第2の論理情報を出力する入力部と、
少なくとも前記クロック信号に依存した制御信号を生成する制御部と、
前記第2の論理情報に基づく信号を出力する出力部とを備え、
前記第2の論理情報が前記入力部から第1のノードを経て前記出力部へ伝達されるフリップフロップ回路であって、
前記入力部は、前記クロック信号が第1の論理レベルのとき、前記第2の論理情報を第2の論理レベルの信号として前記第1のノードに出力し、前記クロック信号が第1の論理レベルから第2の論理レベルに遷移するとき、前記第1の論理情報と前記制御信号に基いた信号を前記第1のノードに出力するものであり、
前記入力部において、
前記第1のノードが第2の論理レベルから第1の論理レベルに遷移する際に電流が流れる第1の経路に含まれる第1のトランジスタのゲート端子には、前記第1のデータ信号が入力され、
前記第1のノードが第2の論理レベルから第1の論理レベルに遷移する際に電気が流れ且つ前記第1のトランジスタを含まない第2の経路に含まれる第2のトランジスタのゲート端子には、少なくとも前記制御信号及び前記第2のデータ信号を入力する第1の論理ゲートの出力信号が入力される
ことを特徴とするフリップフロップ回路。 - 前記請求項1記載のフリップフロップ回路において、
前記第1のトランジスタと直列に接続され、前記第1の経路に含まれる第3のトランジスタのゲート端子には、少なくとも前記入力選択信号及び前記制御信号が入力される第2の論理ゲートの出力信号が入力され、
前記第2のトランジスタと直列に接続され且つ前記第2の経路に含まれる第4のトランジスタのゲート端子には、前記入力選択信号が入力される
ことを特徴とするフリップフロップ回路。 - 複数の第2極性トランジスタを備え、クロック信号、第1のデータ信号、第2のデータ信号及び入力選択信号を受ける入力部と、
前記入力部の出力をラッチするラッチ回路と、
第1のノードを有する制御部と、
出力端子から信号を出力する出力部とを備え、
前記入力部は、第1の電位供給ノードと第2のノードとの間に配置された第1の第1極性トランジスタと、前記第2のノードにドレインを接続された第1の第2極性トランジスタと、前記第1の第2極性トランジスタのソースと第2の電位供給ノードとの間に並列に接続された第1及び第2の論理ブロックとを有し、
前記第1の論理ブロックは、直列に接続された第2及び第3の第2極性トランジスタを含み、前記第2の論理ブロックは、直列に接続された第4及び第5の第2極性トランジスタを含み、
前記第1の第1極性トランジスタ及び前記第1の第2極性トランジスタのゲート端子には、前記クロック信号が入力され、
前記第2の第2極性トランジスタのゲート端子には、前記入力選択信号が入力され、前記第3の第2極性トランジスタのゲート端子には、前記第1のノードを介して供給される制御信号及び前記第2のデータ信号が入力される第1の論理ゲートの出力信号が入力され、
前記第4の第2極性トランジスタのゲート端子には、前記第1のデータ信号が入力され、前記第5の第2極性トランジスタのゲート端子には、前記第1のノードを介して供給される制御信号及び前記入力選択信号が入力される第2の論理ゲートの出力信号が入力され、
前記ラッチ回路は、
前記入力部の前記第2のノードを介して供給される信号が入力され、この信号の論理を反転して第3のノードに出力する第1のインバータと、前記第3のノードを介して供給される信号が入力され、この信号の論理を反転して前記第1のインバータの入力に出力する第2のインバータを含み、
前記制御部は、
第1の電位供給ノードと前記第3のノードとの間に、直列に配置された第2の第1極性トランジスタ及び第4の第2極性トランジスタと、
前記第1の電位供給ノードと、前記第2の第1極性トランジスタと前記第4の第2極性トランジスタと間の中間ノードとなる前記第1のノードとの間に、配置された第3の第1極性トランジスタを有し、
前記第2の第1極性トランジスタ及び前記第4の第2極性トランジスタのゲート端子には、前記クロック信号が入力され、
前記第3の第1極性トランジスタのゲート端子には、前記出力端子又は前記第1のノードから出力される信号の論理に依存した論理を有する信号が入力され、
前記出力部は、
前記制御部の前記第1のノードを介して供給される信号及び前記ラッチ回路の前記第3のノードを介して供給される信号を受け、前記制御部の前記第1のノードを介して供給される信号が第2の論理レベルであり且つ前記ラッチ回路の前記第3のノードを介して供給される信号が第1の論理レベルのとき、前記出力端子の信号レベルを保持し、前記制御部の前記第1のノードを介して供給される信号が第1の論理レベルのとき、前記出力端子に前記第1のノードを介して供給される信号に依存した論理の信号を出力し、前記第3のノードを介して供給される信号が第2の論理レベルのとき、前記第3のノードを介して供給される信号に依存した論理の信号を出力する
ことを特徴とするフリップフロップ回路。 - 複数の第2極性トランジスタを備え、クロック信号、第1のデータ信号、第2のデータ信号及び入力選択信号を受ける入力部と、
前記入力部の出力をラッチするラッチ回路と、
第1のノードを有する制御部と、
出力端子から信号を出力する出力部とを備え、
前記制御部は、前記クロック信号を入力し、このクロック信号を所定期間遅延させて出力する遅延素子の出力に依存する制御信号を出力し、
前記入力部は、第1の電位供給ノードと第2のノードとの間に配置された第1の第1極性トランジスタと、前記第2のノードにドレインを接続された第1の第2極性トランジスタと、前記第1の第2極性トランジスタのソースと第2の電位供給ノードとの間に並列に接続された第1及び第2の論理ブロックとを有し、
前記第1の論理ブロックは、直列に接続された第2及び第3の第2極性トランジスタを含み、前記第2の論理ブロックは、直列に接続された第4及び第5の第2極性トランジスタを含み、
前記第1の第1極性トランジスタ及び前記第1の第2極性トランジスタのゲート端子には、前記クロック信号が入力され、
前記第2の第2極性トランジスタのゲート端子には、前記入力選択信号が入力され、前記第3の第2極性トランジスタのゲート端子には、前記第1のノードを介して供給される制御信号及び前記第2のデータ信号が入力される第1の論理ゲートの出力信号が入力され、
前記第4の第2極性トランジスタのゲート端子には、前記第1のデータ信号が入力され、前記第5の第2極性トランジスタのゲート端子には、前記第1のノードを介して供給される制御信号及び前記入力選択信号が入力される第2の論理ゲートの出力信号が入力され、
前記ラッチ回路は、
前記入力部の前記第2のノードを介して供給される信号が入力され、この信号の論理を反転して第3のノードに出力する第1のインバータと、前記第3のノードを介して供給される信号が入力され、この信号の論理を反転して前記第1のインバータの入力に出力する第2のインバータを含み、
前記出力部は、クロック端子に第1の論理レベルの信号が加わるとき、前記出力端子の信号を保持し、前記クロック端子に第2の論理レベルの信号が加わるとき、前記第2のノードの信号に依存した論理の信号を前記出力端子に出力する
ことを特徴とするフリップフロップ回路。 - 前記請求項1〜4の何れか1項に記載のフリップフロップ回路において、
前記第1及び第2の論理ゲートは、各々反転論理和回路で構成される
ことを特徴とするフリップフロップ回路。 - 前記請求項5記載のフリップフロップ回路において、
前記第1の論理ゲートである反転論理和回路の一部を構成し且つ前記制御信号がゲート端子に加わる第1極性トランジスタと、
前記第2の論理ゲートである反転論理和回路の一部を構成し且つ前記制御信号がゲート端子に加わる第1極性トランジスタとが、1個の第1極性トランジスタで共用される
ことを特徴とするフリップフロップ回路。 - 前記請求項3〜6の何れか1項に記載のフリップフロップ回路において、
前記入力部には、前記第1、第2のデータ信号を含む3つ以上のデータ信号群が入力され、
前記データ信号群が入力され、前記第1及び第2の論理ブロックを含む3つ以上の論理ブロックを有する
ことを特徴とするフリップフロップ回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005211690A JP2007028532A (ja) | 2005-07-21 | 2005-07-21 | フリップフロップ回路 |
US11/489,537 US7345519B2 (en) | 2005-07-21 | 2006-07-20 | Flip-flop circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005211690A JP2007028532A (ja) | 2005-07-21 | 2005-07-21 | フリップフロップ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007028532A true JP2007028532A (ja) | 2007-02-01 |
Family
ID=37678492
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005211690A Pending JP2007028532A (ja) | 2005-07-21 | 2005-07-21 | フリップフロップ回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7345519B2 (ja) |
JP (1) | JP2007028532A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8106698B2 (en) | 2008-03-18 | 2012-01-31 | Samsung Electronics Co., Ltd. | Pulse-based flip-flop having scan input signal |
KR20170029222A (ko) * | 2015-09-07 | 2017-03-15 | 삼성전자주식회사 | 플립-플롭을 포함하는 반도체 회로 |
CN108933582A (zh) * | 2017-05-25 | 2018-12-04 | 三星电子株式会社 | 用于时序电路的设备 |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7414449B2 (en) * | 2006-10-04 | 2008-08-19 | Freescale Semiconductor, Inc. | Dynamic scannable latch and method of operation |
CN101686040B (zh) * | 2008-09-26 | 2012-07-04 | 辉达公司 | 可扫描d触发器 |
KR101629249B1 (ko) * | 2009-06-09 | 2016-06-22 | 삼성전자주식회사 | 스캔 플립플롭 회로 및 스캔 테스트 회로 |
US7843218B1 (en) | 2009-10-28 | 2010-11-30 | Freescale Semiconductor, Inc. | Data latch with structural hold |
US7961024B1 (en) * | 2010-01-25 | 2011-06-14 | National Yunlin University Of Science And Technology | Low power pulse-triggered flip-flop |
US8301943B2 (en) * | 2010-02-15 | 2012-10-30 | Apple Inc. | Pulse flop with enhanced scan implementation |
US8677199B2 (en) * | 2010-02-16 | 2014-03-18 | Apple Inc. | Pulse dynamic logic gates with mux-D scan functionality |
US8493119B2 (en) | 2010-12-13 | 2013-07-23 | Apple Inc. | Scannable flip-flop with hold time improvements |
JP5875996B2 (ja) | 2013-02-13 | 2016-03-02 | 株式会社東芝 | フリップフロップ回路 |
SG2013090568A (en) * | 2013-12-06 | 2015-07-30 | Pratt & Whitney Services Pte Ltd | Die casting machine shot sleeve |
KR102374114B1 (ko) | 2015-06-30 | 2022-03-14 | 삼성전자주식회사 | 집적 회로 및 집적 회로를 포함하는 전자 장치 |
KR102353028B1 (ko) | 2015-09-07 | 2022-01-20 | 삼성전자주식회사 | 시퀀셜 회로 및 그것의 동작 방법 |
US10320369B2 (en) | 2015-09-07 | 2019-06-11 | Samsung Electronics Co., Ltd. | Sequential circuits and operating methods thereof |
KR102501754B1 (ko) | 2016-03-28 | 2023-02-20 | 삼성전자주식회사 | 불균형 멀티플렉서 및 이를 적용하는 스캔 플립플롭 |
KR102369635B1 (ko) | 2017-09-06 | 2022-03-03 | 삼성전자주식회사 | 증가된 네거티브 셋업 시간을 갖는 시퀀셜 회로 |
KR102413192B1 (ko) * | 2017-11-03 | 2022-06-24 | 삼성전자주식회사 | Nbti 또는 pbit를 모니터링하는 테스트 회로 |
US11509295B2 (en) * | 2020-06-24 | 2022-11-22 | Samsung Electronics Co., Ltd. | High-speed flip flop circuit including delay circuit |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03295315A (ja) * | 1990-04-12 | 1991-12-26 | Fuji Electric Co Ltd | ダイナミック論理ゲート |
JPH07249982A (ja) * | 1994-03-10 | 1995-09-26 | Fujitsu Ltd | ダイナミック論理回路装置 |
US5898330A (en) * | 1997-06-03 | 1999-04-27 | Sun Microsystems, Inc. | Edge-triggered staticized dynamic flip-flop with scan circuitry |
JP2002026697A (ja) * | 2000-07-13 | 2002-01-25 | Matsushita Electric Ind Co Ltd | フリップフロップ回路 |
JP2004159315A (ja) * | 2002-10-18 | 2004-06-03 | Matsushita Electric Ind Co Ltd | フリップフロップ回路 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5917355A (en) * | 1997-01-16 | 1999-06-29 | Sun Microsystems, Inc. | Edge-triggered staticized dynamic flip-flop with conditional shut-off mechanism |
US5933038A (en) * | 1997-02-25 | 1999-08-03 | Sun Microsystems, Inc. | Flip-flop with logic function incorporated therein with minimal time penalty |
US6023179A (en) | 1997-06-04 | 2000-02-08 | Sun Microsystems, Inc. | Method of implementing a scan flip-flop using an edge-triggered staticized dynamic flip-flop |
CN1268057C (zh) * | 2002-10-18 | 2006-08-02 | 松下电器产业株式会社 | 触发器电路 |
JP4713130B2 (ja) | 2003-12-22 | 2011-06-29 | パナソニック株式会社 | スキャン付きフリップフロップ、半導体装置及び半導体装置の製造方法 |
US7157930B2 (en) * | 2003-12-22 | 2007-01-02 | Matsushita Electric Industrial Co., Ltd. | Scan flip flop, semiconductor device, and production method of semiconductor device |
KR101076809B1 (ko) | 2004-06-18 | 2011-10-25 | 삼성전자주식회사 | 불필요한 전력소모를 줄일 수 있는 스캔 플립플롭 회로 |
-
2005
- 2005-07-21 JP JP2005211690A patent/JP2007028532A/ja active Pending
-
2006
- 2006-07-20 US US11/489,537 patent/US7345519B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03295315A (ja) * | 1990-04-12 | 1991-12-26 | Fuji Electric Co Ltd | ダイナミック論理ゲート |
JPH07249982A (ja) * | 1994-03-10 | 1995-09-26 | Fujitsu Ltd | ダイナミック論理回路装置 |
US5898330A (en) * | 1997-06-03 | 1999-04-27 | Sun Microsystems, Inc. | Edge-triggered staticized dynamic flip-flop with scan circuitry |
JP2002026697A (ja) * | 2000-07-13 | 2002-01-25 | Matsushita Electric Ind Co Ltd | フリップフロップ回路 |
JP2004159315A (ja) * | 2002-10-18 | 2004-06-03 | Matsushita Electric Ind Co Ltd | フリップフロップ回路 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8106698B2 (en) | 2008-03-18 | 2012-01-31 | Samsung Electronics Co., Ltd. | Pulse-based flip-flop having scan input signal |
KR20170029222A (ko) * | 2015-09-07 | 2017-03-15 | 삼성전자주식회사 | 플립-플롭을 포함하는 반도체 회로 |
KR102346021B1 (ko) | 2015-09-07 | 2021-12-30 | 삼성전자주식회사 | 플립-플롭을 포함하는 반도체 회로 |
CN108933582A (zh) * | 2017-05-25 | 2018-12-04 | 三星电子株式会社 | 用于时序电路的设备 |
CN108933582B (zh) * | 2017-05-25 | 2024-03-08 | 三星电子株式会社 | 用于时序电路的设备 |
Also Published As
Publication number | Publication date |
---|---|
US7345519B2 (en) | 2008-03-18 |
US20070018706A1 (en) | 2007-01-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2007028532A (ja) | フリップフロップ回路 | |
US7525361B2 (en) | High speed flip-flops and complex gates using the same | |
US7649393B2 (en) | Semiconductor integrated circuit having active and sleep modes and non-retention flip-flop that is initialized when switching from sleep mode to active mode | |
KR101848042B1 (ko) | 클록 게이티드 회로 및 그것을 포함하는 디지털 시스템 | |
US20090309641A1 (en) | Dual mode edge triggered flip-flop | |
JP4473911B2 (ja) | 半導体集積回路 | |
US9166570B2 (en) | Apparatus for using metastability-hardened storage circuits in logic devices and associated methods | |
KR100612417B1 (ko) | 펄스-기반 고속 저전력 게이티드 플롭플롭 회로 | |
KR20120060670A (ko) | 플립플롭 회로 | |
CN108233894B (zh) | 一种基于双模冗余的低功耗双边沿触发器 | |
US7233184B1 (en) | Method and apparatus for a configurable latch | |
US6911845B2 (en) | Pulse triggered static flip-flop having scan test | |
US20050151560A1 (en) | Scan flip flop, semiconductor device, and production method of semiconductor device | |
US20170257080A1 (en) | Low-area low clock-power flip-flop | |
US6509761B2 (en) | Logical circuit | |
TWI797125B (zh) | 具有旁路之位準位移器及用於製造其之方法 | |
JP2004064557A (ja) | フリップフロップ回路およびシフトレジスタ | |
JP2008172779A (ja) | 高速動作のためのフリップフロップ | |
JP4713130B2 (ja) | スキャン付きフリップフロップ、半導体装置及び半導体装置の製造方法 | |
JP2008109608A (ja) | フリップフロップ回路 | |
JP4276513B2 (ja) | フリップフロップ回路 | |
JP2005210683A5 (ja) | ||
US7003060B2 (en) | High precision data and clock output circuit | |
JP2004343499A (ja) | フリップフロップ回路 | |
US20050104642A1 (en) | Semiconductor integrated circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080516 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100827 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101012 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101213 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20110809 |