JP2006520564A - 3dビデオ信号を生成する装置 - Google Patents

3dビデオ信号を生成する装置 Download PDF

Info

Publication number
JP2006520564A
JP2006520564A JP2006506320A JP2006506320A JP2006520564A JP 2006520564 A JP2006520564 A JP 2006520564A JP 2006506320 A JP2006506320 A JP 2006506320A JP 2006506320 A JP2006506320 A JP 2006506320A JP 2006520564 A JP2006520564 A JP 2006520564A
Authority
JP
Japan
Prior art keywords
field
video signal
odd
memory
horizontal direction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006506320A
Other languages
English (en)
Other versions
JP4489760B2 (ja
Inventor
ブルクハード ラウエ
ニルス ラハン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=32981929&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2006520564(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of JP2006520564A publication Critical patent/JP2006520564A/ja
Application granted granted Critical
Publication of JP4489760B2 publication Critical patent/JP4489760B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/597Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding specially adapted for multi-view video sequence encoding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N13/00Stereoscopic video systems; Multi-view video systems; Details thereof
    • H04N13/20Image signal generators
    • H04N13/261Image signal generators with monoscopic-to-stereoscopic image conversion

Abstract

本発明は、フレームで構成される入力ビデオ信号から、画面上に表示される場合に3D効果をもたらす3Dビデオ信号を生成する装置であり、前記フレームの各々が奇数フィールドと偶数フィールドとを持つ装置であって、前記3Dビデオ信号を生成するために、交互に、偶数フィールドnと奇数フィールドn−1とが(又はその逆が)表示され、その後、交互に、偶数フィールドn+1と奇数フィールドnとが(又はその逆が)表示され、前記3Dビデオ信号を生成するために、分割画面モードにおいて2つの信号を表示することが出来るスキャンコンバータ(4、5)が用いられ、前記2つの信号のうちの一方が前記スキャンコンバータ内の特殊機能メモリ(4)によって遅延させられ、遅延させられていない前記信号と遅延させられた前記信号とが、水平方向に2分の1に圧縮されて変換メモリ(6)に書き込まれ、画面上に表示する目的のために、該信号が読み出される場合に、該水平方向に2倍に拡大される装置に関する。

Description

本発明は、フレームで構成される入力ビデオ信号から、画面上に表示される場合に3D効果をもたらす3Dビデオ信号を生成する装置に関する。各フレームは、奇数フィールドと偶数フィールドとを持つ。前記3D効果をもたらし、前記3Dビデオ信号を生成するために、交互に、偶数フィールドnと、奇数フィールドn−1とが表示される。その後、その都度の次のフィールド、即ち、偶数フィールドn+1と、奇数フィールドnとが交互に表示される。当然、この表示は、逆のやり方でも行なわれ得る、即ち、例えば、偶数フィールドn−1と、奇数フィールドnとが交互になってもよい。
2つの連続するフレームからの2つのフィールドのこのような交互表示の場合には、相対的にカメラの近くに配置される動く物体がより遠く離れている物体より高い角速度を持つことから、前記3D効果は相対的に明瞭である。このため、動く物体が光学的に強調され、3D効果がもたらされる。
米国特許公報第5682437号は、このような3D効果をもたらすために2つの異なるフレームからのフィールドを用いる装置を開示している。
従来の2Dビデオ信号において3D効果をもたらすためのこの既知の装置及び他の既知の装置の不利な点は、3D効果をもたらすために、少なくとも幾つかのフィールドメモリを含む多くの付加的なハードウェアが用いられなければならないことにある。
本発明の目的は、スキャンコンバータを有するテレビに関して、3Dビデオ信号の生成の複雑さを激減させることを可能にする上記のタイプの装置を明示することにある。
この目的は、本発明によれば、特許請求項1、即ち、
フレームで構成される入力ビデオ信号から、画面上に表示される場合に3D効果をもたらす3Dビデオ信号を生成する装置であり、前記フレームの各々が奇数フィールドと偶数フィールドとを持つ装置であって、前記3Dビデオ信号を生成するために、交互に、2つの連続するフレームから生じる奇数フィールドと偶数フィールドとが、その後、その都度の次のフレームの同一フィールドが、前記3Dビデオ信号内に記録され、前記3Dビデオ信号を生成するために、分割画面モードにおいて2つの信号を表示することが出来るスキャンコンバータが用いられ、前記2つの信号のうちの一方が前記スキャンコンバータ内の特殊機能メモリによって遅延させられ、遅延させられていない前記信号と遅延させられた前記信号とが、水平方向に2分の1に圧縮されて変換メモリに書き込まれ、画面上に表示する目的のために、該信号が読み出される場合に、該水平方向に2倍に拡大され、該信号が適正なコンバージェンスにおいて表示されるように水平方向にシフトされる装置の特徴によって達成される。
多くの場合、テレビ内には、フィールド周波数を2倍にする又は増大させるためにスキャンコンバータが設けられる。例えば、50Hzのフィールド周波数を持つビデオ信号は、100Hzのフィールド周波数を持つビデオ信号に変換される。この目的のためのこのような100Hzスキャンコンバータは、多くのフィールドメモリ及び計算ユニットを持つ。
本発明による装置の着想は、多くのテレビ内にどんな場合にも設けられているようなこのようなスキャンコンバータを用いて、付加的に、前記3Dビデオ信号を生成すること、又は出力側において該スキャンコンバータによって供給されるビデオ信号において前記3D効果をもたらすことにある。詳細には、スキャンコンバータ内にどんな場合にも設けられる前記フィールドメモリは、付加的に、前記3D効果をもたらすための前記フィールドの適当な中間記憶のために用いられ得る。
所謂分割画面モードにおいて2つの信号を表示することが出来るスキャンコンバータは、該スキャンコンバータの構成によって、2つのビデオ信号を互いと無関係に処理するのに必要な全ての手段を持つ。従って、前記スキャンコンバータは、2つのビデオ信号を処理するための2つの信号パスを持つ。この特性は、本発明による装置においては、上記のフィールドシーケンスを2つのパスにおいて互いから切り離して処理するのに用いられる。
従って、前記フレームの前記奇数フィールドは一方のパスにおいて処理され、前記フレームの前記偶数フィールドは他方のパスにおいて処理され、次いで、これらは上記のように前記出力側において交互に表示される。前記分割画面モードにおいて2つの信号を表示することが出来るスキャンコンバータ内には、例えば、動き推定、時間軸補正(time base correction)又は同様の機能といった特殊機能のために設けられる少なくとも1つのメモリがある。2つの前記フィールドシーケンスのうちの一方は、フィールドごとにこのメモリに読み込まれる。このようにして、フィールドのこのシーケンスは、所望の期間だけ、通常1フレームの期間だけ遅延させられる。前記スキャンコンバータの他方のパスは、いずれの場合にも、他方のフィールドシーケンスを処理し、該他方のフィールドシーケンスを変換メモリに読み込む。特殊機能メモリに読み込まれたフィールドシーケンスは、該メモリから読み出され、同様に、同じ変換メモリに書き込まれる。従って、その場合、前記2つのフィールドシーケンスは、一方のフィールドシーケンスが他方のフィールドシーケンスに対して所望の値だけ遅延させられているようにして、前記変換メモリ内に存在する。
前記分割画面モードにおいて2つの信号を表示するために設けられるスキャンコンバータにおいては、前記変換メモリは、該2つの信号が、水平方向に2分の1に縮小、即ち圧縮された形態で該変換メモリに書き込まれるように構成される。本発明による装置においては、前記2つのフィールドは、両フィールドが再び通常サイズで現れるように、再び前記変換メモリから読み出され、前記水平方向に2倍に拡大される。次いで、前記フィールドは、前記変換メモリから適切な順序で読み出されることによって、上記のように交互に表示され得る。
本発明による装置は、前記分割画面モードにおいて2つの信号を表示することが出来るスキャンコンバータの全てのハードウェアの潜在能力(possibilities)を用いる。前記3Dビデオ信号を生成するのに付加的なハードウェア素子は必要とされない。本発明による装置を実現するための、このような信号を生成するためにスキャンコンバータになされる必要がある変更は、ソフトウェアの変更に限られる。
請求項2及び3に記載されているような本発明の2つの改善例によれば、本発明による装置は、入力側に2つのマルチスタンダード・デジタル・デコーダを持ち、前記2つのマルチスタンダード・デジタル・デコーダのうちの1つが前記奇数フィールドを処理し、1つが前記偶数フィールドを処理する。
このようなマルチスタンダード・デコーダは、該マルチスタンダード・デコーダによって処理される画像シーケンスを拡大・縮小する潜在能力も持つ。
請求項2に記載されているように、じかに前記変換メモリに前記フィールドを供給する前記2つのマルチスタンダード・デコーダのうちの一方は、このような水平方向の2分の1の縮小を行なうのにも用いられ、故に、このマルチスタンダード・デコーダによって供給されるフィールドは、既に2分の1に縮小された形態で前記変換メモリに付与される。他方のフィールドシーケンスを処理する他方のマルチスタンダード・デコーダは、このような縮小を全く行なわない。これは、前記データが前記特殊機能メモリから読み出され、次いで、前記変換メモリに読み込まれる場合にしか実行されない。これは、スキャンコンバータはこの縮小を行なうのに十分な計算能力を持つことからこの時点において容易に実行可能である。
別の有利な可能性は請求項3に記載されているような可能性であり、前記可能性によれば、前記2つのマルチスタンダード・デコーダが、いずれの場合にも、該2つのマルチスタンダード・デコーダによって供給される前記フィールドを2分の1に縮小するのに用いられる。この場合には、前記フィールドはまた、既に縮小された形態で前記特殊機能メモリに書き込まれ、次いで、変更されずにこのメモリから前記変換メモリ内に転送される。
請求項2又は3に記載されているような両解決策においては、付加的なハードウェアの要求はない。なぜなら、2つのビデオ信号を処理するのに適しているスキャンコンバータは、2つのこのようなマルチスタンダード・デジタル・デコーダを持つからである。
上記のように3D効果を持つビデオ信号を生成するほかに、本発明による装置は、付加的に、50ヘルツのフィールド周波数を持つ前記入力ビデオ信号を100ヘルツのフィールド周波数を持つ3Dビデオ信号に変換するのに用いられ得る。上記のフィールドシーケンスは、このプロセスにおいて2倍にされ、例えば、フィールドn、フィールドn−1、フィールドn及びフィールドn−1がこの順序で表示される。次いで、各々の次のフィールドが同様に交互に2度表示される。
図面に示されている実施例を参照して本発明を更に説明するが、本発明は前記実施例に限定されない。
図においてVと呼ばれている入力ビデオ信号は、例えばPAL規格の50ヘルツのフィールド周波数を持つ従来のビデオ信号であってもよい。
本発明による装置において、この信号は、図においてV3Dと呼ばれている3Dビデオ信号に変換される。本発明による装置は、付加的に、フィールド周波数を2倍にし、故に、3Dビデオ信号は100ヘルツのフィールド周波数を持つ。この実施例は100Hzスキャンコンバータである。別のフィールド周波数、例えば75Hzを生成するスキャンコンバータも望み通りに用いられ得る。
本発明による装置は入力側に2つのデジタル・マルチスタンダード・カラー・デコーダ2を持ち、前記2つのデジタル・マルチスタンダード・カラー・デコーダは、いずれの場合にも、出力側においてフィールドストリームTB及びTBを供給する。
いずれの場合にも、前記デジタル・マルチスタンダード・カラー・デコーダのうちの1つが偶数フィールドを供給し、1つが奇数フィールドを供給する。以下の文においては、第1デジタル・マルチスタンダード・カラー・デコーダが、フィールドシーケンスTBにおいて入力ビデオ信号Vのその都度の奇数フィールドを供給し、第2デジタル・マルチスタンダード・カラー・デコーダ2が、その出力フィールドシーケンスTBにおいて入力ビデオ信号Vのその都度の偶数フィールドを供給すると仮定される。
装置は、100ヘルツ信号を生成するために設けられる回路ブロック3及び5から成る100Hzスキャンコンバータを持つ。この100Hzスキャンコンバータは、例えば、動き推定及び動き補正、画像の拡大・縮小、ジッタ補正などといった他の目的のために設けられ得る。2つの信号が横に並置される形態で互いの隣に表示される分割画面モードにおいて2つの画像信号を表示するために設けられる100Hzスキャンコンバータは、2つの信号の独立した処理のための2つの信号パスを持つ。この特性は、本発明による装置においては、2つのフィールドストリームTB及びTBを処理するのに用いられる。
更に、100Hzスキャンコンバータ内にどんな場合にも設けられるメモリであって、図において4及び6で示されているメモリが、同様に、3D効果をもたらすために用いられる。
100Hzスキャンコンバータの第1回路ブロック3内には、通常、100Hzスキャンコンバータによってもたらされる特殊機能のために設けられるメモリ4がある。第2デジタル・マルチスタンダード・カラー・デコーダ2によって供給される第2フィールドストリームTBはこの特殊機能メモリ4に読み込まれる。
100Hzスキャンコンバータの回路ブロック5内には、変換メモリとして用いられるメモリ6があり、前記メモリ6には、100Hzスキャンコンバータの通常動作中、上記の分割画面モードにおいて2つのフィールドが表示され得るように、2つのフィールドが読み込まれ得る。本発明による装置においては、この変換メモリ6は、2つのフィールドを記憶するのにも用いられる。
第1デジタル・マルチスタンダード・カラー・デコーダ1は、フレームの奇数フィールドから成るフィールドシーケンスTBを既に水平方向に2分の1に縮小、即ち圧縮されている形態で供給する。前記フィールドはこの縮小された形態で変換メモリ6に書き込まれる。
最初圧縮されずに特殊機能メモリ4内に記憶される第2フィールドストリームTBのフィールドは、該フィールドがメモリ4から読み出された後、変換メモリ6に書き込まれる前に、同様に、水平方向に2分の1に縮小、即ち圧縮される。この後、いずれの場合にも、少なくとも2つのフィールドが変換メモリ6において利用可能である。フィールドストリーム2はフィールドストリーム1に対して1フレームの期間だけ遅延させられることから、いずれの場合にも、フレームnの奇数フィールドと、フレームn−1又はn+1の偶数フィールドとが変換メモリ6において利用可能である。その場合、いずれの場合にも、変換メモリ内に2つのフィールドがあり、前記2つのフィールドは、連続するフレームに属し、即ち、同じフレームには属さない。このフィールドの選択のため、上記の3D効果は増幅される。なぜなら、この方法においては、前記フィールド間に経過した時間内に生じた動きが増幅されるようにして強調されるからである。
ここで、フィールドは、変換メモリ6内にあるが、依然として、通常、分割画面モードのために供給されるような圧縮された形態である。しかしながら、フィールドは、逐次的に画面上にフルに表示されるべきであることから、フィールドは、該フィールドが変換メモリ6から読み出される場合に再び水平方向に2倍に拡大される。これは、通常、例えば分割画面モードにおける表示のために設けられ得る他の回路ブロック7によって成し遂げられ得る。このようにして拡大された画像は、互いに対して適正なコンバージェンスにおいて、即ち、同じ位置において生成される。このようにして処理されたビデオ信号は、出力側において3Dビデオ信号V3Dとして供給される。同時に、変換メモリ6内に記憶された2つのフィールドが3Dビデオ信号V3Dにおいて交互に2度現れるように100Hz走査変換が行なわれ得る。
図に示されているような本発明による装置はまた、第1デジタル・マルチスタンダード・カラー・デコーダ1だけでなく第2デジタル・マルチスタンダード・カラー・デコーダ2もそれに供給されるフィールドストリームTBの縮小を行なうように構成されてもよい。この場合には、特殊機能メモリ4に読み込まれるフィールドは、同様に、既に水平方向に2分の1に縮小された形態でこのメモリ4に読み込まれる。その場合には、メモリ4から読み出すプロセスと、変換メモリ6に読み込むプロセスとの間で縮小する必要性がない。
このようにして、本発明による装置は3D信号を生成するのに100Hzスキャンコンバータを使用し、100Hzスキャンコンバータに対するハードウェアの変更は必要ない。もっと正確に言えば、変更は適切なソフトウェアの適応に限られる。
従来の入力ビデオ信号から3Dビデオ信号を生成する本発明による装置をブロック図の形態で示す。

Claims (4)

  1. フレームで構成される入力ビデオ信号から、画面上に表示される場合に3D効果をもたらす3Dビデオ信号を生成する装置であり、前記フレームの各々が奇数フィールドと偶数フィールドとを持つ装置であって、前記3Dビデオ信号を生成するために、交互に、2つの連続するフレームから生じる奇数フィールドと偶数フィールドとが、その後、その都度の次のフレームの同一フィールドが、前記3Dビデオ信号内に記録され、前記3Dビデオ信号を生成するために、分割画面モードにおいて2つの信号を表示することが出来るスキャンコンバータが用いられ、前記2つの信号のうちの一方が前記スキャンコンバータ内の特殊機能メモリによって遅延させられ、遅延させられていない前記信号と遅延させられた前記信号とが、水平方向に2分の1に圧縮されて変換メモリに書き込まれ、画面上に表示する目的のために、該信号が読み出される場合に、該水平方向に2倍に拡大され、該信号が適正なコンバージェンスにおいて表示されるように水平方向にシフトされる装置。
  2. 前記装置が、2つのデジタル・マルチスタンダード・カラー・デコーダを入力側に持ち、前記2つのデジタル・マルチスタンダード・カラー・デコーダのうちの1つが前記奇数(又は偶数)フィールドを前記特殊機能メモリに供給し、1つが既に水平方向に2分の1に縮小された形態で前記偶数(又は奇数)フィールドを前記変換メモリに供給し、前記フィールドが、前記特殊機能メモリから読み出され、前記水平方向に2分の1に縮小され、前記変換メモリに書き込まれることを特徴とする請求項1に記載の装置。
  3. 前記装置が、2つのデジタル・マルチスタンダード・カラー・デコーダを入力側に持ち、前記2つのデジタル・マルチスタンダード・カラー・デコーダのうちの1つが既に水平方向に2分の1に縮小された形態で前記奇数(又は偶数)フィールドを前記特殊機能メモリに供給し、1つが既に水平方向に2分の1に縮小された形態で前記偶数(又は奇数)フィールドを前記変換メモリに供給し、前記フィールドが、前記特殊機能メモリから読み出され、前記変換メモリに書き込まれることを特徴とする請求項1に記載の装置。
  4. 前記入力ビデオ信号が、50ヘルツのフィールド周波数を持ち、前記装置が、出力側において100ヘルツのフィールド周波数を持つ前記3Dビデオ信号を供給し、前記表示が、フィールドn、フィールドn−1、フィールドn、フィールドn−1、フィールドn+1、フィールドn、フィールドn+1、フィールドnなどといった配列に従って行なわれることを特徴とする請求項1に記載の装置。
JP2006506320A 2003-03-14 2004-03-05 3dビデオ信号を生成する装置 Expired - Fee Related JP4489760B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP03100653 2003-03-14
PCT/IB2004/000680 WO2004082296A1 (en) 2003-03-14 2004-03-05 Arrangement for generating a 3d video signal

Publications (2)

Publication Number Publication Date
JP2006520564A true JP2006520564A (ja) 2006-09-07
JP4489760B2 JP4489760B2 (ja) 2010-06-23

Family

ID=32981929

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006506320A Expired - Fee Related JP4489760B2 (ja) 2003-03-14 2004-03-05 3dビデオ信号を生成する装置

Country Status (6)

Country Link
US (1) US7880784B2 (ja)
EP (1) EP1606954B1 (ja)
JP (1) JP4489760B2 (ja)
AT (1) ATE360962T1 (ja)
DE (1) DE602004006102T2 (ja)
WO (1) WO2004082296A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7909928B2 (en) * 2006-03-24 2011-03-22 The Regents Of The University Of Michigan Reactive coatings for regioselective surface modification
US7947148B2 (en) * 2006-06-01 2011-05-24 The Regents Of The University Of Michigan Dry adhesion bonding
US8399047B2 (en) * 2007-03-22 2013-03-19 The Regents Of The Univeristy Of Michigan Multifunctional CVD coatings
KR101434312B1 (ko) 2010-06-21 2014-08-27 삼성전자주식회사 타이밍 컨트롤 유닛 및 이를 이용하는 디스플레이 장치 및 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1533238A (en) * 1975-12-23 1978-11-22 Post Office Split-screen television apparatus
US5396890A (en) * 1993-09-30 1995-03-14 Siemens Medical Systems, Inc. Three-dimensional scan converter for ultrasound imaging
KR100358021B1 (ko) * 1994-02-01 2003-01-24 산요 덴키 가부시키가이샤 2차원영상을3차원영상으로변환시키는방법및입체영상표시시스템
DE69528946T2 (de) * 1994-09-22 2003-10-02 Sanyo Electric Co Verfahren zum Umsetzen von zweidimensionalen Bildern in dreidimensionale Bilder
WO1998004087A1 (fr) * 1996-07-18 1998-01-29 Sanyo Electric Co., Ltd. Dispositif et procede pour convertir des signaux video bidimensionnels en signaux video tridimensionnels
WO1998012879A1 (en) * 1996-09-17 1998-03-26 Imard Kabushikigaisha Image signal processor

Also Published As

Publication number Publication date
JP4489760B2 (ja) 2010-06-23
ATE360962T1 (de) 2007-05-15
EP1606954B1 (en) 2007-04-25
WO2004082296A1 (en) 2004-09-23
US7880784B2 (en) 2011-02-01
DE602004006102T2 (de) 2007-12-27
DE602004006102D1 (de) 2007-06-06
US20060187325A1 (en) 2006-08-24
EP1606954A1 (en) 2005-12-21

Similar Documents

Publication Publication Date Title
US7659934B2 (en) Recording/reproduction apparatus, and recording/reproduction method as well as stereoscopic images visual effects confirmation apparatus and stereoscopic image visual effects confirmation method
JP5008826B2 (ja) 高精細度デインタレース/フレーム倍増回路およびその方法
JPS62193378A (ja) 方式変換装置
JPH08172573A (ja) データレート変換方法及び装置
US20060187340A1 (en) Method and apparatus for displaying frame rate altered video on interlaced display device
US7623183B2 (en) Frame rate adjusting method and apparatus for displaying video on interlace display devices
JP4090764B2 (ja) 映像信号処理装置
JP2010045758A (ja) 表示装置の駆動方法、及びこれを利用した表示装置の駆動回路
JP2584138B2 (ja) テレビジョン方式変換装置
JP4489760B2 (ja) 3dビデオ信号を生成する装置
JP2004336608A (ja) 画像データの変換方法および変換回路と、電子カメラ
US20010022612A1 (en) Electronic endoscope apparatus without flicker on screen
JP4561452B2 (ja) 撮像装置、映像出力方法および映像再生プログラム
KR20030091804A (ko) 영상신호 처리장치
JPS61114682A (ja) 画像処理回路
JP2001057654A (ja) 高感度撮像装置
JP4439338B2 (ja) 画像変換装置
JP2006270160A (ja) 画像データ処理装置
JPH09270954A (ja) 画面合成回路
KR100323661B1 (ko) 영상신호의주사선수변환방법및프레임율변환방법
KR19980084048A (ko) Mpeg 비디오 압축 기술을 이용한 멀티 카메라 보안 시스템
JPH07193787A (ja) 映像信号処理装置
KR0123090B1 (ko) 움직임 보상을 위한 어드레스 생성기
JPH077655A (ja) 高精細撮像装置
JP2007081755A (ja) 画像データ変換装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20070305

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20070305

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20080423

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100302

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100331

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130409

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130409

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130409

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130409

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140409

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R360 Written notification for declining of transfer of rights

Free format text: JAPANESE INTERMEDIATE CODE: R360

R371 Transfer withdrawn

Free format text: JAPANESE INTERMEDIATE CODE: R371

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees