JP2006262275A - 送受信機、光伝送装置、ポート別切替方法、プログラム、記録媒体 - Google Patents

送受信機、光伝送装置、ポート別切替方法、プログラム、記録媒体 Download PDF

Info

Publication number
JP2006262275A
JP2006262275A JP2005079243A JP2005079243A JP2006262275A JP 2006262275 A JP2006262275 A JP 2006262275A JP 2005079243 A JP2005079243 A JP 2005079243A JP 2005079243 A JP2005079243 A JP 2005079243A JP 2006262275 A JP2006262275 A JP 2006262275A
Authority
JP
Japan
Prior art keywords
switching control
transceiver
control information
port
parallel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2005079243A
Other languages
English (en)
Inventor
Naoto Ishino
直人 石野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2005079243A priority Critical patent/JP2006262275A/ja
Priority to US11/377,021 priority patent/US20060209679A1/en
Publication of JP2006262275A publication Critical patent/JP2006262275A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/03Arrangements for fault recovery
    • H04B10/032Arrangements for fault recovery using working and protection systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/1301Optical transmission, optical switches
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13036Serial/parallel conversion, parallel bit transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13103Memory

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

【課題】 複数のポートを有する送受信機において、ポート別に切替を判定する。
【解決手段】 冗長構成であり、複数のインターフェースポートを有し、前記インターフェースポートの各々の切替制御情報をシリアル通信する送受信機A,B(1-1,1-2)において、前記切替制御情報を生成し、前記インターフェースポートを切替えるように制御する切替制御部回路(1-7,1-8)と、前記切替制御情報をシリアル変換するパラレル−シリアル変換回路(1-3,1-6)と、シリアル変換した前記切替制御情報をパラレル変換するシリアル−パラレル変換回路(1-4,1-5)を有することを特徴とする。
【選択図】 図1

Description

本発明は、冗長構成を組んでいる光伝送装置などの送受信機であって、クライアント機器とのインターフェースポートを複数有しているものに関し、当該送受信機における切替制御に関するものである。
図4に冗長構成を組んでいる光伝送装置の従来の送受信機を示す。図4を見るとわかるように、この送受信機A(4-1)、B(4-2)は各々1つのインターフェースポートを有している。つまり、1送受信機1ポートである。伝送路からの信号は光−電気変換(OE)、電気−光変換(EO)の後、カプラ4-5を経由して、クライアント機器4-11に光出力される。送受信機A(4-1)を光出力させたい場合は、切替制御部回路4-3がEO/OE部4-9に対して、光出力させるように制御信号を出す。送受信機B(4-2)では切替制御部回路4-4がEO/OE部4-10に対して光出力を止めるように制御信号を出す。このとき、送受信機A(4-1)は運用系、送受信機B(4-2)は予備系となる。
図5を参照して、1送受信機1ポートの一般的な切替制御情報の通信方法を示す。送受信機A(5-1)が運用系であり、送受信機B(5-2)は予備系である。筐体のバックボード間でお互いの切替制御情報(PKG故障情報A,B(5-5,5-9)、信号障害情報A,B(5-6、5-10)、信号劣化情報A,B(5-7、5-11)、主信号選択情報A,B(5-8、5-12)の総称である。)の受け渡しを行う。送受信機A(5-1)で信号障害が起きた場合、送受信機A(5-1)は切替制御部回路5-3で生成した信号障害情報A(5-6)を送受信機B(5-2)に対して通知する。この情報により、送受信機A(5-1)は予備系に、送受信機B(5-2)は運用系へと切り替わる。
また、切替制御部回路5-3、5-4ではそれぞれの送受信機の障害の重要度を比較判定して、障害の低い方へ切替を行う。障害の重要度を「PKG故障情報A,B(5-5,5-9)>信号障害情報A,B(5-6、5-10)>信号劣化情報A,B(5-7、5-11)」としたとき、送受信機A(5-1)で信号劣化情報A(5-7)を生成していても、送受信機B(5-2)で信号障害情報B(5-10)を生成していれば、切替は起こらない。このように、筐体のバックボードにはこの信号障害情報A,B(5-6,5-10)や主信号選択情報(5-8、5-12)などを通信するために複数の配線をしなければならない。
次に、クライアント機器とのインターフェースポートを複数持つ送受信機を図6に示す。つまり、1送受信機多ポートである。伝送路からの信号はEO/OE部6-7を経由した後、多重分離部6-11にて各クライアント機器別の信号に分離される。分離された信号は各EO/OE部6-9、各カプラ6-5を経由して、各クライアント機器6-13に光出力される。各EO/OE部6-9はそれぞれ対応する切替制御部回路6-3を持つ。送受信機A(6-1)のあるポートの信号を光出力させたい場合は、そのポートに対応する切替制御部回路6-3がEO/OE部6-9に対して、光出力させるように制御信号を出す。このとき、送受信機B(6-2)の該当ポートの切替制御部回路6-4がEO/OE部6-10に対して光出力を止めるように制御信号を出す。
しかし、1送受信機1ポートの送受信機で使用していた筐体を使って、多ポートの送受信機の切替を行う場合、図5に示した方法では、バックボードの配線が足りないため、送受信機単位の切替しかできない。1送受信機にクライアント機器のインターフェースポートが複数有る場合、1ポートでも障害が起きれば、全ポート切り替わってしまう。ポート個別で切替を行いたい場合、筐体のバックボードの配線が足りないため、筐体を変えなければならない。
特許文献1の「回線切替装置」では、冗長系の構成に係わらず、保守あるいは伝送路の遅延差などから生じる不要な切替を防止するために、回線切替を行うための切替情報(上述の切替制御情報に相当するものと解する。)をシリアル通信により伝送し、運用系・予備系の切替制御を行う技術内容について開示されている。シリアル通信である故、1本の制御線へ出力することができ、各回線の切替を同時に行うことができ、前記遅延差は生じないものと思料する。
しかし、特許文献1の「回線切替装置」は、各送受信機に1つの回線が対応したものが複数備えられた構成における回線切替に関するものである。つまり、多送受信機多ポートである。回線が複数ある、つまり、インターフェースポートが複数あるといっても、1つの送受信機には1つのポートが対応しているに過ぎない。従って、上述したような1送受信機多ポートにおける問題は起こり得ない。他の送受信機の回線に障害が発生したとしても、自身の送受信機において回線を切替える必要性は生じない。
特開2002−164863号公報
上記事情を鑑みて、本発明が解決しようとする課題は、複数のポートを有する送受信機において、ポート別に切替を判定する方法などを提供することにある。
上記課題を解決するための本発明の態様は、冗長構成であり、複数のインターフェースポートを有し、前記インターフェースポートの各々の切替制御情報をシリアル通信する送受信機に関するものである。
この送受信機は、前記切替制御情報を生成し、前記インターフェースポートを切替えるように制御する切替制御手段と、前記切替制御情報をシリアル変換するシリアル変換手段と、シリアル変換した前記切替制御情報をパラレル変換するパラレル変換手段を有することを特徴とする。
前記シリアル変換手段は、フレームパルス及びクロックを生成し、前記切替制御情報、前記フレームパルス、前記クロックをパラレル伝送すると良い。さらに、バックボード経由で前記パラレル伝送を行うと良い。
本発明の他の態様は、上記送受信機を搭載した光伝送装置に関するものである。
また、本発明の他の態様は、複数のインターフェースポートの各々の障害の重要度を比較判定し、前記比較判定に基づいて、前記インターフェースポートの各々の切替制御情報をシリアル通信することを特徴とするポート別切替方法に関するものである。
前記シリアル通信において、前記切替制御情報、フレームパルス、クロックをパラレル伝送すると良い。さらに、バックボード経由で前記パラレル伝送を行うと良い。
また、本発明の他の態様は、コンピュータに、複数のインターフェースポートの各々の障害の重要度を比較判定する処理と、前記比較判定に基づいて、前記インターフェースポートの各々の切替制御情報をシリアル通信する処理を実行させるプログラムに関するものである。
前記シリアル通信において、前記切替制御情報、フレームパルス、クロックをパラレル伝送する処理を実行させると良い。さらに、バックボード経由で前記パラレル伝送を行う処理を実行させると良い。
また、本発明の他の態様は、上記プログラムを記録した記録媒体に関するものである。
冗長構成を組んだ送受信機において、インターフェースポートが複数あっても、各ポートの切替制御情報をシリアル化することにより、インターフェースポート別に運用系と予備系を設定できる。
以下、本発明の送受信機などを実施するための最良の形態について説明する。説明する際には、本明細書と同時に提出する図面を適宜参照することにする。
〈構成〉
図1を用いて、本発明の送受信機を説明する。この送受信機A(1-1)、B(1-2)は複数のインタフェースポートを有する。つまり、1送受信機多ポートである。送受信機A(1-1)が運用系であり、送受信機B(1-2)は予備系である。送受信機A(1-1)と送受信機B(1-2)は同じ筐体のバックボード間で切替制御情報をシリアル化したシリアルデータA,B(1-11,1-14)、同期をとるためのクロックA,B(1-9,1-12)と、フレームの先頭位置を示すフレームパルスA,B(1-10,1-13)をパラレル伝送により双方向通信している。また、送受信機A(1-1)、B(1-2)にはそれぞれ、所定の情報をシリアル変換し、クロックA,B(1-9,1-12)と、フレームパルスA,B(1-10,1-13)を生成するパラレル−シリアル変換回路1-3、1-6と、シリアル化した情報をパラレル変換するシリアル−パラレル変換回路1-5、1-4を持つ。送受信機A(1-1)の各ポートの切替制御部回路1-7で生成した切替制御情報はパラレル−シリアル変換回路1-3に入力される。そこで全ポートの切替制御情報をシリアル化し、クロックA(1-9)、フレームパルスA(1-10)とともに、バックボード経由でパラレル伝送し、送受信機B(1-2)のシリアル−パラレル変換回路1-4に入力される。ここでクロックA(1-9)とフレームパルスA(1-10)をもとにシリアルデータA(1-11)をパラレル変換する。こうして送受信機B(1-2)の各ポートの切替制御部回路1-8は送受信機A(1-1)の切替制御情報を受信する。
なお、送受信機A(1-1)と送受信機B(1-2)は各回路の処理を統括的に制御する、いわば、中央処理制御を行うCPU(Central Processing Unit)と、当該CPUが中央処理制御を行うために読み出すプログラムを格納するROM(Read Only Memory)を搭載している。
〈動作〉
図2にそのタイミングチャートの例を示す。ここでは例として、インターフェースポートを4ポート、切替制御情報を信号障害情報、信号劣化情報、主信号選択情報とする。クロックA(2-1)は切替制御時間制限を満たす範囲の速度である。従来からあった切替制御情報をシリアルデータA(2-3)とし、シリアルデータA(2-3)のフレーム先頭位置を示すフレームパルスA(2-2)を用意する。シリアルデータA(2-3)は64ビットを1フレームとする。
送受信機A(1-1)において各切替制御部回路1-7で生成された切替制御情報をパラレル−シリアル変換回路1-3でシリアルデータA(2-3)の各ビットに割り当てる。図3にそのときのシリアルデータA(2-3)のビット割り当てを示す。b0にポート1の信号障害情報A、b1にポート2の信号障害情報A、b3にポート3の信号障害情報A、b4にポート4の信号障害情報Aをそれぞれ割り当てる。信号劣化情報A、主信号選択情報Aも同様にビットを割り当てる(b4〜b7,b8〜b11)。b12-60は未定義とし、‘1’固定とする。このビットは切替制御情報が増えた場合やポート数が増えた場合に割り当てることができる。またb61は奇数パリティとし、b0-b61までの総和が‘1’となる。さらにb62、b63は固定値(b62=‘0’、b63=‘1’)とし、シリアル通信状態判定に用いる。このようにビットを割り当てられたシリアルデータA(2-3)は筐体のバックボード経由で送受信機B(1-2)に送信される。シリアル−パラレル変換回路1-4にて、シリアルデータA(2-3)はパラレル化され、各ポートの切替制御部回路1-8に入力される。各ポートの切替制御部回路1-8ではそれぞれのポートの障害の重要度を比較判定して、障害の大きなポートがあれば、障害のより小さなポートへ切替を行う。
以上の処理動作を経ることにより、運用系送受信機と予備系送受信機の各ポート切替制御情報をバックボードでシリアル通信しているので、インターフェースポートが多ポートとなっても、ポート個別で信号切替ができる。また、ポート数が増えても、既存の筐体をそのまま使用できる。
一般的にはシリアルデータの中にクロック、フレームパルスを組み込んだものを伝送し、受信側でクロック、フレームパルスを抽出してシリアルデータを読みとるところ、本形態ではシリアルデータ、クロック、フレームパルスをパラレル伝送している。これにより、送受信機においてクロック、フレームパルスを抽出するための回路を不要とし、回路規模を小型化することができる。
なお、上述した形態は本発明を実施するための最良のものであるが、これに限定する趣旨ではない。従って、本発明の要旨を変更しない範囲において種々変形することが可能である。
例えば、切替制御部回路1-7,1-8は、各ポートごとに設けることなく、一つの回路として統括的に切替制御情報を各ポートごとに生成する回路であっても良い。
本形態の送受信機を搭載した光伝送装置などの開発が望まれる。
本発明の送受信機の構成を示すブロック図である。 切替制御情報の送信におけるクロックA(2-1)、フレームパルスA(2-2)、シリアルデータA(2-3)のタイミングチャートである。 シリアルデータA(2-3)のビット割り当てを示す図である。 従来の送受信機の構成を示すブロック図である。 1ポートを有する送受信機同士で通信される切替制御情報5-5〜5-12を示した図である。 クライアント機器とのインターフェースポートを複数持つ送受信機の構成を示すブロック図である。
符号の説明
1-1,1-2 送受信機A,B
1-3,1-6 パラレル−シリアル変換回路
1-4,1-5 シリアル−パラレル変換回路
1-7,1-8 切替制御部回路
1-9,1-12 クロックA,B
1-10,1-13 フレームパルスA,B
1-11,1-14 シリアルデータA,B

Claims (12)

  1. 冗長構成であり、複数のインターフェースポートを有し、前記インターフェースポートの各々の切替制御情報をシリアル通信する送受信機。
  2. 前記切替制御情報を生成し、前記インターフェースポートを切替えるように制御する切替制御手段と、
    前記切替制御情報をシリアル変換するシリアル変換手段と、
    シリアル変換した前記切替制御情報をパラレル変換するパラレル変換手段を有することを特徴とする請求項1に記載の送受信機。
  3. 前記シリアル変換手段は、フレームパルス及びクロックを生成し、
    前記切替制御情報、前記フレームパルス、前記クロックをパラレル伝送することを特徴とする請求項2に記載の送受信機。
  4. バックボード経由で前記パラレル伝送を行うこと特徴とする請求項3に記載の送受信機。
  5. 請求項1から4の何れかに記載の送受信機を搭載した光伝送装置。
  6. 複数のインターフェースポートの各々の障害の重要度を比較判定し、
    前記比較判定に基づいて、前記インターフェースポートの各々の切替制御情報をシリアル通信することを特徴とするポート別切替方法。
  7. 前記シリアル通信において、前記切替制御情報、フレームパルス、クロックをパラレル伝送することを特徴とする請求項6に記載のポート別切替方法。
  8. バックボード経由で前記パラレル伝送を行うこと特徴とする請求項7に記載のポート別切替方法。
  9. コンピュータに、
    複数のインターフェースポートの各々の障害の重要度を比較判定する処理と、
    前記比較判定に基づいて、前記インターフェースポートの各々の切替制御情報をシリアル通信する処理を実行させるプログラム。
  10. 前記シリアル通信において、前記切替制御情報、フレームパルス、クロックをパラレル伝送する処理を実行させる請求項9に記載のプログラム。
  11. バックボード経由で前記パラレル伝送を行う処理を実行させる請求項10に記載のプログラム。
  12. 請求項9から11の何れかに記載のプログラムを記録した記録媒体。
JP2005079243A 2005-03-18 2005-03-18 送受信機、光伝送装置、ポート別切替方法、プログラム、記録媒体 Pending JP2006262275A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2005079243A JP2006262275A (ja) 2005-03-18 2005-03-18 送受信機、光伝送装置、ポート別切替方法、プログラム、記録媒体
US11/377,021 US20060209679A1 (en) 2005-03-18 2006-03-16 Transceiver, optical transmitter, port-based switching method, program, and storage medium

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005079243A JP2006262275A (ja) 2005-03-18 2005-03-18 送受信機、光伝送装置、ポート別切替方法、プログラム、記録媒体

Publications (1)

Publication Number Publication Date
JP2006262275A true JP2006262275A (ja) 2006-09-28

Family

ID=37010155

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005079243A Pending JP2006262275A (ja) 2005-03-18 2005-03-18 送受信機、光伝送装置、ポート別切替方法、プログラム、記録媒体

Country Status (2)

Country Link
US (1) US20060209679A1 (ja)
JP (1) JP2006262275A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010147594A (ja) * 2008-12-16 2010-07-01 Mitsubishi Electric Corp 通信装置
JP2012222555A (ja) * 2011-04-07 2012-11-12 Mitsubishi Electric Corp 光伝送装置
JP2014057167A (ja) * 2012-09-11 2014-03-27 Hitachi Metals Ltd 通信システムおよび光伝送装置
JP2014183465A (ja) * 2013-03-19 2014-09-29 Fujitsu Ltd トランスポンダ及び光伝送装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108306678B (zh) * 2017-12-28 2020-10-13 国家电网有限公司 一种单光子源单光子输出系统

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60197041A (ja) * 1984-03-21 1985-10-05 Nec Corp 回線切替制御方式
JPH0313015A (ja) * 1989-06-09 1991-01-22 Fujitsu Ltd 回線切替制御方式
JP2001285312A (ja) * 2000-03-31 2001-10-12 Hitachi Ltd 長距離データ伝送方式とそれを用いたatm交換機
JP2002164856A (ja) * 2000-11-28 2002-06-07 Fujitsu Ltd 通信装置
JP2003259005A (ja) * 2002-03-04 2003-09-12 Nec Engineering Ltd 障害時切換方式
JP2004320529A (ja) * 2003-04-17 2004-11-11 Ricoh Co Ltd 信号伝送装置
JP2005045379A (ja) * 2003-07-24 2005-02-17 Anritsu Corp 中継システム及び中継方法
JP2005354183A (ja) * 2004-06-08 2005-12-22 Fujitsu Ltd ネットワーク装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5185736A (en) * 1989-05-12 1993-02-09 Alcatel Na Network Systems Corp. Synchronous optical transmission system
US5396512A (en) * 1993-04-16 1995-03-07 Nvision, Inc. Port transceiver for providing communication between a signal transmitting and receiving machine and a space switch
US6012152A (en) * 1996-11-27 2000-01-04 Telefonaktiebolaget Lm Ericsson (Publ) Software fault management system
US6356551B1 (en) * 1997-02-14 2002-03-12 Advanced Micro Devices, Inc. Method and network switch having dual forwarding models with a virtual lan overlay

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60197041A (ja) * 1984-03-21 1985-10-05 Nec Corp 回線切替制御方式
JPH0313015A (ja) * 1989-06-09 1991-01-22 Fujitsu Ltd 回線切替制御方式
JP2001285312A (ja) * 2000-03-31 2001-10-12 Hitachi Ltd 長距離データ伝送方式とそれを用いたatm交換機
JP2002164856A (ja) * 2000-11-28 2002-06-07 Fujitsu Ltd 通信装置
JP2003259005A (ja) * 2002-03-04 2003-09-12 Nec Engineering Ltd 障害時切換方式
JP2004320529A (ja) * 2003-04-17 2004-11-11 Ricoh Co Ltd 信号伝送装置
JP2005045379A (ja) * 2003-07-24 2005-02-17 Anritsu Corp 中継システム及び中継方法
JP2005354183A (ja) * 2004-06-08 2005-12-22 Fujitsu Ltd ネットワーク装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010147594A (ja) * 2008-12-16 2010-07-01 Mitsubishi Electric Corp 通信装置
JP2012222555A (ja) * 2011-04-07 2012-11-12 Mitsubishi Electric Corp 光伝送装置
JP2014057167A (ja) * 2012-09-11 2014-03-27 Hitachi Metals Ltd 通信システムおよび光伝送装置
JP2014183465A (ja) * 2013-03-19 2014-09-29 Fujitsu Ltd トランスポンダ及び光伝送装置

Also Published As

Publication number Publication date
US20060209679A1 (en) 2006-09-21

Similar Documents

Publication Publication Date Title
CN101043758B (zh) 光交换系统
US7653738B2 (en) Network management method, program, and system
JP2006253852A (ja) 可変通信容量データ伝送装置及びデータ伝送装置
EP0653896A2 (en) Information processing apparatus for multiplex transmission of signals for arbitration and signals for data transfer
JP5994486B2 (ja) 光伝送システム、光伝送方法、および光モジュール
JP2006262275A (ja) 送受信機、光伝送装置、ポート別切替方法、プログラム、記録媒体
JP2008005340A (ja) 通信装置、回線診断方法、プログラム、記録媒体
TWI387228B (zh) 光傳送裝置、光傳送系統、該裝置控制方法、及記錄有該裝置之程式的記錄媒體
US20180175937A1 (en) Signal transmission method, apparatus, and system
JP4810507B2 (ja) 光送信装置および光伝送システム
CN103997372B (zh) 一种光线路终端光模块的状态监控方法及装置
US7551853B2 (en) Data communications apparatus
KR100825727B1 (ko) 직렬 버스를 이용한 아날로그 신호의 디지털 변환 데이터수집 장치 및 그 방법
JP7106016B2 (ja) 光通信システムおよび光通信方法
JP2006304011A (ja) インタフェース回路
CN106095720A (zh) 一种多路计算机系统
JP2021078123A (ja) 基地局信号モニタリング・システム及びその方法
KR100660452B1 (ko) 4채널 비동기식 직렬 정보 송수신 장치의 인터럽트 신호제어 장치
JP3998694B2 (ja) 光スイッチ装置
JP2009130684A (ja) 制御信号通信方法、光トランシーバ装置
JP5700565B2 (ja) 波長分割多重装置およびインタフェース盤
JP2014165818A (ja) 光伝送システム
JP6264758B2 (ja) 光トランシーバ
JP5034790B2 (ja) データ処理システム
JP5299505B2 (ja) 光伝送装置、運用波長数制限方法及びプログラム

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080111

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100730

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100810

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20101207