JP2006238313A - 負荷起動集積回路 - Google Patents
負荷起動集積回路 Download PDFInfo
- Publication number
- JP2006238313A JP2006238313A JP2005053263A JP2005053263A JP2006238313A JP 2006238313 A JP2006238313 A JP 2006238313A JP 2005053263 A JP2005053263 A JP 2005053263A JP 2005053263 A JP2005053263 A JP 2005053263A JP 2006238313 A JP2006238313 A JP 2006238313A
- Authority
- JP
- Japan
- Prior art keywords
- load
- resistor
- transistor
- integrated circuit
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Electronic Switches (AREA)
- Amplifiers (AREA)
Abstract
【解決手段】入力電圧に応じて負荷の起動を制御する負荷起動集積回路であって、前記入力電圧が印加される電圧入力端子を備え、一端が前記電圧入力端子に接続された第1及び第2の抵抗と、前記第1の抵抗の他端に制御電極及び入力電極が接続され、出力電極が基準電位に接続された第1のトランジスタと、前記第2の抵抗の他端に入力電極が接続され、制御電極が前記第1のトランジスタの制御電極に接続された第2のトランジスタと、一端が前記第2のトランジスタの出力電極に接続され、他端が基準電位に接続された第3の抵抗と、制御電極が前記第2のトランジスタの入力電極に接続され、出力電極が基準電位に接続され、入力電極の電圧に基づいて前記負荷の起動を制御する第3のトランジスタと、により構成されるバンドギャップリファレンス回路を更に備えることとする。
【選択図】 図1
Description
(1)負荷起動集積回路の構成
図1は、本発明の第1の実施形態である負荷起動集積回路1を含んで構成される処理回路10の構成を示す回路図である。処理回路10には、負荷起動集積回路1、抵抗(負荷)11、PNP型トランジスタ12、及び抵抗13,14が含まれている。負荷起動集積回路1は、マイコン等から入力される入力電圧VINに応じて負荷の起動を制御する回路であり、入力電圧VINが印加される電圧入力端子21と、抵抗22〜24、及び、NPN型トランジスタ25〜27を含んで構成されるバンドギャップリファレンス回路とを備えている。
このような構成において、入力電圧VINの電圧値の上昇に伴ってNPN型トランジスタ27のベース電位VBが上昇し、ベース・エミッタ間電圧VBEが所定の電圧を超えると、NPN型トランジスタ27がオンとなる。NPN型トランジスタ27がオンになると、PNP型トランジスタ12がオンとなり、負荷11が起動される。逆に、入力電圧VINの電圧値がある値を下回ると、NPN型トランジスタ27がオフとなり、負荷11の動作は停止する。
図3は、本発明の第2の実施形態である負荷起動集積回路2を含んで構成される処理回路10の構成を示す回路図である。本実施形態においては、第1の実施形態の負荷起動集積回路1における抵抗(第2の抵抗)23のかわりに抵抗(第4の抵抗)28が接続されている。ここで、抵抗28は、抵抗23よりも抵抗値が小さいものである。その他の構成については、第1の実施形態と同様である。
図5は、本発明の第3の実施形態である負荷起動集積回路3を含んで構成される処理回路10の構成を示す回路図である。本実施形態の負荷起動集積回路3は、第2の実施形態の負荷起動集積回路2と同様の構成である。ただし、抵抗22の温度係数をα1、抵抗24の温度係数をα3、抵抗28の温度係数をα4、とすると、α1<α4、α3<α4の関係となっている。
10 処理回路
11 抵抗(負荷)
12 PNP型トランジスタ
13,14 抵抗
21 電圧入力端子
22 抵抗(第1の抵抗)
23 抵抗(第2の抵抗)
24 抵抗(第3の抵抗)
25 NPN型トランジスタ(第1のトランジスタ)
26 NPN型トランジスタ(第2のトランジスタ)
27 NPN型トランジスタ(第3のトランジスタ)
28 抵抗(第4の抵抗)
Claims (3)
- 入力電圧に応じて負荷の起動を制御する負荷起動集積回路であって、
前記入力電圧が印加される電圧入力端子を備え、
一端が前記電圧入力端子に接続された第1及び第2の抵抗と、
前記第1の抵抗の他端に制御電極及び入力電極が接続され、出力電極が基準電位に接続された第1のトランジスタと、
前記第2の抵抗の他端に入力電極が接続され、制御電極が前記第1のトランジスタの制御電極に接続された第2のトランジスタと、
一端が前記第2のトランジスタの出力電極に接続され、他端が基準電位に接続された第3の抵抗と、
制御電極が前記第2のトランジスタの入力電極に接続され、出力電極が基準電位に接続され、入力電極の電圧に基づいて前記負荷の起動を制御する第3のトランジスタと、
により構成されるバンドギャップリファレンス回路を更に備えること、
を特徴とする負荷起動集積回路。 - 請求項1に記載の負荷起動集積回路であって、
前記第2の抵抗に変えて、前記第2の抵抗よりも抵抗値の小さい第4の抵抗を備えることを特徴とする負荷起動集積回路。 - 請求項2に記載の負荷起動集積回路であって、
前記第3のトランジスタは、前記制御電極と前記出力電極との間の電位差が温度の上昇に連れて小さくなる特性を有し、
前記第4の抵抗の温度係数が、前記第1及び第3の抵抗の少なくとも一方の温度係数よりも大きいことを特徴とする負荷起動集積回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005053263A JP4601455B2 (ja) | 2005-02-28 | 2005-02-28 | 負荷起動集積回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005053263A JP4601455B2 (ja) | 2005-02-28 | 2005-02-28 | 負荷起動集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006238313A true JP2006238313A (ja) | 2006-09-07 |
JP4601455B2 JP4601455B2 (ja) | 2010-12-22 |
Family
ID=37045438
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005053263A Expired - Fee Related JP4601455B2 (ja) | 2005-02-28 | 2005-02-28 | 負荷起動集積回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4601455B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01294963A (ja) * | 1988-05-20 | 1989-11-28 | Oki Electric Ind Co Ltd | 電流制限回路の温度補償方式 |
JPH0338103A (ja) * | 1989-07-05 | 1991-02-19 | Hitachi Ltd | 半導体電子回路 |
JPH0744255A (ja) * | 1993-08-02 | 1995-02-14 | Nec Corp | 基準電位発生回路 |
JPH0919049A (ja) * | 1995-04-26 | 1997-01-17 | Rohm Co Ltd | 半導体保護回路 |
JP2002108467A (ja) * | 2000-09-29 | 2002-04-10 | Olympus Optical Co Ltd | 定電圧出力回路 |
-
2005
- 2005-02-28 JP JP2005053263A patent/JP4601455B2/ja not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01294963A (ja) * | 1988-05-20 | 1989-11-28 | Oki Electric Ind Co Ltd | 電流制限回路の温度補償方式 |
JPH0338103A (ja) * | 1989-07-05 | 1991-02-19 | Hitachi Ltd | 半導体電子回路 |
JPH0744255A (ja) * | 1993-08-02 | 1995-02-14 | Nec Corp | 基準電位発生回路 |
JPH0919049A (ja) * | 1995-04-26 | 1997-01-17 | Rohm Co Ltd | 半導体保護回路 |
JP2002108467A (ja) * | 2000-09-29 | 2002-04-10 | Olympus Optical Co Ltd | 定電圧出力回路 |
Also Published As
Publication number | Publication date |
---|---|
JP4601455B2 (ja) | 2010-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7990130B2 (en) | Band gap reference voltage circuit | |
US8933682B2 (en) | Bandgap voltage reference circuit | |
JP2007133533A (ja) | 基準電圧生成回路 | |
JP2006221241A (ja) | 基準電圧回路 | |
JP5301147B2 (ja) | 電子回路 | |
US7872462B2 (en) | Bandgap reference circuits | |
JP2007305010A (ja) | 基準電圧生成回路 | |
JP2008217203A (ja) | レギュレータ回路 | |
JP2008305150A (ja) | バンドギャップ回路 | |
US7609046B2 (en) | Constant voltage circuit | |
CN113721687A (zh) | 电源装置以及电源控制用半导体装置 | |
JP4601455B2 (ja) | 負荷起動集積回路 | |
JPS62191907A (ja) | 半導体回路 | |
JP4374388B2 (ja) | 電圧制御回路 | |
JP2003177828A (ja) | 定電流回路 | |
EP0929021A1 (en) | Current supply circuit and bias voltage circuit | |
JP2007219901A (ja) | 基準電流源回路 | |
JP2006313438A (ja) | 基準電圧生成回路 | |
JP2005333736A (ja) | 過電流防止回路 | |
JP4658838B2 (ja) | 基準電位発生回路 | |
JP4077242B2 (ja) | 定電圧定電流制御回路 | |
JP4097989B2 (ja) | バンドギャップリファレンス回路 | |
JP7538144B2 (ja) | 基準電圧生成回路 | |
JP2006238312A (ja) | 負荷起動集積回路 | |
JP2003345449A (ja) | 基準電圧発生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20071228 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100823 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100831 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100928 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131008 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131008 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |