JP2005251078A5 - - Google Patents

Download PDF

Info

Publication number
JP2005251078A5
JP2005251078A5 JP2004063959A JP2004063959A JP2005251078A5 JP 2005251078 A5 JP2005251078 A5 JP 2005251078A5 JP 2004063959 A JP2004063959 A JP 2004063959A JP 2004063959 A JP2004063959 A JP 2004063959A JP 2005251078 A5 JP2005251078 A5 JP 2005251078A5
Authority
JP
Japan
Prior art keywords
communication
communication port
path
response
data input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2004063959A
Other languages
English (en)
Other versions
JP2005251078A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2004063959A priority Critical patent/JP2005251078A/ja
Priority claimed from JP2004063959A external-priority patent/JP2005251078A/ja
Priority to US10/837,565 priority patent/US7020089B2/en
Publication of JP2005251078A publication Critical patent/JP2005251078A/ja
Priority to US11/302,218 priority patent/US7519001B2/en
Publication of JP2005251078A5 publication Critical patent/JP2005251078A5/ja
Withdrawn legal-status Critical Current

Links

Claims (17)

  1. 複数の第1の通信ポートを有する情報処理装置と、複数の第2の通信ポートを有するスイッチと、複数の第3の通信ポート及び複数の記憶ボリュームを有するストレージ装置とを備え、前記第1の通信ポート及び前記第3の通信ポートが前記第2の通信ポートと1対1に通信可能に接続されてなる情報処理システムにおける前記情報処理装置であって、
    前記第1の通信ポートの識別子と、前記第1の通信ポートに接続される前記第2の通信ポートの識別子とにより特定される第1のパス、前記第3の通信ポートの識別子と、前記第3の通信ポートに接続される前記第2の通信ポートの識別子とにより特定される第2のパス、及び前記第3の通信ポートの識別子と第1の前記記憶ボリュームの識別子とにより特定される第3のパス、により特定される、前記第1の通信ポートから前記第1の記憶ボリュームへの第1の通信路により第1のデータ入出力要求を送信する第1のデータ入出力要求送信部と、
    前記第1のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信できない場合に、
    前記第1の通信路に対して、
    前記第1のパスが同じで、前記第2のパス及び前記第3のパスが異なる前記第1の記憶ボリュームへの第2の通信路、及び
    前記第1のパス及び前記第2のパスが同じで、前記第3のパスが異なる、第2の前記記憶ボリュームへの第3の通信路、
    により、それぞれ第2乃至第3のデータ入出力要求を送信する第2のデータ入出力要求送信部と、
    前記第1の通信路上の前記第1の通信ポートとは異なる前記第1の通信ポートから、前記スイッチに、
    前記第1の通信路上の前記第1の通信ポートに接続される前記第2の通信ポート、及び
    前記第1の通信路上の前記第3の通信ポートに接続される前記第2の通信ポート、
    をそれぞれ検査するための第1及び第2の検査要求を送信する検査要求送信部と、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第1の検査要求に対する前記スイッチからの応答を所定時間内に受信した場合には、前記第1の通信路における前記第1の通信ポートを異常と判定する異常箇所判定部と、
    を備えることを特徴とする情報処理装置。
  2. 前記異常箇所判定部は、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第1の検査要求に対する前記スイッチからの応答を所定時間内に受信しない場合には、前記第1の通信路における前記第1の通信ポートに接続される前記第2の通信ポートを異常と判定すること
    を特徴とする請求項1に記載の情報処理装置。
  3. 前記異常箇所判定部は、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信し、かつ、前記第2の検査要求に対する前記スイッチからの応答を所定時間内に受信しない場合には、前記第1の通信路における前記第3の通信ポートに接続される前記第2の通信ポートを異常と判定すること
    を特徴とする請求項1に記載の情報処理装置。
  4. 前記異常箇所判定部は、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信し、かつ、前記第2の検査要求に対する前記スイッチからの応答を所定時間内に受信した場合には、前記第1の通信路における前記第3の通信ポートを異常と判定すること
    を特徴とする請求項1に記載の情報処理装置。
  5. 前記異常箇所判定部は、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信した場合には、前記第1の記憶ボリュームを異常と判定すること
    を特徴とする請求項1に記載の情報処理装置。
  6. 前記第1のデータ入出力要求は、前記第1の記憶ボリュームに対するデータの読み出し要求、又は書き込み要求であり、
    前記第2のデータ入出力要求及び前記第3のデータ入出力要求は、SCSI規格で定められたTURコマンドであること
    を特徴とする請求項1に記載の情報処理装置。
  7. 前記情報処理装置はホストバスアダプタを備え、
    前記第1の通信ポートは、前記ホストバスアダプタが備える通信ポートであること
    を特徴とする請求項1に記載の情報処理装置。
  8. 前記異常箇所判定部による判定の結果をユーザインタフェースに表示する判定表示部と、
    を備えることを特徴とする請求項1に記載の情報処理装置。
  9. 複数の第1の通信ポートを有する情報処理装置と、複数の第2の通信ポートを有するスイッチと、複数の第3の通信ポート及び複数の記憶ボリュームを有するストレージ装置とを備え、前記第1の通信ポート及び前記第3の通信ポートが前記第2の通信ポートと1対1に通信可能に接続されてなる情報処理システムにおける前記情報処理装置の制御方法であって、
    前記情報処理装置が、前記第1の通信ポートの識別子と、前記第1の通信ポートに接続される前記第2の通信ポートの識別子とにより特定される第1のパス、前記第3の通信ポートの識別子と、前記第3の通信ポートに接続される前記第2の通信ポートの識別子とにより特定される第2のパス、及び前記第3の通信ポートの識別子と第1の前記記憶ボリュームの識別子とにより特定される第3のパス、により特定される、前記第1の通信ポートから前記第1の記憶ボリュームへの第1の通信路により第1のデータ入出力要求を送信し、
    前記情報処理装置が、前記第1のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信できない場合に、前記第1の通信路に対して、前記第1のパスが同じで、前記第2のパス及び前記第3のパスが異なる前記第1の記憶ボリュームへの第2の通信路、及び前記第1のパス及び前記第2のパスが同じで、前記第3のパスが異なる、第2の前記記憶ボリュームへの第3の通信路、により、それぞれ第2乃至第3のデータ入出力要求を送信し、
    前記情報処理装置が、前記第1の通信路上の前記第1の通信ポートとは異なる前記第1の通信ポートから、前記スイッチに、前記第1の通信路上の前記第1の通信ポートに接続される前記第2の通信ポート、及び前記第1の通信路上の前記第3の通信ポートに接続される前記第2の通信ポート、をそれぞれ検査するための第1及び第2の検査要求を送信し、
    前記情報処理装置が、前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第1の検査要求に対する前記スイッチからの応答を所定時間内に受信した場合には、前記第1の通信路における前記第1の通信ポートを異常と判定すること
    を特徴とする情報処理装置の制御方法。
  10. 前記情報処理装置が、前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第1の検査要求に対する前記スイッチからの応答を所定時間内に受信しない場合には、前記第1の通信路における前記第1の通信ポートに接続される前記第2の通信ポートを異常と判定すること
    を特徴とする請求項9に記載の情報処理装置の制御方法。
  11. 前記情報処理装置が、前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信し、かつ、前記第2の検査要求に対する前記スイッチからの応答を所定時間内に受信しない場合には、前記第1の通信路における前記第3の通信ポートに接続される前記第2の通信ポートを異常と判定すること
    を特徴とする請求項9に記載の情報処理装置の制御方法。
  12. 前記情報処理装置が、前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信し、かつ、前記第2の検査要求に対する前記スイッチからの応答を所定時間内に受信した場合には、前記第1の通信路における前記第3の通信ポートを異常と判定すること
    を特徴とする請求項9に記載の情報処理装置の制御方法。
  13. 前記情報処理装置が、前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信した場合には、前記第1の記憶ボリュームを異常と判定すること
    を特徴とする請求項9に記載の情報処理装置の制御方法。
  14. 前記第1のデータ入出力要求は、前記第1の記憶ボリュームに対するデータの読み出し要求、又は書き込み要求であり、
    前記第2のデータ入出力要求及び前記第3のデータ入出力要求は、SCSI規格で定められたTURコマンドであること
    を特徴とする請求項9に記載の情報処理装置の制御方法。
  15. 前記情報処理装置はホストバスアダプタを備え、
    前記第1の通信ポートは、前記ホストバスアダプタが備える通信ポートであること
    を特徴とする請求項9に記載の情報処理装置の制御方法。
  16. 前記判定の結果をユーザインタフェースに表示すること
    を特徴とする請求項9に記載の情報処理装置の制御方法。
  17. 複数の第1の通信ポートを有する情報処理装置と、複数の第2の通信ポートを有するスイッチと、複数の第3の通信ポート及び複数の記憶ボリュームを有するストレージ装置と、を備え、前記第1の通信ポート及び前記第3の通信ポートが前記第2の通信ポートと1対1に通信可能に接続されてなる情報処理システムにおける前記情報処理装置であって、
    前記第1の通信ポートの識別子と、前記第1の通信ポートに接続される前記第2の通信ポートの識別子とにより特定される第1のパス、前記第3の通信ポートの識別子と、前記第3の通信ポートに接続される前記第2の通信ポートの識別子とにより特定される第2のパス、及び前記第3の通信ポートの識別子と第1の前記記憶ボリュームの識別子とにより特定される第3のパス、により特定される、前記第1の通信ポートから前記第1の記憶ボリュームへの第1の通信路により第1のデータ入出力要求を送信する第1のデータ入出力要求送信部と、
    前記第1のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信できない場合に、
    前記第1の通信路に対して、
    前記第1のパスが同じで、前記第2のパス及び前記第3のパスが異なる前記第1の記憶ボリュームへの第2の通信路、及び
    前記第1のパス及び前記第2のパスが同じで、前記第3のパスが異なる、第2の前記記憶ボリュームへの第3の通信路、
    により、それぞれ第2乃至第3のデータ入出力要求を送信する第2のデータ入出力要求送信部と、
    前記第1の通信路上の前記第1の通信ポートとは異なる前記第1の通信ポートから、前記スイッチに、
    前記第1の通信路上の前記第1の通信ポートに接続される前記第2の通信ポート、及び
    前記第1の通信路上の前記第3の通信ポートに接続される前記第2の通信ポート、
    をそれぞれ検査するための第1及び第2の検査要求を送信する検査要求送信部と、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第1の検査要求に対する前記スイッチからの応答を所定時間内に受信した場合には、前記第1の通信路における前記第1の通信ポートを異常と判定し、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第1の検査要求に対する前記スイッチからの応答を所定時間内に受信しない場合には、前記第1の通信路における前記第1の通信ポートに接続される前記第2の通信ポートを異常と判定し、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信し、かつ、前記第2の検査要求に対する前記スイッチからの応答を所定時間内に受信しない場合には、前記第1の通信路における前記第3の通信ポートに接続される前記第2の通信ポートを異常と判定し、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信せず、かつ、前記第2の通信路により送信された前記第2のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信し、かつ、前記第2の検査要求に対する前記スイッチからの応答を所定時間内に受信した場合には、前記第1の通信路における前記第3の通信ポートを異常と判定し、
    前記第3の通信路により送信された前記第3のデータ入出力要求に対する前記ストレージ装置からの応答を所定時間内に受信した場合には、前記第1の記憶ボリュームを異常と判定する異常箇所判定部と、
    前記異常箇所判定部による判定の結果をユーザインタフェースに表示する判定表示部と、
    を備えることを特徴とする情報処理装置。
JP2004063959A 2004-03-08 2004-03-08 情報処理装置、及び情報処理装置の制御方法 Withdrawn JP2005251078A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2004063959A JP2005251078A (ja) 2004-03-08 2004-03-08 情報処理装置、及び情報処理装置の制御方法
US10/837,565 US7020089B2 (en) 2004-03-08 2004-05-04 Information processing apparatus and method of controlling the information processing apparatus
US11/302,218 US7519001B2 (en) 2004-03-08 2005-12-14 Information processing apparatus and method of controlling the information processing apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004063959A JP2005251078A (ja) 2004-03-08 2004-03-08 情報処理装置、及び情報処理装置の制御方法

Publications (2)

Publication Number Publication Date
JP2005251078A JP2005251078A (ja) 2005-09-15
JP2005251078A5 true JP2005251078A5 (ja) 2007-03-15

Family

ID=34909331

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004063959A Withdrawn JP2005251078A (ja) 2004-03-08 2004-03-08 情報処理装置、及び情報処理装置の制御方法

Country Status (2)

Country Link
US (2) US7020089B2 (ja)
JP (1) JP2005251078A (ja)

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7433300B1 (en) * 2003-03-28 2008-10-07 Cisco Technology, Inc. Synchronization of configuration data in storage-area networks
US7904599B1 (en) 2003-03-28 2011-03-08 Cisco Technology, Inc. Synchronization and auditing of zone configuration data in storage-area networks
US7619979B2 (en) * 2004-06-15 2009-11-17 International Business Machines Corporation Fault isolation in a network
JP2006178720A (ja) * 2004-12-22 2006-07-06 Hitachi Ltd ストレージシステム
US7489639B2 (en) * 2005-03-23 2009-02-10 International Business Machines Corporation Root-cause analysis of network performance problems
US7826380B2 (en) * 2005-03-30 2010-11-02 International Business Machines Corporation Apparatus, system, and method for data tracking
JP4775846B2 (ja) * 2006-03-20 2011-09-21 株式会社日立製作所 物理リンクの割当てを制御するコンピュータシステム及び方法
JP2007257180A (ja) * 2006-03-22 2007-10-04 Hitachi Ltd ネットワークノード、スイッチ及びネットワーク障害回復方法
JP5068023B2 (ja) * 2006-03-29 2012-11-07 株式会社日立製作所 計算機システム及び論理パス切替方法
JP5179031B2 (ja) 2006-09-13 2013-04-10 株式会社日立製作所 空きポートを有効に活用したストレージシステム
JP4935666B2 (ja) * 2007-12-19 2012-05-23 富士通株式会社 ネットワーク中継装置
JP5056944B2 (ja) * 2008-03-31 2012-10-24 日本電気株式会社 秘匿処理装置、秘匿処理方法、および秘匿処理プログラム
US8417895B1 (en) 2008-09-30 2013-04-09 Violin Memory Inc. System for maintaining coherency during offline changes to storage media
US8442059B1 (en) 2008-09-30 2013-05-14 Gridiron Systems, Inc. Storage proxy with virtual ports configuration
US8838850B2 (en) * 2008-11-17 2014-09-16 Violin Memory, Inc. Cluster control protocol
US8775741B1 (en) 2009-01-13 2014-07-08 Violin Memory Inc. Using temporal access patterns for determining prefetch suitability
US8214608B2 (en) * 2008-11-04 2012-07-03 Gridiron Systems, Inc. Behavioral monitoring of storage access patterns
US8214599B2 (en) * 2008-11-04 2012-07-03 Gridiron Systems, Inc. Storage device prefetch system using directed graph clusters
US8443150B1 (en) 2008-11-04 2013-05-14 Violin Memory Inc. Efficient reloading of data into cache resource
US8788758B1 (en) 2008-11-04 2014-07-22 Violin Memory Inc Least profitability used caching scheme
US8285961B2 (en) 2008-11-13 2012-10-09 Grid Iron Systems, Inc. Dynamic performance virtualization for disk access
US8417871B1 (en) 2009-04-17 2013-04-09 Violin Memory Inc. System for increasing storage media performance
US8667366B1 (en) 2009-04-17 2014-03-04 Violin Memory, Inc. Efficient use of physical address space for data overflow and validation
US8958795B2 (en) * 2009-05-04 2015-02-17 Qualcomm Incorporated Proximity based access control
US8713252B1 (en) 2009-05-06 2014-04-29 Violin Memory, Inc. Transactional consistency scheme
US8402198B1 (en) 2009-06-03 2013-03-19 Violin Memory, Inc. Mapping engine for a storage device
US9069676B2 (en) 2009-06-03 2015-06-30 Violin Memory, Inc. Mapping engine for a storage device
US8402246B1 (en) 2009-08-28 2013-03-19 Violin Memory, Inc. Alignment adjustment in a tiered storage system
JP5573118B2 (ja) * 2009-11-18 2014-08-20 日本電気株式会社 ディスクアレイ装置の故障診断システム、故障診断方法、故障診断プログラムおよびディスク装置
CN102263807A (zh) 2010-05-31 2011-11-30 国际商业机器公司 在存储区域网络保持通信路径畅通的方法和存储区域网络
US8959288B1 (en) 2010-07-29 2015-02-17 Violin Memory, Inc. Identifying invalid cache data
US8832384B1 (en) 2010-07-29 2014-09-09 Violin Memory, Inc. Reassembling abstracted memory accesses for prefetching
WO2012029147A1 (ja) * 2010-09-01 2012-03-08 富士通株式会社 システムおよび障害処理方法
CN102129400B (zh) * 2010-12-29 2013-12-04 华为数字技术(成都)有限公司 存储系统连接配置方法、设备及其存储系统
US8972689B1 (en) 2011-02-02 2015-03-03 Violin Memory, Inc. Apparatus, method and system for using real-time performance feedback for modeling and improving access to solid state media
US8635416B1 (en) 2011-03-02 2014-01-21 Violin Memory Inc. Apparatus, method and system for using shadow drives for alternative drive commands
US8255538B1 (en) * 2011-12-23 2012-08-28 Cirrus Data Solutions, Inc. Systems and methods for intercepting data relating to storage volume access
WO2016117008A1 (ja) * 2015-01-19 2016-07-28 株式会社日立製作所 ストレージシステム、計算機システム、及び障害箇所推定方法
US9846609B2 (en) * 2015-12-11 2017-12-19 Yokogawa Electric Corporation System and method for testing configuration and operation of I/O devices
CN105577436B (zh) * 2015-12-21 2019-02-12 成都华为技术有限公司 一种更改zone信息的方法、设备
CN110768814B (zh) * 2018-07-26 2022-08-19 中车株洲电力机车研究所有限公司 一种通信端口故障检测方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6421711B1 (en) * 1998-06-29 2002-07-16 Emc Corporation Virtual ports for data transferring of a data storage system
US6260120B1 (en) 1998-06-29 2001-07-10 Emc Corporation Storage mapping and partitioning among multiple host processors in the presence of login state changes and host controller replacement
US6542961B1 (en) 1998-12-22 2003-04-01 Hitachi, Ltd. Disk storage system including a switch
US6757242B1 (en) * 2000-03-30 2004-06-29 Intel Corporation System and multi-thread method to manage a fault tolerant computer switching cluster using a spanning tree
US6601187B1 (en) 2000-03-31 2003-07-29 Hewlett-Packard Development Company, L. P. System for data replication using redundant pairs of storage controllers, fibre channel fabrics and links therebetween
US6775230B1 (en) * 2000-07-18 2004-08-10 Hitachi, Ltd. Apparatus and method for transmitting frames via a switch in a storage area network
US6922414B1 (en) * 2000-08-21 2005-07-26 Hewlett-Packard Development Company, L.P. Apparatus and method for dynamic command queue depth adjustment for storage area network nodes
US6925578B2 (en) * 2001-09-29 2005-08-02 Hewlett-Packard Development Company, L.P. Fault-tolerant switch architecture
JP3950679B2 (ja) 2001-11-29 2007-08-01 株式会社日立製作所 Sanのアクセスパスの診断システム
US7886298B2 (en) 2002-03-26 2011-02-08 Hewlett-Packard Development Company, L.P. Data transfer protocol for data replication between multiple pairs of storage controllers on a san fabric
JP2003296037A (ja) 2002-04-05 2003-10-17 Hitachi Ltd 計算機システム
JP2003316522A (ja) * 2002-04-26 2003-11-07 Hitachi Ltd 計算機システムおよび計算機システムの制御方法
US7260628B2 (en) * 2002-09-06 2007-08-21 Hitachi, Ltd. Event notification in storage networks
US7272674B1 (en) * 2003-06-30 2007-09-18 Veritas Operating Corporation System and method for storage device active path coordination among hosts
JP4080970B2 (ja) * 2003-07-30 2008-04-23 株式会社日立製作所 パス切替えを提供するスイッチ
JP4516306B2 (ja) * 2003-11-28 2010-08-04 株式会社日立製作所 ストレージネットワークの性能情報を収集する方法

Similar Documents

Publication Publication Date Title
JP2005251078A5 (ja)
JP5581360B2 (ja) 記憶装置システムのための、プロトコル定義されたリンクにおいて補足メッセージを伝達するための隠しチャネル
US7020089B2 (en) Information processing apparatus and method of controlling the information processing apparatus
KR101988287B1 (ko) 저장 장치 및 그것을 포함하는 컴퓨팅 시스템, 및 그것의 데이터 전송 방법
JP2005509947A5 (ja)
US11531636B2 (en) Storage system, method, and apparatus for fast IO on PCIE devices
US8981199B2 (en) MIDI communication hub
US20130110960A1 (en) Method and system for accessing storage device
CN107168644A (zh) 基于sfp光纤接口的高速大容量宽带i/q数据记录仪
JP2014063497A5 (ja)
TWI420317B (zh) 雙向溝通連接之usb控制裝置及其運作方法
CN102073611B (zh) 一种i2c总线控制系统及方法
WO2023124942A1 (zh) 一种双总线接口的嵌入式控制电路、芯片和电子设备
WO2023124940A1 (zh) 一种直接存储器访问的嵌入式控制电路、芯片和电子设备
CN106842152A (zh) 机载火控雷达在线故障诊断系统
KR101254646B1 (ko) 솔리드 스테이트 드라이브 테스터에서 스토리지 인터페이스장치
TW201423387A (zh) Sas擴展卡測試系統及方法
US20190236045A1 (en) Virtual comport bridge supporting host-to-host usb transmission
JP2007086991A5 (ja)
US20090144466A1 (en) Storage apparatus, storage system and path information setting method
CN107144751B (zh) 一种多信道矢量网络参数分析系统及方法
KR100735269B1 (ko) 두 개의 cpu를 구비한 복합 단말에서 usb데이터전송 장치 및 방법
KR20190037690A (ko) 버스 시스템
EP1941343A2 (en) Methods and devices for disconnecting external storage devices from a network-attached storage device
US20160125044A1 (en) Automatic Data Display Selection