JP2014063497A5 - - Google Patents

Download PDF

Info

Publication number
JP2014063497A5
JP2014063497A5 JP2013195758A JP2013195758A JP2014063497A5 JP 2014063497 A5 JP2014063497 A5 JP 2014063497A5 JP 2013195758 A JP2013195758 A JP 2013195758A JP 2013195758 A JP2013195758 A JP 2013195758A JP 2014063497 A5 JP2014063497 A5 JP 2014063497A5
Authority
JP
Japan
Prior art keywords
queue
host
management system
local host
local
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2013195758A
Other languages
English (en)
Other versions
JP2014063497A (ja
Filing date
Publication date
Priority claimed from US13/624,781 external-priority patent/US9141571B2/en
Application filed filed Critical
Publication of JP2014063497A publication Critical patent/JP2014063497A/ja
Publication of JP2014063497A5 publication Critical patent/JP2014063497A5/ja
Withdrawn legal-status Critical Current

Links

Claims (17)

  1. PCIeスイッチにおいて合成装置の動作を可能にする方法であって、
    前記合成装置を、前記PCIeスイッチに接続されローカルホストコンポーネントに提供すること
    前記ローカルホスト内の読み込み動作および書き込み動作を取得し、それによって、前記PCIeスイッチの管理システムが、ローカルホスト・コンポーネントキューのシャドウコピーを生成することを可能にすること
    前記管理システムにローカルホストドライバの動作を通知すること、前記ローカルホスト、ドライバをロードすることと
    前記ローカルホスト内で実行される書込みを、前記管理システム上のメモリに反映させることを可能にすることと
    前記管理システム上でのシャドウキュー生成を可能にすること、前記シャドウキュー、前記ローカルホストコマンドキューおよび応答キューを反映することと
    前記ローカルホストのポートに関連するDMAエンジンを、前記ローカルホストのキューに基づいて自動的に起動するようにセットアップすること
    合成装置のドアベルからDMAエンジンのドアベルへのマッピングを可能にすることと
    含む方法。
  2. 前記ローカルホスト上の割込みベクトルを前記管理システムに送信することをさらに含む、請求項1に記載の方法。
  3. 適切なホスト装置の応答のために、割込みベクトルをDMAエンジンキューに関連付けることをさらに含む、請求項1または請求項2に記載の方法。
  4. 複数のローカルホストおよび複数の物理装置が前記合成装置を使用する、請求項1〜3のいずれか一項に記載の方法。
  5. 前記管理システムが、前記PCIeスイッチにおいて前記合成装置を実施するための実行可能命令を提供する合成装置イネーブルモジュールを有する、請求項1〜4のいずれか一項に記載の方法。
  6. 前記イネーブルモジュールが、前記ローカルホストからのデータに対して演算を行、前記データを物理装置に送信する、請求項5に記載の方法。
  7. 前記管理システムが、前記ローカルホスト上に記憶されキューのシャドウコピーを有する、請求項1〜6のいずれか一項に記載の方法。
  8. 前記物理装置が前記ローカルホストによって要求された機能を完了すると、完了信号が前記管理システムに送信され、応答が前記ローカルホストに直接送信される、請求項1〜7のいずれか一項に記載の方法。
  9. 前記管理システムと物理装置との間に、前記合成装置に関係するコマンドを伝送するための制御経路があり、前記物理装置と前記ローカルホストとの間にデータ経路がある、請求項1〜8のいずれか一項に記載の方法。
  10. 前記管理システム内の前記シャドウキューに反映される、前記ローカルホスト内のキューの更新の1対1のマッピングが存在する、請求項1〜9のいずれか一項に記載の方法。
  11. 前記合成装置、関連する物理装置なしに、ソフトウェアによって生成され装置である、請求項1〜10のいずれか一項に記載の方法。
  12. 前記ローカルホストと前記管理システムとの間でアドレスをマッピングし、それによって、前記物理装置と前記ローカルホストとの間のデータ伝送を可能にすることをさらに含む、請求項1〜11のいずれか一項に記載の方法。
  13. 前記ローカルホストにおいてキューを割り当てること
    前記キューを前記合成装置に書き込むこと
    をさらに含む、請求項1〜12のいずれか一項に記載の方法。
  14. 管理システムに関連するPCIエクスプレススイッチであって、前記管理システムが、当該PCIエクスプレススイッチにおいて物理装置の論理的統合を実施するための論理装置イネーブルモジュールを有し、 前記論理的統合が接続ホストによって使用され、前記管理システムのメモリが、前記論理装置に記憶されコマンドキュー、応答キュー、およびドアベルのシャドウコピーを記憶している、PCIエクスプレススイッチ。
  15. PCIエクスプレススイッチであって、
    複数の物理装置を合成装置として論理的に統合し、前記合成装置をホストに提供し、前記物理装置への書き込みに備えて、前記ホスト上にキューを割り当てるように動作する管理システムと、
    前記ホスト上の前記キューのシャドウコピーを記憶するように動作するメモリと
    を含み、
    前記管理システムは、前記ホスト上の前記キューを前記メモリ上の前記キューの前記シャドウコピーにマッピングし、前記合成装置を介して前記物理装置にデータを書き込むために、前記ホストに対し、前記ホストのキューから前記キューのシャドウコピーへDMAデータ転送を命じるようにさらに動作する、PCIエクスプレススイッチ。
  16. 前記合成装置は、前記ホストによる読み出し命令に応答し、前記メモリ上の前記キューの前記シャドウコピーから前記ホストのキューへDMAデータ転送を行うように動作する、請求項15に記載のPCIエクスプレススイッチ。
  17. 前記合成装置は、前記ホストからのデータに対して演算を行い、前記データを前記物理装置へ送信するために実行されるソフトウェアである、請求項16に記載のPCIエクスプレススイッチ。
JP2013195758A 2012-09-21 2013-09-20 論理装置の機能を有するpciエクスプレススイッチ Withdrawn JP2014063497A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/624,781 US9141571B2 (en) 2010-12-28 2012-09-21 PCI express switch with logical device capability
US13/624,781 2012-09-21

Publications (2)

Publication Number Publication Date
JP2014063497A JP2014063497A (ja) 2014-04-10
JP2014063497A5 true JP2014063497A5 (ja) 2016-01-21

Family

ID=49263122

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013195758A Withdrawn JP2014063497A (ja) 2012-09-21 2013-09-20 論理装置の機能を有するpciエクスプレススイッチ

Country Status (4)

Country Link
EP (1) EP2711845B1 (ja)
JP (1) JP2014063497A (ja)
CN (1) CN103678201B (ja)
TW (1) TW201415236A (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104536701B (zh) * 2014-12-23 2018-02-06 记忆科技(深圳)有限公司 一种nvme协议多命令队列的实现方法及系统
US10140057B2 (en) * 2016-02-18 2018-11-27 Micron Technology, Inc. Apparatuses and methods for multiple address registers for a solid state device
CN113407244A (zh) 2016-03-01 2021-09-17 华为技术有限公司 一种级联板、ssd远程共享访问的系统和方法
US10515032B2 (en) * 2016-07-01 2019-12-24 Intel Corporation Asymmetric transmission (TX) and receive (RX) lanes in a point-to-point interconnect using a peripheral component interconnect express (PCIE) resources in a computer system
US10635609B2 (en) 2018-03-02 2020-04-28 Samsung Electronics Co., Ltd. Method for supporting erasure code data protection with embedded PCIE switch inside FPGA+SSD
CN110865960B (zh) * 2018-08-28 2022-07-22 上海忆芯实业有限公司 在网络上模拟PCIe总线
TWI791880B (zh) * 2018-10-12 2023-02-11 南韓商三星電子股份有限公司 電腦系統
CN110659122A (zh) * 2019-07-31 2020-01-07 杭州阿姆科技有限公司 一种ssd中断实现方法及装置
CN112732166B (zh) * 2019-10-28 2024-06-18 华为技术有限公司 访问固态硬盘的方法及装置
CN112256601B (zh) * 2020-10-19 2023-04-21 苏州凌云光工业智能技术有限公司 数据存取控制方法、嵌入式存储系统及嵌入式设备
CN114138702B (zh) * 2022-01-29 2022-06-14 阿里云计算有限公司 计算系统、pci设备管理器及其初始化方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7293129B2 (en) * 2005-04-22 2007-11-06 Sun Microsystems, Inc. Flexible routing and addressing
WO2008070191A2 (en) * 2006-12-06 2008-06-12 Fusion Multisystems, Inc. (Dba Fusion-Io) Apparatus, system, and method for a reconfigurable baseboard management controller
CN101277195B (zh) * 2007-03-30 2011-12-07 杭州华三通信技术有限公司 一种交换网通信系统、实现方法及交换装置
CN101159649B (zh) * 2007-09-21 2010-04-14 杭州华三通信技术有限公司 一种pci快速总线系统及其能量管理方法
CN100478935C (zh) * 2007-10-10 2009-04-15 福建星网锐捷网络有限公司 Pcie通道扩展装置、系统及其配置方法
US7934033B2 (en) * 2008-03-25 2011-04-26 Aprius, Inc. PCI-express function proxy
US8521941B2 (en) 2010-12-28 2013-08-27 Plx Technology, Inc. Multi-root sharing of single-root input/output virtualization

Similar Documents

Publication Publication Date Title
JP2014063497A5 (ja)
US9696942B2 (en) Accessing remote storage devices using a local bus protocol
US9557922B2 (en) System and method for peer-to-peer PCIe storage transfers
TW201905714A (zh) 以輔助處理器記憶體進行儲存裝置的直接輸入輸出操作的計算系統操作方法、計算系統、車輛及電腦可讀媒體
JP2019532427A5 (ja)
JP2005251078A5 (ja)
JP2018200689A5 (ja) メモリ内のデータを管理するための装置および方法
RU2009109200A (ru) Способ и устройство для предоставления возможности совместной передачи сигналов о прерывании общей шины в многоранговой подсистеме памяти
JP2016076257A5 (ja)
EP3529706A1 (en) Gpu remote communication with triggered operations
WO2018140202A1 (en) Technologies for pooling accelerators over fabric
TW201714090A (zh) 記憶體裝置、記憶體定址方法與包括有形儲存媒體的物品
JP2017073129A5 (ja)
JP2007251947A5 (ja)
CN106662895B (zh) 计算机设备和计算机设备数据读写的方法
KR102403653B1 (ko) Fpga 기반 가속화를 위한 새로운 ssd 구조
WO2018205105A1 (zh) 虚拟机的传感器实现装置及其方法
EP2711845A3 (en) PCI express switch with logical device capability
US11372782B2 (en) Computing system for reducing latency between serially connected electronic devices
JP2015102737A5 (ja)
JP2018120598A5 (ja)
TW201926056A (zh) 資料冗餘的處理方法及其相關電腦系統
KR101254646B1 (ko) 솔리드 스테이트 드라이브 테스터에서 스토리지 인터페이스장치
JP2014523584A5 (ja)
WO2019236117A3 (en) Methods for asynchronously signaling updated information from a memory device to a host and memory devices and systems employing the same