JP2005183695A - リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 - Google Patents
リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 Download PDFInfo
- Publication number
- JP2005183695A JP2005183695A JP2003422979A JP2003422979A JP2005183695A JP 2005183695 A JP2005183695 A JP 2005183695A JP 2003422979 A JP2003422979 A JP 2003422979A JP 2003422979 A JP2003422979 A JP 2003422979A JP 2005183695 A JP2005183695 A JP 2005183695A
- Authority
- JP
- Japan
- Prior art keywords
- lead
- tie bar
- lead frame
- semiconductor device
- lead terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49171—Fan-out arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Lead Frames For Integrated Circuits (AREA)
Abstract
【解決手段】封止樹脂部2より突出した複数のリード端子3を備えており、各リード端子3間に架けられた複数のタイバー9が、リード端子3の幅方向に対して傾斜して設けられているとともに、タイバー9の一端部19のリード端子接続位置と他端部29のリード端子接続位置とがリード端子3の幅方向から見たときに重ならないように、タイバー9の傾斜角度が設定されている。
【選択図】 図1
Description
2 載置片
3 リード端子
4 リードフレーム
5 封止樹脂部
6 横枠
8 ボンディングワイヤ
9 タイバー
10 半導体装置
11 回路基板
12 部品ランド
19,29 タイバー根元
9a1,9b1 タイバーの一方の端部(左側端部)
9a2,9b2 タイバーの他方の端部(右側端部)
Claims (10)
- 封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、
各リード端子間に架けられた複数のタイバーがリード端子の幅方向に対して傾斜して設けられていることを特徴とするリードフレーム。 - 前記タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とがリード端子の幅方向から見たときに重ならないように、タイバーの傾斜角度が設定されている請求項1に記載のリードフレーム。
- 前記複数のタイバーが互いに平行に傾斜して配置されている請求項1または2記載のリードフレーム。
- 前記複数のタイバーが互い違いに逆方向に傾斜して配置されている請求項1または2記載のリードフレーム。
- 封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、
各リード端子間に架けられた複数のタイバーが階段状に設けられていることを特徴とするリードフレーム。 - 前記タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とがリード端子の幅方向から見たときに重ならないように、タイバーの段の高さが設定されている請求項5に記載のリードフレーム。
- 前記複数のタイバーがリード端子の幅方向から見たときに同方向を向くように配置されている請求項5または6記載のリードフレーム。
- 前記複数のタイバーがリード端子の幅方向から見たときに互い違いに逆方向に向くように配置されている請求項5または6記載のリードフレーム。
- 前記請求項1ないし請求項8のいずれかに記載のリードフレームを用いて製造されたことを特徴とする面実装型半導体装置。
- 前記請求項9記載の面実装型半導体装置を回路基板上に搭載したことを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003422979A JP4137782B2 (ja) | 2003-12-19 | 2003-12-19 | リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003422979A JP4137782B2 (ja) | 2003-12-19 | 2003-12-19 | リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005183695A true JP2005183695A (ja) | 2005-07-07 |
JP4137782B2 JP4137782B2 (ja) | 2008-08-20 |
Family
ID=34783667
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003422979A Expired - Fee Related JP4137782B2 (ja) | 2003-12-19 | 2003-12-19 | リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4137782B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012060336A1 (ja) * | 2010-11-02 | 2012-05-10 | 大日本印刷株式会社 | Led素子搭載用リードフレーム、樹脂付リードフレーム、半導体装置の製造方法、および半導体素子搭載用リードフレーム |
CN113257767A (zh) * | 2020-02-12 | 2021-08-13 | 三菱电机株式会社 | 传递模塑型功率模块、引线框架及传递模塑型功率模块的制造方法 |
-
2003
- 2003-12-19 JP JP2003422979A patent/JP4137782B2/ja not_active Expired - Fee Related
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012060336A1 (ja) * | 2010-11-02 | 2012-05-10 | 大日本印刷株式会社 | Led素子搭載用リードフレーム、樹脂付リードフレーム、半導体装置の製造方法、および半導体素子搭載用リードフレーム |
US8933548B2 (en) | 2010-11-02 | 2015-01-13 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
US9159655B2 (en) | 2010-11-02 | 2015-10-13 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
US9214414B2 (en) | 2010-11-02 | 2015-12-15 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
US9362473B2 (en) | 2010-11-02 | 2016-06-07 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
US9412923B2 (en) | 2010-11-02 | 2016-08-09 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
US9553247B2 (en) | 2010-11-02 | 2017-01-24 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
US9773960B2 (en) | 2010-11-02 | 2017-09-26 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
US9899583B2 (en) | 2010-11-02 | 2018-02-20 | Dai Nippon Printing Co., Ltd. | Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements |
CN113257767A (zh) * | 2020-02-12 | 2021-08-13 | 三菱电机株式会社 | 传递模塑型功率模块、引线框架及传递模塑型功率模块的制造方法 |
JP2021128974A (ja) * | 2020-02-12 | 2021-09-02 | 三菱電機株式会社 | トランスファーモールド型パワーモジュール、リードフレーム、およびトランスファーモールド型パワーモジュールの製造方法 |
JP7304830B2 (ja) | 2020-02-12 | 2023-07-07 | 三菱電機株式会社 | トランスファーモールド型パワーモジュール、リードフレーム、およびトランスファーモールド型パワーモジュールの製造方法 |
CN113257767B (zh) * | 2020-02-12 | 2024-06-14 | 三菱电机株式会社 | 传递模塑型功率模块、引线框架及传递模塑型功率模块的制造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP4137782B2 (ja) | 2008-08-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7361983B2 (en) | Semiconductor device and semiconductor assembly module with a gap-controlling lead structure | |
JP2002222906A (ja) | 半導体装置の製造方法および半導体装置 | |
KR20000048011A (ko) | 반도체 장치 | |
JP2006287131A (ja) | 半導体パッケージ及びその製造方法 | |
JP2000058739A (ja) | 半導体装置およびその製造に用いるリードフレーム | |
JP2002334964A (ja) | 半導体装置 | |
JP2007201324A (ja) | 電子装置の実装構造および電子部品の実装方法 | |
JP4137782B2 (ja) | リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 | |
JPH10256318A (ja) | 半導体装置、その製造方法及びその実装方法、これを実装した回路基板並びにフレキシブル基板及びその製造方法 | |
JP2009188005A (ja) | 表面実装型半導体装置 | |
JPH07263849A (ja) | 印刷回路基板 | |
JPH0529363A (ja) | 配線基板 | |
JP2004235217A (ja) | 半導体装置及び電子装置の製造方法 | |
JP4961572B2 (ja) | 半導体実装用基板 | |
JPH11298125A (ja) | 表面実装用ランド | |
JP2006024813A (ja) | プリント基板 | |
JP2570581B2 (ja) | 垂直型表面実装半導体パッケージ | |
KR100280412B1 (ko) | 버틈 리드 패키지의 표면 실장용 인쇄 회로기판 및 표면 실장방법 | |
JP4421199B2 (ja) | 半導体装置およびそれを用いた電子機器ならびに半導体装置の製造方法 | |
JPH0414859A (ja) | 電子部品のリード端子構造 | |
JPH0945808A (ja) | 電子部品 | |
JPH0414858A (ja) | 電子部品のリード端子構造 | |
JPH07312403A (ja) | 半導体装置及びその製造方法及び実装基板 | |
JPH05206359A (ja) | 半導体電子部品及び半導体電子部品の実装方法 | |
KR0123425B1 (ko) | 절단된 외부 리드를 갖는 반도체 패키지 및 그 실장방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060125 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080129 |
|
A131 | Notification of reasons for refusal |
Effective date: 20080205 Free format text: JAPANESE INTERMEDIATE CODE: A131 |
|
A521 | Written amendment |
Effective date: 20080407 Free format text: JAPANESE INTERMEDIATE CODE: A523 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080507 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080604 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110613 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120613 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120613 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130613 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |