JP2005183695A - リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 - Google Patents

リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 Download PDF

Info

Publication number
JP2005183695A
JP2005183695A JP2003422979A JP2003422979A JP2005183695A JP 2005183695 A JP2005183695 A JP 2005183695A JP 2003422979 A JP2003422979 A JP 2003422979A JP 2003422979 A JP2003422979 A JP 2003422979A JP 2005183695 A JP2005183695 A JP 2005183695A
Authority
JP
Japan
Prior art keywords
lead
tie bar
lead frame
semiconductor device
lead terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003422979A
Other languages
English (en)
Other versions
JP4137782B2 (ja
Inventor
Yasuhisa Nakazawa
保寿 中澤
Yuichi Nakamura
雄市 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2003422979A priority Critical patent/JP4137782B2/ja
Publication of JP2005183695A publication Critical patent/JP2005183695A/ja
Application granted granted Critical
Publication of JP4137782B2 publication Critical patent/JP4137782B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49171Fan-out arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

【課題】リード端子に有るタイバーカット跡部分を隣接するリード端子間で重ならない位置に配置することにより、タイバー部のリード間隔を広げることで、リード端子のタイバーカット跡部分でのはんだブリッジの発生を低減する。
【解決手段】封止樹脂部2より突出した複数のリード端子3を備えており、各リード端子3間に架けられた複数のタイバー9が、リード端子3の幅方向に対して傾斜して設けられているとともに、タイバー9の一端部19のリード端子接続位置と他端部29のリード端子接続位置とがリード端子3の幅方向から見たときに重ならないように、タイバー9の傾斜角度が設定されている。
【選択図】 図1

Description

本発明は、半導体装置の製造工程において部品として用いられ、製造後リード端子となる部位を含んでいるリードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器に関するものである。特に、回路基板に設けられた銅箔ランドにはんだ付け固定されるレギュレータ等の面実装型半導体装置、およびこの面実装型半導体装置を搭載した民生機器等の電子機器に関するものである。
従来のリードフレームおよびこのリードフレームを用いた面実装型半導体装置について説明する。
図6は、従来のリードフレームを用いて表面実装型半導体装置を製造する過程の一例を示す説明図であり、同図(a)はタイバーカット前の状態、同図(b)はタイバーカット後の状態を示している。また図7は、従来の表面実装型半導体装置を基板上に実装した状態を示す斜視図であり、特に、リード端子部分を拡大して示している。
この表面実装型半導体装置は、半導体素子101と、この半導体素子101を搭載する載置片102を有するリード端子103および外部接続用のリード端子103,・・・からなるリードフレーム104と、各リード端子103と半導体素子101の各電極とを電気的に接続しているボンディングワイヤ108とを備えており、半導体素子101を含む載置片102およびボンディングワイヤ108が接続されたリード端子103の先端部分が封止樹脂部105にて封止されている。
また、リードフレーム104に関しては、リード端子103の一端部(封止樹脂部105にて封止されていない側の端部)がフレーム枠106に接続・支持されている。なお、図6には面実装型半導体装置2個分のリードフレーム104しか図示されていないが、このフレーム枠106にはさらに複数のリードフレーム104が並設されている。
また、封止樹脂部105にて封止されていない露出部において、リード端子103にはタイバー107が接続されている。このタイバー107は、リード端子103の幅方向に対して平行に配置された帯形状の部材であり、一端部が1つのリード端子103に接続されており、他端部がこの1つのリード端子の隣に配置されている他の1つのリード端子103に接続されている。このタイバー107は、リードフレーム104に対する加工が実施される際の作業性が良くなるよう、リード端子104間の間隔を一定に保つために設けられている。また、各リード端子103は、ボンディングワイヤ108を介して半導体素子101の所定の電極に電気的に接続されている。このようなリードフレームの構造については、例えば特許文献1,2に記載されている。
次いで、上記構成の従来の半導体装置の製造方法について説明する。
まず、半導体素子101を載置片102にダイボンドし、この半導体素子101とリード端子103とをそれぞれボンディングワイヤ108を用いて結線して回路を形成する。なお、半導体素子101の裏面と載置片102は電気的に接続されている。
そして、リードフレーム104と半導体素子101とボンディングワイヤ108とを、トンランスファーモールド法等によって形成された封止樹脂部105で封止し(図6(a)参照)、その後、リード端子103を所定の長さでカットするとともに、タイバー107をカットし除去する(図6(b)参照)。このとき、タイバー107は完全に除去されず、リード端子103のタイバー接続部にタイバーカット後のタイバーカット跡117が残る。
次いで、リード端子フォーミングを行ない、各リード端子103の2箇所を所定の角度に折り曲げることにより、封止樹脂部105上面に対して平行な第1部位103a、封止樹脂部105上面に対して傾斜した第2部位103b、および封止樹脂部105上面に対して平行な第3部位103cを形成し、面実装型半導体装置110を得る(図7参照)。
その後、この面実装型半導体装置110を、リード端子103の数に応じて回路基板111上面に複数形成された部品ランド112にはんだ付け固定する。
このはんだ付け固定方法としては、リフローはんだ付け法とフローはんだ付け法とがある。リフローはんだ付け法を用いる場合は、まず各部品ランド112にクリームはんだを塗布し、それらの上に面実装型半導体装置110の各はんだ接合部(即ち、リード端子103の先端部である第3部位103c)を載置した後、リフロー炉で加熱して各部品ランド112と各はんだ接合部とをはんだ付け固定する。一方、フローはんだ付け法を用いる場合は、まず各はんだ接合部が各部品ランド112の上に載るように面実装型半導体装置110を回路基板111に接着固定した後、溶融はんだの中に面実装型半導体装置110をくぐらせることにより、各部品ランド112と各はんだ接合部(即ち、リード端子103の先端部である第3部位103c)とをはんだ付け固定する。
ところで近年、高密度実装化に伴い、表面実装型半導体装置には多数のリード端子が非常に狭い間隔で設けられている。このため、表面実装型半導体装置のリード端子を回路基板の銅箔ランド上にはんだ付け固定する場合、一般的にはリフローはんだ付け法によりはんだ付け固定されるが、特に、同一回路基板に挿入型半導体装置もはんだ付け固定する場合には、フローはんだ付け法により表面実装型半導体装置も併せてはんだ付け固定する場合がある。
リフローはんだ付け法を採用した場合には、はんだの塗布量を加減することは可能であるが、フローはんだ付け法を採用した場合には、溶融はんだを表面実装型半導体装置の全体にかけてはんだ付け固定するため、はんだの塗布量を加減することは困難である。
そのため、リード端子が非常に狭い間隔で設けられている表面実装型半導体装置においては、フローはんだ付け法にてはんだ付け固定する場合、余分なはんだがリード端子間に入り込み、隣接するリード端子間ではんだブリッジが発生するといった問題があった。
図8は、従来のリードフレームを用いて製造した面実装型半導体装置の一例を示す斜視図であり、フローはんだ付け法を行なった後の面実装型半導体装置において発生したブリッジの一例を示している。図示されているように、タイバーカット跡117が有る部分はリード端子間の間隔が狭くなっているため、タイバーカット跡117間ではんだブリッジ116が発生している。
すなわち、前記リフローはんだ付け法を採用した場合には、クリームはんだを部品ランド112の上のみに塗布するため、リード端子間でのはんだブリッジは発生しないが、フローはんだ付け法を採用した場合には、リード端子103全体に溶融はんだが塗布されるため、はんだブリッジが発生しやすい。そのため、フローはんだ付け法を採用した場合には、リード端子103が溶融はんだをくぐるスピードを調節したり、溶融はんだにいれるときの回路基板111の入射角度等を工夫したりすることにより、はんだブリッジが発生しにくい条件出しを行ない、はんだブリッジが発生しにくい条件にて面実装型半導体装置を部品ランド112上にはんだ付け固定している。
特開平8−264702号公報 特開平10−50917号公報
しかし、はんだフロー法を採用した場合、各リード端子の間隔が非常に狭いときには、はんだブリッジが発生しにくい条件出しを行なうことが困難であり、はんだブリッジが発生してしまう。特に、リード端子間の間隔が、タイバーカット跡が無い部分よりもタイバーカット跡が有る部分の方が狭いため、リード端子のタイバーカット跡でははんだブリッジが発生しやすくなるといった問題があった。
本発明は係る実情に鑑みてなされたもので、その目的は、リード端子に有るタイバーカット跡部分を隣接するリード端子間で重ならない位置に配置することにより、タイバー部のリード間隔を広げ、リード端子のタイバーカット跡部分でのはんだブリッジの発生を低減するようにしたリードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器を提供することにある。
上記課題を解決するため、本発明のリードフレームは、封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、各リード端子間に架けられた複数のタイバーがリード端子の幅方向に対して傾斜して設けられており、より具体的には、前記タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とがリード端子の幅方向から見たときに重ならないように、タイバーの傾斜角度が設定されている。このような構成とすれば、タイバーカット跡部分のリード端子間隔が従来のものより広くなるため、フローはんだ付け法を採用して基板上に実装した場合でも、タイバーカット跡部分でのはんだブリッジの発生を防止することが可能となる。
この場合、前記複数のタイバーは、互いに平行に傾斜させて配置してもよく、または互い違いに逆方向に傾斜させて配置してもよい。
また、本発明のリードフレームは、封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、各リード端子間に架けられた複数のタイバーが階段状に設けられており、より具体的には、前記タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とがリード端子の幅方向から見たときに重ならないように、タイバーの段の高さが設定されている。このような構成とすれば、タイバーカット跡部分のリード端子間隔が従来のものより広くなるため、フローはんだ付け法を採用して基板上に実装した場合でも、タイバーカット跡部分でのはんだブリッジの発生を防止することが可能となる。
この場合、前記複数のタイバーは、リード端子の幅方向から見たときに同方向を向くように配置してもよく、または互い違いに逆方向を向くように配置してもよい。
本発明のリードフレームは、封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、各リード端子間に架けられた複数のタイバーがリード端子の幅方向に対して傾斜して設けられている。具体的には、タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とが重ならないように、タイバーの傾斜角度が設定されているので、タイバーカット跡部分のリード端子間隔が従来よりも広くなり、タイバー部でのはんだブリッジの発生を防止することができる。
また、本発明のリードフレームは、封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、各リード端子間に架けられた複数のタイバーが階段状に設けられている。具体的には、具体的には、タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とが重ならないように、タイバーの傾斜角度が設定されているので、タイバーカット跡部分のリード端子間隔が従来よりも広くなり、タイバー部でのはんだブリッジの発生を防止することができる。
本発明の面実装型半導体装置は、本発明のリードフレームを用いて製造されているので、リード端子間の狭ピッチ化が可能になり、回路基板に対するより高密度な部品実装が可能となる。
本発明の電子機器は、本発明の面実装型半導体装置を回路基板上に搭載しているので、回路基板面積を縮小することができるため、表面実装型半導体装置を搭載する電子機器の小型化が可能になる。
以下、本発明の実施の形態について、図面を参照して説明する。
図1は、本発明のリードフレームの実施例1およびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図であり、同図(a)はタイバーカット前の状態、同図(b)はタイバーカット後の状態を示している。また、同図(c)はタイバー部分の拡大図である。
この面実装型半導体装置は、半導体素子1と、この半導体装置1を搭載する載置片2および外部接続用のリード端子3からなるリードフレーム4と、各リード端子3と半導体素子1の各電極とを電気的に接続しているボンディングワイヤ8とを備えており、半導体素子1を含む載置片2およびボンディングワイヤ8が接続されたリード端子3の先端部分が封止樹脂部5にて封止されている。
また、リードフレーム4に関しては、リード端子3の後端部(封止樹脂部5にて封止されていない側の端部)がフレーム枠6に接続・支持されている。なお、図1においては面実装型半導体装置2個分のリードフレーム4しか図示されていないが、このフレーム枠6にはさらに複数のリードフレーム4が並設されている。
本実施例のリードフレーム4では、互いに隣接するリード端子3間に架けられたタイバー9がリード端子3の幅方向に対して所定の角度だけ傾斜している。即ち、タイバー9の左側端部のリード端子接続位置と、右側端部のリード端子接続位置とが幅方向から見たときに重ならないように(幅方向に対向しないように)、タイバー9の傾斜角度が設定されており、図1に示すリードフレーム4では、タイバー9の右側端部のリード端子接続位置(後のタイバー根元29)が、左側端部のリード端子接続位置(後のタイバー根元19)よりも下方に位置するように傾斜している。
なお、本実施例1においては、全てのタイバー9が平行に傾斜(即ち、同方向に傾斜)して配置されており、図1に示すリードフレーム4では、全てのタイバー9がその左側端部が接続されているリード端子3からその右側端部が接続されているリード端子3に向けて下方向に傾斜している。
このようなリードフレーム4を用いて面実装型半導体装置を製造すると、タイバーカット後に1つのリード端子3に残るタイバー根元19とこの1つのリード端子3に隣接する他の1つのリード端子3に残るタイバー根元29とが幅方向から見て対向せず、タイバーカット跡部(タイバー根元19,29が残っている部分)のリード端子間の間隔A1が従来の面実装型半導体装置のタイバーカット跡部のリード端子間の間隔よりも広くなる。
図2は、本発明の面実装型半導体装置の一例を示す斜視図であり、リードフォーミングが行なわれることにより各リード端子3が所定の角度に折り曲げられ、さらに、回路基板11上面に複数形成された部品ランド12に各リード端子3の先端部分がフローはんだ付け法やリフローはんだ付け法によってはんだ付け固定された状態を示している。
本実施例1の面実装型半導体装置10によれば、フローはんだ付け法を採用したときに、溶融はんだがリード端子3の全体にかかった場合においても、タイバーカット跡部のリード端子間の間隔A1が従来の面実装型半導体装置のタイバーカット跡部のリード端子間の間隔よりも広くなっているため、タイバーカット跡部ではんだブリッジが発生しない。
従って、このような面実装型半導体装置10を回路基板11上に搭載して電子機器を形成した場合、リード端子3間の狭ピッチ化が可能になり、回路基板11に対するより高密度な部品実装が可能となる。
次に、本発明の実施例2について、図3を参照して説明する。
図3は、本実施例2のリードフレームおよびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図であり、同図(a)はタイバーカット前の状態、同図(b)はタイバーカット後の状態を示している。
本実施例2のリードフレーム4は、各リード端子間に架けられた複数のタイバー9の傾斜方向が互い違いに設けられている点で、実施例1のリードフレームと異なっている。
具体的には、第1のタイバー(例えば、図中最も左側に位置するタイバー)9aは、一方の端部(図中、左側端部)9a1から他方の端部(図中、右側端部)9a2に向けて下方向に傾斜しており、この第1のタイバー9aの隣に設けられた第2のタイバー9bは、一方の端部(図中、左側端部)9b1から他方の端部(図中、右側端部)9b2に向けて上方向に傾斜している。つまり、1つのリード端子3から見たとき、左右のタイバー9a,9bがリード端子3の中心線L1に対して線対称の形状となるように設けられている。これは、第2のタイバー9bの隣に設けられた第3のタイバー9c及びその隣に設けられた第4のタイバー9dについても同様である。
このようなリードフレーム4を用いて面実装型半導体装置を製造すると、図3(b)に示すように、タイバーカット後に1つのリード端子3に残るタイバー根元19とこの1つのリード端子3に隣接する他の1つのリード端子3に残るタイバー根元29とが、幅方向から見たときに重ならず(対向せず)、タイバーカット跡部(タイバー根元19,29が残っている部分)のリード端子間の間隔A1が従来の面実装型半導体装置のタイバーカット跡部のリード端子間の間隔よりも広くなる。その結果、フローはんだ付け法を採用したときに、溶融はんだがリード端子3の全体にかかった場合においても、タイバーカット跡部ではんだブリッジが発生しない。
従って、このような面実装型半導体装置を回路基板上に搭載して電子機器を形成した場合、リード端子間の狭ピッチ化が可能になり、回路基板に対するより高密度な部品実装が可能となる。
次に、本発明の実施例3について、図4を参照して説明する。
図4は、本実施例3のリードフレームおよびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図であり、同図(a)はタイバーカット前の状態、同図(b)はタイバーカット後の状態を示している。また、同図(c)はタイバー部分の拡大図である。
本実施例3のリードフレーム4は、リード端子間に架けられたタイバー9が、リード端子の幅方向から見て同方向を向いた階段状に設けられている点で、実施例1のリードフレームと異なっている。
具体的には、図4(c)に詳細に図示されているように、各タイバー9は、このタイバー9が接続されている2本のリード端子3のうちの左側のリード端子3aから右横方向に突出した第1部位91と、右側のリード端子3bから左横方向に突出した第2部位92と、これら第1部位91および第2部位92を繋げる第3部位93とから構成されており、さらに、タイバー9の左側端部のリード端子接続位置(後のタイバー根元19)とタイバー9の右側端部のリード端子接続位置(後のタイバー根元29)とがリード端子の幅方向から見て重ならないように(対向しないように)タイバーの段の高さ(第3部位93の高さ幅)が設定されている。この例では、第2部位92が第1部位91よりも下方に位置している。
なお、本実施例3においては、全てのタイバー9が同じ向きの階段状に配置されており、図4に示すリードフレーム4では、図中左側から見たとき、全てのタイバー9が第2部位92が第1部位91よりも下方に位置している下向きの階段状となっている。
このようなリードフレーム4を用いて面実装型半導体装置を製造すると、タイバーカット後に1つのリード端子3に残るタイバー根元19とこの1つのリード端子3に隣接する他の1つのリード端子3に残るタイバー根元29とが、リード端子の幅方向から見たときに重ならず(対向せず)、タイバーカット跡部(タイバー根元19,29が残っている部分)のリード端子間の間隔A1が従来の面実装型半導体装置のタイバーカット跡部のリード端子間の間隔よりも広くなる。その結果、フローはんだ付け法を採用したときに、溶融はんだがリード端子3の全体にかかった場合においても、タイバーカット跡部ではんだブリッジが発生しない。
従って、このような面実装型半導体装置を回路基板上に搭載して電子機器を形成した場合、リード端子間の狭ピッチ化が可能になり、回路基板に対するより高密度な部品実装が可能となる。
次に、本発明の実施例4について、図5を参照して説明する。
図5は、本実施例4のリードフレームおよびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図であり、同図(a)はタイバーカット前の状態、同図(b)はタイバーカット後の状態を示している。また、同図(c)はタイバー部分の拡大図である。
本実施例4のリードフレーム4は、各リード端子間に架けられた複数のタイバー9がリード端子の幅方向から見たときに互い違いに逆方向を向くように設けられている点で、実施例3のリードフレームと異なっている。
具体的には、図5(c)に詳細に図示されているように、第1のタイバー(例えば、図中最も左側に位置しているタイバー)9aは、第2部位92が第1部位91よりも下方に位置している下向きの階段状であり、この第1のタイバー9aの隣に設けられた第2のタイバー9bは、第2部位92が第1部位91よりも上方に位置している上向きの階段状であり、この第2のタイバー9bの隣に設けられた第3のタイバー9cは、第2部位92が第1部位91よりも下方に位置している下向きの階段状であり、この第3のタイバー9cの隣に設けられた第4のタイバー9dは、第2部位92が第1部位91よりも上方に位置している上向きの階段状である。
このようなリードフレーム4を用いて面実装型半導体装置を製造すると、タイバーカット後に1つのリード端子3に残るタイバー根元19とこの1つのリード端子3に隣接する他の1つのリード端子3に残るタイバー根元29とがリード端子の幅方向から見て重ならず(対向せず)、タイバーカット跡部(タイバー根元19,29が残っている部分)のリード端子間の間隔A1が従来の面実装型半導体装置のタイバーカット跡部のリード端子間の間隔よりも広くなる。その結果、フローはんだ付け法を採用したときに、溶融はんだがリード端子3の全体にかかった場合においても、タイバーカット跡部ではんだブリッジが発生しない。
従って、このような面実装型半導体装置を回路基板上に搭載して電子機器を形成した場合、リード端子間の狭ピッチ化が可能になり、回路基板に対するより高密度な部品実装が可能となる。
本発明の実施例1に係るリードフレームおよびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図である。 本発明の面実装型半導体装置の一例を示す斜視図である。 本発明の実施例2に係るリードフレームおよびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図である。 本発明の実施例3に係るリードフレームおよびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図である。 本発明の実施例4に係るリードフレームおよびこのリードフレームを用いた面実装型半導体装置の製造工程の一例を示す平面図である。 従来のリードフレームの一例を示す説明図である。 従来の表面実装型半導体装置の一例を示す斜視図である。 従来のリードフレームを用いて製造した面実装型半導体装置の一例を示す斜視図である。
符号の説明
1 半導体素子
2 載置片
3 リード端子
4 リードフレーム
5 封止樹脂部
6 横枠
8 ボンディングワイヤ
9 タイバー
10 半導体装置
11 回路基板
12 部品ランド
19,29 タイバー根元
9a1,9b1 タイバーの一方の端部(左側端部)
9a2,9b2 タイバーの他方の端部(右側端部)

Claims (10)

  1. 封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、
    各リード端子間に架けられた複数のタイバーがリード端子の幅方向に対して傾斜して設けられていることを特徴とするリードフレーム。
  2. 前記タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とがリード端子の幅方向から見たときに重ならないように、タイバーの傾斜角度が設定されている請求項1に記載のリードフレーム。
  3. 前記複数のタイバーが互いに平行に傾斜して配置されている請求項1または2記載のリードフレーム。
  4. 前記複数のタイバーが互い違いに逆方向に傾斜して配置されている請求項1または2記載のリードフレーム。
  5. 封止樹脂部より突出した複数のリード端子を備えた面実装型半導体装置用のリードフレームであって、
    各リード端子間に架けられた複数のタイバーが階段状に設けられていることを特徴とするリードフレーム。
  6. 前記タイバーの一端部のリード端子接続位置と他端部のリード端子接続位置とがリード端子の幅方向から見たときに重ならないように、タイバーの段の高さが設定されている請求項5に記載のリードフレーム。
  7. 前記複数のタイバーがリード端子の幅方向から見たときに同方向を向くように配置されている請求項5または6記載のリードフレーム。
  8. 前記複数のタイバーがリード端子の幅方向から見たときに互い違いに逆方向に向くように配置されている請求項5または6記載のリードフレーム。
  9. 前記請求項1ないし請求項8のいずれかに記載のリードフレームを用いて製造されたことを特徴とする面実装型半導体装置。
  10. 前記請求項9記載の面実装型半導体装置を回路基板上に搭載したことを特徴とする電子機器。

JP2003422979A 2003-12-19 2003-12-19 リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器 Expired - Fee Related JP4137782B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003422979A JP4137782B2 (ja) 2003-12-19 2003-12-19 リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003422979A JP4137782B2 (ja) 2003-12-19 2003-12-19 リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器

Publications (2)

Publication Number Publication Date
JP2005183695A true JP2005183695A (ja) 2005-07-07
JP4137782B2 JP4137782B2 (ja) 2008-08-20

Family

ID=34783667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003422979A Expired - Fee Related JP4137782B2 (ja) 2003-12-19 2003-12-19 リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器

Country Status (1)

Country Link
JP (1) JP4137782B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012060336A1 (ja) * 2010-11-02 2012-05-10 大日本印刷株式会社 Led素子搭載用リードフレーム、樹脂付リードフレーム、半導体装置の製造方法、および半導体素子搭載用リードフレーム
CN113257767A (zh) * 2020-02-12 2021-08-13 三菱电机株式会社 传递模塑型功率模块、引线框架及传递模塑型功率模块的制造方法

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012060336A1 (ja) * 2010-11-02 2012-05-10 大日本印刷株式会社 Led素子搭載用リードフレーム、樹脂付リードフレーム、半導体装置の製造方法、および半導体素子搭載用リードフレーム
US8933548B2 (en) 2010-11-02 2015-01-13 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
US9159655B2 (en) 2010-11-02 2015-10-13 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
US9214414B2 (en) 2010-11-02 2015-12-15 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
US9362473B2 (en) 2010-11-02 2016-06-07 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
US9412923B2 (en) 2010-11-02 2016-08-09 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
US9553247B2 (en) 2010-11-02 2017-01-24 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
US9773960B2 (en) 2010-11-02 2017-09-26 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
US9899583B2 (en) 2010-11-02 2018-02-20 Dai Nippon Printing Co., Ltd. Lead frame for mounting LED elements, lead frame with resin, method for manufacturing semiconductor devices, and lead frame for mounting semiconductor elements
CN113257767A (zh) * 2020-02-12 2021-08-13 三菱电机株式会社 传递模塑型功率模块、引线框架及传递模塑型功率模块的制造方法
JP2021128974A (ja) * 2020-02-12 2021-09-02 三菱電機株式会社 トランスファーモールド型パワーモジュール、リードフレーム、およびトランスファーモールド型パワーモジュールの製造方法
JP7304830B2 (ja) 2020-02-12 2023-07-07 三菱電機株式会社 トランスファーモールド型パワーモジュール、リードフレーム、およびトランスファーモールド型パワーモジュールの製造方法
CN113257767B (zh) * 2020-02-12 2024-06-14 三菱电机株式会社 传递模塑型功率模块、引线框架及传递模塑型功率模块的制造方法

Also Published As

Publication number Publication date
JP4137782B2 (ja) 2008-08-20

Similar Documents

Publication Publication Date Title
US7361983B2 (en) Semiconductor device and semiconductor assembly module with a gap-controlling lead structure
JP2002222906A (ja) 半導体装置の製造方法および半導体装置
KR20000048011A (ko) 반도체 장치
JP2006287131A (ja) 半導体パッケージ及びその製造方法
JP2000058739A (ja) 半導体装置およびその製造に用いるリードフレーム
JP2002334964A (ja) 半導体装置
JP2007201324A (ja) 電子装置の実装構造および電子部品の実装方法
JP4137782B2 (ja) リードフレーム、このリードフレームを用いた面実装型半導体装置およびこの面実装型半導体装置を回路基板上に搭載した電子機器
JPH10256318A (ja) 半導体装置、その製造方法及びその実装方法、これを実装した回路基板並びにフレキシブル基板及びその製造方法
JP2009188005A (ja) 表面実装型半導体装置
JPH07263849A (ja) 印刷回路基板
JPH0529363A (ja) 配線基板
JP2004235217A (ja) 半導体装置及び電子装置の製造方法
JP4961572B2 (ja) 半導体実装用基板
JPH11298125A (ja) 表面実装用ランド
JP2006024813A (ja) プリント基板
JP2570581B2 (ja) 垂直型表面実装半導体パッケージ
KR100280412B1 (ko) 버틈 리드 패키지의 표면 실장용 인쇄 회로기판 및 표면 실장방법
JP4421199B2 (ja) 半導体装置およびそれを用いた電子機器ならびに半導体装置の製造方法
JPH0414859A (ja) 電子部品のリード端子構造
JPH0945808A (ja) 電子部品
JPH0414858A (ja) 電子部品のリード端子構造
JPH07312403A (ja) 半導体装置及びその製造方法及び実装基板
JPH05206359A (ja) 半導体電子部品及び半導体電子部品の実装方法
KR0123425B1 (ko) 절단된 외부 리드를 갖는 반도체 패키지 및 그 실장방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060125

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080129

A131 Notification of reasons for refusal

Effective date: 20080205

Free format text: JAPANESE INTERMEDIATE CODE: A131

A521 Written amendment

Effective date: 20080407

Free format text: JAPANESE INTERMEDIATE CODE: A523

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080507

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080604

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110613

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120613

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120613

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130613

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees