JP2005181523A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2005181523A5 JP2005181523A5 JP2003419600A JP2003419600A JP2005181523A5 JP 2005181523 A5 JP2005181523 A5 JP 2005181523A5 JP 2003419600 A JP2003419600 A JP 2003419600A JP 2003419600 A JP2003419600 A JP 2003419600A JP 2005181523 A5 JP2005181523 A5 JP 2005181523A5
- Authority
- JP
- Japan
- Prior art keywords
- planar shape
- design pattern
- calculating
- predetermined value
- design
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 claims 27
- 238000013461 design Methods 0.000 claims 26
- 238000011156 evaluation Methods 0.000 claims 10
- 238000012937 correction Methods 0.000 claims 9
- 239000004065 semiconductor Substances 0.000 claims 5
- 230000004075 alteration Effects 0.000 claims 1
- 238000009792 diffusion process Methods 0.000 claims 1
- 238000005286 illumination Methods 0.000 claims 1
- 230000003287 optical effect Effects 0.000 claims 1
- 238000012545 processing Methods 0.000 claims 1
- 239000000758 substrate Substances 0.000 claims 1
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003419600A JP2005181523A (ja) | 2003-12-17 | 2003-12-17 | 設計パターン補正方法、マスクパターン作成方法、半導体装置の製造方法、設計パターン補正システム、及び設計パターン補正プログラム |
| US11/012,613 US7266801B2 (en) | 2003-12-17 | 2004-12-16 | Design pattern correction method and mask pattern producing method |
| TW093139159A TWI256527B (en) | 2003-12-17 | 2004-12-16 | Design pattern correction method, mask producing method and semiconductor device producing method |
| CN2004101013575A CN1630032B (zh) | 2003-12-17 | 2004-12-17 | 设计图形校正方法、掩模制造方法及半导体器件制造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003419600A JP2005181523A (ja) | 2003-12-17 | 2003-12-17 | 設計パターン補正方法、マスクパターン作成方法、半導体装置の製造方法、設計パターン補正システム、及び設計パターン補正プログラム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2005181523A JP2005181523A (ja) | 2005-07-07 |
| JP2005181523A5 true JP2005181523A5 (enExample) | 2005-08-25 |
Family
ID=34781449
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2003419600A Pending JP2005181523A (ja) | 2003-12-17 | 2003-12-17 | 設計パターン補正方法、マスクパターン作成方法、半導体装置の製造方法、設計パターン補正システム、及び設計パターン補正プログラム |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US7266801B2 (enExample) |
| JP (1) | JP2005181523A (enExample) |
| CN (1) | CN1630032B (enExample) |
| TW (1) | TWI256527B (enExample) |
Families Citing this family (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7448012B1 (en) | 2004-04-21 | 2008-11-04 | Qi-De Qian | Methods and system for improving integrated circuit layout |
| JP4528558B2 (ja) * | 2004-05-28 | 2010-08-18 | 株式会社東芝 | パターンのデータ作成方法、及びパターン検証手法 |
| US7470492B2 (en) * | 2004-10-29 | 2008-12-30 | Intel Corporation | Process window-based correction for photolithography masks |
| JP4713962B2 (ja) * | 2005-06-27 | 2011-06-29 | 株式会社東芝 | パターン作成方法及び半導体装置製造方法 |
| JP4817746B2 (ja) * | 2005-07-27 | 2011-11-16 | 株式会社東芝 | 半導体装置の設計データ処理方法、そのプログラム、及び半導体装置の製造方法 |
| JP2007240949A (ja) * | 2006-03-09 | 2007-09-20 | Elpida Memory Inc | マスクデータ作成方法及びマスク |
| JP2007273871A (ja) | 2006-03-31 | 2007-10-18 | Toshiba Corp | 設計データ作成方法、設計データ作成プログラム、及び半導体装置の製造方法 |
| JP2008175959A (ja) * | 2007-01-17 | 2008-07-31 | Toshiba Corp | フォトマスク製造方法、及び半導体装置の製造方法 |
| JP4745256B2 (ja) * | 2007-01-26 | 2011-08-10 | 株式会社東芝 | パターン作成方法、パターン作成・検証プログラム、および半導体装置の製造方法 |
| JP4254871B2 (ja) * | 2007-02-09 | 2009-04-15 | ソニー株式会社 | 光近接効果補正方法、光近接効果補正装置、光近接効果補正プログラム、半導体装置の製造方法、パターン設計制約策定方法および光近接効果補正条件算出方法 |
| US8099685B2 (en) * | 2007-07-31 | 2012-01-17 | Mentor Graphics Corporation | Model based microdevice design layout correction |
| US20100023916A1 (en) * | 2007-07-31 | 2010-01-28 | Chew Marko P | Model Based Hint Generation For Lithographic Friendly Design |
| US8146023B1 (en) * | 2008-10-02 | 2012-03-27 | Kla-Tenor Corporation | Integrated circuit fabrication process convergence |
| JP2010164849A (ja) * | 2009-01-16 | 2010-07-29 | Toshiba Corp | パターンデータ作成方法およびパターンデータ作成プログラム |
| JP5391967B2 (ja) * | 2009-09-29 | 2014-01-15 | 富士通セミコンダクター株式会社 | 検証装置、検証方法及び検証プログラム |
| JP2012014489A (ja) * | 2010-07-01 | 2012-01-19 | Renesas Electronics Corp | 半導体装置のレイアウト検証方法と装置及びプログラム |
| CN102809899A (zh) * | 2011-05-31 | 2012-12-05 | 无锡华润上华半导体有限公司 | 一种对位参数计算方法 |
| JP2013045070A (ja) * | 2011-08-26 | 2013-03-04 | Toshiba Corp | 原版評価方法、プログラム、および原版製造方法 |
| US8486587B2 (en) | 2011-12-20 | 2013-07-16 | United Microelectronics Corp. | Method for correcting layout pattern and method for manufacturing photomask |
| US8739078B2 (en) * | 2012-01-18 | 2014-05-27 | International Business Machines Corporation | Near-neighbor trimming of dummy fill shapes with built-in optical proximity corrections for semiconductor applications |
| CN103576443B (zh) * | 2012-08-03 | 2016-05-11 | 无锡华润上华半导体有限公司 | 一种光学临近矫正方法 |
| US8977988B2 (en) | 2013-04-09 | 2015-03-10 | United Microelectronics Corp. | Method of optical proximity correction for modifying line patterns and integrated circuits with line patterns modified by the same |
| US9454635B2 (en) * | 2014-01-25 | 2016-09-27 | Synopsys, Inc. | Virtual layer generation during failure analysis |
| US10474781B2 (en) | 2014-05-24 | 2019-11-12 | Synopsys, Inc. | Virtual hierarchical layer usage |
| TWI612373B (zh) * | 2014-07-24 | 2018-01-21 | 聯華電子股份有限公司 | 光學鄰近修正驗證系統及其驗證方法 |
| US10444622B2 (en) | 2018-02-09 | 2019-10-15 | United Microelectronics Corp. | Method for generating masks for manufacturing of a semiconductor structure |
| CN112987485B (zh) * | 2019-12-18 | 2023-03-21 | 中芯国际集成电路制造(北京)有限公司 | 掩膜版图形的修正方法、掩膜版和半导体结构的形成方法 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US641542A (en) * | 1899-10-04 | 1900-01-16 | Adrian De Piniec-Mallet | Bedstead. |
| JP3328323B2 (ja) * | 1992-07-20 | 2002-09-24 | 株式会社日立製作所 | 位相シフトマスクの製造方法および半導体集積回路装置の製造方法 |
| US6470489B1 (en) | 1997-09-17 | 2002-10-22 | Numerical Technologies, Inc. | Design rule checking system and method |
| US6316163B1 (en) * | 1997-10-01 | 2001-11-13 | Kabushiki Kaisha Toshiba | Pattern forming method |
| JP3892205B2 (ja) | 2000-04-14 | 2007-03-14 | 松下電器産業株式会社 | レイアウトコンパクション方法 |
| US6425113B1 (en) | 2000-06-13 | 2002-07-23 | Leigh C. Anderson | Integrated verification and manufacturability tool |
| JP4077141B2 (ja) | 2000-06-30 | 2008-04-16 | 株式会社東芝 | デザインルール作成方法、デザインルール作成システム及び記録媒体 |
| JP3914085B2 (ja) | 2002-04-11 | 2007-05-16 | 株式会社東芝 | プロセスパラメータの作成方法、プロセスパラメータの作成システム及び半導体装置の製造方法 |
| TWI252516B (en) * | 2002-03-12 | 2006-04-01 | Toshiba Corp | Determination method of process parameter and method for determining at least one of process parameter and design rule |
| US6745372B2 (en) | 2002-04-05 | 2004-06-01 | Numerical Technologies, Inc. | Method and apparatus for facilitating process-compliant layout optimization |
| JP4190796B2 (ja) * | 2002-04-24 | 2008-12-03 | Necエレクトロニクス株式会社 | 露光原版の作成方法 |
| US20050085085A1 (en) * | 2003-10-17 | 2005-04-21 | Yan Borodovsky | Composite patterning with trenches |
| US20050088633A1 (en) * | 2003-10-24 | 2005-04-28 | Intel Corporation | Composite optical lithography method for patterning lines of unequal width |
| US20060051680A1 (en) * | 2004-09-03 | 2006-03-09 | Tritchkov Alexander V | Combining image imbalance compensation and optical proximity correction in designing phase shift masks |
-
2003
- 2003-12-17 JP JP2003419600A patent/JP2005181523A/ja active Pending
-
2004
- 2004-12-16 TW TW093139159A patent/TWI256527B/zh not_active IP Right Cessation
- 2004-12-16 US US11/012,613 patent/US7266801B2/en not_active Expired - Lifetime
- 2004-12-17 CN CN2004101013575A patent/CN1630032B/zh not_active Expired - Fee Related
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2005181523A5 (enExample) | ||
| US7870514B2 (en) | Method of designing a pattern | |
| US8397182B2 (en) | Pattern verifying method, pattern verifying device, program, and manufacturing method of semiconductor device | |
| CN101311825B (zh) | 修正光学邻近效应的方法 | |
| TWI806863B (zh) | 為了目標特徵而用於產生包含子解析度輔助特徵的一光罩的方法 | |
| US20180203342A1 (en) | Mask pattern correction method | |
| CN108828896B (zh) | 添加亚分辨率辅助图形的方法及该方法的应用 | |
| KR102185558B1 (ko) | 광학적 근접 보정 방법 | |
| US7820346B2 (en) | Method for collecting optical proximity correction parameter | |
| KR20120007569A (ko) | 포토마스크 형성 방법, 이를 수행하는 프로그래밍된 명령을 저장하는 컴퓨터에서 판독 가능한 저장 매체 및 마스크 이미징 시스템 | |
| CN104701140B (zh) | 双重曝光的图案拆分方法以及系统 | |
| JP2015125162A5 (ja) | マスクパターン作成方法、プログラム、マスク製造方法、露光方法及び物品製造方法 | |
| US20080052660A1 (en) | Method of correcting a designed pattern of a mask | |
| JP2011044554A (ja) | 露光制御装置および半導体デバイスの製造方法 | |
| CN103744265B (zh) | 改善工艺窗口的光学临近修正方法 | |
| JP2013195440A5 (enExample) | ||
| JP2004317718A5 (enExample) | ||
| TWI465839B (zh) | 產生輔助圖案的方法 | |
| US8584058B2 (en) | Methods for defining evaluation points for optical proximity correction and optical proximity correction methods including same | |
| JP2010109088A5 (enExample) | ||
| CN104570584B (zh) | 一种缺口线端的opc修正方法 | |
| CN115268207B (zh) | 改善金属层工艺窗口的版图修正方法 | |
| US6413685B1 (en) | Method of reducing optical proximity effect | |
| KR100944332B1 (ko) | 반도체 소자의 마스크 제조 방법 및 반도체 소자의 제조방법 | |
| JP6167663B2 (ja) | 現像ローディング補正プログラム、計算機、描画システム、現像ローディング補正方法 |