JP2005037831A - 表示ドライバ及び電気光学装置 - Google Patents

表示ドライバ及び電気光学装置 Download PDF

Info

Publication number
JP2005037831A
JP2005037831A JP2003277027A JP2003277027A JP2005037831A JP 2005037831 A JP2005037831 A JP 2005037831A JP 2003277027 A JP2003277027 A JP 2003277027A JP 2003277027 A JP2003277027 A JP 2003277027A JP 2005037831 A JP2005037831 A JP 2005037831A
Authority
JP
Japan
Prior art keywords
shift register
shift
data
display
display data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2003277027A
Other languages
English (en)
Other versions
JP3726910B2 (ja
Inventor
Akira Morita
晶 森田
Yuichi Chokai
裕一 鳥海
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2003277027A priority Critical patent/JP3726910B2/ja
Priority to US10/886,588 priority patent/US7701425B2/en
Priority to CNB2004100692808A priority patent/CN100341043C/zh
Publication of JP2005037831A publication Critical patent/JP2005037831A/ja
Application granted granted Critical
Publication of JP3726910B2 publication Critical patent/JP3726910B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】 低コストかつ低消費電力で、取り込んだ表示データに基づき電気光学装置のデータ線を駆動する表示ドライバ及びこれを含む電気光学装置を提供する。
【解決手段】 表示ドライバ30は、シフトクロックに基づいてシフトスタート信号をシフトして各フリップフロップからシフト出力を出力するシフトレジスタ110と、シフトレジスタ110を制御するシフトレジスタ制御回路120と、シフトレジスタ110のシフト出力に基づいて表示データバス100上の表示データを取り込むデータラッチ140と、データラッチ140に取り込まれた表示データに基づきデータ線を駆動する駆動回路150とを含む。シフトレジスタ制御回路120は、垂直走査期間において、シフトレジスタ110にシフトクロックを供給してシフトレジスタ110が1水平走査分の表示データを取り込んだ後にシフトクロックの供給を停止し、垂直帰線期間において、シフトレジスタ110にシフトクロックを供給してシフトレジスタ110の保持内容をクリアする。
【選択図】 図3

Description

本発明は、表示ドライバ及び電気光学装置に関する。
液晶表示装置の液晶表示パネルは、複数の走査線と、複数のデータ線と、各画素が複数の走査線の各走査線及び複数のデータ線の各データ線に接続された複数の画素とを含む。そして、走査ドライバによって選択された走査線に接続された画素に、データ線を介してデータドライバが表示データに対応した駆動電圧を供給する。
データドライバは、画素単位でシリアルに入力される表示データをシフトクロックに基づいてデータラッチに順次取り込む。そして、データドライバは、データラッチに取り込まれた1水平走査分の表示データに基づいて、データ線を駆動する(例えば、特許文献1参照)。
ところで、携帯型の電子機器への液晶表示装置の実装のため、データドライバに対しても、より一層の低消費電力化が求められている。データドライバは、例えば当該水平走査期間において表示データに基づいてデータ線を駆動する一方で、次の水平走査期間の表示データを取り込む。従って、データドライバは、常に電力を消費し、液晶表示装置の消費電力の増大の要因ともなっていた。
このようなデータドライバの表示データの取り込みに着目し、データドライバの低消費電力化を図る技術が特許文献2に開示されている。特許文献2には、データドライバが、シフトクロックの周波数を低減する技術が開示されている。
特開2002−351412号公報 特開平9−90907号公報(図1)
しかしながら、特許文献2に開示された技術では、隣り合うデータ線ごとに同一内容の表示データを、データラッチを構成するシフトレジスタに取り込むことになる。そのため表示データの入れ替え等のために、バスが配線される面積が大きくなってしまう。特に、階調数が増加した場合、バス幅が増大して配線に必要な面積がより大きくなり、チップ面積の増大によりコスト高を招いてしまう。また、水平走査期間ごとに、従来と異なる順序で表示データを供給する必要が生ずるため、表示データを供給する表示コントローラの再設計が必要となるという問題が生ずる。このように特許文献2に開示された技術では、コスト高を招く。
本発明は、以上のような技術的課題に鑑みてなされたものであり、その目的とするところは、低コストかつ低消費電力で、取り込んだ表示データに基づき電気光学装置のデータ線を駆動する表示ドライバ及びこれを含む電気光学装置を提供することにある。
上記課題を解決するために本発明は、複数の走査線と、複数のデータ線と、複数の画素とを含む表示パネルの前記複数のデータ線を、表示データに基づいて駆動する表示ドライバであって、前記複数のデータ線の並び順序に対応して前記表示データが供給される表示データバスと、直列に接続された複数のフリップフロップを有し、シフトクロックに基づいてシフトスタート信号をシフトして各フリップフロップからシフト出力を出力するシフトレジスタと、前記シフトクロック及び前記シフトスタート信号を前記シフトレジスタに供給するシフトレジスタ制御回路と、各フリップフロップが前記シフトレジスタのシフト出力に基づいて前記表示データバス上の前記表示データを取り込む複数のフリップフロップを有するデータラッチと、前記データラッチに取り込まれた前記表示データに基づいて前記複数のデータ線を駆動する駆動回路とを含み、前記シフトレジスタ制御回路は、前記複数の走査線が走査される垂直走査期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に、前記シフトレジスタへの前記シフトクロックの供給を停止し、前記垂直走査期間と次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタの保持内容をクリアする表示ドライバに関係する。
本発明においては、シフトレジスタ制御回路がシフトレジスタへシフトクロックを供給して垂直走査期間中に表示データが取り込まれた後に、該シフトレジスタ制御回路が、シフトレジスタへのシフトクロックの供給を停止する。これにより、シフトレジスタの不要なシフト動作を停止させることができ、低消費電力化を図ることができる。
更に、シフトレジスタ制御回路が、垂直帰線期間において、シフトレジスタにシフトクロックを供給することで、表示に無関係な期間にシフトレジスタのシフト動作を開始できる。例えば1水平走査分の表示データを取り込んだ後にシフトレジスタのシフト動作が停止した場合に、例えばノイズ等に起因して発生したパルスに基づく予期しないデータをシフトレジスタが取り込んだ状態であることがある。この場合に、この予期しないデータを表示に無関係な期間にシフトレジスタから出力させることができる。即ち、シフトレジスタの保持した内容をクリア(ノイズ等に起因して発生したパルスに基づく予期しないデータを無くすこと)できる。
更にまた、水平帰線期間ではなく垂直帰線期間を利用したので、静電気等に起因したノイズに伴うデータをシフトレジスタから出力させることによる消費電力の増大を、1垂直走査期間内の水平走査期間数(水平走査ライン数)分の1に低減できる。
また本発明に係る表示ドライバでは、前記シフトレジスタ制御回路は、複数の垂直走査期間のうちいずれか1つの垂直走査期間と、該垂直走査期間の次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタに前記シフトクロックを供給することができる。
本発明によれば、シフトレジスタの保持内容をクリアする頻度を少なくしたので、垂直帰線期間におけるシフトレジスタのシフト動作に伴う消費電力を大幅に削減できる。しかも、人間の眼では1垂直走査期間内の表示の乱れを認識できないため、複数の垂直帰線期間ごとに表示の乱れを解消できれば問題ない場合に、低消費電力化に非常に有効である。
また本発明に係る表示ドライバでは、前記垂直帰線期間は、1水平走査期間より長い期間であってもよい。
本発明によれば、垂直帰線期間におけるシフト動作により、静電気等に起因したノイズにより表示が乱れを確実に防止できるようになる。
また本発明は、複数の走査線と、複数のデータ線と、複数の画素とを含む表示パネルの前記複数のデータ線を、表示データに基づいて駆動する表示ドライバであって、前記複数のデータ線の並び順序に対応して前記表示データが供給される表示データバスと、直列に接続された複数のフリップフロップを有し、シフトクロックに基づいてシフトスタート信号をシフトして各フリップフロップからシフト出力を出力するシフトレジスタと、前記シフトクロック及び前記シフトスタート信号を前記シフトレジスタに供給するシフトレジスタ制御回路と、各フリップフロップが前記シフトレジスタのシフト出力に基づいて前記表示データバス上の前記表示データを取り込む複数のフリップフロップを有するデータラッチと、前記データラッチに取り込まれた前記表示データに基づいて前記複数のデータ線を駆動する駆動回路とを含み、前記シフトレジスタ制御回路は、前記複数の走査線が走査される垂直走査期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に、前記シフトレジスタへの前記シフトクロックの供給を停止し、前記垂直走査期間と次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタの前記複数のフリップフロップを初期化して前記シフトレジスタの保持内容をクリアする表示ドライバに関係する。
本発明によれば、シフトレジスタ制御回路がシフトレジスタへシフトクロックを供給して垂直走査期間中に表示データが取り込まれた後に、該シフトレジスタ制御回路が、シフトレジスタへのシフトクロックの供給を停止する。これにより、シフトレジスタの不要なシフト動作を停止させることができ、低消費電力化を図ることができる。
更に、シフトレジスタ制御回路が、垂直帰線期間においてシフトレジスタを初期化することで、シフトレジスタの保持内容をクリアできる。例えば1水平走査分の表示データを取り込んだ後にシフトレジスタのシフト動作が停止した場合に、例えばノイズ等に起因して発生したパルスに基づく予期しないデータをシフトレジスタが取り込んだ状態であることがある。この場合に、この予期しないデータを表示に無関係な期間にシフトレジスタの保持した内容をクリア(ノイズ等に起因して発生したパルスに基づく予期しないデータを無くすこと)できる。
更にまた、水平帰線期間ではなく垂直帰線期間を利用したので、シフトレジスタの初期化に伴う消費電力の増大を、1垂直走査期間内の水平走査期間数(水平走査ライン数)分の1に低減できる。
また本発明に係る表示ドライバでは、前記シフトレジスタ制御回路は、複数の垂直走査期間のうちいずれか1つの垂直走査期間と、該垂直走査期間の次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタの前記複数のフリップフロップを初期化することができる。
本発明によれば、シフトレジスタの保持内容をクリアする頻度を少なくしたので、垂直帰線期間におけるシフトレジスタの初期化に伴う消費電力を大幅に削減できる。しかも、人間の眼では1垂直走査期間内の表示の乱れを認識できないため、複数の垂直帰線期間ごとに表示の乱れを解消できれば問題ない場合に、低消費電力化に非常に有効である。
また本発明に係る表示ドライバでは、前記シフトレジスタ制御回路は、前記垂直走査期間において、前記シフトレジスタの最終段のフリップフロップのシフト出力に基づいて、前記シフトレジスタへの前記シフトクロックの供給を停止することができる。
本発明によれば、簡素な構成で、シフトクロックの供給を停止する制御を実現できる。
また本発明に係る表示ドライバでは、第1又は第2のモードに設定するためのモード設定レジスタを含み、前記シフトレジスタ制御回路は、前記モード設定レジスタにおいて前記第1のモードが設定されたとき、前記垂直走査期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に前記シフトレジスタに前記シフトクロックの供給を停止し、前記垂直帰線期間において、前記シフトレジスタに前記シフトクロックを供給し又は前記シフトレジスタの前記複数のフリップフロップを初期化して前記シフトレジスタの保持内容をクリアし、前記モード設定レジスタにおいて前記第2のモードが設定されたとき、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に、前記シフトレジスタに前記シフトクロックを供給し続け又は前記シフトレジスタの前記複数のフリップフロップを初期化して前記シフトレジスタの保持内容をクリアすることができる。
一般に、垂直走査期間が固定された期間であるのに対し、水平走査期間は、表示ドライバが駆動する表示パネルのサイズに応じて決まる。従って、垂直帰線期間が、1水平走査期間より短い場合がある。第1のモードでは、垂直帰線期間内にシフトレジスタの内容をクリアするためには、1水平走査期間が必要となる。そのため、垂直帰線期間が1水平走査期間以上の期間である場合、第1のモードに設定することで、低消費電力化を図り、かつ静電気等に起因する表示の乱れを防止できる。これに対して、垂直帰線期間が1水平走査期間より短い期間である場合、第2のモードに設定することで、消費電力が多少増大するものの、静電気等に起因する表示の乱れを防止できる。このように、駆動対象の表示パネルに依存することなく、低消費電力化を図り、かつ静電気等に起因する表示の乱れを防止する表示ドライバを提供できる。
また本発明は、複数の走査線と、複数のデータ線と、各画素が、前記複数の走査線の各走査線と前記複数のデータ線の各データ線とに接続された複数の画素と、前記走査線を走査する走査ドライバと、前記複数のデータ線を駆動する上記のいずれか記載の表示ドライバとを含む電気光学装置に関係する。
本発明によれば、低コスト、かつ低消費電力化を図る電気光学装置を提供できる。
以下、本発明の実施の形態について図面を用いて詳細に説明する。なお、以下に説明する実施の形態は、特許請求の範囲に記載された本発明の内容を不当に限定するものではない。また以下で説明される構成の全てが本発明の必須構成要件であるとは限らない。
1. 液晶表示装置
図1に、本実施形態における表示ドライバを含むアクティブマトリックス型の液晶表示装置の構成の概要を示す。
液晶表示装置(広義には電気光学装置)10は、液晶表示パネル(広義には表示パネル、光学パネル)20を含む。
液晶表示パネル20は、例えばガラス基板上に形成される。このガラス基板上には、Y方向に複数配列されそれぞれX方向に伸びる走査線(ゲートライン)GL1〜GLM(Mは2以上の整数)と、X方向に複数配列されそれぞれY方向に伸びるデータ線(ソースライン)DL1〜DLN(Nは2以上の整数)とが配置されている。また、走査線GLm(1≦m≦M、mは整数、以下同様。)とデータ線DLn(1≦n≦N、nは整数、以下同様。)との交差位置に対応して、画素領域(画素)が設けられ、該画素領域に薄膜トランジスタ(Thin Film Transistor:以下、TFTと略す。)22mnが配置されている。
TFT22mnのゲートは、走査線GLnに接続されている。TFT22mnのソースは、データ線DLnに接続されている。TFT22mnのドレインは、画素電極26mnに接続されている。画素電極26mnと、これに対向する対向電極28mnとの間に液晶が封入され、液晶容量(広義には液晶素子)24mnが形成される。画素電極26mnと対向電極28mnとの間の印加電圧に応じて画素の透過率が変化するようになっている。対向電極28mnには、対向電極電圧Vcomが供給される。
このような液晶表示パネル20は、例えば画素電極及びTFTが形成された第1の基板と、対向電極が形成された第2の基板とを貼り合わせ、両基板の間に電気光学材料としての液晶を封入させることで形成される。
液晶表示装置10は、表示ドライバ(狭義にはデータドライバ)30を含む。表示ドライバ30は、表示データに基づいて、液晶表示パネル20のデータ線DL1〜DLNを駆動する。
液晶表示装置10は、ゲートドライバ(走査ドライバ)32を含むことができる。ゲートドライバ32は、一垂直走査期間内に、液晶表示パネル20の走査線GL1〜GLMを走査する。
液晶表示装置10は、電源回路40を含む。電源回路40は、データ線の駆動に必要な電圧を生成し、これらを表示ドライバ30に対して供給する。電源回路40は、例えば表示ドライバ30のデータ線の駆動に必要な電源電圧VDDH、VSSHや、表示ドライバ30のロジック部の電圧を生成する。
また電源回路40は、走査線の走査に必要な電圧を生成し、これをゲートドライバ32に対して供給する。更に電源回路40は、対向電極電圧Vcomを生成する。電源回路40は、表示ドライバ30によって生成された極性反転信号POLのタイミングに合わせて、第1の高電位側電圧VCOMHと第1の低電位側電圧VCOMLとを周期的に繰り返す対向電極電圧Vcomを、液晶表示パネル20の対向電極に出力する。
液晶表示装置10は、表示コントローラ38を含むことができる。表示コントローラ38は、図示しない中央処理装置(Central Processing Unit:以下、CPUと略す。)等のホストにより設定された内容に従って、表示ドライバ30、ゲートドライバ32、電源回路40を制御する。例えば、表示コントローラ38は、表示ドライバ30及びゲートドライバ32に対し、動作モードの設定、内部で生成した垂直同期信号や水平同期信号の供給を行う。
なお図1では、液晶表示装置10に電源回路40又は表示コントローラ38を含めて構成するようにしているが、これらのうち少なくとも1つを液晶表示装置10の外部に設けて構成するようにしてもよい。或いは、液晶表示装置10に、ホストを含めるように構成することも可能である。
また、表示ドライバ30は、ゲートドライバ32及び電源回路40のうち少なくとも1つを内蔵してもよい。
更にまた、表示ドライバ30、ゲートドライバ32、表示コントローラ38及び電源回路40の一部又は全部を液晶表示パネル20上に形成してもよい。例えば図2では、液晶表示パネル20上に、表示ドライバ30及びゲートドライバ32が形成されている。このように液晶表示パネル20は、複数のデータ線と、複数の走査線と、複数の走査線の各走査線及び複数のデータ線の各データ線とに接続された複数のスイッチ素子と、複数のデータ線を駆動する表示ドライバとを含むように構成することができる。液晶表示パネル20の画素形成領域80に、複数の画素が形成されている。
2. 表示ドライバ
本実施形態における表示ドライバ30は、画素単位にシリアルに表示データバスに供給される表示データを、データラッチに取り込む。そのため、表示ドライバ30は、データラッチに表示データを取り込むためのラッチクロックを生成するシフトレジスタを含む。このシフトレジスタの各段のシフト出力が、ラッチクロックとなる。従って、表示データバスへの表示データの供給タイミングと、シフトレジスタのシフトタイミングとの同期をとることで、シリアルに供給される各表示データを、所望のタイミングでデータラッチに取り込むことができる。
このような構成の表示ドライバ30において表示データの取り込み時の低消費電力化を図る場合、シフトレジスタの動作を停止させることが有効である。シフトレジスタは、シフトクロックに基づいてシフト動作を行うため、シフトクロックの供給を停止させることが有効である。例えば、表示ドライバ30では、1水平走査分の表示データを取り込んだ後、次の表示データの供給が開始されるまで、シフトクロックの供給を停止させることができる。こうすることで、表示コントローラ38が供給する表示データの並び等を変更することなく、低コストで、低消費電力化を図ることができる。
しかしながら、静電気等に起因したノイズが、水平同期信号HSYNC等の信号に重畳される場合がある。この場合、ノイズにより発生したパルスが、シフトレジスタによってシフト動作される。そして、低消費電力化を目的としてシフトクロックの供給が停止されると、当該パルスに基づいて変化したデータがシフトレジスタ内で留まる。次の水平走査期間で表示データの供給が開始されると、シフトレジスタ内でシフトされる。従って、本来ラッチすべきではない表示データがデータラッチに取り込まれることになり、所望の画像が正常に表示されなくなってしまう。
そこで、本実施形態における表示ドライバ30では、垂直走査期間において1水平走査分の表示データが取り込まれた後、シフトクロックの供給を停止すると共に、垂直走査期間と該垂直走査期間の次の垂直走査期間との間の垂直帰線期間において、シフトレジスタのシフト動作を行う。こうすることで、不要なシフト動作による消費電力を削減する一方で、静電気等に起因したノイズにより表示が乱れることを防止できる。
図3に、本実施形態における表示ドライバ30の構成の概要のブロック図を示す。
表示ドライバ30は、表示データバス100、シフトレジスタ110、シフトレジスタ制御回路120、データラッチ140、駆動回路150を含む。
表示データバス100には、液晶表示パネル20の複数のデータ線の並び順序に対応して表示データが供給される。例えばデータ線DL1を駆動するための表示データD1、データ線DL2を駆動するための表示データD2、・・・、データ線DLNを駆動するための表示データDNの順序で、シリアルに、表示データバス100に供給される。表示データは、図1の表示コントローラ38によって供給される。
シフトレジスタ110は、直列に接続された複数のフリップフロップを有し、シフトクロックSCLKに基づいてシフトスタート信号STをシフトして各フリップフロップからシフト出力SFO1〜SFOk(kは2以上の整数)を出力する。
シフトレジスタ制御回路120は、シフトレジスタ110のシフト動作を制御する。より具体的には、シフトレジスタ制御回路120は、シフトクロックSCLKを生成し、シフトクロックSCLKをシフトレジスタ110に供給することで、シフトレジスタ110のシフト動作のタイミングを制御できる。またシフトレジスタ制御回路120は、シフトレジスタ110へのシフトクロックSCLKの供給、又はシフトクロックSCLKの供給の停止を行うことができる。更に、シフトレジスタ制御回路120は、シフトスタート信号STを生成し、シフトスタート信号STをシフトレジスタ110に供給することで、シフトレジスタ110のシフト動作の開始タイミングを制御できる。
データラッチ140は、各フリップフロップがシフトレジスタ110のシフト出力に基づいて表示データバス100上の表示データを取り込む複数のフリップフロップを有する。
駆動回路150は、データラッチ140に取り込まれた表示データに基づいて複数のデータ線を駆動する。
図4に、表示データバス100、シフトレジスタ110、及びデータラッチ140の構成例を示す。
シフトレジスタ110は、第1〜第k(kは2以上の整数)のDフリップフロップ(D flip-flop:以下、DFFと略す。)を有する。以下では、第i(1≦i≦k、iは整数)のDFFを、DFFiと表す。各DFFは、データ入力端子D、クロック入力端子C及びデータ出力端子Qを含み、クロック入力端子Cへの入力信号の立ち下がりエッジ(或いは立ち上がりエッジ、広義には変化点)におけるデータ入力端子Dへの入力信号の論理レベルを保持し、保持した論理レベルのデータをデータ出力端子Qから出力する。シフトレジスタ110は、DFF1〜DFFkが直列に接続されて構成される。即ち、DFFj(1≦j≦k−1、jは整数)のデータ出力端子Qが、次段のDFF(j+1)のデータ入力端子Dに接続される。シフト出力SFOiは、DFFiのデータ出力端子Qの信号である。
DFF1のデータ入力端子Dに、シフトスタート信号STが入力される。また、DFF1〜DFFkのクロック入力端子Cには、共通にシフトクロックSCLK(又はその反転信号)が入力される。
データラッチ140は、第1〜第k(kは2以上の整数)のラッチ用Dフリップフロップ(D Flip-Flop:以下、DFFと略す。)を有する。以下では、第i(1≦i≦k、iは整数)のラッチ用DFFを、LDFFiと表す。各LDFFは、データ入力端子D、クロック入力端子C及びデータ出力端子Qを含み、クロック入力端子Cへの入力信号の立ち下がりエッジ(或いは立ち上がりエッジ、広義には変化点)におけるデータ入力端子Dへの入力信号の論理レベルを保持し、保持した論理レベルのデータをデータ出力端子Qから出力する。但し、LDFFは、複数ビットのデータを保持する。そして、LDFFiのクロック入力端子Cには、DFFiのデータ出力端子Qから出力されたシフト出力SFOiが供給される。ラッチデータLATiは、LDFFiのデータ出力端子Qのデータである。LDFF1〜LDFFkのデータ入力端子Dには、共通に表示データバス100が接続される。
図5に、図4のシフトレジスタ110及びデータラッチ140の動作の一例のタイミングを示す。
シフトレジスタ110は、パルス信号であるシフトスタート信号STをシフトクロックSCLKの立ち下がりエッジで取り込む。そして、シフトレジスタ110は、シフトクロックSCLKの立ち下がりに同期してシフト動作を行い、各段のシフト出力SFO1〜SFOkを順次出力する。
データラッチ140は、シフトレジスタ110の各段のシフト出力の立ち下がりエッジで、表示データバス100上の表示データを取り込み、ラッチデータLAT1〜LATkとして出力する。
このような構成の表示ドライバ30のシフトレジスタ制御回路120は、複数の走査線が走査される垂直走査期間において、シフトレジスタ110にシフトクロックSCLKを供給する。そして、シフトレジスタ110が1水平走査分の表示データを取り込んだ後に、シフトレジスタ110へのシフトクロックSCLKの供給を停止する。更に、垂直走査期間と次の垂直走査期間との間の垂直帰線期間において、シフトレジスタ110にシフトクロックSCLKを供給する。
図6に、本実施形態における垂直帰線期間の説明図を示す。
水平走査期間は、水平同期信号HSYNCにより規定される。水平走査期間では、選択された走査線に接続された画素に、データ線を介して駆動電圧が供給される。図6では、水平同期信号HSYNCがHレベルの期間が水平走査期間であり、水平同期信号HSYNCがLレベルの期間が水平帰線期間となる。
垂直走査期間は、垂直同期信号VSYNCにより規定される。垂直走査期間では、1又は複数の走査線ごとに複数の走査線が順次選択される。垂直走査期間は、複数の水平走査期間及び複数の水平帰線期間を含む。図6では、垂直同期信号VSYNCがHレベルの期間が垂直走査期間であり、垂直同期信号VSYNCがLレベルの期間が垂直帰線期間となる。
従って、表示ドライバ30では、シフトレジスタ制御回路120が、垂直走査期間においてシフトレジスタ110にシフトクロックSCLKを供給することで、当該水平走査期間の次の水平走査期間のための表示データが、シフトレジスタ110に取り込まれる。そして、垂直走査期間中に該次の水平走査期間のための表示データが取り込まれた後に、シフトレジスタ110へのシフトクロックSCLKの供給を停止することで、シフトレジスタ110のシフト動作を停止させることができ、低消費電力化を図ることができる。
更に、シフトレジスタ制御回路120が、水平帰線期間ではなく垂直帰線期間において、シフトレジスタ110にシフトクロックSCLKを供給することで、表示に無関係な期間にシフトレジスタ110のシフト動作を開始できる。これにより、1水平走査分の表示データを取り込んだ後にシフトレジスタ110のシフト動作が停止した場合に、例えばノイズ等に起因して発生したパルスに基づく予期しないデータをシフトレジスタ110が取り込んだ状態であっても、この予期しないデータを表示に無関係な期間にシフトレジスタ110から出力させることができる。即ち、シフトレジスタ110の保持した内容をクリア(ノイズ等に起因して発生したパルスに基づく予期しないデータを無くすこと)できる。そのため垂直帰線期間は、1水平走査期間より長い期間であることが望ましい。これにより、静電気等に起因したノイズにより表示が乱れることを防止できる。そして、水平帰線期間ではなく垂直帰線期間を利用したので、静電気等に起因したノイズに伴うデータをシフトレジスタ110から出力させることによる消費電力の増大を、1垂直走査期間内の水平走査期間数(水平走査ライン数)分の1に低減できる。
また、本実施形態における表示ドライバ30では、図3に示すように、第1又は第2のモードに設定するためのモード設定レジスタ190を含む。そして、表示ドライバ30が、モード設定レジスタ190に設定されるモードに応じて、シフトレジスタ110の保持内容をクリアする制御を行う期間を変更する。
図7に、モード設定レジスタ190の説明図を示す。
モード設定レジスタ190の設定値は、表示コントローラ38によって設定される。モード設定レジスタ190の所定位置のビットに、シフトレジスタクリア(Shift Register Clear:SCR)ビットが設けられている。そして、SCRビットが0に設定されたとき表示ドライバ30は第1のモードに設定され、SCRビットが1に設定されたとき表示ドライバ30は第2のモードに設定される。
第1のモードでは、シフトレジスタ制御回路120が、1水平走査分の表示データが取り込まれた後にシフトクロックSCLKの供給を停止する一方、垂直帰線期間にシフトクロックSCLKの供給を行う。
第2のモードでは、シフトレジスタ制御回路120が、垂直走査期間及び垂直帰線期間においてシフトクロックSCLKの供給を停止しない。
シフトレジスタ制御回路120は、以下に述べる低消費モードと非低消費モードとを切り替えることで、上述の第1及び第2のモードにおける制御を実現する。低消費モードでは、シフトレジスタ110に1水平走査分の表示データが取り込まれた後に、シフトレジスタ制御回路120がシフトレジスタ110にシフトクロックSCLKの供給を停止する。非低消費モードでは、シフトレジスタ110に1水平走査分の表示データが取り込まれた後であっても、シフトレジスタ制御回路120がシフトレジスタ110へのシフトクロックSCLKの供給を継続する。
図8に、低消費モードの動作を説明するための状態遷移図の一例を示す。
低消費モードでは、リセット信号XRESがアクティブになると、リセット状態STAT1になる。リセット状態STAT1では、表示ドライバ30内の各部が初期状態に設定される。
リセット状態STAT1において、水平同期信号HSYNCがアクティブになると、イネーブル入出力信号EIO入力可能状態STAT2に遷移する。
そして、イネーブル入出力信号EIO入力可能状態STAT2において、イネーブル入出力信号EIOがアクティブになると、シフトクロックSCLK出力状態STAT3に遷移する。即ち、イネーブル入出力信号EIOがアクティブになると、シフトスタート信号STをシフトレジスタ110に供給する。
またイネーブル入出力信号EIO入力可能状態STAT2に遷移したことを条件に、シフトレジスタ制御回路120が、シフトレジスタ110にシフトクロックSCLKの供給を開始してもよいが、イネーブル入出力信号EIO入力可能状態STAT2においてイネーブル入出力信号EIOがアクティブになったことを条件に、シフトレジスタ制御回路120が、シフトレジスタ110にシフトクロックSCLKの供給を開始してもよい。
シフトクロックSCLK出力状態STAT3では、シフトレジスタ制御回路120が、シフトレジスタ110にシフトクロックSCLKを供給する。そのため、シフトレジスタ110において上述のシフト動作が行われる。従って、シフトレジスタ110に、1水平走査分の表示データが取り込まれる。
シフトレジスタ110に1水平走査分の表示データが取り込まれると、シフトレジスタ110からデータフル信号Fullが出力され(又はデータフル信号Fullを生成するための信号が出力され)、シフトクロックSCLK出力停止状態STAT4に遷移する。
シフトクロックSCLK出力停止状態STAT4では、データフル信号Fullに基づき、シフトレジスタ制御回路120が、シフトレジスタ110に対しシフトクロックSCLKの供給を停止する。
そして、シフトクロックSCLK出力停止状態STAT4において、水平同期信号HSYNCがアクティブになると、イネーブル入出力信号EIO入力可能状態STAT2に遷移する。
図9に、非低消費モードの動作を説明するための状態遷移図の一例を示す。但し、図8に示す低消費モードと同一部分には同一符号を付し、適宜説明を省略する。
非低消費モードにおけるリセット状態STAT1、イネーブル入出力信号EIO入力可能状態STAT2、及びシフトクロックSCLK出力状態STAT3の状態遷移は、図8に示す低消費モードの状態遷移と同じであるため、説明を省略する。
非低消費モードでは、シフトクロックSCLK出力状態STAT3においてデータフル信号Fullがアクティブなると、シフトクロックSCLK出力継続状態STAT5に遷移する。
シフトクロックSCLK出力継続状態STAT5では、シフトレジスタ制御回路120は、シフトレジスタ110に対しシフトクロックSCLKの供給を停止せず、シフトクロックSCLKの供給を継続する。
そして、シフトクロックSCLK出力継続状態STAT5において水平同期信号HSYNCがアクティブになると、イネーブル入出力信号EIO入力可能状態STAT2に遷移する。
シフトレジスタ制御回路120は、第1のモードでは、垂直走査期間(水平同期信号VSYNCがHレベルの期間)において低消費モードで制御し、垂直帰線期間(水平同期信号VSYNCがLレベルの期間)において非低消費モードで制御する。
即ち、シフトレジスタ制御回路120は、第1のモードでは、垂直走査期間において、シフトレジスタ110にシフトクロックCLKを供給してシフトレジスタ110が1水平走査分の表示データを取り込んだ後に、シフトレジスタ110へのシフトクロックSCLKの供給を停止し、垂直帰線期間において、シフトレジスタ110にシフトクロックSCLKを供給する。
またシフトレジスタ制御回路120は、第2のモードでは、非低消費モードのままで制御する。従って、垂直帰線期間であっても、シフトレジスタ制御回路120がシフトレジスタ110にシフトクロックSCLKを供給する。
即ち、シフトレジスタ制御回路120は、垂直走査期間において、シフトレジスタ110にシフトクロックCLKを供給してシフトレジスタ110が1水平走査分の表示データを取り込んだ後にも、シフトレジスタ110にシフトクロックSCLKを供給し続ける。
一般に、垂直走査期間が固定された期間であるのに対し、水平走査期間は、表示ドライバ30が駆動する液晶表示パネル20のサイズに応じて決まる。従って、垂直帰線期間が、1水平走査期間より短い場合がある。上述のように第1のモードでは、垂直帰線期間内にシフトレジスタ110の内容をクリアするためには、1水平走査期間が必要となる。そのため、垂直帰線期間が1水平走査期間以上の期間である場合、第1のモードに設定することで、低消費電力化を図り、かつ静電気等に起因する表示の乱れを防止できる。これに対して、垂直帰線期間が1水平走査期間より短い期間である場合、第2のモードに設定することで、消費電力が多少増大するものの、静電気等に起因する表示の乱れを防止できる。
図10に、シフトレジスタ制御回路120の構成例の回路図を示す。図10では、シフトレジスタ110の構成例の回路図も示している。なお、図3及び図4と同一部分には同一符号を付し、適宜説明を省略する。
シフトレジスタ制御回路120には、リセット信号XRES、水平同期信号HSYNC、垂直同期信号VSYNC、モード設定信号MODE、イネーブル入出力信号EIO、及びドットクロックCPHが入力される。
リセット信号XRESは、シフトレジスタ制御回路120を初期化する信号である。水平同期信号HSYNCは、1水平走査期間を規定する信号である。垂直同期信号VSYNCは、1垂直走査期間を規定する信号である。モード設定信号MODEは、図3及び図7に示すモード設定レジスタ190のSCRビットの値に対応した論理レベルを有する信号である。イネーブル入出力信号EIOは、表示データの供給開始を指示する信号である。シフトスタート信号STは、イネーブル入出力信号EIOを用いて生成される。ドットクロックCPHは、クロックである。画素単位に供給される表示データは、ドットクロックCPHに同期して表示データバス100に出力される。
DFFa、DFFbは、水平同期信号HSYNCの入力後の所定のシーケンスを検出するための回路である。より具体的には、DFFaは、図8及び図9に示すように、リセット状態STAT1からイネーブル入出力信号EIO入力可能状態STAT2に遷移させるための回路である。そして、DFFbは、図8及び図9に示すように、イネーブル入出力信号EIO入力可能状態STAT2からシフトクロックSCLK出力状態STAT3に遷移させるための回路である。
シフトレジスタ制御回路120のシフトスタート信号生成回路122は、シフトスタート信号STを生成する。シフトスタート信号生成回路122は、DFFbの立ち上がりを検出し、ディレイ素子124の遅延時間の長さのパルス幅を有するシフトスタート信号STを生成する。
シフトレジスタ制御回路120は、DFFbの出力とドットクロックCPHとの論理積を、シフトクロックSCLKとして出力する。
シフトレジスタ制御回路120は、DFFbの出力とドットクロックCPHとの否定論理積結果に基づいて、シフトレジスタ110のシフト出力SFOkを取り込むことで、データフル信号Fullを生成する。
そして、垂直同期信号VSYNC、モード設定信号MODE、及びデータフル信号Fullを用いて、第1又は第2のモードにおいてシフトクロックSCLK出力停止状態STAT4又はシフトクロックSCLK出力継続状態STAT5に遷移させるシフトクロック停止制御信号SCLKendを生成する。シフトクロック停止制御信号SCLKendに基づいて、DFFa、Dffb、及びシフトスタート信号生成回路122を初期化することで、シフトクロックSCLK出力停止状態STAT4に遷移させる。シフトクロックSCLK出力継続状態STAT5に遷移させる場合には、シフトクロック停止制御信号SCLKendにより、DFFa、Dffb、及びシフトスタート信号生成回路122を初期化しないようにする。
図11に、図10に示すシフトレジスタ制御回路120の動作タイミングの一例を示す。図11では、kが4の場合で、第1のモードにおける動作タイミング例を示している。また図示の簡略化のため、垂直走査期間は1水平走査期間だけを含むものとする。
垂直同期信号VSYNCがHレベルである垂直走査期間では、水平同期信号HSYNCがLレベルからHレベルに変化して1水平走査期間が開始されると、シフトクロックSCLKが出力される。そして、シフト出力SFO4によって、データフル信号Fullがアクティブとなる。これにより、1水平走査分の表示データが取り込まれた後は、シフトクロックSCLKの供給が停止されている。
そして、垂直同期信号VSYNCがLレベルである垂直帰線期間では、シフトクロック停止制御信号SCLKendが変化し、シフトクロックSCLKの供給が再開される。
以上のように制御されるシフトレジスタ110のシフト出力に基づいて、表示データバス100上の表示データがデータラッチ140に取り込まれる。
表示ドライバ30では、駆動回路150が、データラッチ140に取り込まれた表示データに基づいてデータ線を駆動する。
より具体的には、表示ドライバ30は、図3に示すように、更にラインラッチ160、基準電圧発生回路170、電圧選択回路180を含む。
ラインラッチ160は、水平同期信号HSYNCに基づいて、データラッチ140にラッチされた1水平走査分の表示データをラッチする。
基準電圧発生回路170は、各基準電圧が各表示データに対応する複数の基準電圧を生成する。より具体的には、基準電圧発生回路170は、高電位側の電源電圧VDDHと、低電位側の電源電圧VSSHとに基づいて、各基準電圧が、複数ビットの表示データに対応する複数の基準電圧を生成する。
電圧選択回路180は、ラインラッチ160から出力される表示データに対応した駆動電圧を、データ線ごとに生成する。より具体的には、電圧選択回路180は、基準電圧発生回路170によって生成された複数の基準電圧の中から、ラインラッチ160から出力された1出力分の表示データに対応した基準電圧を選択し、選択した基準電圧を駆動電圧として出力する。
駆動回路150は、電圧選択回路180から出力された駆動電圧に基づいて、液晶表示パネル20のデータ線を駆動する。より具体的には、駆動回路150は、電圧選択回路180によってデータ線ごとに生成された駆動電圧に基づいて、各データ線を駆動する。駆動回路150は、各データ線駆動回路が各データ線に対応した複数のデータ線駆動回路DRV−1〜DRV−Nを含む。データ線駆動回路DRV−1〜DRV−Nのそれぞれは、ボルテージフォロワ接続された演算増幅器により構成される。
例えば、1画素分の表示データがRGB各色6ビットの計18ビットで構成される場合、表示データバス100は18ビットのバス幅を有する。そして、データラッチ140は、シフトレジスタ110の各シフト出力に基づいて、18ビット単位で表示データを取り込む。更に、ラインラッチ160が、水平同期信号HSYNCに基づいてデータラッチ140に取り込まれた1水平走査分の表示データをラッチする。
図12に、基準電圧発生回路、電圧選択回路、駆動回路の構成の概要を示す。ここでは、1出力あたりの構成のみを示す。図12では、例えば1画素を構成する6ビットのR信号を出力する構成を示す。他の出力も同様の構成で実現できる。また、極性反転信号POLに同期して、画素電極と対向電極との間の印加電圧の極性を反転させる極性反転駆動を行う場合の構成例を示している。
基準電圧発生回路170は、高電位側の電源電圧VDDHと、低電位側の電源電圧VSSHとの間に、抵抗回路が接続される。そして、基準電圧発生回路170は、高電位側の電源電圧VDDH及び低電位側の電源電圧VSSHの間の電圧を抵抗回路により分割した複数の分割電圧を、基準電圧V0〜V63として生成する。なお、極性反転駆動の場合、実際には極性が正の場合と負の場合とで電圧が対称とならないため、正極性用の基準電圧と、負極性用の基準電圧とが生成される。図12では、その一方を示している。
電圧選択回路180−1は、ROMデコーダ回路により実現することができる。電圧選択回路180−1は、6ビットの表示データに基づいて、基準電圧V0〜V63のうちいずれか1つを選択して選択電圧Vsとしてデータ線駆動回路DRV−1に出力する。なお、他のデータ線駆動回路DRV−2〜DRV−Nについても、同様に、対応する6ビットの表示データに基づいて選択された電圧が出力される。
電圧選択回路180−1は、反転回路182−1を含む。反転回路182−1は、極性反転信号POLに基づいて表示データを反転する。そして、電圧選択回路180−1には、6ビットの表示データD0〜D5と、6ビットの反転表示データXD0〜XD5とが入力される。反転表示データXD0〜XD5は、表示データD0〜D5をそれぞれビット反転したものである。そして、電圧選択回路180−1において、基準電圧発生回路220により生成された多値の基準電圧V0〜V63のうちのいずれか1つが表示データに基づいて選択される。
例えば極性反転信号POLの論理レベルがHのとき、6ビットの表示データD0〜D5「000010」(=2)に対応して、基準電圧V2が選択される。また例えば極性反転信号POLの論理レベルがLのとき、表示データD0〜D5を反転した反転表示データXD0〜XD5を用いて基準電圧を選択する。即ち、反転表示データXD0〜XD5が「111101」(=61)となり、基準電圧V61が選択される。
このようにして電圧選択回路180−1により選択された選択電圧Vsは、データ線駆動回路DRV−1に供給される。
そして、データ線駆動回路DRV−1は、選択電圧Vsに基づいて出力線OL−1を駆動する。出力線OL−1は、例えば液晶表示パネル20のデータ線DL1に接続される。
2.1 第1の変形例
図10に示すシフトレジスタ制御回路120では、垂直帰線期間ごとにシフトレジスタ110にシフトクロックSCLKを供給していたが、これに限定されるものではない。第1の変形例におけるシフトレジスタ制御回路は、複数の垂直走査期間のうちいずれか1つの垂直走査期間と、該垂直走査期間の次の垂直走査期間との間の垂直帰線期間において、シフトレジスタ110にシフトクロックSCLKを供給する。即ち、第1の変形例におけるシフトレジスタ制御回路は、複数の垂直帰線期間のうちの1つの垂直帰線期間においてのみ、シフトレジスタ110にシフトクロックSCLKを供給する。こうすることで、垂直帰線期間におけるシフトレジスタ110のシフト動作に伴う消費電力を大幅に削減できる。しかも、人間の眼では1垂直走査期間内の表示の乱れを認識できないため、複数の垂直帰線期間ごとに表示の乱れを解消できれば問題ない場合に有効である。
図13に、第1の変形例におけるシフトレジスタ制御回路の構成例の回路図を示す。
図3に示す表示ドライバ30は、シフトレジスタ制御回路120に代えて、第1の変形例におけるシフトレジスタ制御回路200を採用することができる。そのため図13では、シフトレジスタ110の構成例の回路図も示している。なお、図3、図4及び図10と同一部分には同一符号を付し、適宜説明を省略する。
図3に示すシフトレジスタ制御回路120と異なり、シフトレジスタ制御回路200は、カウンタ210、フレーム周期設定レジスタ212、コンパレータ214を含む。
カウンタ210は、垂直同期信号VSYNCの立ち上がり又は立ち下がりをカウントし、そのカウント値をコンパレータ214に出力する。カウンタ210は、リセット信号XRESにより初期化される。
フレーム周期設定レジスタ212の設定値は、表示コントローラ38によって設定される。
コンパレータ214は、カウンタ210のカウント値と、フレーム周期設定レジスタ212の設定値とを比較し、比較結果に対応したパルスを出力する。コンパレータ214は、例えば比較結果がカウント値と設定値とが一致したとき、パルスを出力する。
そして、データフル信号Fullとコンパレータ214の比較結果とに基づいてシフトクロック停止制御信号SCLKendが生成される。
図14に、図13に示すシフトレジスタ制御回路200の動作タイミング例を模式的に示す。図14では、kが4の場合で、第1のモードにおける動作タイミング例を示している。また図示の簡略化のため、垂直走査期間は1水平走査期間だけを含むものとする。
上述のように生成されたシフトクロック停止制御信号SCLKendを用いることで、複数の垂直帰線期間のうち1つの垂直帰線期間のみ、シフトレジスタ110にシフトクロックSCLKが供給される。
2.2 第2の変形例
第2の変形例におけるシフトレジスタ制御回路は、垂直帰線期間において、シフトレジスタ110の複数のフリップフロップを初期化する。こうすることで、シフトレジスタ110のシフト動作を行うことなく、静電気等に起因するデータによる影響を解消し、静電気等に起因する表示の乱れを防止できる。
図15に、第2の変形例におけるシフトレジスタ制御回路の構成例の回路図を示す。
図3に示す表示ドライバ30は、シフトレジスタ制御回路120に代えて、第2の変形例におけるシフトレジスタ制御回路240を採用することができる。そのため図15では、シフトレジスタ110の構成例の回路図も示している。但し、図3、図4及び図10と同一部分には同一符号を付し、適宜説明を省略する。
図3に示すシフトレジスタ制御回路120と異なり、シフトレジスタ制御回路240では、垂直同期信号VSYNCを用いて、シフトレジスタ110のDFF1〜DFFkが初期化される。
また図15では、モード設定信号MODEによって設定されるモードに関わらず、データフル信号Fullに基づいてシフトクロックSCLKの供給が停止され、シフト動作に伴う消費電力の削減が行われる。
2.3 第3の変形例
図15に示すシフトレジスタ制御回路240では、垂直帰線期間ごとにシフトレジスタ110のDFF1〜DFFkを初期化していたが、これに限定されるものではない。第3の変形例におけるシフトレジスタ制御回路は、複数の垂直走査期間のうちいずれか1つの垂直走査期間と、該垂直走査期間の次の垂直走査期間との間の垂直帰線期間において、シフトレジスタ110のDFF1〜DFFkを初期化する。こうすることで、シフトレジスタ110のDFF1〜DFFkの初期化に伴う消費電力を大幅に削減できる。しかも、人間の眼では1垂直走査期間内の表示の乱れを認識できないため、複数の垂直帰線期間ごとに表示の乱れを解消できれば問題ない場合に有効である。
図16に、第3の変形例におけるシフトレジスタ制御回路の構成例の回路図を示す。
図3に示す表示ドライバ30は、シフトレジスタ制御回路120に代えて、第3の変形例におけるシフトレジスタ制御回路250を採用することができる。そのため図16では、シフトレジスタ110の構成例の回路図も示している。但し、図3、図4、図10及び図13と同一部分には同一符号を付し、適宜説明を省略する。
図15に示すシフトレジスタ制御回路240と異なり、シフトレジスタ制御回路250は、カウンタ210、フレーム周期設定レジスタ212、コンパレータ214を含む。
コンパレータ214は、カウンタ210のカウント値と、フレーム周期設定レジスタ212の設定値とを比較し、比較結果に対応したパルスを出力する。
そして、コンパレータ214の比較結果を用いて、シフトレジスタ110のDFF1〜DFFkが初期化される。こうすることで、複数の垂直帰線期間のうち1つの垂直帰線期間のみ、シフトレジスタ110にDFF1〜DFFkが初期化される。
また図16では、モード設定信号MODEによって設定されるモードに関わらず、データフル信号Fullに基づいてシフトクロックSCLKの供給が停止され、シフト動作に伴う消費電力の削減が行われる。
なお、本発明は上述した実施の形態に限定されるものではなく、本発明の要旨の範囲内で種々の変形実施が可能である。例えば、本発明は上述の液晶表示パネルの駆動に適用されるものに限らず、エレクトロクミネッセンス、プラズマディスプレイ装置の駆動に適用可能である。また、パッシブマトリックス型液晶パネルの駆動にも適用できる。
また、本発明のうち従属請求項に係る発明においては、従属先の請求項の構成要件の一部を省略する構成とすることもできる。また、本発明の1の独立請求項に係る発明の要部を、他の独立請求項に従属させることもできる。
本実施形態における表示ドライバを含むアクティブマトリックス型の液晶表示装置の構成例の概要を示す図。 本実施形態における表示ドライバを含むアクティブマトリックス型の液晶表示装置の他の構成例の概要を示す図。 本実施形態における表示ドライバの構成の概要のブロック図。 表示データバス、シフトレジスタ、及びデータラッチ140の構成例の回路図。 図4のシフトレジスタ及びデータラッチの動作の一例のタイミング図。 本実施形態における垂直帰線期間の説明図。 本実施形態におけるモード設定レジスタの説明図。 低消費モードの動作を説明するための状態遷移図の一例を示す図。 非低消費モードの動作を説明するための状態遷移図の一例を示す図。 本実施形態におけるシフトレジスタ制御回路の構成例の回路図。 図10のシフトレジスタ制御回路の動作の一例のタイミング図。 基準電圧発生回路、電圧選択回路、駆動回路の構成の概要を示す図。 第1の変形例におけるシフトレジスタ制御回路の構成例の回路図。 図13のシフトレジスタ制御回路の動作例を模式的に示すタイミング図。 第2の変形例におけるシフトレジスタ制御回路の構成例の回路図。 第3の変形例におけるシフトレジスタ制御回路の構成例の回路図。
符号の説明
30 表示ドライバ、100 表示データバス、110 シフトレジスタ、
120 シフトレジスタ制御回路、140 データラッチ、150 駆動回路、
160 ラインラッチ、170 基準電圧発生回路、180 電圧選択回路、
190 モード設定レジスタ、CPH ドットクロック、D 表示データ、
EIO イネーブル入出力信号、HSYNC 水平同期信号、
LAT1〜LATk、ラッチデータ、MODE モード設定信号、
ST シフトスタート信号、SCLK シフトクロック、
SFO1〜SFOk シフト出力、VSYNC 垂直同期信号、XRES リセット信号

Claims (8)

  1. 複数の走査線と、複数のデータ線と、複数の画素とを含む表示パネルの前記複数のデータ線を、表示データに基づいて駆動する表示ドライバであって、
    前記複数のデータ線の並び順序に対応して前記表示データが供給される表示データバスと、
    直列に接続された複数のフリップフロップを有し、シフトクロックに基づいてシフトスタート信号をシフトして各フリップフロップからシフト出力を出力するシフトレジスタと、
    前記シフトクロック及び前記シフトスタート信号を前記シフトレジスタに供給するシフトレジスタ制御回路と、
    各フリップフロップが前記シフトレジスタのシフト出力に基づいて前記表示データバス上の前記表示データを取り込む複数のフリップフロップを有するデータラッチと、
    前記データラッチに取り込まれた前記表示データに基づいて前記複数のデータ線を駆動する駆動回路と、
    を含み、
    前記シフトレジスタ制御回路は、
    前記複数の走査線が走査される垂直走査期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に、前記シフトレジスタへの前記シフトクロックの供給を停止し、
    前記垂直走査期間と次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタの保持内容をクリアすることを特徴とする表示ドライバ。
  2. 請求項1において、
    前記シフトレジスタ制御回路は、
    複数の垂直走査期間のうちいずれか1つの垂直走査期間と、該垂直走査期間の次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタに前記シフトクロックを供給することを特徴とする表示ドライバ。
  3. 請求項1又は2において、
    前記垂直帰線期間は、1水平走査期間より長い期間であることを特徴とする表示ドライバ。
  4. 複数の走査線と、複数のデータ線と、複数の画素とを含む表示パネルの前記複数のデータ線を、表示データに基づいて駆動する表示ドライバであって、
    前記複数のデータ線の並び順序に対応して前記表示データが供給される表示データバスと、
    直列に接続された複数のフリップフロップを有し、シフトクロックに基づいてシフトスタート信号をシフトして各フリップフロップからシフト出力を出力するシフトレジスタと、
    前記シフトクロック及び前記シフトスタート信号を前記シフトレジスタに供給するシフトレジスタ制御回路と、
    各フリップフロップが前記シフトレジスタのシフト出力に基づいて前記表示データバス上の前記表示データを取り込む複数のフリップフロップを有するデータラッチと、
    前記データラッチに取り込まれた前記表示データに基づいて前記複数のデータ線を駆動する駆動回路と、
    を含み、
    前記シフトレジスタ制御回路は、
    前記複数の走査線が走査される垂直走査期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に、前記シフトレジスタへの前記シフトクロックの供給を停止し、
    前記垂直走査期間と次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタの前記複数のフリップフロップを初期化して前記シフトレジスタの保持内容をクリアすることを特徴とする表示ドライバ。
  5. 請求項4において、
    前記シフトレジスタ制御回路は、
    複数の垂直走査期間のうちいずれか1つの垂直走査期間と、該垂直走査期間の次の垂直走査期間との間の垂直帰線期間において、前記シフトレジスタの前記複数のフリップフロップを初期化することを特徴とする表示ドライバ。
  6. 請求項1乃至5のいずれかにおいて、
    前記シフトレジスタ制御回路は、
    前記垂直走査期間において、前記シフトレジスタの最終段のフリップフロップのシフト出力に基づいて、前記シフトレジスタへの前記シフトクロックの供給を停止することを特徴とする表示ドライバ。
  7. 請求項1乃至6のいずれかにおいて、
    第1又は第2のモードに設定するためのモード設定レジスタを含み、
    前記シフトレジスタ制御回路は、
    前記モード設定レジスタにおいて前記第1のモードが設定されたとき、
    前記垂直走査期間において、前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に前記シフトレジスタに前記シフトクロックの供給を停止し、
    前記垂直帰線期間において、前記シフトレジスタに前記シフトクロックを供給し又は前記シフトレジスタの前記複数のフリップフロップを初期化して前記シフトレジスタの保持内容をクリアし、
    前記モード設定レジスタにおいて前記第2のモードが設定されたとき、
    前記シフトレジスタに前記シフトクロックを供給して前記シフトレジスタが1水平走査分の表示データを取り込んだ後に、前記シフトレジスタに前記シフトクロックを供給し続け又は前記シフトレジスタの前記複数のフリップフロップを初期化して前記シフトレジスタの保持内容をクリアすることを特徴とする表示ドライバ。
  8. 複数の走査線と、
    複数のデータ線と、
    各画素が、前記複数の走査線の各走査線と前記複数のデータ線の各データ線とに接続された複数の画素と、
    前記走査線を走査する走査ドライバと、
    前記複数のデータ線を駆動する請求項1乃至7のいずれか記載の表示ドライバと、
    を含むことを特徴とする電気光学装置。
JP2003277027A 2003-07-18 2003-07-18 表示ドライバ及び電気光学装置 Expired - Fee Related JP3726910B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2003277027A JP3726910B2 (ja) 2003-07-18 2003-07-18 表示ドライバ及び電気光学装置
US10/886,588 US7701425B2 (en) 2003-07-18 2004-07-09 Display driver and electro-optical device
CNB2004100692808A CN100341043C (zh) 2003-07-18 2004-07-15 显示驱动器及电光学装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003277027A JP3726910B2 (ja) 2003-07-18 2003-07-18 表示ドライバ及び電気光学装置

Publications (2)

Publication Number Publication Date
JP2005037831A true JP2005037831A (ja) 2005-02-10
JP3726910B2 JP3726910B2 (ja) 2005-12-14

Family

ID=34113757

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003277027A Expired - Fee Related JP3726910B2 (ja) 2003-07-18 2003-07-18 表示ドライバ及び電気光学装置

Country Status (3)

Country Link
US (1) US7701425B2 (ja)
JP (1) JP3726910B2 (ja)
CN (1) CN100341043C (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108140350A (zh) * 2015-09-25 2018-06-08 苹果公司 行驱动器的冗余配置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8896590B2 (en) * 2006-09-05 2014-11-25 Sharp Kabushiki Kaisha Display controller, display device, and control method for controlling display system and display device
EP2071556B1 (en) * 2006-09-29 2013-11-13 Sharp Kabushiki Kaisha Display device
TWI367475B (en) * 2007-09-27 2012-07-01 Novatek Microelectronics Corp Hod for reducing audio noise of display and driving device thereof
BRPI0822355A2 (pt) * 2008-03-19 2015-06-16 Sharp Kk Circuito de excitação de painel de display, dispositivo de display de cristal líquido, registro de deslocamento, painel de cristal líquido, e método de excitação de dispositivo de display.
JP5057335B2 (ja) * 2008-03-24 2012-10-24 株式会社ジャパンディスプレイウェスト 表示装置
JP5526597B2 (ja) * 2009-05-19 2014-06-18 ソニー株式会社 表示装置、表示方法
CN102034444B (zh) * 2009-09-30 2013-01-23 北京京东方光电科技有限公司 液晶显示器源驱动方法及驱动装置
CN109872675B (zh) * 2019-04-22 2021-03-02 京东方科技集团股份有限公司 一种串行外设接口电路、显示面板及驱动方法
US11468958B1 (en) 2021-06-11 2022-10-11 Winbond Electronics Corp. Shift register circuit and a method for controlling a shift register circuit

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05264962A (ja) 1992-03-19 1993-10-15 Sanyo Electric Co Ltd 液晶表示駆動回路
JP2759108B2 (ja) * 1993-12-29 1998-05-28 カシオ計算機株式会社 液晶表示装置
JPH08286638A (ja) * 1995-04-14 1996-11-01 Sanyo Electric Co Ltd 液晶表示装置
US5724269A (en) * 1995-08-14 1998-03-03 California Institute Of Technology Single clock cycle two-dimensional median filter
JP2776313B2 (ja) 1995-08-23 1998-07-16 日本電気株式会社 液晶表示装置
JPH0990907A (ja) 1995-09-20 1997-04-04 Matsushita Electric Ind Co Ltd 液晶表示装置
JP3403027B2 (ja) * 1996-10-18 2003-05-06 キヤノン株式会社 映像水平回路
JP3711665B2 (ja) * 1996-11-13 2005-11-02 ソニー株式会社 アクティブマトリクス表示装置
JP2982722B2 (ja) 1996-12-04 1999-11-29 日本電気株式会社 映像表示装置
JP3595153B2 (ja) * 1998-03-03 2004-12-02 株式会社 日立ディスプレイズ 液晶表示装置および映像信号線駆動手段
JP2000020026A (ja) * 1998-06-26 2000-01-21 Asahi Glass Co Ltd 画像表示装置の駆動回路
KR100653751B1 (ko) * 1998-10-27 2006-12-05 샤프 가부시키가이샤 표시 패널의 구동 방법, 표시 패널의 구동 회로 및 액정 표시 장치
JP3588007B2 (ja) * 1999-05-14 2004-11-10 シャープ株式会社 双方向シフトレジスタ、および、それを用いた画像表示装置
KR100291770B1 (ko) * 1999-06-04 2001-05-15 권오경 액정표시장치
JP3692846B2 (ja) 1999-07-21 2005-09-07 セイコーエプソン株式会社 シフトレジスタ、シフトレジスタの制御方法、データ線駆動回路、走査線駆動回路、電気光学パネル、および電子機器
TW538400B (en) * 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
KR100865542B1 (ko) * 2000-12-06 2008-10-27 소니 가부시끼 가이샤 표시장치용 타이밍 발생회로 및 이것을 탑재한 표시장치
JP3744818B2 (ja) 2001-05-24 2006-02-15 セイコーエプソン株式会社 信号駆動回路、表示装置、及び電気光学装置
JP2002351430A (ja) * 2001-05-30 2002-12-06 Mitsubishi Electric Corp 表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108140350A (zh) * 2015-09-25 2018-06-08 苹果公司 行驱动器的冗余配置
CN108140350B (zh) * 2015-09-25 2021-11-30 苹果公司 行驱动器的冗余配置
US11532259B2 (en) 2015-09-25 2022-12-20 Apple Inc. Row driver configuration

Also Published As

Publication number Publication date
JP3726910B2 (ja) 2005-12-14
CN1577477A (zh) 2005-02-09
US20050030303A1 (en) 2005-02-10
CN100341043C (zh) 2007-10-03
US7701425B2 (en) 2010-04-20

Similar Documents

Publication Publication Date Title
US7002568B2 (en) Signal drive circuit, display device, electro-optical device, and signal drive method
US7079103B2 (en) Scan-driving circuit, display device, electro-optical device, and scan-driving method
US7079122B2 (en) Scan-driving circuit, display device, electro-optical device, and driving method of the scan-driving circuit
JP4425556B2 (ja) 駆動装置およびそれを備えた表示モジュール
US7145544B2 (en) Liquid crystal display device and driving method of the same
US7746336B2 (en) Power source circuit, display driver, electro-optic device and electronic apparatus
US20020190974A1 (en) Signal drive circuit, display device, electro-optical device, and signal drive method
US7663586B2 (en) Reference voltage generation circuit, display driver, electro-optical device, and electronic instrument
KR101579272B1 (ko) 표시장치
US7573454B2 (en) Display driver and electro-optical device
KR101963381B1 (ko) 전기영동 표시장치
JP2006227272A (ja) 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP3726910B2 (ja) 表示ドライバ及び電気光学装置
JP2006243232A (ja) 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006227271A (ja) 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
KR100959780B1 (ko) 액정 표시 장치와, 이의 구동 장치 및 방법
JP2006243233A (ja) 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2008225494A (ja) 表示ドライバ及び電気光学装置
JP2007065135A (ja) 液晶表示装置
JP2003223148A (ja) 液晶表示装置の駆動方法および液晶表示装置
KR101037083B1 (ko) 액정표시장치의 구동장치 및 구동방법
JP2007065136A (ja) 液晶表示装置
JP2004061985A (ja) 液晶表示装置の駆動回路
KR101429913B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
JP2009069383A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20050119

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20050204

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050222

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050411

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050907

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050920

R150 Certificate of patent or registration of utility model

Ref document number: 3726910

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091007

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101007

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101007

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111007

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121007

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121007

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131007

Year of fee payment: 8

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees