CN1577477A - 显示驱动器及电光学装置 - Google Patents

显示驱动器及电光学装置 Download PDF

Info

Publication number
CN1577477A
CN1577477A CN200410069280.8A CN200410069280A CN1577477A CN 1577477 A CN1577477 A CN 1577477A CN 200410069280 A CN200410069280 A CN 200410069280A CN 1577477 A CN1577477 A CN 1577477A
Authority
CN
China
Prior art keywords
shift register
described shift
video data
shift
scanning period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN200410069280.8A
Other languages
English (en)
Other versions
CN100341043C (zh
Inventor
森田晶
鸟海裕一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1577477A publication Critical patent/CN1577477A/zh
Application granted granted Critical
Publication of CN100341043C publication Critical patent/CN100341043C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本发明涉及一种显示驱动器及电光学装置。该显示驱动器(30)包括:移位寄存器(110),根据移位时钟对移位开始信号进行移位,并从各个触发器输出移位输出;移位寄存器控制电路(120),用于控制移位寄存器(110);数据锁存器(140),根据移位寄存器(110)的移位输出,获取显示数据总线(100)上的显示数据;驱动电路(150),根据数据锁存器(140)的显示数据,驱动数据线。移位寄存器控制电路(120)在垂直扫描期间,向移位寄存器(110)提供移位时钟,并在移位寄存器(110)获取一个水平扫描部分的显示数据后,停止提供移位时钟;在垂直回扫期间,向移位寄存器(110)提供移位时钟,清除移位寄存器(110)的保持内容。

Description

显示驱动器及电光学装置
技术领域
本发明涉及一种显示驱动器及电光学装置。
背景技术
液晶显示装置的液晶显示面板,包括:多条扫描线;多条数据线;多个像素,各个像素连接在多条扫描线的各条扫描线以及多条数据线的各条数据线。并且,数据驱动器通过数据线将对应于显示数据的驱动电压提供给连接在扫描驱动器选择的扫描线的像素。
数据驱动器根据移位时钟将以像素单位串行输入的显示数据依次送入数据锁存器。另外,数据驱动器根据送入数据锁存器的一个水平扫描部分的显示数据驱动数据线。
但是,为了向便携式电子设备安装液晶显示装置,对于数据驱动器而言,也要求进一步降低功耗。数据驱动器,例如,在该水平扫描期间,根据显示数据来驱动数据线的同时,获取下一个水平扫描期间的显示数据。因此,数据驱动器不断地消耗电流,从而成为液晶显示装置功耗增大的重要原因。
着眼于这种数据驱动器的显示数据的获取,为实现数据驱动器低功耗化的技术,在日本专利9-90907公报(图1)中已公开。日本专利9-90907公报公开了数据驱动器降低移位时钟频率的技术。
但是,在日本专利9-90907公报所公开的技术中,在每个相邻数据线,将同一内容的显示数据送入构成数据锁存器的移位寄存器。因此,为了显示数据等的更换,总线配置面积将会加大。特别是,当灰度数目增加时,总线幅度也将增大、配线面积也进一步加大、芯片面积增加,从而导致成本变高。在每个水平扫描期间,以与现有技术不同的顺序提供显示数据,因此,要重新设计提供显示数据的显示控制器。因此,日本专利9-90907公报所公开的技术将导致高成本。
发明内容
本发明鉴于以上的技术问题,其目的在于提供一种显示驱动器以及包括该显示驱动器的电光学装置,所述显示驱动器根据获取的显示数据,以低成本且低功耗的方式驱动电光学装置的数据线。
为了解决上述问题的本发明涉及一种显示驱动器,用于根据显示数据驱动显示面板的多条数据线,该显示面板包括多条扫描线、多条数据线、多个像素。所述显示驱动器包括:显示数据总线,被提供与所述多条数据线的排列顺序相对应的所述显示数据;移位寄存器,具有串联连接的多个触发器,根据移位时钟对移位开始信号进行移位,并从各个触发器输出移位输出;移位寄存器控制电路,其将所述移位时钟以及所述移位开始信号提供给所述移位寄存器;数据锁存器,具有多个触发器,其中,各个触发器根据所述移位寄存器的移位输出,获取所述显示数据总线上的所述显示数据;驱动电路,根据送入所述数据锁存器的所述显示数据,驱动所述多条数据线。所述移位寄存器控制电路,在所述多条扫描线进行扫描的垂直扫描期间,向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,停止向所述移位寄存器提供所述移位时钟;在所述垂直扫描期间和下一个垂直扫描期间之间的垂直回扫期间,向所述移位寄存器提供所述移位时钟,从而清除所述移位寄存器的保持内容。
在本发明中,移位寄存器控制电路向移位寄存器提供了移位时钟,并在垂直扫描期间内获取显示数据之后,该移位寄存器控制电路将停止向移位寄存器提供移位时钟。由此,可以停止移位寄存器的不必要的移位动作,从而可实现低功耗化。
还有,移位寄存器控制电路在垂直回扫期间向移位寄存器提供移位时钟,因此,可以在与显示无关的期间开始移位寄存器的移位动作。例如,在获取一个水平扫描部分的显示数据后,停止移位寄存器的移位动作的情况下,例如,移位寄存器有可能获取由噪声等引起的脉冲所造成的不预期的数据。此时,可以使该不预期的数据在与显示无关的期间内由移位寄存器输出。即,可清除(清除由噪声等引起的脉冲所造成的不预期的数据)移位寄存器保持的内容。
还有,由于是利用了垂直回扫期间而不是水平回扫期间,因此,可以将伴随从移位寄存器输出因静电等引起的噪声数据时的功耗,降低到一个垂直扫描期间内的水平扫描期间数(水平扫描线数)分之一(例如,水平扫描线数为N,则功耗降到1/N)。
在根据本发明的显示驱动器中,所述移位寄存器控制电路可以在多个垂直扫描期间中的某一个垂直扫描期间与该垂直扫描期间的下一个垂直扫描期间之间的垂直回扫期间内,将所述移位时钟提供给所述移位寄存器。
根据本发明,因减小了清除移位寄存器保持内容的频率,因此,可大幅降低伴随在垂直回扫期间的移位寄存器移位动作的功耗。并且,因用肉眼无法识别出一个垂直扫描期间内的显示失真,因此,只要可以消除在多个垂直回扫期间的每个期间内的显示失真,即可有效实现低功耗化。
在根据本发明的显示驱动器中,所述垂直回扫期间可以比一个水平扫描期间长。
根据本发明,利用垂直回扫期间的移位动作,可有效防止因静电等引起的噪声所造成的显示失真。
本发明涉及一种显示驱动器,其根据显示数据驱动显示面板的多条数据线,该显示面板包括多条扫描线、多条数据线、多个像素。所述显示驱动器包括:显示数据总线,被提供与所述多条数据线的排列顺序相对应的所述显示数据;移位寄存器,具有串联连接的多个触发器,根据移位时钟对移位开始信号进行移位,并从各个触发器输出移位输出;移位寄存器控制电路,其将所述移位时钟以及所述移位开始信号提供给所述移位寄存器;数据锁存器,具有多个触发器,其中,各个触发器根据所述移位寄存器的移位输出,获取所述显示数据总线上的所述显示数据;驱动电路,根据送入所述数据锁存器的所述显示数据,驱动所述多条数据线。所述移位寄存器控制电路,在对所述多条扫描线进行扫描的垂直扫描期间,向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,停止向所述移位寄存器提供所述移位时钟;在所述垂直扫描期间和下一个垂直扫描期间之间的垂直回扫期间,初始化所述移位寄存器的所述多个触发器,从而清除所述移位寄存器的保持内容。
根据本发明,在移位寄存器控制电路向移位寄存器提供移位时钟,并获取垂直扫描期间的显示数据后,该移位寄存器控制电路将停止向移位寄存器提供移位时钟。由此,可以停止移位寄存器的不必要的移位动作,从而实现低功耗化。
移位寄存器控制电路在垂直回扫期间初始化移位寄存器,从而可清除移位寄存器的保持内容。例如,在获取一个水平扫描部分的显示数据后,停止移位寄存器的移位动作的情况下,也有可能出现例如,移位寄存器获取由噪声等引起的脉冲所造成的不预期的数据的状况。此时,可以在与显示无关的期间内,清除(清除由噪声等引起的脉冲所造成的不预期的数据)移位寄存器保持的内容。
还有,由于是利用了垂直回扫期间而不是水平回扫期间,因此,可将伴随移位寄存器初始化的功耗的增大,降低到一个水平扫描期间内的水平扫描期间数(水平扫描线数)分之一。
在根据本发明的显示驱动器中,所述移位寄存器控制电路在多个垂直扫描期间中的某一个垂直扫描期间与该垂直扫描期间的下一个垂直扫描期间之间的垂直回扫期间内,初始化所述移位寄存器的所述多个触发器。
根据本发明,因减小了清除移位寄存器保持内容的频率,因此,可大幅降低伴随在垂直回扫期间中移位寄存器初始化的功耗。并且,因用肉眼无法识别出一个垂直扫描期间内的显示失真,因此,只要消除在多个垂直回扫期间的每个期间内的显示失真,即可有效实现低功耗化。
在根据本发明的显示驱动器中,所述移位寄存器控制电路在所述垂直扫描期间,可根据所述移位寄存器的最后段的触发器的移位输出,停止向所述移位寄存器提供所述移位时钟。
根据本发明,可以用简单的结构实现停止提供移位时钟的控制。
在根据本发明的显示驱动器中,包括用于设置第一模式或者第二模式的模式设定寄存器。所述移位寄存器控制电路,在所述模式设定寄存器被设置为所述第一模式时,在所述垂直扫描期间,向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,停止向所述移位寄存器提供所述移位时钟;在所述垂直回扫期间,向所述移位寄存器提供所述移位时钟、或者初始化所述移位寄存器的所述多个触发器,从而清除所述移位寄存器的保持内容。在所述模式设定寄存器被设置为所述第二模式时,向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,继续向所述移位寄存器提供所述移位时钟或者初始化所述移位寄存器的所述多个触发器,从而清除所述移位寄存器的保持内容。
通常,垂直扫描期间是固定的期间,与其相对应,水平扫描期间则取决于显示驱动器驱动的显示面板的大小。从而,也会出现垂直回扫期间短于一个水平扫描期间的情形。在第一模式中,为了在垂直回扫期间内清除移位寄存器的内容,一个水平扫描期间是必要的。因此,当垂直回扫期间是一个水平扫描期间以上时,设定为第一模式就可以实现低功耗化、并且可防止因静电等引起的显示失真。与此相对应,当垂直回扫期间短于一个水平扫描期间时,设定为第二模式,功耗将有多多少少的增大,但是可防止因静电等引起的显示失真。由此,可以不依赖于驱动对象的显示面板,提供低功耗化、并且可防止因静电等引起的显示失真的显示驱动器。
另外,本发明涉及一种电光学装置,包括:多条扫描线;多条数据线;多个像素,其中,各个像素连接在所述多条扫描线的各条扫描线与所述多条数据线的各条数据线;扫描驱动器,用于扫描所述扫描线;上述中任一所述的显示驱动器,用于驱动所述多条数据线。
根据本发明,可以提供实现低成本、且低功耗化的电光学装置。
附图说明
图1为包括本实施例中显示驱动器的有源矩阵型液晶显示装置构成例的概要示意图。
图2为包括本实施例中显示驱动器的有源矩阵型液晶显示装置的其他构成例的概要示意图。
图3为本实施例中显示驱动器的构成概要框图。
图4为显示数据总线、移位寄存器、以及数据锁存器的构成例电路图。
图5为图4中移位寄存器以及数据锁存器的一个实例的工作时序图。
图6为本实施例中垂直回扫期间的说明图。
图7为本实施例中模式设定寄存器的说明图。
图8为说明低功耗模式工作的状态转移图的一个实例的示意图。
图9为说明非低功耗模式工作的状态转移图的一个实例的示意图。
图10为本实施例中移位寄存器控制电路构成例的电路图。
图11为图10中的移位寄存器控制电路的一个实例的工作时序图。
图12为基准电压发生电路、电压选择电路、驱动电路的构成概要示意图。
图13为第一变形例中移位寄存器控制电路构成例的电路图。
图14为图13中的移位寄存器控制电路的工作例的时序示意图。
图15为第二变形例的移位寄存器控制电路的构成例电路图。
图16为第三变形例的移位寄存器控制电路的构成例电路图。
具体实施方式
下面参照附图,对本发明的实施形态进行详细说明。以下说明的实施形态并不用于对权利要求范围内所述的本发明内容进行限定。还有,以下说明的结构的全部未必是本发明必须的结构要件。
1.液晶显示装置
在图1中示出了包括本实施例中显示驱动器的有源矩阵型液晶显示装置的构成例概要。
液晶显示装置(广义上为电光学装置)10包括液晶显示面板(广义上为显示面板、光面板)20。
液晶显示面板20形成在如玻璃衬底等上。该玻璃衬底上配置着:在Y方向上多个排列,并各自向X方向延伸的扫描线(栅极线)GL1~GLM(M为不小于2的整数);以及在X方向上多个排列,并各自向Y方向延伸的扫描线(源极线)DL1~DLN(N为不小于2的整数)。另外,在与扫描线GLm(1≤m≤M,m为整数,以下相同)和数据线DLn(1≤n≤N,n为整数,以下相同)的交叉位置相对应,设置了像素区域(像素)。在该像素范围中配置了薄膜晶体管(Thin File Transistor:以下缩写为TFT)22mn。
TFT22mn的栅极连接在扫描线GLn。TFT22mn的源电极连接在数据线DLn。TFT22mn的漏电极连接在像素电极26mn。在像素电极26mn和与之相对的对置电极28mn之间封装进液晶,从而形成液晶电容(广义上为液晶元件)24mn。可以通过像素电极26mn与对置电极28mn之间施加的电压,改变像素的透过系数。对置电极28mn上有对置电极电压Vcom。
如上所述的液晶显示面板20可以由如下方式形成。例如,将形成像素电极和TFT的第一衬底、形成对置电极的第二衬底贴在一起,并且在两衬底间封装作为电光学材料的液晶。
液晶显示装置10包括显示驱动器(狭义上为数据驱动器)30。显示驱动器30用于根据显示数据驱动液晶显示面板20的数据线DL1~DLN。
液晶显示装置10可包括栅极驱动器(扫描驱动器)32。栅极驱动器32在一个垂直扫描期间内,扫描液晶显示面板20的扫描线GL1~GLM。
液晶显示装置10包括电源电路40。电源电路40用于生成驱动数据线所必需的电压,并将其提供给显示驱动器30。电源电路40生成例如用于驱动显示驱动器30的数据线所必需的电源电压VDDH、VSSH以及显示驱动器30的逻辑部分的电压。
另外,电源电路40生成扫描扫描线时所必需的电压,并将其提供给栅极驱动器32。并且,电源电路40还生成对置电极电压Vcom。电源电路40与由显示驱动器30生成的极性反转信号POL的时序配合,向液晶显示面板20的对置电极输出周期性地重复第一高电位侧的电压VCOMH和第一低电位侧的电压VCOML的对置电极电压Vcom。
液晶显示装置10可包括显示控制器38。显示控制器38根据未在图中示出的中央处理装置(Central Processing Unit:以下缩写为CPU)等主机设定的内容,控制显示驱动器30、栅极驱动器32、和电源电路40。例如,显示控制器38用于对显示驱动器30和栅极驱动器32进行工作模式设定、并提供由内部生成的垂直同步信号以及水平同步信号。
虽然图1中的液晶显示装置10包括电源电路40和显示控制器38,但是,也可以将其中的至少一个外置在液晶显示装置10。或者,液晶显示装置10可以包括主机。
另外,显示驱动器30可以内置栅极驱动器32以及电源电路40中的至少一个。
还有,也可以将显示驱动器30、栅极驱动器32、显示控制器38以及电源电路40中的一部分或者全部集成在液晶显示面板20上。例如,在图2中,在液晶显示面板20上形成显示驱动器30以及栅极驱动器32。这样,液晶显示面板20可以包括:多条数据线;多条扫描线;多个开关元件,其连接在多条扫描线中的各条扫描线以及多条数据线中的各条数据线;显示驱动器,用于驱动多条数据线。在显示面板20的像素形成区域80中,形成多个像素。
2.显示驱动器
本实施例中的显示驱动器30,将向显示数据总线以像素单位串行提供的显示数据,送入数据锁存器。因此,显示驱动器30包括生成锁存器时钟的移位寄存器,所述锁存器时钟用于向数据锁存器送入显示数据。该移位寄存器的各段移位输出,成为锁存器时钟。从而,通过使向显示数据总线提供的显示数据的时序与移位寄存器的移位时序同步,能以期望的时序向数据锁存器串行送入各个显示数据。
在具有如上所述结构的显示驱动器30中,为实现送入显示数据时的低功耗化,停止移位寄存器的动作是行之有效的。移位寄存器根据移位时钟进行移位工作,因此,停止提供移位时钟是行之有效的。例如,在显示驱动器30中,送入第一水平扫描部分的显示数据后到开始提供下个显示数据之前,可以停止移位时钟的提供。如此一来,无须改变显示控制器38提供的显示数据的排列等,就可以用低成本实现低功耗化。
但是,有时因静电等引起的噪声,会叠加在水平同步信号HSYNC等信号上。此时,由噪声产生的脉冲,将被移位寄存器进行移位。然后,当为了低功耗化而停止提供移位时钟时,根据该脉冲变化了的数据将会留在移位寄存器内。在下一个水平扫描期间,当开始提供显示数据时,该变化了的数据在移位寄存器内被移位。因此,本来不应锁存的数据被送入数据锁存器,从而不能正常显示期望的图像。
本实施例中的显示驱动器30,在垂直扫描期间送入一个水平扫描部分的显示数据后,停止提供移位时钟的同时,在垂直扫描期间和该垂直扫描期间的下一个垂直扫描期间之间的垂直回扫期间,进行移位寄存器的移位工作。因此,可降低因不必要的移位动作引起的功耗,同时,可防止因静电等引起的噪声造成的显示失真。
图3示出了本实施例中显示驱动器30的构成概要框图。
显示驱动器30包括:显示数据总线100、移位寄存器110、移位寄存器控制电路120、数据锁存器140、驱动电路150。
将显示数据与液晶显示面板20的多条数据线的排列顺序相对应地提供给显示数据总线100。例如,按用于驱动数据线DL1的显示数据D1、用于驱动数据线DL2的显示数据D2、...、用于驱动数据线DLN的显示数据DN的顺序,串行地提供给显示数据总线100。显示数据由图1所示的显示控制器38提供。
移位寄存器110包括多个串联连接的触发器,并根据移位时钟SCLK对移位开始信号ST进行移位,从各个触发器输出移位输出SFO1~SFOk(k为不小于2的整数)。
移位寄存器控制电路120控制移位寄存器110的移位动作。更具体地,移位寄存器控制电路120通过生成移位时钟SCLK,并将移位时钟SCLK提供给移位寄存器110,可控制移位寄存器110的移位动作时序。还有,移位寄存器控制电路120可向移位寄存器110提供移位时钟SCLK、或者停止提供移位时钟SCLK。另外,移位寄存器控制电路120通过生成移位开始信号ST,并将移位开始信号ST提供给移位寄存器110,可控制移位寄存器110移位动作的起始时序。
数据锁存器140包括多个触发器,各个触发器根据移位寄存器110的移位输出获取显示数据总线100上的显示数据。
驱动电路150根据送入数据锁存器140的显示数据驱动多条数据线。
图4示出了显示数据总线100、移位寄存器110以及数据锁存器140的构成例。
移位寄存器110包括第1~第k(k为不小于2的整数)D触发器(D flip-flop:以下缩写为DFF。)。以下,将第i(1≤i≤k,i为整数)DFF表示为DFFi。各个DFF具有数据输入端D、时钟输入端C以及数据输出端Q,在时钟输入端C的输入信号的下降沿(或是上升沿、广义上为变化点),将保持数据输入端D的输入信号的逻辑电平,并将保持的逻辑电平数据经由数据输出端Q输出。移位寄存器110是由DFF1~DFFk串联连接而成。即,DFFj(1≤j≤k-1,j为整数)的数据输出端Q连接在下一段的DFF(j+1)的数据输入端D。移位输出SFOi是DFFi的数据输出端Q的信号。
向DFF1的数据输入端D输入移位开始信号ST。另外,向DFF1~DFFk的时钟输入端C共同输入移位时钟SCLK(或其反转信号)。
数据锁存器140包括第1~第k(k为不小于2的整数)锁存用D触发器。以下,将第i(1≤i≤k,i为整数)锁存用DFF表示为LDFFi。各个LDFF具有数据输入端D、时钟输入端C以及数据输出端Q,在时钟输入端C的输入信号的下降沿(或是上升沿、广义上为变化点),将保持数据输入端D的输入信号的逻辑电平,并将保持的逻辑电平的数据经由数据输出端Q输出。但是,LDFF将保持多位的数据。并且,向LDFFi的时钟输入端C提供从DFFi的数据输出端Q输出的移位输出SFOi。锁存器数据LATi为LDFFi的数据输出端Q的数据。LDFF1~LDFFk的数据输入端D共同连接在显示数据总线100。
图5示出了图4的移位寄存器110以及数据锁存器140的一例工作时序图。
移位寄存器110在移位时钟SCLK的下降沿获取作为脉冲信号的移位开始信号ST。然后,移位寄存器110与移位时钟SCLK的下降沿同步进行移位动作,依次输出各段的移位输出SFO1~SFOk。
数据锁存器140在移位寄存器110的各段的移位输出的下降沿,获取显示数据总线100上的显示数据,然后作为锁存器数据LAT1~LATk输出。
具有如上所述结构的显示驱动器30的移位寄存器控制电路120,在多条扫描线进行扫描的垂直扫描期间,向移位寄存器110提供移位时钟SCLK。并且,移位寄存器110获取一个水平扫描部分的显示数据后,将停止向移位寄存器110提供移位时钟SCLK。还有,在垂直扫描期间和下一个垂直扫描期间之间的垂直回扫期间,向移位寄存器110提供移位时钟SCLK。
图6示出了本实施例的垂直回扫期间的说明图。
水平扫描期间取决于水平同步信号HSYNC。在水平扫描期间,通过数据线向连接在被选择的扫描线的像素提供驱动电压。在图6中,水平同步信号HSYNC为高电平的期间为水平扫描期间;水平同步信号HSYNC为低电平的期间为水平回扫期间。
垂直扫描期间取决于垂直同步信号VSYNC。在垂直扫描期间,一个或者多条扫描线的每个将被依次选择。垂直扫描期间包括多个水平扫描期间以及多个水平回扫期间。在图6中,垂直同步信号VSYNC为高电平的期间为垂直扫描期间;垂直同步信号VSYNC为低电平的期间为垂直回扫期间。
从而,在显示驱动器30中,移位寄存器控制电路120在垂直扫描期间向移位寄存器110提供移位时钟SCLK,移位寄存器110获取用于该水平扫描期间的下一个水平扫描期间的显示数据。在垂直扫描期间内获取用于该下个水平扫描期间的显示数据后,停止向移位寄存器110提供移位时钟SCLK,从而可以停止移位寄存器110的移位动作,因此,可实现低功耗化。
还有,移位寄存器控制电路120在垂直回扫期间而不是水平回扫期间,向移位寄存器110提供移位时钟SCLK,从而可以在与显示无关的期间内开始移位寄存器110的移位动作。由此,在获取一个水平扫描部分的显示数据后,停止移位寄存器110的移位动作时,例如,即使移位寄存器110获取因噪声等引起的脉冲造成的不预期数据时,可以在与显示无关的期间通过移位寄存器110将该不预期数据输出。即,可以清除移位寄存器110保持的内容(清除噪声等引起的脉冲所造成的不预期数据)。因此,垂直回扫期间优选比一个水平扫描期间长。由此,可防止因静电等引起的噪声所造成的显示失真。利用垂直回扫期间而不是水平回扫期间,可以将由于从移位寄存器110输出伴随因静电等引起的噪声的数据时的功耗增加,降低到一个垂直扫描期间内的水平扫描期间数(水平扫描线数)分之一。
在本实施例的显示驱动器30中,如图3所示,包括用于设定第一模式或者第二模式的模式设定寄存器190。显示驱动器30根据模式设定寄存器190设定的模式变更进行清除移位寄存器110保持内容的控制的期间。
图7示出了模式设定寄存器190的说明图。
模式设定寄存器190的设定值是由显示控制器38设定。在模式设定寄存器190的给定位上设置了移位寄存器清除(Shift RegisterClear:SCR)位。当SCR位被设置为0时,显示驱动器30设定在第一模式;当SCR位被设置为1时,显示驱动器30设定在第二模式。
在第一模式中,移位寄存器控制电路120在获取一个水平扫描部分的显示数据后,停止提供移位时钟SCLK,另一方面,在垂直回扫期间提供移位时钟SCLK。
在第二模式中,移位寄存器控制电路120在垂直扫描期间以及垂直回扫期间均不停止提供移位时钟SCLK。
移位寄存器控制电路120切换下面所述的低功耗模式和非低功耗模式,实现上述的第一模式及第二模式的控制。在低功耗模式中,移位寄存器110获取一个水平扫描部分的显示数据后,移位寄存器控制电路120将停止向移位寄存器110提供移位时钟SCLK。在非低功耗模式中,即使在移位寄存器110获取一个水平扫描部分的显示数据后,移位寄存器控制电路120也将继续向移位寄存器110提供移位时钟SCLK。
图8示出了为说明低功耗模式的工作状态转移图的一例。
在低功耗模式中,当复位信号XRES为有效时,将变为复位状态STAT1。在复位状态STAT1中,显示驱动器30内的各部分被设置为初始状态。
在复位状态STAT1中,当水平同步信号HSYNC为有效时,将转移到输入输出使能信号EIO可输入状态STAT2。
在输入输出使能信号EIO可输入状态STAT2中,当输入输出使能信号EIO为有效时,将转移到移位时钟SCLK输出状态STAT3。即,当输入输出使能信号EIO为有效时,向移位寄存器110提供移位开始信号ST。
以转移到输入输出使能信号EIO可输入状态STAT2为条件,移位寄存器控制电路120可以开始向移位寄存器110提供移位时钟SCLK,但是,以在输入输出使能信号EIO可输入状态STAT2中,输入输出使能信号EIO成为有效为条件,移位寄存器控制电路120也可以开始向移位寄存器110提供移位时钟SCLK。
在移位时钟SCLK输出状态STAT3中,移位寄存器控制电路120向移位寄存器110提供移位时钟SCLK。因此,在移位寄存器110中进行上述的移位工作。从而,从移位寄存器110获取一个水平扫描部分的显示数据。
从移位寄存器110获取一个水平扫描部分的显示数据后,从移位寄存器110输出数据满信号Full(或者输出用于生成数据满信号Full的信号),转移到移位时钟SCLK输出停止状态STAT4。
在移位时钟SCLK输出停止状态STAT4中,根据数据满信号Full,移位寄存器控制电路120将停止向移位寄存器110提供移位时钟SCLK。
然后,在移位时钟SCLK输出停止状态STAT4中,当水平同步信号HSYNC为有效时,转移到输入输出使能信号EIO可输入状态STAT2。
图9示出了为说明非低功耗模式的状态转移图的一例。但是,对与图8所示的低功耗模式相同部分将标记同一符号,并省略适当说明。
在非低功耗模式中的复位状态STAT1、输入输出使能信号EIO可输入状态STAT2以及移位时钟SCLK输出状态STAT3的状态转移,与图8所示的低功耗模式的状态转移相同,因此省略其说明。
在非低功耗模式中,当移位时钟SCLK输出状态STAT3的数据满信号Full为有效时,转移到移位时钟SCLK输出继续状态STAT5。
在移位时钟SCLK输出继续状态STAT5中,移位寄存器控制电路120将不停止向移位寄存器110提供移位时钟SCLK,而继续提供移位时钟SCLK。
当移位时钟SCLK输出继续状态STAT5的水平同步信号HSYNC为有效时,转移到输入输出使能信号EIO可输入状态STAT2。
移位寄存器控制电路120在第一模式中的垂直扫描期间(垂直同步信号VSYNC为高电平的期间)以低功耗模式控制;而在垂直回扫期间(垂直同步信号VSYNC为低电平的期间)以非低功耗模式控制。
即,移位寄存器控制电路120在第一模式中的垂直扫描期间,向移位寄存器110提供移位时钟SCLK,使移位寄存器110获取一个水平扫描部分的显示数据后,停止向移位寄存器110提供移位时钟SCLK;而在垂直回扫期间,向移位寄存器110提供移位时钟SCLK。
移位寄存器控制电路120在第二模式中以非低功耗模式控制。因此,即使在垂直回扫期间,移位寄存器控制电路120也向移位寄存器110提供移位时钟SCLK。
即,移位寄存器控制电路120在垂直扫描期间,向移位寄存器110提供移位时钟SCLK,使移位寄存器110获取一个水平扫描部分的显示数据后,也向移位寄存器110提供移位时钟SCLK。
通常,垂直扫描期间是固定的期间,与此相对应,水平扫描期间则取决于显示驱动器30所驱动的显示面板20的大小。从而,也会出现垂直回扫期间短于一个水平扫描期间的情形。如上所述,在第一模式中,为了在垂直回扫期间内清除移位寄存器110的内容,一个水平扫描期间是必要的。因此,当垂直回扫期间是一个水平扫描期间以上的期间时,通过设定为第一模式就可以实现低功耗化、并且可防止因静电等引起的显示失真。与此相对应,当垂直回扫期间短于一个水平扫描期间时,设定为第二模式,功耗将有多多少少的增大,但是可防止静电等引起的显示失真。
图10示出了移位寄存器控制电路120的构成例电路图。图10也示出了移位寄存器110的构成例电路图。但是,对与图3和图4相同部分标记了相同符号,并省略其适当说明。
复位信号XRES、水平同步信号HSYNC、垂直同步信号VSYNC、模式设定信号MODE、输入输出使能信号EIO以及点时钟CPH被输入到移位寄存器控制电路120。
复位信号XRES是用于初始化移位寄存器控制电路120的信号。水平同步信号HSYNC是用于规定一个水平扫描期间的信号。垂直同步信号VSYNC是用于规定一个垂直扫描期间的信号。模式设定信号MODE是具有与如图3及图7所示的模式设定寄存器190的SCR位的值相对应的逻辑电平的信号。输入输出使能信号EIO是用于指示显示数据的供给开始的信号。移位开始信号ST是利用输入输出使能信号EIO产生的。点时钟CPH是时钟。提供给像素单位的显示数据与点时钟CPH同步地被输出到显示数据总线100。
DFFa、DFFb是用于检测水平同步信号HSYNC输入后的预定顺序的电路。更具体地,DFFa是用于如图8及图9所示,从复位状态STAT1转移到输入输出使能信号EIO可输入状态STAT2的电路。DFFb如图8及图9所示,是为从输入输出使能信号EIO可输入状态STAT2转移到移位时钟SCLK输出状态STAT3的电路。
移位寄存器控制电路120的移位开始信号生成电路122,将生成移位开始信号ST。移位开始信号生成电路122检测出DFFb的上升沿,从而生成移位开始信号ST,其脉冲宽度是延迟元件124的延长时间长度。
移位寄存器控制电路120将DFFb的输出与点时钟CPH的逻辑乘作为移位时钟SCLK输出。
移位寄存器控制电路120根据DFFb的输出与点时钟CPH的逻辑乘结果的非值,获取移位寄存器110的移位输出SFOk,从而生成数据满信号Full。
然后,利用垂直同步信号VSYNC、模式设定信号MODE以及数据满信号Full,在第一或第二模式中,生成使之转移到移位时钟SCLK输出停止状态STAT4或者移位时钟SCLK输出继续状态STAT5的移位时钟停止控制信号SCLKend。根据移位时钟控制信号SCLKend,初始化DFFa、DFFb以及移位开始信号生成电路122,从而转移到移位时钟SCLK输出停止状态STAT4。而转移到移位时钟SCLK输出继续状态STAT5时,根据移位时钟停止控制信号SCLKend,对DFFa、DFFb以及移位开始信号生成电路122不进行初始化。
图11示出了图10所示的移位寄存器控制电路120的一例工作时序。在图11中,示出了k为4时的第一模式的工作时序的例子。为了简化图示,垂直扫描期间仅包括了一个水平扫描期间。
在垂直同步信号VSYNC为高电平的垂直扫描期间中,水平同步信号HSYNC从低电平向高电平变化而开始一个水平扫描期间,则输出移位时钟SCLK。然后,根据移位输出SFO4,数据满信号Full将变为有效。由此,在获取一个水平扫描部分的显示数据后,将停止提供移位时钟SCLK。
在垂直同步信号VSYNC为低电平的垂直回扫期间中,移位时钟停止控制信号SCLKend将发生变化,恢复提供移位时钟SCLK。
根据以上方式控制的移位寄存器110的移位输出,显示数据总线100上的显示数据将送入数据锁存器140。
在显示驱动器30中,驱动电路150根据送入数据锁存器140的显示数据驱动数据线。
更具体地,显示驱动器30如图3所示,还包括线锁存器160、基准电压发生电路170、电压选择电路180。
线锁存器160根据水平同步信号HSYNC,对被数据锁存器140锁存的一个水平扫描部分的显示数据进行锁存。
基准电压发生电路170生成多个基准电压,其中各个基准电压对应于各个显示数据。更具体地,基准电压发生电路170根据高电位侧电源电压VDDH和低电位侧电源电压VSSH生成对应于由多位构成的各显示数据的多个基准电压。
电压选择电路180在每个数据线上生成对应于从线锁存器160输出的显示数据的驱动电压。更具体地,电压选择电路180从由基准电压发生电路170生成的多个基准电压中,选择对应于从线锁存器160输出的一个输出部分的显示数据基准电压,并将选择的基准电压作为驱动电压输出。
驱动电路150根据由电压选择电路180输出的驱动电压驱动液晶显示面板20。更具体地,驱动电路150根据由电压选择电路180在每个数据线上生成的驱动电压驱动各条数据线。驱动电路150包括多条数据线驱动电路DRV-1~DRV-N,各条数据线驱动电路对应于各条数据线。驱动线驱动电路DRV-1~DRV-N的每个电路,是由连接在电压输出器的运算放大器构成的。
例如,一个像素部分的显示数据,由RGB各色为6位、总计为18位构成时,显示数据总线100具有18位总线宽度。数据锁存器140根据移位寄存器110的各移位输出,以18位为单位获取显示数据。线锁存器160根据水平同步信号HSYNC,对从数据锁存器140中获取的一个水平扫描部分的显示数据进行锁存。
图12示出了基准电压发生电路、电压选择电路、驱动电路的构成概要。在此,仅示出了一个输出单位的构成。在图12中,示出了输出例如构成一个像素的6位的R信号的结构。其他输出也可以由同样的结构实现。另外,还示出了极性反转驱动时的构成例,其与极性反转信号POL同步、进行像素电极与对置电极间施加电压的极性反转。
基准电压发生电路170在高电位侧电源电压VDDH与低电位侧电源电压VSSH之间连接有电阻电路。另外,基准电压发生电路170将由电阻电路对高电位侧电源电压VDDH及低电位侧电源电压VSSH分压,并将得到的多个分压电压作为基准电压V0~V63输出。而当极性反转驱动时,实际上极性为正和为负时的电压将不对称,因而,应生成用于正极性的基准电压以及负极性的基准电压。图12示出了其中之一。
电压选择电路180-1可以由ROM译码电路实现。电压选择电路180-1根据6位的显示数据从基准电压V0~V63中选出其中之一作为选择电压Vs,并将它输出在数据线驱动电路DRV-1。并且,对其他数据线驱动电路DRV-2~DRV-N也同样输出对应于根据6位显示数据选择的电压。
电压选择电路180-1包括反转电路182-1。反转电路182-1,根据极性反转信号POL对显示数据进行反转。还有,向电压选择电路180-1输入6位的显示数据D0~D5和6位的反转显示数据XD0~XD5。反转显示数据XD0~XD5是对显示数据D0~D5位反转得到的。在电压选择电路180-1中,根据显示数据选择出由基准电压发生电路170产生的多值基准电压V0~V63中的某一个。
例如,当极性反转信号POL的逻辑电平为高时,对应6位的显示数据D0~D5“000010”(=2),基准电压V2将被选择。再如,当极性反转信号POL的逻辑电平为低时,利用将显示数据D0~D5反转得到的反转显示数据XD0~XD5选择基准电压。即,当反转显示数据XD0~XD5为“111101”(=61)时,基准电压V61将被选择。
如此,由电压选择电路180-1选择的选择电压Vs被提供给数据线驱动电路DRV-1。
另外,数据线驱动电路DRV-1将根据选择电压Vs驱动输出线OL-1。输出线OL-1,连接在例如液晶显示面板20的数据线DL1。
3.第一变形例
在图10中所示的移位寄存器控制电路120中,在每个垂直回扫期间向移位寄存器110提供移位时钟SCLK,但是,并非仅限定于此。第一变形例中的移位寄存器控制电路,在多个垂直扫描期间中任意一个垂直扫描期间与该垂直扫描期间的后一个垂直扫描期间的垂直回扫期间,向移位寄存器110提供移位时钟SCLK。即,第一变形例中的移位寄存器控制电路,只在多个垂直回扫期间中的一个垂直回扫期间内,向移位寄存器110提供移位时钟SCLK。由此,将大幅减小因在垂直回扫期间中的移位寄存器110的移位动作引起的功耗。并且,因用肉眼无法识别出一个垂直扫描期间内的显示失真,因此,只要消除在多个垂直回扫期间的每个期间内的显示失真,即可有效实现低功耗化。
图13示出了第一变形例中移位寄存器控制电路构成例的电路图。
图3所示的显示驱动器30,可以用第一变形例中移位寄存器控制电路200代替移位寄存器控制电路120。为此,图13也示出了移位寄存器110的构成例电路图。但是,对与图3、图4及图10中相同部分将标记相同符号,且省略其适当说明。
与图3所示的移位寄存器控制电路120不同,移位寄存器控制电路200包括:计数器210、帧周期设定寄存器212、比较器214。
计数器210对垂直同步信号VSYNC的上升沿或下降沿进行计数,并将计数值输出到比较器214。计数器210由复位信号XRES进行初始化。
帧周期设定寄存器212的设定值是由显示控制器38设定的。
比较器214对计数器210的计数值与帧周期设定寄存器212的设定值进行比较,并输出对应于比较结果的脉冲。比较器214,例如,当比较结果是计数值与设定值相一致时,将输出脉冲。
还有,根据数据满信号Full与比较器214的比较结果,生成移位时钟停止控制信号SCLKend。
图14示出了图13所示的移位寄存器控制电路200工作例的时序图。在图14中,示出了当K为4时的第一模式的工作时序实例。为简化图示,垂直扫描期间只包括了一个水平扫描期间。
利用如上所述方式生成的移位时钟停止控制信号SCLKend,在多个垂直回扫期间中的一个垂直回扫期间,向移位寄存器110提供移位时钟SCLK。
4.第二变形例
第二变形例中移位寄存器控制电路,在垂直回扫期间内初始化移位寄存器110的多个触发器。由此,移位寄存器110将不必进行移位工作,就可消除因静电等引起的数据影响,并防止静电等引起的显示失真。
图15示出了第二变形例中移位寄存器控制电路构成例的电路图。
图3所示的显示驱动器30,可以用第二变形例中移位寄存器控制电路240代替移位寄存器控制电路120。为此,图15也示出了移位寄存器110的构成例电路图。但是,对与图3、图4及图10中相同部分将标记相同符号,且省略其适当说明。
与图3所示的移位寄存器控制电路120不同,移位寄存器控制电路240利用垂直同步信号VSYNC,初始化移位寄存器110的DFF1~DFFk。
另外,在图15中,与由模式设置信号MODE设定的模式无关,而是根据数据满信号Full停止提供移位时钟SCLK,从而降低伴随移位动作的功耗。
5.第三变形例
图15所示的移位寄存器控制电路240,在每个垂直回扫期间内初始化移位寄存器110的DFF1~DFFk,但是,并非仅限定于此。第三变形例中的移位寄存器控制电路,在多个垂直扫描期间中任意一个垂直扫描期间与该垂直扫描期间的后一个垂直扫描期间的垂直回扫期间,初始化移位寄存器110的DFF1~DFFk。由此,将大幅减小因初始化移位寄存器110的DFF1~DFFk引起的功耗。并且,因用肉眼无法识别出一个垂直扫描期间内的显示失真,因此,只要消除在多个垂直回扫期间的每个期间内的显示失真,即可有效实现低功耗化。
图16示出了第三变形例中移位寄存器控制电路构成例的电路图。
图3所示的显示驱动器30,可以用第三变形例中移位寄存器控制电路250代替移位寄存器控制电路120。为此,图16也示出了移位寄存器110的构成例电路图。但是,对与图3、图4、图10及图13中相同部分将标记相同符号,且省略其适当说明。
与图15所示的移位寄存器控制电路240不同,移位寄存器控制电路250,包括:计数器210、帧周期设定寄存器212、比较器214。
比较器214对计数器210的计数值与帧周期设定寄存器212的设定值进行比较,并输出对应于比较结果的脉冲。
还有,利用比较器214的比较结果初始化移位寄存器110的DFF1~DFFk。由此,只在多个垂直回扫期间中的一个垂直回扫期间,初始化移位寄存器110的DFF1~DFFk。
另外,在图16中,与由模式设置信号MODE设定的模式无关,而是根据数据满信号Full停止提供移位时钟SCLK,从而降低伴随移位动作的功耗。
本发明并不限于上述实施例,可以在本发明的要点范围内进行种种的变形实施例。例如,本发明并不只限于适合驱动上述液晶显示面板,同样适用于电致发光、等离子显示装置的驱动。另外,也适用于无源矩阵型液晶面板的驱动。
另外,根据本发明中的从属权利要求的技术方案,可以省略从属权利要求的组成要件的一部分。并且,根据本发明的一个独立权利要求的技术方案的主要部分也可以从属于其他独立权利要求。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。

Claims (9)

1.一种显示驱动器,用于根据显示数据驱动显示面板的多条数据线,所述显示面板包括多条扫描线、所述多条数据线、以及多个像素,所述显示驱动器包括:
显示数据总线,被提供与所述多条数据线的排列顺序相对应的所述显示数据;
移位寄存器,具有串联连接的多个触发器,根据移位时钟对移位开始信号进行移位,并从各个触发器输出移位输出;
移位寄存器控制电路,用于将所述移位时钟以及所述移位开始信号提供给所述移位寄存器;
数据锁存器,具有多个触发器,其中,各个触发器根据所述移位寄存器的移位输出,获取所述显示数据总线上的所述显示数据;
驱动电路,根据所述数据锁存器获取的所述显示数据,驱动所述多条数据线,
所述移位寄存器控制电路,
在扫描所述多条扫描线的垂直扫描期间,向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,停止向所述移位寄存器提供所述移位时钟;
在所述垂直扫描期间和下一个垂直扫描期间之间的垂直回扫期间,向所述移位寄存器提供所述移位时钟,从而清除所述移位寄存器的保持内容。
2.根据权利要求1所述的显示驱动器,其特征在于:所述移位寄存器控制电路在垂直回扫期间,将所述移位时钟提供给所述移位寄存器,所述垂直回扫期间是指在多个垂直扫描期间中的某一个垂直扫描期间与该垂直扫描期间的下一个垂直扫描期间之间的期间。
3.根据权利要求1所述的显示驱动器,其特征在于:所述垂直回扫期间比一个水平扫描期间长。
4.一种显示驱动器,用于根据显示数据驱动显示面板的多条数据线,所述显示面板包括多条扫描线、所述多条数据线、多个像素,所述显示驱动器包括:
显示数据总线,被提供与所述多条数据线的排列顺序相对应的所述显示数据;
移位寄存器,具有串联连接的多个触发器,根据移位时钟对移位开始信号进行移位,并从各个触发器输出移位输出;
移位寄存器控制电路,用于将所述移位时钟以及所述移位开始信号提供给所述移位寄存器;
数据锁存器,具有多个触发器,其中,各个触发器根据所述移位寄存器的移位输出,获取所述显示数据总线上的所述显示数据;
驱动电路,根据被所述数据锁存器获取的所述显示数据,驱动所述多条数据线,
所述移位寄存器控制电路,
在扫描所述多条扫描线的垂直扫描期间,向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,停止向所述移位寄存器提供所述移位时钟;
在所述垂直扫描期间和下一个垂直扫描期间之间的垂直回扫期间,初始化所述移位寄存器的所述多个触发器,从而清除所述移位寄存器的保持内容。
5.根据权利要求4所述的显示驱动器,其特征在于:所述移位寄存器控制电路在多个垂直扫描期间中的某一个垂直扫描期间与该垂直扫描期间的下一个垂直扫描期间之间的垂直回扫期间,初始化所述移位寄存器的所述多个触发器。
6.根据权利要求1所述的显示驱动器,其特征在于:所述移位寄存器控制电路在所述垂直扫描期间,可根据所述移位寄存器的最后级的触发器的移位输出,停止向所述移位寄存器提供所述移位时钟。
7.根据权利要求1所述的显示驱动器,其特征在于:
包括用于设置第一模式或者第二模式的模式设定寄存器,
所述移位寄存器控制电路,
在所述模式设定寄存器被设置为所述第一模式时,
在所述垂直扫描期间,向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,停止向所述移位寄存器提供所述移位时钟;
在所述垂直回扫期间,向所述移位寄存器提供所述移位时钟或者初始化所述移位寄存器的所述多个触发器,从而清除所述移位寄存器的保持内容,
在所述模式设定寄存器被设置为所述第二模式时,
向所述移位寄存器提供所述移位时钟,并使所述移位寄存器获取一个水平扫描部分的显示数据后,继续向所述移位寄存器提供所述移位时钟或者初始化所述移位寄存器的所述多个触发器,从而清除所述移位寄存器的保持内容。
8.一种电光学装置,包括:
多条扫描线;
多条数据线;
多个像素,其中,各个像素连接在所述多条扫描线的各条扫描线与所述多条数据线的各条数据线;
扫描驱动器,用于扫描所述扫描线;
如权利要求1所述的显示驱动器,用于驱动所述多条数据线。
9.一种电光学装置,包括:
多条扫描线;
多条数据线;
多个像素,其中,各个像素连接在所述多条扫描线的各条扫描线与所述多条数据线的各条数据线;
扫描驱动器,用于扫描所述扫描线;
如权利要求4所述的显示驱动器,用于驱动所述多条数据线。
CNB2004100692808A 2003-07-18 2004-07-15 显示驱动器及电光学装置 Expired - Fee Related CN100341043C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003277027A JP3726910B2 (ja) 2003-07-18 2003-07-18 表示ドライバ及び電気光学装置
JP2003277027 2003-07-18

Publications (2)

Publication Number Publication Date
CN1577477A true CN1577477A (zh) 2005-02-09
CN100341043C CN100341043C (zh) 2007-10-03

Family

ID=34113757

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100692808A Expired - Fee Related CN100341043C (zh) 2003-07-18 2004-07-15 显示驱动器及电光学装置

Country Status (3)

Country Link
US (1) US7701425B2 (zh)
JP (1) JP3726910B2 (zh)
CN (1) CN100341043C (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101894515A (zh) * 2009-05-19 2010-11-24 索尼公司 显示设备和显示方法
CN101501753B (zh) * 2006-09-05 2011-12-28 夏普株式会社 显示控制器、显示装置、显示系统及显示装置的控制方法
CN102034444B (zh) * 2009-09-30 2013-01-23 北京京东方光电科技有限公司 液晶显示器源驱动方法及驱动装置
TWI417828B (zh) * 2008-03-24 2013-12-01 Japan Display West Inc 顯示裝置
CN109872675A (zh) * 2019-04-22 2019-06-11 京东方科技集团股份有限公司 一种串行外设接口电路、显示面板及驱动方法
CN115410519A (zh) * 2021-05-27 2022-11-29 乐金显示有限公司 发光显示装置及其驱动方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101523474B (zh) * 2006-09-29 2012-01-18 夏普株式会社 显示装置
TWI367475B (en) * 2007-09-27 2012-07-01 Novatek Microelectronics Corp Hod for reducing audio noise of display and driving device thereof
BRPI0822355A2 (pt) * 2008-03-19 2015-06-16 Sharp Kk Circuito de excitação de painel de display, dispositivo de display de cristal líquido, registro de deslocamento, painel de cristal líquido, e método de excitação de dispositivo de display.
EP3353771B1 (en) 2015-09-25 2023-06-14 Apple Inc. Redundancy configuration of row driver
US11468958B1 (en) 2021-06-11 2022-10-11 Winbond Electronics Corp. Shift register circuit and a method for controlling a shift register circuit

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05264962A (ja) 1992-03-19 1993-10-15 Sanyo Electric Co Ltd 液晶表示駆動回路
JP2759108B2 (ja) * 1993-12-29 1998-05-28 カシオ計算機株式会社 液晶表示装置
JPH08286638A (ja) * 1995-04-14 1996-11-01 Sanyo Electric Co Ltd 液晶表示装置
US5724269A (en) * 1995-08-14 1998-03-03 California Institute Of Technology Single clock cycle two-dimensional median filter
JP2776313B2 (ja) 1995-08-23 1998-07-16 日本電気株式会社 液晶表示装置
JPH0990907A (ja) 1995-09-20 1997-04-04 Matsushita Electric Ind Co Ltd 液晶表示装置
JP3403027B2 (ja) * 1996-10-18 2003-05-06 キヤノン株式会社 映像水平回路
JP3711665B2 (ja) * 1996-11-13 2005-11-02 ソニー株式会社 アクティブマトリクス表示装置
JP2982722B2 (ja) * 1996-12-04 1999-11-29 日本電気株式会社 映像表示装置
JP3595153B2 (ja) * 1998-03-03 2004-12-02 株式会社 日立ディスプレイズ 液晶表示装置および映像信号線駆動手段
JP2000020026A (ja) * 1998-06-26 2000-01-21 Asahi Glass Co Ltd 画像表示装置の駆動回路
KR100653751B1 (ko) * 1998-10-27 2006-12-05 샤프 가부시키가이샤 표시 패널의 구동 방법, 표시 패널의 구동 회로 및 액정 표시 장치
JP3588007B2 (ja) * 1999-05-14 2004-11-10 シャープ株式会社 双方向シフトレジスタ、および、それを用いた画像表示装置
KR100291770B1 (ko) * 1999-06-04 2001-05-15 권오경 액정표시장치
JP3692846B2 (ja) 1999-07-21 2005-09-07 セイコーエプソン株式会社 シフトレジスタ、シフトレジスタの制御方法、データ線駆動回路、走査線駆動回路、電気光学パネル、および電子機器
TW538400B (en) * 1999-11-01 2003-06-21 Sharp Kk Shift register and image display device
US6894674B2 (en) * 2000-12-06 2005-05-17 Sony Corporation Timing generation circuit for display apparatus and display apparatus incorporating the same
JP3744818B2 (ja) 2001-05-24 2006-02-15 セイコーエプソン株式会社 信号駆動回路、表示装置、及び電気光学装置
JP2002351430A (ja) * 2001-05-30 2002-12-06 Mitsubishi Electric Corp 表示装置

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101501753B (zh) * 2006-09-05 2011-12-28 夏普株式会社 显示控制器、显示装置、显示系统及显示装置的控制方法
TWI417828B (zh) * 2008-03-24 2013-12-01 Japan Display West Inc 顯示裝置
CN101894515A (zh) * 2009-05-19 2010-11-24 索尼公司 显示设备和显示方法
CN101894515B (zh) * 2009-05-19 2013-05-22 索尼公司 显示设备和显示方法
CN102034444B (zh) * 2009-09-30 2013-01-23 北京京东方光电科技有限公司 液晶显示器源驱动方法及驱动装置
CN109872675A (zh) * 2019-04-22 2019-06-11 京东方科技集团股份有限公司 一种串行外设接口电路、显示面板及驱动方法
CN109872675B (zh) * 2019-04-22 2021-03-02 京东方科技集团股份有限公司 一种串行外设接口电路、显示面板及驱动方法
CN115410519A (zh) * 2021-05-27 2022-11-29 乐金显示有限公司 发光显示装置及其驱动方法
US12118929B2 (en) 2021-05-27 2024-10-15 Lg Display Co., Ltd. Light emitting display device and driving method of the same

Also Published As

Publication number Publication date
CN100341043C (zh) 2007-10-03
JP3726910B2 (ja) 2005-12-14
US7701425B2 (en) 2010-04-20
US20050030303A1 (en) 2005-02-10
JP2005037831A (ja) 2005-02-10

Similar Documents

Publication Publication Date Title
CN1267880C (zh) 显示驱动电路,显示面板,显示装置和显示驱动方法
CN1758318A (zh) 源极驱动器、光电装置及电子设备
CN1099608C (zh) 液晶驱动装置及液晶驱动方法
CN1284129C (zh) 显示系统及显示控制器
CN1130586C (zh) 液晶显示板和液晶显示器
CN1728227A (zh) 灰阶电压发生电路、驱动电路及光电装置
CN1770253A (zh) 液晶显示设备及其驱动方法
CN1658053A (zh) 光敏器件以及包含光敏器件的显示装置
CN1758305A (zh) 电源电路、显示驱动器、光电装置及电子设备
CN1404028A (zh) 液晶显示装置及其驱动方法
CN1519805A (zh) 显示驱动器、显示装置及显示驱动方法
CN1809862A (zh) 液晶显示装置
CN1677474A (zh) 液晶显示装置及液晶显示装置的驱动方法
CN1815543A (zh) 液晶显示器及其驱动设备
CN1595479A (zh) 显示驱动器及电光学装置
CN1577476A (zh) 显示驱动器、显示装置及驱动方法
CN1603902A (zh) 显示设备中灰度电压信号的修正
CN1517967A (zh) 设有漏电流小的像素的液晶显示装置
CN1991454A (zh) 液晶显示器件
CN1480952A (zh) 移位寄存器和具有同样移位寄存器的液晶显示器
CN1601597A (zh) 显示驱动器、电光学装置以及电光学装置的驱动方法
CN1866080A (zh) 检查电路、电光装置以及电子设备
CN1619631A (zh) 显示装置
CN100341043C (zh) 显示驱动器及电光学装置
CN1180393C (zh) 显示装置及其驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20071003

Termination date: 20190715

CF01 Termination of patent right due to non-payment of annual fee