CN1991454A - 液晶显示器件 - Google Patents

液晶显示器件 Download PDF

Info

Publication number
CN1991454A
CN1991454A CNA2006101089499A CN200610108949A CN1991454A CN 1991454 A CN1991454 A CN 1991454A CN A2006101089499 A CNA2006101089499 A CN A2006101089499A CN 200610108949 A CN200610108949 A CN 200610108949A CN 1991454 A CN1991454 A CN 1991454A
Authority
CN
China
Prior art keywords
liquid crystal
data
display device
crystal display
output buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006101089499A
Other languages
English (en)
Other versions
CN1991454B (zh
Inventor
张喆相
崔晋喆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Philips LCD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Philips LCD Co Ltd filed Critical LG Philips LCD Co Ltd
Publication of CN1991454A publication Critical patent/CN1991454A/zh
Application granted granted Critical
Publication of CN1991454B publication Critical patent/CN1991454B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

液晶显示器件。描述了一种具有降低的功耗的LCD。该LCD包括:液晶板,具有多条选通线和数据线;数据驱动器,用于向所述多条数据线提供数据电压;控制器,用于生成电流控制信号,以控制所述数据驱动器的输出端子,以使得该输出端子在其中从所述数据驱动器输出数据的第一时间段期间进行操作,并且使得该输出端子在其中不从所述数据驱动器输出数据的第二时间段期间不进行操作;以及选通驱动器,用于向所述多条选通线提供扫描信号。

Description

液晶显示器件
技术领域
本发明涉及液晶显示器件(LCD),更具体地,涉及一种能够降低功耗的LCD。
背景技术
使用有源矩阵驱动方法的液晶显示器(LCD)可以利用充当开关元件的薄膜晶体管(TFT)来显示运动图像。LCD因为其薄且轻而广泛用于计算机(例如,个人计算机和笔记本计算机等)、办公自动化设备(复印机等)、以及便携式设备(例如,移动电话、寻呼机等)。
液晶板包括以矩阵形式设置的多个像素,以及用于对要施加给各个像素的数据信号进行切换的多个TFT。当液晶板控制从背光提供的透射光的量时,在屏幕上显示图像。
LCD包括用于显示图像的液晶板和用于驱动该液晶板的驱动单元。
图1所示的现有技术的LCD包括:液晶板2,其具有被设置用来显示预定图像的多条选通线GL0至GLn和数据线DL1至DLm;用于驱动选通线GL0至GLn的选通驱动器4;用于驱动数据线DL1至DLm的数据驱动器6;以及用于控制选通驱动器4和数据驱动器6的定时控制器8。
在设置在液晶板2上的选通线GL0至GLn和数据线DL1至DLm的交叉点处形成有多个TFT开关器件。该TFT与像素电极(未示出)连接,该像素电极与选通线GL0至GLn交叠以形成存储电容器Cst。
选通驱动器4根据由定时控制器8产生的控制信号,依次向选通线GL0至GLn施加扫描信号(即,选通高压VGH)。
数据驱动器6根据由定时控制器8产生的控制信号,向数据线DL1至DLm提供数据电压。数据驱动器6包括与液晶板2中的数据线DL1至DLm相对应的输出缓冲器(未示出)。
由于输出缓冲器在其中没有向液晶板2施加数据的非操作时间段期间进行操作,所以因为在非工作时间段期间对输出缓冲器进行驱动而消耗了电流。因此,增大了功耗。使得由数据驱动器6产生的热量最大化。因此,可能会由于发热效应而出现液晶板2的故障。
发明内容
一种液晶显示器(LCD),包括:液晶板,具有多条选通线和数据线;数据驱动器,用于向所述多条数据线提供数据电压;控制器,用于生成电流控制信号以控制所述数据驱动器的输出端子,使得该输出端子在其中从所述数据驱动器输出数据的第一时间段期间进行操作,并且使得该输出端子在其中不从所述数据驱动器输出数据的第二时间段期间不进行操作;以及选通驱动器,用于向所述多条选通线提供扫描信号。因此,使电流消耗最小化并因此降低了功耗。另外,可以使由这些元件产生的热量最小化。
附图说明
图1是现有技术的LCD的视图;
图2是一实施例的LCD的视图;
图3A是一实施例的数据驱动器中的输出端子的视图;
图3B是一实施例的数据驱动器中的输出电压的视图;
图4A是一实施例的数据驱动器中的另一输出端子的视图;
图4B是一实施例的数据驱动器中的另一输出电压的视图;
图5A是一实施例的数据驱动器中的另一输出端子的视图;
图5B是一实施例的数据驱动器中的另一输出电压的视图;
图6是根据第一示例的数据驱动器中的输出端子的视图;
图7是根据第二示例的数据驱动器中的输出端子的视图;
图8是根据第三示例的数据驱动器中的输出端子的视图;
图9是根据第四示例的数据驱动器中的输出端子的视图;
图10是根据第五示例的数据驱动器中的输出端子的视图;
图11是根据第六示例的数据驱动器中的输出端子的视图;
图12A是图11的数据驱动器中的输出缓冲器的视图;以及
图12B是图11的数据驱动器中的另一输出缓冲器的视图。
具体实施方式
参照附图可以更好地理解示例性实施例,但是这些示例并不具有限定性。只要可能,在所有附图中使用相同的标号来指代相同或类似的部分。
图2示出了一实施例,其中该LCD包括:用于显示图像的液晶板102,其包括多条选通线GL0至GLn和数据线DL1至DLm;用于驱动所述多条选通线GL0至GLn的选通驱动器104;用于驱动所述多条数据线DL1至DLm的数据驱动器106;以及用于控制所述选通驱动器104和所述数据驱动器106的定时控制器108。
在液晶板102上的选通线GL0至GLn和数据线DL1至DLm的交叉点处形成有多个薄膜晶体管(TFT)。这些TFT与像素电极(未示出)连接,这些像素电极与选通线GL0至GLn交叠以形成电容器Cst。
选通驱动器104根据从定时控制器108提供的选通控制信号,向选通线GL0至GLn提供扫描信号(即,选通高压VGH和选通低压VGL)。
数据驱动器106根据从定时控制器108提供的控制信号,向数据线DL1至DLm提供数据电压(模拟电压)。数据驱动器106的输出端子120(以下称为输出端子)包括与数据线DL1至DLm相对应的多个输出缓冲器(未示出)。
通过从定时控制器108提供的电流控制信号来控制输出端子120。例如,当电流控制信号为高电平状态时,输出端子120不进行操作,而当电流控制信号为低电平状态时,输出端子120进行操作。
定时控制器108使用Vsync/Hsync信号、数据使能(DE)信号和时钟信号来生成选通控制信号、数据控制信号和电流控制信号。
在其中不从数据驱动器106输出数据的时间段期间,定时控制器108产生低电平状态的电流控制信号并将其提供给输出端子120。用于驱动输出端子120的电流源因此而接通,并向输出缓冲器112-1至112-m提供驱动电流。因此,输出缓冲器112-1至112-m在其中不从数据驱动器106输出数据的时间段期间进行操作。
如图3至5所示,数据驱动器106包括数模转换器(DAC)110,用于将从定时控制器108提供的数字数据信号转换为模拟数据电压。DAC110与分别对应于数据线DL1至DLm的输出缓冲器112-1至112-m相连接。
可以分别在电荷共享时间段或预充电时间段期间,向数据线DL1至DLm提供电荷共享电压或预充电电压。另外,可以在电荷共享时间段和预充电时间段期间,向数据线DL1至DLm提供电荷共享电压和预充电电压两者。
输出缓冲器112-1至112-m根据来自电流源(未示出)的电流而打开/关闭,该电流源由从定时控制器108提供的电流控制信号控制。
输出缓冲器112-1至112-m使用从电流源提供的电流来进行操作。
将从定时控制器108产生的电流控制信号提供给所述电流源。
在其中不从数据驱动器106输出数据的电荷共享时间段和预充电时间段期间,输出缓冲器112-1至112-m不进行操作,因为电流源并未提供驱动电流。由于输出缓冲器112-1至112-m在电荷共享时间段和预充电时间段期间不进行操作,所以可以降低功耗。另外,由于输出缓冲器112-1至112-m在电荷共享时间段和预充电时间段期间不进行操作,所以可以减少从位于输出缓冲器112-1至112-m内部的元件产生的热量。
在其中从数据驱动器106输出数据的数据输出时间段期间,输出缓冲器112-1至112-m从DAC 110接收数据电压,并将该数据电压提供给对应的数据线DL1至DLm。在数据输出时间段期间,输出缓冲器112-1至112-m通过第三开关SW3与数据线DL1至DLm电连接。
当在数据输出时间段期间提供了高电平输出使能(OE)信号时,第三开关SW3接通。在数据输出时间段期间,输出缓冲器112-1至112-m因此连接至数据线DL1至DLm,数据电压被提供给对应的数据线DL1至DLm,从而在液晶板102上显示了与数据电压相对应的图像。
在电荷共享和预充电时间段期间,电流源关闭,从而当向电流源提供来自定时控制器108的高电平状态的电流控制信号时,驱动电流并未提供给输出缓冲器112-1至112-m。
在数据输出时间段期间,电流源打开,从而当向电流源提供来自定时控制器108的低电平状态的电流控制信号时,驱动电流提被供给输出缓冲器112-1至112-m。因此,输出缓冲器112-1至112-m与数据线DL1至DLm相连接,并在第三操作时间段期间进行操作。
输出缓冲器112-1至112-m是否进行操作由电流控制信号的状态来确定。
例如,当向输出缓冲器112-1至112-m提供低电平状态的电流控制信号时,输出缓冲器112-1至112-m不进行操作。当向输出缓冲器112-1至112-m提供高电平状态的电流控制信号时,输出缓冲器112-1至112-m进行操作,输出缓冲器112-1至112-m从电流源接收驱动电流。
如图3A和3B所示,数据驱动器106在两个操作时间段期间进行操作。第一操作时间段是电荷共享时间段A。第二操作时间段是数据输出时间段C。
在电荷共享时间段A内,向第一开关SW1施加电荷共享控制信号,并且当第一开关SW1被施加高电平状态的电荷共享控制信号时,第一开关SW1接通。第一开关SW1设置在与数据线DL1至DLm相交叉的方向上,以通过第一开关将数据线DL1至DLm彼此连接。将对应于公共电压Vcom的电压提供给数据线DL1至DLm。
在数据输出时间段C期间,当向数据线DL1至DLm提供所需的数据电压时,在图2的液晶板102上显示了与数据电压相对应的图像。
在第一时间段期间,输出缓冲器112-1至112-m不进行操作(关闭状态);在第二时间段期间,输出缓冲器112-1至112-m进行操作(打开状态)。
如图4A和4B所示,数据驱动器106在两个操作时间段期间进行操作。第一操作时间段是预充电时间段B。第二操作时间段是数据输出时间段C。
在预充电时间段中,在将所需数据电压提供给数据线DL1至DLm之前,充入低于所需数据电压的电压。因此,可以降低与充入所需数据电压相关的功耗。
将预充电电压提供给数据线DL1至DLm。在预充电时间段B期间,向数据线DL1至DLm提供高于公共电压Vcom的电压。
输出缓冲器112-1至112-m在预充电时间段B期间不进行操作;输出缓冲器112-1至112-m在数据输出时间段C期间进行操作。
如图5A和5B所示,数据驱动器106可以在三个操作时间段期间进行操作。第一操作时间段是电荷共享时间段A。第二操作时间段是预充电时间段B。第三操作时间段是数据输出时间段C。
数据驱动器106包括数模转换器(DAC)110。DAC110的输出端子120包括与设置在液晶板102上的数据线DL1至DLm相对应的多个输出缓冲器112-1至112-m。具有数据驱动器106的LCD通过电荷共享来进行预充电。输出缓冲器112-1至112-m通过数据线DL1至DLm以及开关SW1和SW2进行连接。
第三时间段是数据输出时间段,当向数据线DL1至DLm提供所需数据电压时,在图2的液晶板102上显示与数据电压相对应的图像。
在第一操作时间段期间,向第一开关SW1施加电荷共享控制信号,并且当第一开关SW1被施加高电平状态的电荷共享控制信号时,第一开关SW1接通。第一开关SW1设置在与数据线DL1至DLm相交叉的方向上,以通过第一开关将数据线DL1至DLm彼此连接。将对应于公共电压Vcom的电压提供给数据线DL1至DLm。
第二开关SW2在第二操作时间段内接通,将预充电电压提供给数据线DL1至DLm。因此,向数据线DL1至DLm提供了高于公共电压Vcom的电压。输出缓冲器112-1至112-m在第一和第二操作时间段期间不与数据线DL1至DLm相连;输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作。
在第三操作时间段期间,设置在输出缓冲器112-1至112-m与数据线DL1至DLm之间的第三开关SW3闭合。第三开关SW3由输出使能(OE)信号控制。在第三操作时间段期间,向第三开关SW3施加OE高电平信号,以使输出缓冲器112-1至112-m与数据线DL1至DLm电连接。
输出缓冲器112-1至112-m由此通过第三开关SW3将来自DAC 110的数据电压提供给数据线DL1至DLm;输出缓冲器112-1至112-m在第三操作时间段期间不进行操作。
即,输出缓冲器112-1至112-m通过经由非反相输入端子从DAC 110接收经转换的数据电压来进行操作。输出缓冲器112-1至112-m在第一和第二操作时间段期间进行操作。在第三操作时间段期间,输出缓冲器112-1至112-m连接至数据线DL1至DLm,并将来自DAC 110的数据电压提供给数据线DL1至DLm。
在第一和第二操作时间段期间,输出缓冲器112-1至112-m不进行操作(关闭状态);而在第三操作时间段期间,输出缓冲器112-1至112-m进行操作(打开状态)。输出缓冲器112-1至112-m由来自定时控制器的电流控制信号控制。
定时控制器产生电流控制信号来控制数据驱动器106的输出缓冲器112-1至112-m,以使得输出端子120在其中从数据驱动器输出数据的第三操作时间段期间进行操作,而输出端子120在其中不从数据驱动器输出数据的电荷共享时间段和预充电时间段中的至少一个期间不进行操作。
图6是根据第一示例的数据驱动器中的输出端子的视图。在第一和第二操作时间段期间,定时控制器108产生高电平状态的电流控制信号,并将其提供给电流源114,从而电流源114关闭,并且不向输出缓冲器112-1至112-m提供驱动电流。因此,输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,并且输出缓冲器112-1至112-m在第一和第二操作时间段期间不与数据线DL1至DLm相连。
在第一和第二操作时间段期间,第一开关SW1和第二开关SW2接通,并将电压提供给数据线DL1至DLm。当在第一和第二操作时间段期间被提供了“接通”状态的电荷共享控制信号和预充电电压时,第一开关SW1和第二开关SW2接通。
在第三操作时间段期间,定时控制器108产生低电平状态的电流控制信号,并将其提供给电流源114。电流源114由此打开,并向输出缓冲器112-1至112-m提供驱动电流。因此,输出缓冲器112-1至112-m在第三操作时间段期间进行操作。
在第三操作时间段期间,输出缓冲器112-1至112-m从DAC 110接收数据电压,并将该数据电压提供给对应的数据线DL1至DLm;输出缓冲器112-1至112-m通过第三开关SW3与数据线DL1至DLm电连接。
当在第三操作时间段期间被提供了高电平状态的输出使能(OE)信号时,第三开关SW3接通。输出缓冲器112-1至112-m由此连接至数据线DL1至DLm,并且将数据电压提供给对应的数据线DL1至DLm,从而在液晶板102上显示了与该数据电压相对应的图像。
在其中不从数据驱动器输出数据的第一和第二操作时间段期间,输出缓冲器112-1至112-m不进行操作,因为电流源114没有提供驱动电流。因为输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以降低功耗。另外,由于输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以减少位于输出缓冲器112-1至112-m内部的元件产生的热量。
图7是根据第二示例的数据驱动器中的输出端子的视图。电流源通过第四开关SW4连接至输出缓冲器112-1至112-m。当在第三操作时间段期间被提供了高电平输出使能(OE)信号时,第三开关SW3和第四开关SW4接通。
输出缓冲器112-1至112-m通过第三开关SW3电连接至数据线DL1至DLm,并且电流源114通过第四开关SW4电连接至输出缓冲器112-1至112-m。
因此,输出缓冲器112-1至112-m在第三操作时间段期间进行操作,而输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作。
在第一和第二操作时间段期间,输出缓冲器112-1至112-m不进行操作,因为电流源114没有提供驱动电流。因为输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以降低功耗。另外,由于输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以减少位于输出缓冲器112-1至112-m内部的元件产生的热量。
图8是根据第三示例的数据驱动器中的输出端子的视图。
电流源114包括第五开关SW5。第五开关SW5对电流源114的操作进行控制。定时控制器108产生电流控制信号并将其提供给电流源114,从而电流源114打开/关闭。
在第一和第二操作时间段期间,第一开关SW1和第二开关SW2接通,并且将电压提供给数据线DL1至DLm。当在第一和第二操作时间段期间被提供了“接通”状态的电荷共享控制信号和预充电电压时,第一开关SW1和第二开关SW2接通。同时,第三开关SW3和第五开关SW5断开,从而输出缓冲器112-1至112-m不进行操作,因为输出缓冲器112-1至112-m没有从电流源114接收到驱动电流。
在第三操作时间段期间,输出缓冲器112-1至112-m通过第三开关SW3电连接至数据线DL1至DLm,电流源114进行操作并通过第五开关SW5向输出缓冲器112-1至112-m提供驱动电流。同时,第一开关SW1和第二开关SW2断开。
因此,输出缓冲器112-1至112-m在第三操作时间段期间进行操作,因为输出缓冲器112-1至112-m从电流源114接收到了驱动电流。
在第一和第二操作时间段期间,输出缓冲器112-1至112-m不进行操作,因为电流源114没有提供驱动电流。因为输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以降低功耗。另外,由于输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以减少位于输出缓冲器112-1至112-m内部的元件产生的热量。
图9是根据第四示例的数据驱动器中的输出端子的视图。
电流源连接至输出缓冲器112-1至112-m。电流源114通过第六开关SW6从定时控制器(未示出)接收电流控制信号。当在第三操作时间段期间被提供了高电平状态的输出使能(OE)信号时,第三开关SW3和第六开关SW6接通。
在第三操作时间段期间,输出缓冲器112-1至112-m通过第三开关SW3电连接至数据线DL1至DLm,并且电流源114通过第六开关SW6从定时控制器接收电流控制信号。该电流源通过该电流控制信号与输出缓冲器112-1至112-m电连接。
因此,输出缓冲器112-1至112-m在第三操作时间段期间进行操作,而输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作。
在第一和第二操作时间段期间,输出缓冲器112-1至112-m不进行操作,因为电流源114没有提供驱动电流。因为输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以降低功耗。另外,由于输出缓冲器112-1至112-m在第一和第二操作时间段期间不进行操作,所以可以减少位于输出缓冲器112-1至112-m内部的元件产生的热量。
本领域的技术人员应该理解,此处描述的开关可以表示为接触闭合以清楚地例示其功能,并且可以通过执行开关功能的任意装置来实现。例如,这些开关可以是NMOS晶体管、PMOS晶体管、CMOS晶体管、二极管、双极晶体管等中的至少一种。
图10是根据第五示例的数据驱动器中的输出端子的视图。
数据驱动器206根据从定时控制器提供的控制信号,向数据线DL1至DLm提供数据电压(模拟电压)。数据驱动器206的输出端子220(以下称为输出端子)包括与数据线DL1至DLm相对应的多个输出缓冲器212-1至212-m。向输出缓冲器212-1至212-m提供来自电流源214的驱动电流。
输出缓冲器212-1至212-m由从定时控制器提供的电流控制信号控制。例如,当在第一和第二操作时间段期间,电流控制信号为高电平状态时,输出缓冲器212-1至212-m不进行操作,而当在第三操作时间段期间,电流控制信号为低电平状态时,输出缓冲器212-1至212-m进行操作。
图11是根据第六示例的数据驱动器中的输出端子的视图。电流源314和输出缓冲器312-1至312-m接收从定时控制器产生的电流控制信号。
在第一和第二操作时间段期间,定时控制器产生高电平状态的电流控制信号,并将其提供给电流源314和输出缓冲器312-1至312-m。从而电流源314关闭,并且输出缓冲器312-1至312-m在第一和第二操作时间段期间不进行操作。
在第三操作时间段期间,定时控制器产生低电平状态的电流控制信号,并将其提供给电流源314和输出缓冲器312-1至312-m。从而电流源314打开,并且输出缓冲器312-1至312-m在第三操作时间段期间进行操作。
在第三操作时间段期间,输出缓冲器312-1至312-m从DAC 310接收数据电压,并将该数据电压提供给对应的数据线DL1至DLm。
在第一和第二操作时间段期间,输出缓冲器312-1至312-m不进行操作,因此可以降低功耗。另外,由于输出缓冲器312-1至312-m在第一和第二操作时间段期间不进行操作,所以可以减少位于输出缓冲器312-1至312-m内部的元件产生的热量。
图12A是图11的数据驱动器中的输出缓冲器的视图。
图12A中所示的第一输出缓冲器312-1包括一运算放大器316、两个晶体管TR1和TR2、两个开关SW7和SW8、以及一反相器318。
在第一和第二操作时间段期间,向第七开关SW7和反相器318提供低电平状态的电流控制信号。低电平状态的电流控制信号通过反相器318被转换为低电平信号,然后被提供给第八开关SW8。
第七开关SW7由于该低电平状态的电流控制信号而断开,第八开关SW8由于该高电平状态的电流控制信号而接通。
当第八开关SW8接通时,电源电压Vdd被提供给第一晶体管TR1的栅极端子。同时,电源电压Vdd被提供给第一晶体管TR1的源极端子。
因此,被提供给第一晶体管TR1的栅极端子的电压Vg和被提供给第一晶体管TR1的源极端子的电压Vs变得相等。当被提供给第一晶体管TR1的栅极端子的电压Vg和被提供给第一晶体管TR1的源极端子的电压Vs相等时,源极端子和漏极端子之间没有电流流过。因此,第一输出缓冲器312-1在第一和第二操作时间段期间不进行操作。
在第三操作时间段期间,由定时控制器产生高电平状态的电流控制信号,并将其提供给第七开关SW7和反相器318。提供给反相器318的高电平状态的电流控制信号被转换为低电平信号,并被提供给第八开关SW8。第七开关SW7通过该高电平状态的电流控制信号而接通,第八开关SW8由于该高电平状态的电流控制信号而断开。
当第七开关SW7接通时,由运算放大器316提供的偏压通过第七开关SW7被提供至第一晶体管TR1的栅极端子。该偏压与电源电压Vdd的不同,并且电源电压Vdd从第一晶体管TR1中的源极端子提供至漏极端子。
由于提供给第一晶体管TR1的栅极端子的电压Vg是偏压,而提供给源极端子的电压Vs是电源电压Vdd,所以电流从第一晶体管TR1的源极端子流向漏极端子。由于电流从第一晶体管TR1中的源极端子流向漏极端子,所以在第三操作时间段期间,第一输出缓冲器312-1响应于从定时控制器提供的高电平状态的电流控制信号而进行操作。
图12B是图11的数据驱动器中的另一输出缓冲器的视图。第一输出缓冲器312-1包括一运算放大器316、两个晶体管TR3和TR4、两个开关SW9和SW10、以及一反相器318。
在第一和第二操作时间段期间,定时控制器向第九开关SW9和反相器318提供低电平状态的电流控制信号。提供给反相器318的低电平状态的电流控制信号被转换为高电平信号,然后被提供给第十开关SW10。
因此,第九开关SW9由于该低电平状态的电流控制信号而断开,第十开关SW10由于该高电平状态的电流控制信号而接通。
当第十开关SW10接通时,地电压GND被提供给第四晶体管TR4的栅极端子。地电压GND也被提供给第四晶体管TR4的源极端子。被提供给第四晶体管TR4的栅极端子的电压Vg和被提供给第四晶体管TR4的源极端子的电压Vs变得与地电压GND相等。
由于第四晶体管TR4的特性,当被提供给第四晶体管TR4的栅极端子的电压Vg和被提供给第四晶体管TR4的源极端子的电压Vs变得相等时,第四晶体管TR4中的源极端子和漏极端子之间不会流过电流。因此,第一输出缓冲器312-1在第一和第二操作时间段期间不进行操作。
定时控制器在第三操作时间段期间向第九开关SW9和反相器318提供高电平状态的电流控制信号。提供给反相器318的高电平状态的电流控制信号被转换为低电平信号,然后被提供给第十开关SW10。
因此,第九开关SW9由于该高电平状态的电流控制信号而接通,而第十开关SW10由于该低电平状态的电流控制信号而断开。
当第九开关SW9接通时,偏压被提供给第四晶体管TR4的栅极端子。地电压GND被提供给第四晶体管TR4的源极端子。该偏压与地电压GND不同。
被提供给第四晶体管TR4的栅极端子的电压Vg是偏压,而被提供给源极端子的电压Vs是地电压GND。
因此,由于被提供给第四晶体管TR4的栅极端子的电压Vg与被提供给第四晶体管TR4的源极端子的电压Vs不同,所以电流在第四晶体管TR4中的源极端子和漏极端子之间流动。
因此,当在第一和第二操作时间段期间,从定时控制器向输出缓冲器提供低电平状态的电流控制信号时,输出缓冲器不进行操作。
当从定时控制器向输出缓冲器提供高电平状态的电流控制信号时,输出缓冲器在第三操作时间段期间进行操作。由于输出缓冲器在第一和第二操作时间段期间不进行操作,所以降低了功耗,并且输出缓冲器内部的元件产生了更少的热量。
如上所述,该LCD在电荷共享时间段和预充电时间段中的至少一个时间段期间利用电流控制信号使数据驱动器的输出端子不进行操作,而仅在数据输出时间段期间使数据驱动器的输出端子进行操作。因此,电流消耗被最小化,并且还可以降低功耗,从而可以减少数据驱动器中的元件产生的热量。
该LCD仅在显示实际图像时才使数据驱动器的输出端子进行操作。因此,减少了电流消耗,因此降低了功耗,并且可以减少这些元件产生的热量。
尽管仅通过上述示例对本发明进行了说明,但是本领域的普通技术人员应该理解,本发明并不限于这些示例,而是可以在不脱离本发明的精神的情况下进行各种改变或修改。因此,本发明的范围应该仅由所附权利要求及其等同物来确定。
本申请要求2005年12月28日提交的韩国专利申请131214/2005的优先权,在此通过引用将其并入。

Claims (21)

1、一种液晶显示器件,其包括:
液晶板,具有多条选通线和数据线;
数据驱动器,用于向所述多条数据线提供数据电压;
控制器,用于生成电流控制信号,以控制所述数据驱动器的输出端子,以使得该输出端子在其中从所述数据驱动器输出数据的第一时间段期间进行操作,并且使得该输出端子在其中不从所述数据驱动器输出数据的第二时间段期间不进行操作;以及
选通驱动器,用于向所述多条选通线提供扫描信号。
2、根据权利要求1所述的液晶显示器件,其中,所述输出端子包括:
与所述多条数据线相对应的多个输出缓冲器。
3、根据权利要求2所述的液晶显示器件,其中,所述输出端子包括:
用于提供驱动电流以驱动所述多个输出缓冲器的电流源。
4、根据权利要求1所述的液晶显示器件,还包括用于提供驱动电流以驱动所述多个输出缓冲器的电流源。
5、根据权利要求3所述的液晶显示器件,其中,所述电流控制信号被提供给所述电流源。
6、根据权利要求3所述的液晶显示器件,其中,当所述电流控制信号是其中从所述数据驱动器输出数据的第一电流控制信号时,所述电流源打开,而当所述电流控制信号是其中不从所述数据驱动器输出数据的第二电流控制信号时,所述电流源关闭。
7、根据权利要求1所述的液晶显示器件,其中,所述第二时间段包括充电共享时间段和预充电时间段中的至少一个。
8、根据权利要求3所述的液晶显示器件,其中,所述电流源被提供了用于控制所述电流源的电流控制信号。
9、一种液晶显示器件,其包括:
液晶板,具有多条选通线和数据线;
数据驱动器,用于向所述多条数据线提供数据电压;
控制器,用于生成电流控制信号,以控制所述数据驱动器的电流源,以使得该电流源在其中从所述数据驱动器输出数据的第一时间段期间进行操作,并且使得该电流源在其中不从所述数据驱动器输出数据的第二时间段期间不进行操作;以及
选通驱动器,用于向所述多条选通线提供扫描信号。
10、根据权利要求9所述的液晶显示器件,其中,所述数据驱动器包括:
与所述多条数据线相对应的多个输出缓冲器。
11、根据权利要求9所述的液晶显示器件,其中,所述电流源提供驱动电流以驱动所述多个输出缓冲器。
12、根据权利要求10所述的液晶显示器件,其中,所述电流控制信号被提供给所述输出缓冲器。
13、根据权利要求10所述的液晶显示器件,其中,所述电流源和所述输出缓冲器之间设置有开关元件。
14、根据权利要求10所述的液晶显示器件,其中,所述电流源和所述控制器之间设置有开关元件。
15、根据权利要求10所述的液晶显示器件,其中,所述电流源包括开关元件。
16、根据权利要求11-13中的任意一项所述的液晶显示器件,其中,所述开关元件对所述输出缓冲器的操作进行控制。
17、根据权利要求11-13中的任意一项所述的液晶显示器件,其中,所述开关元件包括开关、NMOS晶体管、PMOS晶体管、CMOS晶体管、二极管或双极晶体管中的至少一种。
18、根据权利要求16所述的液晶显示器件,其中,所述开关元件在所述第一时间段期间接通,而所述开关元件在所述第二时间段期间断开。
19、根据权利要求9所述的液晶显示器件,其中,所述第二时间段包括电荷共享时间段和预充电时间段中的至少一个。
20、根据权利要求10所述的液晶显示器件,其中,当向所述输出缓冲器提供所述驱动电流时,所述输出缓冲器与所述数据线电连接,而当没有向所述输出缓冲器提供所述驱动电流时,所述输出缓冲器不与所述数据线连接。
21、根据权利要求10所述的液晶显示器件,其中,当所述电流控制信号是第一电流控制信号并且从所述数据驱动器输出数据时,所述输出缓冲器进行操作,而当所述电流控制信号是第二电流控制信号并且不从所述数据驱动器输出数据时,所述输出缓冲器不进行操作。
CN2006101089499A 2005-12-28 2006-07-28 液晶显示器件 Active CN1991454B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR1020050131214A KR101182538B1 (ko) 2005-12-28 2005-12-28 액정표시장치
KR10-2005-0131214 2005-12-28
KR1020050131214 2005-12-28

Publications (2)

Publication Number Publication Date
CN1991454A true CN1991454A (zh) 2007-07-04
CN1991454B CN1991454B (zh) 2012-09-26

Family

ID=38213832

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006101089499A Active CN1991454B (zh) 2005-12-28 2006-07-28 液晶显示器件

Country Status (3)

Country Link
US (1) US7986288B2 (zh)
KR (1) KR101182538B1 (zh)
CN (1) CN1991454B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102081913A (zh) * 2009-11-30 2011-06-01 硅工厂股份有限公司 显示面板驱动电路及使用该电路的驱动方法
US8223103B2 (en) 2007-10-30 2012-07-17 Samsung Electronics Co., Ltd. Liquid crystal display device having improved visibility
CN101393728B (zh) * 2007-09-20 2012-07-18 奇美电子股份有限公司 图像显示系统
CN105185329A (zh) * 2015-09-06 2015-12-23 青岛海信电器股份有限公司 一种图像显示方法及液晶显示装置
CN105590574A (zh) * 2014-11-07 2016-05-18 三星电子株式会社 源极驱动器电路以及显示装置
CN106257384A (zh) * 2015-06-19 2016-12-28 东部Hitek株式会社 触摸感应器及包括该触摸感应器的显示装置

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI349251B (en) * 2006-10-05 2011-09-21 Au Optronics Corp Liquid crystal display for reducing residual image phenomenon and its related method
US7911437B1 (en) * 2006-10-13 2011-03-22 National Semiconductor Corporation Stacked amplifier with charge sharing
US9087493B2 (en) * 2006-12-01 2015-07-21 Lg Display Co., Ltd. Liquid crystal display device and driving method thereof
KR101423197B1 (ko) * 2006-12-11 2014-07-25 삼성디스플레이 주식회사 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치
KR101037561B1 (ko) * 2009-02-18 2011-05-27 주식회사 실리콘웍스 전류소모가 적은 액정디스플레이 구동회로
KR101329410B1 (ko) * 2010-07-19 2013-11-14 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101192583B1 (ko) * 2010-10-28 2012-10-18 삼성디스플레이 주식회사 액정 표시 패널, 액정 표시 장치 및 액정 표시 장치의 구동 방법
KR101739133B1 (ko) * 2010-11-30 2017-05-23 엘지디스플레이 주식회사 액정표시장치
US8582380B2 (en) * 2011-12-21 2013-11-12 Micron Technology, Inc. Systems, circuits, and methods for charge sharing
TWI451394B (zh) * 2011-12-30 2014-09-01 Orise Technology Co Ltd 應用於顯示面板之控制裝置及其控制方法
US8861285B2 (en) 2012-02-09 2014-10-14 Micron Technology, Inc. Apparatuses and methods for line charge sharing
KR102211124B1 (ko) * 2014-10-02 2021-02-02 삼성전자주식회사 저전력으로 동작하는 소스 드라이버 및 이를 포함하는 액정 디스플레이 장치
KR102237036B1 (ko) 2014-10-06 2021-04-06 주식회사 실리콘웍스 소오스 드라이버 및 이를 포함하는 디스플레이 장치
CN110782828B (zh) * 2018-07-26 2021-05-11 深圳市爱协生科技有限公司 显示装置
KR20220164243A (ko) * 2021-06-04 2022-12-13 엘지디스플레이 주식회사 표시장치 및 이의 구동방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5837484B2 (ja) * 1979-09-25 1983-08-16 日産自動車株式会社 自動車用電子メ−タの輝度制御装置
AU2002343544A1 (en) * 2001-10-19 2003-04-28 Clare Micronix Integrated Systems, Inc. Method and clamping apparatus for securing a minimum reference voltage in a video display boost regulator
TWI254899B (en) * 2002-06-21 2006-05-11 Himax Tech Inc Method and related apparatus for driving an LCD monitor
JP2005196133A (ja) * 2003-12-08 2005-07-21 Renesas Technology Corp 表示用駆動回路

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101393728B (zh) * 2007-09-20 2012-07-18 奇美电子股份有限公司 图像显示系统
US8223103B2 (en) 2007-10-30 2012-07-17 Samsung Electronics Co., Ltd. Liquid crystal display device having improved visibility
CN101425281B (zh) * 2007-10-30 2013-02-13 三星显示有限公司 具有改善的可视性的液晶显示设备
CN102081913A (zh) * 2009-11-30 2011-06-01 硅工厂股份有限公司 显示面板驱动电路及使用该电路的驱动方法
CN105590574A (zh) * 2014-11-07 2016-05-18 三星电子株式会社 源极驱动器电路以及显示装置
CN106257384A (zh) * 2015-06-19 2016-12-28 东部Hitek株式会社 触摸感应器及包括该触摸感应器的显示装置
CN106257384B (zh) * 2015-06-19 2019-04-23 DB HiTek株式会社 触摸感应器及包括该触摸感应器的显示装置
CN105185329A (zh) * 2015-09-06 2015-12-23 青岛海信电器股份有限公司 一种图像显示方法及液晶显示装置
CN105185329B (zh) * 2015-09-06 2018-05-29 青岛海信电器股份有限公司 一种图像显示方法及液晶显示装置

Also Published As

Publication number Publication date
CN1991454B (zh) 2012-09-26
KR101182538B1 (ko) 2012-09-12
US20080278427A1 (en) 2008-11-13
KR20070069283A (ko) 2007-07-03
US7986288B2 (en) 2011-07-26

Similar Documents

Publication Publication Date Title
CN1991454A (zh) 液晶显示器件
CN1267880C (zh) 显示驱动电路,显示面板,显示装置和显示驱动方法
CN1311419C (zh) 显示装置及其驱动电路和驱动方法
CN1725287A (zh) 移位寄存器、具有其的显示设备和驱动其的方法
CN1664901A (zh) 像素电路
CN1758318A (zh) 源极驱动器、光电装置及电子设备
CN1758322A (zh) 显示元件驱动装置和具有该装置的显示装置及驱动方法
CN1658053A (zh) 光敏器件以及包含光敏器件的显示装置
CN1624737A (zh) 显示装置、其驱动电路及其驱动方法
CN1527273A (zh) 显示装置及其驱动方法
CN1659617A (zh) 有源矩阵发光二极管像素结构及其驱动方法
CN1885379A (zh) 用于显示器件的移位寄存器和包括移位寄存器的显示器件
CN1519805A (zh) 显示驱动器、显示装置及显示驱动方法
CN1809862A (zh) 液晶显示装置
CN1841148A (zh) 有源矩阵型双稳定性显示装置
CN1437061A (zh) 液晶显示器
CN1722210A (zh) 图像显示装置
CN1847936A (zh) 显示装置
CN1729499A (zh) 显示装置及其驱动方法
CN1955824A (zh) 液晶显示器件
CN1478267A (zh) 电平转换电路、显示装置和蜂窝终端装置
CN1720662A (zh) 数据锁存电路和电子装置
CN1577622A (zh) 存储器电路及包含其的显示装置和电子设备
CN1892785A (zh) 断电时像素电极放电时间缩短的显示装置和驱动设备
CN1253844C (zh) 显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant