JP2003273743A - 変調方法および変調装置 - Google Patents

変調方法および変調装置

Info

Publication number
JP2003273743A
JP2003273743A JP2002069812A JP2002069812A JP2003273743A JP 2003273743 A JP2003273743 A JP 2003273743A JP 2002069812 A JP2002069812 A JP 2002069812A JP 2002069812 A JP2002069812 A JP 2002069812A JP 2003273743 A JP2003273743 A JP 2003273743A
Authority
JP
Japan
Prior art keywords
code
conversion
string
bit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2002069812A
Other languages
English (en)
Inventor
Toshiyuki Nakagawa
俊之 中川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2002069812A priority Critical patent/JP2003273743A/ja
Publication of JP2003273743A publication Critical patent/JP2003273743A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】 【課題】 最小ランd=4のRLL符号で、最小ラン及
び最大ランを守り、効率の良いDSV制御を行いなが
ら、最小ランの連続する回数を制限する。 【解決手段】 変調装置1は、第1の変換テーブルに従
ってデータ列を可変長符号(d、k;m,n;r)=
(4,21;2,5;6)に変換する。VFM−PP変
調部12は、DSV制御ビット決定・挿入部11によっ
てDSV制御ビットが挿入されたデータ列を、第1の変
換テーブルに従って変調して、符号列を生成し、NRZ
I化を行うNRZI化部13に出力する。第1の変換テ
ーブルの変換コードは、最小ランd=4、最大ランk=
21、変換率は、m/n=2/5の可変長構造である。
第1の変換テーブルにおいては、最小ランd=4を守る
ために例外変換規則が設けられ、更に、最小ランdの連
続を制限するために、複数の置き換えコードを、異なる
拘束長において有している。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、変調方法および変
調装置に関し、特に、データをディスク媒体などの記録
媒体に記録または再生する場合、あるいはデータを伝送
する場合に用いて好適な、変調方法および変調装置に関
する。
【0002】
【従来の技術】データが所定の伝送路に伝送されたり、
または、例えば、磁気ディスク、光ディスク、光磁気デ
ィスク等の記録媒体に記録されたりする際、その伝送や
記録に適するようにデータの変調が行われる。このよう
な変調方法の1つとして、ブロック符号が知られてい
る。このブロック符号は、データ列をm×iビットから
なる単位(以下データ語と称する)にブロック化し、こ
のデータ語を適当な符号則に従ってn×iビットからな
る符号語に変換するものである。そしてこの符号は、i
=1のときには固定長符号となり、またiが複数個選べ
るとき、すなわち、1乃至imax(最大のi)の範囲の
所定のiを選択して変換したときには可変長符号とな
る。このブロック符号化された符号は可変長符号(d,
k;m,n;r)と表される。
【0003】ここでiは拘束長と称され、imaxはr
(最大拘束長)となる。またdは、連続する"1"の間に
入る、"0"の最小連続個数、すなわち、0の最小ランを
示し、kは連続する"1"の間に入る、"0"の最大連続個
数、すなわち、0の最大ランを示している。
【0004】ところで、上述のようにして得られる符号
を、光ディスクや光磁気ディスク等、例えばコンパクト
ディスク(CD:Compact Disk)やミニディスク(M
D:Mini Disk(商標))などにデータとして記録する
場合、可変長符号において、"1"を反転し、"0"を無反
転する、NRZI(Non Return to Zero Inverted)変
調が行われ、NRZI変調化された可変長符号に基づい
て記録が行われる。また、この他にも、記録密度のあま
り大きくなかった初期のISO規格の光磁気ディスクの
ように、記録変調したビット列を、NRZI変調を行わ
ずにそのまま記録するシステムもある。
【0005】記録符号列の最小反転間隔をTmin(Tmin
=d+1)とし、最大反転間隔をTmax(Tmax=k+
1)とするとき、線速方向に高記録密度で記録を行うた
めには、最小反転間隔Tminは長い方が、すなわち最小
ランdは大きい方が良く、またクロックの再生の面から
は、最大反転間隔Tmaxは短いほうが、すなわち最大ラ
ンkは小さい方が望ましい。また、オーバーライト特性
を考慮すると、最大反転間隔Tmax/最小反転間隔Tmin
が小さい方が望ましい。更に、ジッターや、信号対雑音
比(S/N比)を考慮すると、検出窓幅Tw=m/nが
大きいことが重要である。
【0006】これらの条件を基に、種々の変調方法が提
案されている。具体的には、例えば光ディスクや磁気デ
ィスク、又は光磁気ディスク等において、提案あるいは
実際に使用されている変調方式は以下のとおりである。
【0007】例えば、最小ランd=2のRLL符号(Ru
n Length Limited Code)として、CDやMD等で用い
られているEFM(Eight to Fourteen Modulation)符
号((2,10:8,17;1)とも表記される)、あ
るいはDVD(Digital Versatile Disk)で用いられて
いる8−16符号((2,10:8,16;1)とも表
記される)、およびPD(Phase change Disk)で用い
られるRLL(2−7)((2,7;1,2;r)とも
表記される)等がある。
【0008】また、最小ランd=1のRLL符号とし
て、ISO規格のMOディスク(Magnetic Optical Dis
k)に用いられる固定長RLL(1−7)((1,7;
2,3;1)とも表記される)や、現在開発研究がされ
ている記録密度の高い光ディスクや光磁気ディスク等の
ディスク装置において、多く検討されている、可変長R
LL(1−7)((1,7;m,n;r)とも表記され
る)等がある。
【0009】可変長RLL(1−7)符号の変換テーブ
ルは、例えば、以下の通りである。
【0010】
【表1】
【0011】ここで変換テーブル内の記号xは、次に続
く符号語が0であるときに1とされ、また次に続く符号
語が1であるときに0とされる。最大拘束長rは2であ
る。
【0012】MO等で使用される可変長RLL(1−
7)符号のパラメータは(1,7;2,3;2)であ
り、記録符号列のビット間隔をTとすると、(d+1)
Tで表される最小反転間隔Tminは2(=1+1)Tと
なる。データ列のビット間隔をTdataとすると、(m/
n)×2Tdataで表される最小反転間隔Tminは1.3
3(=(2/3)×2)Tdataとなる。また(k+1)
Tで表される最大反転間隔Tmaxは8(=7+1)T(=
(m/n)×8Tdata=(2/3)×8Tdata=5.3
3Tdata)である。更に検出窓幅Twは(m/n)×T
dataで表され、その値は0.67(=2/3)Tdataと
なる。
【0013】なお、ここでいうm/nとは、m対nの変
換のことであり、例えば、2/3とは、2対3の変換
(2×iビットからなるデータ語を、3×iビットから
なる符号語に変換する変換)を表している。
【0014】一般に、線記録密度が高くなっていくと、
最短波長の記録や再生が困難になってくる。例えばRL
L(1−7)符号の最短波長は、Tminと変換効率(m
/n)によって決まるから、RLL(1−7)符号の最
短波長は、Tmin×(2/3)= 1.33Tdataとな
る。
【0015】そこで本出願人らは、特開平06−334
532において、最小ランd=4の符号を開示した。す
なわち、変換コードとして、d=4、かつ、変換率はm
=2、n=5である可変長符号VFM(Variable Five
Modulation)について開示した。この時、VFMの最短
波長は、Tmin×(2/5)=2.00Tdataとなる。
このように、d=4の符号は、最短波長が大きく、従っ
て、高線密度に対して有利であることがわかる。
【0016】ところで、上述したような最小ランの大き
なRLL符号による変調を行った符号列における反転間
隔の発生頻度は、通常、Tminが一番多い。Tminが繰り
返した場合、すなわち、エッジ情報が早い周期で多く発
生することは、クロック再生に有利となることが多い。
【0017】しかしながら、線方向の記録密度を更に高
くしていくと、最小ランの繰り返しは、むしろ、記録波
形に歪みを生じ易くする。なぜならば、Tminの波形出
力は他の波形出力よりも小さいため、例えば、ノイズ、
デフォーカス、あるいは、タンジェンシャル・チルト等
による影響を受け易くなるからである。
【0018】このように、高線密度記録の際には、最小
ランの連続した記録は、ノイズ等の外乱の影響を受け易
くなり、従って、データ再生時において、誤りが発生し
易くなる。この場合における、データ再生誤りのパター
ンは、連続する最小ランの先頭から最後までのエッジが
一斉にシフトして誤るケースが多く、すなわち、エラー
伝搬が長くなってしまう。
【0019】上述した理由により、高線密度におけるデ
ータの記録再生の安定化の一手法として、最小ランの連
続を制限することは効果的である。
【0020】そこで本出願人は、特開平11−1543
81において、最小ランd=4の符号で、最小ランを制
限する可変長符号の変換テーブルを開示した。この変換
テーブルは、最小ランd=4であり、変換率m/n=2
/5の可変長符号の変換テーブルである。そして、この
変換テーブルは、最小ランの連続を制限する変換コード
を有するので、この変換テーブルを用いて変換処理を行
った場合、最小ラン5Tが最高でも3回までしか連続し
ないチャネルビット列を発生する。
【0021】一方、記録媒体への記録、あるいは、デー
タの伝送の際には、各媒体(あるいは、伝送)に適した
符号化変調が行われるが、これら変調符号に直流成分が
含まれているとき、例えば、ディスク装置のサーボの制
御におけるトラッキングエラーなどの各種のエラー信号
に変動が生じやすくなったり、あるいはジッターが発生
しやすくなる。従って、直流成分はなるべく含まないほ
うが良い。
【0022】そこで、DSV(Digital Sum Value)を
制御することが提案されている。このDSVとは、符号
列(チャネルビット列)をNRZI化し(すなわち、レ
ベル符号化し)、そのビット列(データのシンボル)
の"1"を+1、"0"を−1として符号を加算していった
ときの総和を意味する。DSVは符号列の直流成分の目
安となる。DSVの絶対値を小さくすること、すなわ
ち、DSV制御を行うことは、符号列の直流成分を抑制
することになる。
【0023】上述した表1に示された可変長RLL(1
−7)テーブルによる変調符号、特開平06−3345
32、もしくは特開平11−154381で開示された
d=4の符号においては、DSV制御が行われていな
い。このような場合のDSV制御は、本出願人らによっ
て開示された特開平06−197024に示されるよう
に、変調後の符号列において、所定の間隔でDSV計算
を行い、所定のDSV制御ビットを符号列内に挿入する
ことで実現される。
【0024】チャネルビット列内に挿入するDSV制御
ビットは、最小ランによって決まる。例えば、d=1の
場合、最小ランを守るために、チャネルビット列内の所
定の位置にDSV制御ビットを挿入するときに必要なビ
ット数は、2チャネルビットである。また、同じく、d
=1の場合、最大ランを守るために、チャネルビット列
内の所定の位置にDSV制御ビットを挿入するときに必
要なビット数は、4チャネルビットである。これは、変
換率と合わせて、データに換算すると、4チャネルビッ
ト×2/3=8/3=2.67データ相当になる。
【0025】一方、d=4の場合、最小ランを守るため
に、チャネルビット列内の所定の位置にDSV制御ビッ
トを挿入するときに必要なビット数は、5チャネルビッ
トである。また、同じく、d=4の場合、最大ランを守
るために、チャネルビット内の所定の位置にDSV制御
ビットを挿入するときに必要なビット数は、10チャネ
ルビットである。これは、データに換算すると、10チ
ャネルビット×2/5=4.00データ相当になる。
【0026】これらよりも少ないチャネルビットでDS
V制御を行うと、挟まれる前後のパターンによって、D
SV制御ができない場合が発生する。
【0027】ところで、DSV制御ビットは、基本的に
は冗長ビットである。従って符号変換の効率から考えれ
ば、DSV制御ビットはなるべく少ないほうが良い。
【0028】更に、挿入されるDSV制御ビットによっ
て、最小ランdおよび最大ランkは、変化しないほうが
良い。なぜならば、最小ランdおよび最大ランkが変化
すると、記録再生特性に影響を及ぼしてしまうからであ
る。
【0029】ただし、実際のRLL符号は、最小ランは
必ず守る必要があるが、最大ランについてはその限りで
はない。場合によっては最大ランを破るパターンを同期
信号に用いるフォーマットも存在する。例えば、DVD
(Digital Versatile Disk)への情報の記録に用いられ
る8−16符号における最大ランは11Tだが、同期信
号パターン部分において最大ランを超える14Tが与え
られ、これにより同期信号の検出能力を上げている。
【0030】このように、ディスク媒体に高線密度で情
報を記録する場合、記録符号として最小ランdの大きい
RLL符号が用いられるのは有効であると同時に、最小
ランの連続を抑制することは、高線密度化に対して、更
に有効となる。更にDSV制御が行われる際には、符号
列内にDSV制御ビットが所定の間隔で入れられる必要
があるが、このDSV制御ビットは、冗長であるからな
るべく少ない方が望ましい。
【0031】
【発明が解決しようとする課題】以上のように、高線密
度なディスク装置においてRLL符号を記録再生する場
合、最小ランの連続したパターンは、長いエラーが発生
しやすいという課題があった。
【0032】ゆえに、高線密度化により適した、d=4
のような、最小ランの大きい符号において、最小ランの
連続を制御し、DSV制御をなるべく効率良く行うこと
は重要である。
【0033】しかしながら、従来においては、記録符号
として、最小ランdの大きいRLL符号VFMが用いら
れた場合、更にDSV制御を行うには、符号語列(チャ
ネルビット列)内に、任意の間隔で、DSV制御ビット
を挿入する必要があった。このDSV制御ビットは冗長
であるから、なるべく少ない方が望ましいが、符号列で
DSV制御を行うと、最小ランを守るためには、所定の
間隔で、5チャネルビットのDSV制御ビットを挿入す
ることが必要であった。また、最小ランと最大ランを守
るためには、所定の間隔で、10チャネルビットのDS
V制御ビットを挿入することが必要であった。
【0034】本発明はこのような状況に鑑みてなされた
ものであり、最小ランd=4であるRLL符号におい
て、最小ランの連続する回数を制限し、更に最小ラン及
び最大ランを守りながら、効率の良いDSV制御を行う
ことができるようにするものである。
【0035】
【課題を解決するための手段】本発明の変調方法は、入
力されたデータを、変換テーブルに従って、符号に変調
する変調ステップを含み、変換テーブルの変換コード
は、d=4、有限の整数値よりなるk、m=2、および
n=5の基礎コードと、拘束長をiとした場合、m×i
ビットのデータ語の要素内の「1」の個数を2で割った
ときの余りと、変換されるn×iビットの符号語の要素
内の「1」の個数を2で割ったときの余りが、どちらも
1あるいは0で一致するような変換規則と、最小ランの
連続を所定の回数以下に制限するための制限コードとを
有することを特徴とする。
【0036】制限コードは、変換テーブルにおいて、拘
束長が1である場合に変換されるnビットの符号語列内
に1を含む全ての変換要素に対して、最小ランの連続を
制限する置き換えコードを含むようにすることができ
る。
【0037】制限コードは、データ語の要素内の「1」
の個数を2で割ったときの余りと、変換される符号語の
要素内の「1」の個数を2で割ったときの余りが、どち
らも1あるいは0で一致するような変換を有するように
することができる。
【0038】変換テーブルには、複数の制限コードを含
ませるようにすることができ、制限コードは、変換テー
ブルの複数の異なる拘束長に設けられているようにする
ことができる。
【0039】変換テーブルは、制限コードとして、拘束
長が1の全ての変換要素に対して、置き換えコードを有
しているものとすることができる。
【0040】基礎コードには、所定の符号語の要素内に
不確定符号を含ませるようにすることができる。
【0041】不確定符号は、所定の符号語の要素内に、
nビットに対して1つの割合で存在するものとすること
ができる。
【0042】不確定符号は、所定の符号語の要素内に、
偶数個存在するものとすることができる。
【0043】所定の符号語の要素内に含まれる不確定符
号は、同一の値に決定されるものとすることができる。
【0044】不確定符号を含む所定の符号語の拘束長
は、2以上であるものとすることができる。
【0045】変換テーブルの変換コードは、所定の符号
語、および所定の符号語の直前または直後に配置される
nビットの符号の範囲内において、最小ランdが守られ
るか否かを判定し、守られると判定した場合、不確定符
号を「1」に決定し、守られないと判定した場合、不確
定符号を「0」に決定するような例外変換規則を更に有
するものとすることができる。
【0046】変調ステップの処理には、入力されたm×
iビットのデータ語を単位とするデータを、変換テーブ
ルに従って、n×iビットの符号語を単位とする符号に
変換する変換ステップと、入力されたデータ語の拘束長
を判定する拘束長判定ステップと、入力されたデータ語
から、制限コードを検出する制限コード検出ステップ
と、入力されたデータ語が、不確定符号を含む基礎コー
ドに対応するか否かを判定する不確定符号判定ステップ
と、不確定符号判定ステップの処理により、入力された
データ語が、不確定符号を含む基礎コードに対応すると
判定された場合、不確定符号を決定する不確定符号決定
ステップと、変換テーブル、拘束長判定ステップの処理
により判定された拘束長、制限コード検出ステップの処
理による検出結果、および不確定符号判定ステップの処
理による判定結果に基づいて、入力されたデータ語に対
応する基礎コードの変換パターンを決定する変換パター
ン決定ステップとを含ませるようにすることができ、変
換ステップの処理により変換された符号語のうち、変換
パターン決定ステップの処理により決定された変換パタ
ーンに対応する符号語を外部に出力させるようにするこ
とができる。
【0047】不確定符号決定ステップの処理では、所定
の符号語、および所定の符号語の直前または直後に配置
されるnビットの符号の範囲内において、最小ランdが
守られるか否かを判定させ、守られると判定された場
合、不確定符号を「1」に決定させ、守られないと判定
された場合、不確定符号を「0」に決定するような例外
変換規則に基づいて、不確定符号を決定させるようにす
ることができる。
【0048】不確定符号決定ステップの処理では、拘束
長が2以上のデータ語に対して、変換テーブルの例外変
換規則に基づいて、不確定符号を決定させるようにする
ことができる。
【0049】入力されたデータの所定の位置にDSV制
御ビットを挿入するDSV制御ビット挿入ステップを更
に含ませるようにすることができ、変調ステップの処理
では、DSV制御ビット挿入ステップの処理によりDS
V制御ビットが挿入されたデータを変調させるようにす
ることができる。
【0050】変調ステップの処理により変調された符号
をNRZI化するNRZI化ステップを更に含ませるよ
うにすることができる。
【0051】変換テーブルの基礎コードには、最大拘束
長rを有限の整数値として更に規定させるようにするこ
とができる。
【0052】本発明の変調装置は、入力されたデータ
を、変換テーブルに従って、符号に変調する変調手段を
備え、変換テーブルの変換コードは、d=4、有限の整
数値よりなるk、m=2、およびn=5の基礎コード
と、拘束長をiとした場合、m×iビットのデータ語の
要素内の「1」の個数を2で割ったときの余りと、変換
されるn×iビットの符号語の要素内の「1」の個数を
2で割ったときの余りが、どちらも1あるいは0で一致
するような変換規則と、最小ランの連続を所定の回数以
下に制限するための制限コードとを有することを特徴と
する。
【0053】変調手段には、入力されたm×iビットの
データ語を単位とするデータを、変換テーブルに従っ
て、n×iビットの符号語を単位とする符号に変換する
変換手段と、入力されたデータ語の拘束長を判定する拘
束長判定手段と、入力されたデータ語から、制限コード
を検出する制限コード検出手段と、入力されたデータ語
が、不確定符号を含む基礎コードに対応するか否かを判
定する不確定符号判定手段と、不確定符号判定手段によ
り、入力されたデータ語が、不確定符号を含む基礎コー
ドに対応すると判定された場合、変換テーブルの例外変
換規則に基づいて、不確定符号を決定する不確定符号決
定手段と、変換テーブル、拘束長判定手段により判定さ
れた拘束長、制限コード検出手段による検出結果、およ
び不確定符号判定手段の判定結果に基づいて、入力され
たデータ語に対応する基礎コードの変換パターンを決定
する変換パターン決定手段とを備えさせるようにするこ
とができ、変換手段により変換された符号語のうち、変
換パターン決定手段により決定された変換パターンに対
応する符号語を外部に出力させるようにすることができ
る。
【0054】入力されたデータの所定の位置にDSV制
御ビットを挿入するDSV制御ビット挿入手段を更に備
えさせるようにすることができ、変調手段には、DSV
制御ビット挿入手段によりDSV制御ビットが挿入され
たデータを変調させるようにすることができる。
【0055】変調手段により変調された符号をNRZI
化するNRZI化手段を更に備えさせるようにすること
ができる。
【0056】本発明の変換方法および変調装置において
は、入力されたデータが、変換テーブルに従って、符号
に変調され、変換テーブルの変換コードは、d=4、有
限の整数値よりなるk、m=2、およびn=5の基礎コ
ードと、拘束長をiとした場合、m×iビットのデータ
語の要素内の「1」の個数を2で割ったときの余りと、
変換されるn×iビットの符号語の要素内の「1」の個
数を2で割ったときの余りが、どちらも1あるいは0で
一致するような変換規則と、最小ランの連続を所定の回
数以下に制限するための制限コードとを有する。
【0057】
【発明の実施の形態】以下、本発明が適用される変調装
置の実施の形態について、図面を参照して説明する。
【0058】なお、以下、変換前のデータの「0」また
は「1」の並び(変換前のデータ列)を、例えば(00
1111)のように( )で区切って記述し、一方、変
換後の符号の「0」または「1」の並び(変換後の符号
列)を、"00100 00010 00000"のよう
に" "で区切って記述する。
【0059】また、以下、データ列のうち、m×iビッ
トからなる単位のデータ列を、特にデータ語列と称し、
このデータ語列が、後述する変換テーブルに従って変調
されたn×iビットからなる符号列を、特に符号語列と
称する。
【0060】更に、この例においては、最小ランd=
4、かつ変換率m/n=2/5である可変長符号を、V
FM(Variable Five Modulation)と称する。
【0061】更に、VFM符号において、最小ランの連
続する回数を制限し、かつ、変換前のDSV極性と変換
後のDSV極性を保存することによって、最小ラン及び
最大ランを守りながら、効率の良いDSV制御を行う変
換テーブルを、VFM−PP(VFM Parity-preserve
Prohibit-repeated-minimum-transition-runlength)
と称する。
【0062】次に示される表2乃至表4は、本発明が適
用される変調装置に搭載される変換テーブルの例であ
る。
【0063】なお、ここでは、表2乃至表4という形式
で3つの表に分割されているが、実際には、表2乃至表
4が1つにまとめられた表(テーブル)として取り扱わ
れる。
【0064】
【表2】
【0065】
【表3】
【0066】
【表4】
【0067】表2乃至表4の変換テーブル(以下、第1
の変換テーブルと称する)において、最小ランd=4、
最大ランk=21である。また、第1の変換テーブルを
用いて変換処理を行った場合の変換率は、m/n=2/
5で、可変長構造である。そして、変換の最小単位は、
2ビットのデータから5チャネルビットへ変換される単
位となる。なお、表中のodd/evenは、変換前データおよ
び変換後符号のDSV極性を表している。上述の如く、
VFM−PPではDSV極性が保存されるため、これら
の表においても、変換前データと対応する変換後符号の
DSV極性が一致している。
【0068】以下、このデータの変換の最小単位である
2ビットを基本データ長と称し、一方、符号の変換の最
小単位である5チャネルビットを基本符号長と称する。
また、第1の変換テーブルにおいて、最大拘束長rはr
=6である。すなわち、基本データ長は2ビットである
ので、2×6=12ビットがデータの変換の最大単位と
なる。このように、第1の変換テーブルは、拘束長i
(iは、1乃至6のうち、いずれかの値)とした場合、
2×i(m×i)ビットの所定のデータ語を、5×i
(n×i)チャネルビットの所定の符号語に変調する基
礎コードを有している。
【0069】また第1の変換テーブルにおいては、拘束
長i=1にあるデータからチャネルビットへの変換規則
により、最小ランd=4を守るために、例外変換規則が
設けられている。すなわち、拘束長r=2における変換
要素である(0110)からの変換規則を与えること
で、最小ランd=4が守られるようになされている。
【0070】具体的には、データ語列(0110)が、
第1の変換テーブルの2ビット(拘束長i=1)のデー
タ語列である(01)および(10)として、所定の符
号語列へ変換された場合、最小ランd=4が守られな
い。そこで、第1の変換テーブルにおいては、最小ラン
を守るために、データ語列(0110)は、4ビット
(拘束長i=2)の例外コードとして割り当てられるよ
うになされている。
【0071】また、この例外コードの符号語列内の要素
には、不確定符号(*を含む符号)が含まれている。こ
の不確定符号は、その要素内においては、基本符号長
(5チャネルビット)につき1つ含まれており、かつ、
1符号語列(チャネルビット列)内に偶数個含まれてい
る。すなわち、第1の変換テーブルの例外コードにおけ
る符号語列は2基本符号長(10チャネルビット)の要
素(符号)から構成されるので、不確定符号は、その要
素内に合計で2つ含まれている。この不確定符号は、次
に続く5チャネルビットの変換最小単位の符号語列
が、”10000”あるいは”01000”の時、不確
定符号*=”0”と決定され、それ以外の場合、不確定
符号*=”1”と決定されるように、例外変換規則で定
められている。すなわち、例外変換規則は、次に続くチ
ャネルビットによって、最小ランが守られないと判定さ
れた場合、不確定符号*=”0”と決定するものであ
る。
【0072】更に、第1の変換テーブルにおいては、こ
の不確定符号*は同時に2つ存在するが、例外変換規則
は、これら2つの不確定符号を、両者とも同一の値に決
定することを規定している。
【0073】更に、第1の変換テーブルは、予め定めら
れたデータ列に対して、最小ランdの連続を制限するた
めの、複数の置き換えコードを、異なる拘束長において
有している。すなわち、拘束長i=5において、データ
語列が(1010101010)、あるいは、(010
1010101)である場合、このデータ語列はそれぞ
れ、符号語列”00000 00010 00001
00001 00000”、あるいは、符号語列”00
000 00001 00001 000010000
0”に置き換えられる。そして、拘束長i=6におい
て、データ語列が(011001100110)である
場合、このデータ語列は、符号語列”00000 01
000 00001 00001 00001 000
00”に置き換えられる。
【0074】これらの置き換えコードを用いることによ
って、データ語列を変換した符号語列は、最小ランの連
続が制限され、最高でも4回までの最小ラン繰り返しと
なる。
【0075】第1の変換テーブルにおいて、符号語の最
小単位は5チャネルビットであり、これは、最小ランd
=4であるので、記録波形列のビット間隔をTとする
と、最小反転間隔5Tと一致する。従って、第1の変換
テーブルが、最小ランの連続を制限するための置換えコ
ードを有することは、すなわち、第1の変換テーブルの
拘束長i=1において、5チャネルビット内に”1”を
含む要素がある全ての場合において、その要素が所定回
数連続したら、そのデータ列を所定の符号語に置き換え
る、置換えコードを有することになる。
【0076】従って、第1の変換テーブルは、拘束長i
=1における変換要素の全てに対して、所定回数だけ連
続したら置き換えるような、置換えコードを持っている
ことになる。
【0077】また、第1の変換テーブルにおける場合と
は異なるが、もし、拘束長i=1において、5チャネル
ビットが全てゼロである”00000”が与えられた変
換テーブルがあったとしても、その変換テーブルは、最
大ランを有限の整数値に制限するために、その要素が所
定回数連続したら置き換える置換えコードを持つことに
なる。従って、この場合においても、この変換テーブル
は、拘束長i=1における変換要素の全てに対して、所
定回数だけ連続したら置き換えるような、置換えコード
を持っていることになる。
【0078】第1の変換テーブルの最大拘束長はr=6
である。すなわち、2ビットが変換の最小単位であり、
2×6=12ビットが変換の最大単位となる。データ列
から符号列への変換は、入力データ列に対して、例外変
換規則(0110)、および、不確定符号*の処理を除
いて、第1の変換テーブルにある通りのパターン比較で
行われる。第1の変換テーブルの場合は、例外変換規則
コード(0110)に対応する符号列が、不確定符号*
を含むように規定されている。不確定符号*の決定のた
めには、次に続く符号の変換最小単位(基本符号長の符
号語列)が、”10000”あるいは”01000”の
場合と、それ以外とを区別する必要がある。従って、そ
れらを区別するために、データ列(0110)に続い
て、更に10ビットのデータを参照する必要があるの
で、データ列(0110)を変換するために、合計、1
4ビットのデータを参照しなければならない。
【0079】具体的には、(0110)の後2ビットが
(01)であり、(0110)の後4ビットが(011
0)ではなく、かつ、(0110)の後10ビットが
(0101010101)ではないデータ列の入力を受
けたとき、データ語列(0110)に対応する符号語列
が、”00000 00000”に確定される。更に、
(0110)の後2ビットが(10)であり、(011
0)の後10ビットが(1010101010)ではな
いデータ列の入力を受けたとき、データ語列(011
0)に対応する符号語列が、”00000 0000
0”に確定される。そして、(0110)の後に続くデ
ータが上記以外の場合は、データ語列(0110)に対
応する符号語列が、”00100 00100”に確定
される。
【0080】なお、第1の変換テーブルにおいて、入力
データ列の先頭が(01)であっても、データ語列(0
110)、(0101010101)、もしくは、(0
11001100110)が入力された場合、変換され
る符号語列の先頭5ビットは、”01000”ではな
い。また、第1の変換テーブルにおいて、入力データ列
の先頭が(10)であっても、データ語列(10101
01010)が入力された場合、変換される符号語列の
先頭5ビットは、”10000”ではない。
【0081】上述した通りに、入力データ(0110)
に対する処理を定めると、ラン制限を守ることが出来
る。
【0082】このように、第1の変換テーブルにおける
テーブルの最大拘束長はr=6、すなわち、12ビット
であり、これが変換の最大単位となるが、一方、変換決
定のためのデータ列の最大参照長は、上述したように1
4ビットとなる。
【0083】また、第1の変換テーブルにおける変換コ
ードは、データ列の要素内の”1”の個数を2で割った
時の余りと、変換される符号列の要素内の”1”の個数
を2で割った時の余りが、どちらも1あるいは0で同一
(対応するいずれの要素も、”1”の個数が奇数または
偶数)となるような変換規則を有している。
【0084】例えば、変換コードのうちの6ビット(拘
束長i=3)の基礎コードにおいて、データ語列の要素
(001110)は、符号語列”00000 0100
000000”に対応しているが、それぞれの要素の”
1”の個数は、データ語列では3個、対応する符号語列
では1個であり、どちらも2で割ったときの余りが1
(奇数)となり、一致している。同様にして、変換コー
ドのうちのデータ語列の要素(001111)は、符号
語列”00100 00010 00000”に対応し
ているが、それぞれの要素の”1”の個数は、データ列
では4個、対応する符号語列では2個であり、どちらも
2で割ったときの余りが0(偶数)となり、一致してい
る。
【0085】そして、最小ランを制限する置き換えコー
ドについても同様であり、データ列の要素内の”1”の
個数を2で割った時の余りと、変換される符号列の要素
内の”1”の個数を2で割った時の余りが、どちらも1
あるいは0で同一となるような変換規則を有している。
【0086】換言すると、データ語列と符号語列の各要
素は、DSV極性が保存されているので、複数のデータ
語列からなるデータ列内において、冗長ビットとしてD
SV制御ビットの1ビットが挿入されており、このDS
V制御ビットが(1)であるとき、DSV制御ビット部
分を含むデータ列が符号列に変換されて、NRZI化さ
れると、極性が反転する。また、このDSV制御ビット
が(0)であるとき、DSV制御ビット部分を含むデー
タ列が符号列に変換され、NRZI化されても、極性は
反転しない。
【0087】従って、第1の変換テーブルのように、D
SV極性が保存された変換テーブルが搭載され、かつ、
データ列内に冗長ビット(DSV制御ビット)として1
ビットを挿入する処理を行う変調装置は、このデータ列
を変調し、更にNRZI化した後の極性を変更すること
ができるので、データ列内でDSV制御を行うことがで
きる。
【0088】次に示される表5乃至表7は、本発明が適
用される変換テーブルの他の例である。
【0089】なお、ここでは、表5乃至表7という形式
で3つの表に分割されているが、実際には、表5乃至表
7が1つにまとめられた表(テーブル)として取り扱わ
れる。
【0090】
【表5】
【0091】
【表6】
【0092】
【表7】
【0093】すなわち、表5乃至表7の変換テーブル
(以下、第2の変換テーブルと称する)において、最小
ランd=4、最大ランk=20である。また、第2の変
換テーブルを用いて変換を行った場合、変換率m/n=
2/5で可変長構造であり、基本データ長は2ビット、
および基本符号長は5チャネルビットである。また、第
2の変換テーブルは、第1の変換テーブルと同様に、D
SV極性が保存され、最小ランの連続が制限されている
VFM−PP変換テーブルの例である。上述した第1の
変換テーブルとは、最大ランの値が異なる(第1の変換
テーブルと比較して、第2の変換テーブルの方が、最大
ランが小さい)。
【0094】第2の変換テーブルは、最小ランdの連続
を制限する置き換えコードを複数有している。
【0095】すなわち、拘束長i=6において、データ
語列が(101010101010)、(010101
010101)あるいは、(01100110011
0)である場合、このデータ語列はそれぞれ、符号語
列”00000 01000 01000 01000
01000 00000”、”00000 0100
001000 01000 00010 0000
0”、あるいは、”00000 01000 0100
0 00100 00100 00000”に置き換え
られる。
【0096】これらの置き換えコードを用いることによ
って、データ語列を変換した符号語列は、最小ランの連
続が制限され、最高でも5回までの最小ラン繰り返しと
なる。
【0097】第2の変換テーブルを利用した変換方法に
ついては、例外変換規則データの処理部分で、上述した
第1の変換テーブルよりも多くのデータ列を参照する必
要があるが、その他は、第1の変換テーブルにおける場
合と同様である。
【0098】第2の変換テーブルを用いた場合の例外変
換規則データの処理に関して説明する。
【0099】第2の変換テーブルの最大拘束長はr=6
である。すなわち、変換最小単位は2ビットであるか
ら、2×6=12ビットがデータの変換の最大単位とな
る。データ語列から符号語列への変換は、入力されたデ
ータ語列に対して、例外変換規則(0110)、およ
び、不確定符号*の処理を除き、第2の変換テーブルの
基礎コードにある通りのパターン比較で行われる。
【0100】第2の変換テーブルの場合は、例外変換規
則データ(0110)に対応する符号語列に、不確定符
号*が含まれるように規定されている。不確定符号*を
決定するためには、次に続く基本符合長の符号列が、”
10000”あるいは”01000”の場合と、それ以
外とを区別する必要がある。従って、不確定符号*を決
定するためには、(0110)に続いて、更に12ビッ
トのデータを参照しなければならないので、参照するデ
ータ列は、合計、16ビットのデータとなる。
【0101】すなわち、(0110)の後2ビットが
(01)であり、(0110)の後4ビットが(011
0)ではなく、かつ、(0110)の後12ビットのデ
ータが(010101010101)ではないデータ語
列の入力を受けたとき、データ語列(0110)に対応
する符号語列が、”00000 00000”に確定さ
れる。
【0102】あるいは、(0110)の後2ビットが
(10)であり、(0110)の後12ビットのデータ
が(101010101010)ではないデータ語列の
入力を受けたとき、データ語列(0110)に対応する
符号語列が、”00000 00000”に確定され
る。
【0103】更に、(0110)の後10ビットが(1
111000011)であるか、または、(0110)
の後10ビットが(1111000000)であるデー
タ語列の入力を受けたとき、データ語列(0110)に
対応する符号語列が、”00000 00000”に確
定される。
【0104】そして、データ語列(0110)の後に続
くデータが、上記以外の場合は、データ語列(011
0)に対応する符号語列が、”00100 0010
0”に確定される。
【0105】上述したように、入力データ列(011
0)に対する処理を定めると、ラン制限を守ることが出
来る。
【0106】なお、第2の変換テーブルにおいては、入
力データ列の先頭が(01)であっても、入力データ列
が、(0110)、(010101010101)、も
しくは、(011001100110)である場合、対
応する符号語列の先頭5ビットは、”01000”では
ない。
【0107】また、第2の変換テーブルにおいては、入
力データ列の先頭が(10)であっても、入力データ列
が、(101010101010)である場合、対応す
る符号語列の先頭5ビットは、”10000”ではな
い。
【0108】このように、第2の変換テーブルにおいて
は、テーブルの最大拘束長はr=6、すなわち、12ビ
ットのデータであり、これが変換時の最大単位となる
が、一方、変換決定のためのデータ列の最大参照長は、
上述したように、16ビットである。すなわち、第2の
変換テーブルにおいては、第1の変換テーブルにおける
場合と比較して、最大参照長が大きくなっている。
【0109】また、第2の変換テーブルも、DSV極性
が保存された変換テーブルなので、第1の変換テーブル
と同様に、データ列内に冗長ビットとして挿入される1
ビットのDSV変換ビットによって、データ列を変換
し、NRZI化した後の極性を制御することが出来る
(すなわち、データ列内でDSV制御が出来る)。
【0110】次に示される表8乃至表10は、本発明が
適用される変換テーブルの他の例である。
【0111】なお、ここでは、表8乃至表10という形
式で3つの表に分割されているが、実際には、表8乃至
表10が1つにまとめられた表(テーブル)として取り
扱われる。
【0112】
【表8】
【0113】
【表9】
【0114】
【表10】
【0115】すなわち、表8乃至表10の変換テーブル
(以下、第3の変換テーブルと称する)は、最小ランd
=4、最大ランk=21である。また、第3の変換テー
ブルを用いて変換を行った場合、変換率m/n=2/5
で可変長構造であり、基本データ長は2ビット、および
基本符号長は5チャネルビットである。また、第3の変
換テーブルは、第1の変換テーブルと同様に、DSV極
性が保存され、最小ランの連続が制限されているVFM
−PP変換テーブルの例である。上述した第1の変換テ
ーブルとは、不確定符号*の位置が変更されている。
【0116】第3の変換テーブルは、最小ランdの連続
を制限する複数の置き換えコードを、異なる拘束長にお
いて有している。
【0117】拘束長i=5において、データ語列が(1
010101010)あるいは、(010101010
1)である場合、このデータ語列は、符号語列”000
0000010 00001 00001 0000
0”あるいは、符号語列”00000 00001 0
0001 00001 00000”に、それぞれ置き
換えられる。
【0118】また、拘束長i=6において、データ語列
が(011001100110)である場合、このデー
タ語列は、符号語列”00000 01000 000
0100001 00001 00000”に置き換え
られる。
【0119】これらの置き換えコードを用いることによ
って、データ語列を変換した符号語列は、最小ランの連
続が制限され、最高でも4回までの最小ラン繰り返しと
なる。
【0120】第3の変換テーブルにおいては、例外変換
規則データの処理部分で、第1の変換テーブルと比較し
て、更に多くのデータ列を参照する必要があるが、その
他は、第1の変換テーブルと同様である。
【0121】第3の変換テーブルの例外変換規則データ
の処理に関して、以下に説明する。
【0122】第3の変換テーブルにおける最大拘束長は
r=6である。すなわち、変換最小単位は2ビットであ
り、2×6=12ビットが変換の最大単位となる。デー
タ列から符号列への変換は、入力データ列に対して、上
記、例外変換規則(0110)、および、不確定符号*
の処理を除き、第3の変換テーブルの基礎コードにある
通りのパターン比較で行われる。
【0123】第3の変換テーブルは、例外変換規則デー
タ(0110)に対応する符号列に、不確定符号*が含
まれるように規定されている。不確定符号*の決定のた
めには、次に続く基本符号長の符号列が、”1000
0”、”01000”、あるいは、”00100”の場
合と、それ以外とを区別する必要がある。従って、それ
らを区別するためには、(0110)に続いて、更に1
2ビットのデータを参照しなければならないので、合
計、16ビットのデータを参照する必要がある。
【0124】すなわち、(0110)の後2ビットが
(01)であり、(0110)の後4ビットが(011
0)ではなく、かつ、(0110)の後10ビットのデ
ータが(0101010101)ではないデータ列の入
力を受けたとき、データ語列(0110)に対応する符
号語列は”00000 00000”に確定される。
【0125】あるいは、(0110)の後2ビットが
(10)であり、(0110)の後10ビットが(10
10101010)ではないデータ列の入力を受けたと
き、データ語列(0110)に対応する符号語列は、”
00000 00000”に確定される。
【0126】更に、データ列(0110)の後に続くデ
ータ列の変換の結果、符号列の先頭5チャネルビットに
おいて、”00100”が発生するパターンは、第3の
変換テーブルの、拘束長i=2,3,4,5,6のそれ
ぞれにおいて存在する。これらのパターンと一致した場
合、データ列(0110)に対応する符号語列が、”0
0000 00000”に確定される。
【0127】そして、データ列(0110)の後に続く
データ列が、上記以外の場合は、データ列(0110)
に対応する符号語が、”00010 00010”に確
定される。
【0128】このように、第3の変換テーブルにおいて
は、最大拘束長はr=6、すなわち12ビットであり、
これが、変換時の最大単位となるが、一方、変換決定の
ためのデータ列の最大参照長は、上述したように16ビ
ットである。
【0129】すなわち、第3の変換テーブルにおいて
は、第1の変換テーブルにおける場合と比較して、最大
参照長が大きくなっている。
【0130】また、第3の変換テーブルも、DSV極性
が保存された変換テーブルなので、第1の変換テーブル
における場合と同様に、データ列内に冗長ビットとして
挿入される1ビットのDSV制御ビットによって、入力
データ列を変換し、NRZI化した後の極性を制御する
ことが出来る(データ列内でDSV制御が出来る)。
【0131】以上説明した、第1の変換テーブル、第2
の変換テーブル、および第3の変換テーブルのように、
テーブル構成に大きな変更を行わなくても、変調処理に
利用した場合に同様の効果を奏することができる変換テ
ーブルを構成することができる。
【0132】これらの変換テーブルにおいては、最大ラ
ンk=21である第1の変換テーブルと比較して、テー
ブル構成が複雑で大きくなり、また、最小ランの繰り返
しの上限も、第1の変換テーブルの4回と比較して、5
回となってしまうが、第2の変換テーブルとして説明し
た通り、最大ランをk=20まで減少することが可能で
ある。
【0133】更に、データ確定のための手続きが複雑に
なる場合があるが、第3の変換テーブルとして説明した
通り、不確定符号の位置が異なった場合でも、同様な性
能を持ったテーブルを構成することが可能である。
【0134】次に、図1を参照して、本発明が適用され
る変調装置1の実施の形態を説明する。
【0135】なお、変調装置1の変調方法は限定されな
いが、この例においては、変調装置1は、第1の変換テ
ーブルに従って、データ列を可変長符号(d、k;m,
n;r)=(4,21;2,5;6)に変換するものと
する。
【0136】DSV制御ビット決定・挿入部11は、外
部より供給されてくる入力データ列(第1のデータ列)
の入力を受け、所定のフォーマットに従って、所定の間
隔(DSV区間)でDSV制御を行い、その結果とし
て、DSV制御ビットとして「1」または「0」の決定
を行い、決定したDSV制御ビットを第1のデータ列に
DSV区間毎に挿入し、第2のデータ列を生成し、VF
M−PP変調部12に供給する。
【0137】すなわち、DSV制御ビット決定・挿入部
11は、記録符号列または伝送符号列についてDSV制
御が行われるようにDSV制御ビットを決定するととも
に、決定したDSV制御ビットを第1のデータ列の所定
の位置に挿入して、第2のデータ列を生成する。
【0138】VFM−PP変調部12は、この第2のデ
ータ列を変調して生成した符号列を、NRZI化部13
に供給する。
【0139】NRZI化部13は、この符号列をNRZ
I化し、記録符号列または伝送符号列として外部に供給
する。なお、図示はしないが、変調装置1は、タイミン
グ信号を生成し、それを各部に供給してタイミングを管
理するタイミング管理部も備えている。
【0140】図2を参照して、変調装置1を更に詳しく
説明する。
【0141】図2のDSV制御ビット決定・挿入部11
において、加算部21は、DSV制御ビット挿入手段の
第1の具体例であり、外部より供給された第1のデータ
列(入力データ列)に対して、DSV制御ビットを所定
の間隔で挿入し、第2のデータ列として入力用レジスタ
22に供給する。なお、ここでいう加算部21とは、こ
の例においては、データ列の挿入処理を行う部位のこと
を称している。
【0142】また、上述したように、DSV制御ビット
決定・挿入部11は、第1のデータ列に挿入するDSV
制御ビットを決定する処理についても行うが、その説明
は後述する。
【0143】入力用レジスタ22は、加算部21より供
給された第2のデータ列を、mビット(この例において
は、2ビット)づつ順次シフトし、mビットずつ拘束長
判定部31、最小ラン連続制限コード検出部32、偶数
不確定コード処理部33、および2−5変調部34乃至
12−30変調部39に、それぞれ供給する。このとき
入力用レジスタ22は、これらの各部がその処理を行う
のに必要なビット数を各部にそれぞれ供給する。
【0144】具体的には、この例においては、第1の変
換テーブルが使用されているので、各部がその処理を行
うのに必要な最大ビット数は、上述したように、14ビ
ットである。
【0145】2−5変調部34乃至12−30変調部3
9は、変換手段の一具体例である。変調装置1には、拘
束長毎に対応する変調部として、2−5変調部34乃至
12−30変調部39が設けられており、拘束長判定部
31、最小ラン連続制限コード検出部32、および偶数
不確定コード処理部33で生成される情報(拘束長判定
情報、最小ラン連続制限コード検出情報、および、不確
定コード識別情報)に基づき、変換パターン決定部42
において、2−5変調部34乃至12−30変調部39
の出力から、最終的に確定した変換パターンが決定され
る。変調装置1では、例えば、第1の変換テーブルに従
って、入力用レジスタ22より供給されたデータ語列を
変調し、符号語列として変換パターン決定部42、ある
いは、セレクタ40−1乃至41−5に、それぞれ供給
する。
【0146】すなわち、2−5変調部34は、拘束長i
=1に対応する変換テーブル(第1の変換テーブルのi
=1に含まれる複数の基礎コード)を内蔵しており、こ
の内蔵している変換テーブルを参照して、入力用レジス
タ22より供給された2×1ビットのデータ列、すなわ
ちデータ語列に対応する基礎コードが登録されているか
否かを判定し、登録されていると判定した場合、その2
ビットのデータ語列を5チャネルビットの符号語列に変
調して、変換パターン決定部42に供給する。また、2
−5変調部34は、供給されたデータ語列に対応する基
礎コードが登録されていないと判定した場合、入力用レ
ジスタ22より供給されたデータ語列を破棄する。
【0147】4−10変調部35は、拘束長i=2に対
応する変換テーブル(第1の変換テーブルのi=2に含
まれる複数の基礎コード)を内蔵しており、この内蔵し
ている変換テーブルを参照して、入力用レジスタ22よ
り供給された2×2ビットのデータ列、すなわちデータ
語列に対応する基礎コードが登録されているか否かを判
定し、登録されていると判定した場合、その4ビットの
データ語列を10チャネルビットの符号語列に変調し
て、セレクタ40−1に供給する。また、4−10変調
部35は、供給されたデータ語列に対応する基礎コード
が登録されていないと判定した場合、入力用レジスタ2
2より供給されたデータ語列を破棄する。
【0148】6−15変調部36は、拘束長i=3に対
応する変換テーブル(第1の変換テーブルのi=3に含
まれる複数の基礎コード)を内蔵しており、この内蔵し
ている変換テーブルを参照して、入力用レジスタ22よ
り供給された2×3ビットのデータ列、すなわちデータ
語列に対応する基礎コードが登録されているか否かを判
定し、登録されていると判定した場合、その6ビットの
データ語列を15チャネルビットの符号語列に変調し
て、セレクタ40−2に供給する。また、6−15変調
部36は、供給されたデータ語列に対応する基礎コード
が登録されていないと判定した場合、入力用レジスタ2
2より供給されたデータ語列を破棄する。
【0149】8−20変調部37は、拘束長i=4に対
応する変換テーブル(第1の変換テーブルのi=4に含
まれる複数の基礎コード)を内蔵しており、この内蔵し
ている変換テーブルを参照して、入力用レジスタ22よ
り供給された2×4ビットのデータ列、すなわちデータ
語列に対応する基礎コードが登録されているか否かを判
定し、登録されていると判定した場合、その8ビットの
データ語列を20チャネルビットの符号語列に変調し
て、セレクタ40−3に供給する。また、8−20変調
部37は、供給されたデータ語列に対応する基礎コード
が登録されていないと判定した場合、入力用レジスタ2
2より供給されたデータ語列を破棄する。
【0150】10−25変調部38は、拘束長i=5に
対応する変換テーブル(第1の変換テーブルのi=5に
含まれる複数の基礎コード、および、i=5の最小ラン
連続制限コード)を内蔵しており、この内蔵している変
換テーブルを参照して、入力用レジスタ22より供給さ
れた2×5ビットのデータ列、すなわちデータ語列に対
応する基礎コード、もしくは最小ラン連続制限コードが
登録されているか否かを判定し、登録されていると判定
した場合、その10ビットのデータ語列を25チャネル
ビットの符号語列に変調して、セレクタ40−4に供給
する。また、10−25変調部38は、供給されたデー
タ語列に対応する基礎コードが登録されていないと判定
した場合、入力用レジスタ22より供給されたデータ語
列を破棄する。
【0151】12−30変調部39は、拘束長i=6に
対応する変換テーブル(第1の変換テーブルのi=6に
含まれる複数の基礎コード、および、i=6の最小ラン
連続制限コード)を内蔵しており、この内蔵している変
換テーブルを参照して、入力用レジスタ22より供給さ
れた2×6ビットのデータ列、すなわちデータ語列に対
応する基礎コード、もしくは最小ラン連続制限コードが
登録されているか否かを判定し、登録されていると判定
した場合、その12ビットのデータ語列を30チャネル
ビットの符号語列に変調して、セレクタ40−5に供給
する。また、12−30変調部39は、供給されたデー
タ語列に対応する基礎コードが登録されていないと判定
した場合、入力用レジスタ22より供給されたデータ語
列を破棄する。
【0152】拘束長判定部31は、拘束長判定手段の一
具体例であり、第1の変換テーブルを参照して、入力用
レジスタ22より供給された所定の12ビットのデータ
列の拘束長を判定し、その判定結果を変換パターン決定
部42に供給する。
【0153】最小ラン連続制限コード検出部32は、制
限コード検出手段の一具体例であり、入力されたデータ
列の要素の中に、最小ランの連続回数を制限するための
変換コードを検出した場合、その情報を、最小ラン連続
制限コード検出情報として、変換パターン決定部42に
供給する。すなわち、この例では、変調装置1は、第1
の変換テーブルを用いているので、最小ラン連続制限コ
ード検出部32は、入力されたデータ列が、(1010
10101010)、(0101010101)、また
は、(011001100110)であるとき、変換パ
ターン決定部42に、最小ラン連続制限コード検出情報
を供給する。
【0154】偶数不確定コード処理部33は、不確定符
号判定手段の一具体例であり、第1の変換テーブルを参
照して、入力用レジスタ22より供給された4ビットの
データ列が、偶数個の不確定符号を含む基礎コードに対
応するデータ語列、すなわち(0110)であるか否か
を判定し、(0110)であると判定した場合、対応す
る符号列は、偶数個の不確定符号を含んでいると判定
し、不確定コード識別情報をセレクタ41−1乃至41
−5および変換パターン決定部42に供給する。
【0155】そのとき、偶数不確定コード処理部33
は、入力用レジスタ22より(0110)に続いて供給
されてくる所定数のデータ列を参照し、(0110)に
続くデータ列が(01)であるが(0110)もしくは
(0101010101)ではない第1のパターンであ
る場合、(0110)に続くデータ列が(10)である
が、(1010101010)ではない第2のパターン
である場合と、これら2つのパターン以外である場合と
を区別するための情報である不確定コード処理情報を、
偶数不確定ビット決定部41−1乃至41−5に供給す
る。
【0156】セレクタ40−1乃至40−5は、偶数不
確定コード処理部33より不確定コード識別情報が供給
された場合、不確定符号を含む基礎コードが使用された
と判定し、2−5変調部34乃至12−30変調部39
より供給された符号語列(その要素に不確定符号を含む
符号語列)を、偶数不確定ビット決定部41−1乃至4
1−5に供給する。
【0157】一方、セレクタ40−1乃至40−5は、
偶数不確定コード処理部33より不確定コード識別情報
が供給されない場合、不確定符号を含む基礎コードが使
用されていない(通常の基礎コード(不確定符号を含ま
ない基礎コード)が使用された)と判定し、2−5変調
部34乃至12−30変調部39より供給された符号語
列(その要素に不確定符号を含まない符号語列)を、変
換パターン決定部42に供給する。
【0158】ここで、拘束長i=1の基礎コードには、
偶数不確定符号が含まれることはないので、2−5変調
部34の後段には、セレクタ、および偶数不確定ビット
決定部は設けられていない(変調装置1は、i=1に対
する偶数不確定符号決定部を設けていない)。
【0159】また、図2においては、より一般的に対応
させるために、偶数不確定ビット決定部41−1乃至4
1−5が記載されているが、この例においては、第1の
変換テーブルを用いて処理を実行しているので、拘束長
i=2の基礎コードのみに偶数個の不確定符号*が含ま
れる。従って、第1の変換テーブルを用いて処理を実行
している変調装置1には、セレクタ40−1および偶数
不確定ビット決定部41−1のみが存在すればよい。
【0160】そこで、以下、変調装置1の動作を説明す
るにあたり、セレクタ40−1乃至40−5、および偶
数不確定符号決定部41−1乃至41−5のうち、セレ
クタ40−1および偶数不確定ビット決定部41−1が
動作しているものとして説明する。
【0161】偶数不確定ビット決定部41−1は、不確
定符号決定手段の一具体例であり、偶数不確定コード処
理部33より供給された不確定コード処理情報を基に、
入力データ語列が(0110)であり、更に続く入力デ
ータ列が(01)であるが、(0110)あるいは(0
101010101)ではない場合、並びに、(011
0)に続く入力データ列が(10)であるが、(101
0101010)ではない場合、セレクタ40−1より
供給された符号列に含まれている偶数個の不確定符号を
全て”0”に決定する。
【0162】また、偶数不確定ビット決定部41−1
は、偶数不確定コード処理部33より供給された不確定
コード処理情報を基に、入力データ語列が(0110)
であり、更に続く入力データ列が上記したパターンでは
ないと判定した場合、セレクタ40−1より供給された
符号列に含まれている偶数個の不確定符号を全て”1”
に決定する。
【0163】変換パターン決定部42は、変換パターン
決定手段の一具体例であり、拘束長判定部31より供給
された判定結果、最小ラン連続制限コード検出部32よ
り最小ラン連続制限コード検出情報を供給されたか否
か、および偶数不確定コード処理部33より不確定コー
ド識別情報を供給されたか否かに基づいて、最終的に確
定した変換パターンを決定し、それに対応する符号語列
をバッファ43に供給する。
【0164】変換パターン決定部42より供給された符
号語列は、バッファ43に一時蓄えられ、シリアル化さ
れた符号列としてNRZI化部13に供給される。NR
ZI化部13は、NRZI化手段の一具体例であり、供
給されたシリアルの符号列をNRZI化し、記録符号列
あるいは伝送符号列として外部に出力する。
【0165】また、図2を用いて説明した各部の動作
は、図示しないタイミング管理部から供給されるタイミ
ング信号に同期して実行される。
【0166】なお、本発明が適用される変調装置の他の
例として、図3に示される変調装置2を採用するように
してもよい。
【0167】図3において、DSV制御ビット挿入部6
1−1は、外部より供給された入力データ列(第1のデ
ータ列)に、所定のフォーマットに従って、所定の間隔
でDSV制御ビット(0)を挿入し、一方の第2のデー
タ列として、VFM−PP変調部12−1に供給する。
また、DSV制御ビット挿入部61−2は、外部より供
給された入力データ列(第1のデータ列)に、所定のフ
ォーマットに従って、所定の間隔でDSV制御ビット
(1)を挿入し、他方の第2のデータ列として、VFM
−PP変調部12−2に供給する。すなわち、DSV制
御ビット挿入部61−1および61−2は、DSV制御
ビット挿入手段の第2の具体例である。
【0168】VFM−PP変調部12−1および12−
2、並びに、NRZI化部13−1および13−2は、
変調装置1のVFM−PP変調部12およびNRZI化
部13と同一の構成であり、第2のデータ列がVFM−
PP変調部12−1および12−2により符号列に変調
され、その符号列が、それぞれ、NRZI化部13−1
および13−2によりNRZI化されて、DSV制御部
62に供給される。
【0169】DSV制御部62は、NRZI化部13−
1および13−2からそれぞれ供給されたNRZI化さ
れた2つの入力符号列に基づいて、DSV演算を行い、
最終的にDSV制御が施されかつNRZI化された符号
列を選択し、記録符号列あるいは伝送符号列として、外
部に出力する。
【0170】次に、図4のフローチャートを参照して、
図1および図2を用いて説明した変調装置1の動作を説
明する。
【0171】いま、変調装置1に対して、図5に示され
るような第1のデータ列(入力データ列)91が供給さ
れてきたものとする。
【0172】ステップS11において、変調装置1は、
第1のデータ列91の入力を受ける。第1のデータ列9
1には、ユーザデータのほか、ECC(Error-Correcti
ng Code)などの情報が含まれている。ステップS12
において、変調装置1のDSV制御ビット決定・挿入部
11は、第1のデータ列91の所定の位置にDSV制御
ビットを挿入し、図5に示されるような第2のデータ列
92を生成する。
【0173】具体的には、DSV制御ビット決定・挿入
部11において、DSV制御ビットの決定および挿入
は、第1のデータ列91内の所定の間隔おきに行われ
る。図5に示されるように、入力された第1のデータ列
のうち、まずxビットのデータから構成されているデー
タD1とデータD2との間にDSV制御ビットを挿入す
るために、DSV制御ビット・決定挿入部11は、デー
タD1までの積算DSVを計算する。DSV値は、デー
タD1を、符号列に変換し、更にレベル符号化(NRZ
I化)した各レベルを、レベルH(1)を「+1」、レ
ベルL(0)を「−1」として、それらの値を積算する
ことによって得られる。
【0174】同様に、DSV制御ビット・決定挿入部1
1は、次の区間データD2における区間DSVを計算す
る。次に、DSV制御ビット・決定挿入部11は、デー
タD1とデータD2との間に挿入されるDSV制御ビッ
トをx1として、データD1、DSV制御ビットx1、
およびデータD2によるDSVの絶対値が「ゼロ」に近
づくような値を決定する。
【0175】DSV制御ビットx1が(1)に設定され
ると、データD1の後の区間に続くデータD2のレベル
符号は反転される。また、DSV制御ビットx1が
(0)に設定されると、データD1の後の区間に続くデ
ータD2のレベル符号は非反転となる。なぜならば、第
1の変換テーブル内の各要素は、データ語列の要素内の
「1」の個数を2で割ったときの余りと、変換される符
号語列の要素内の「1」の個数を2で割った時の余りと
が、どちらも1あるいは0で一致するようになっている
ので、データ列内において、(1)を挿入することは、
すなわち、変換される符号列に"1"を挿入することにな
る(すなわち「反転」されることになる)からである。
【0176】このようにして、DSV制御ビットx1が
決定した後、DSV制御ビット決定・挿入部11は、D
SV制御ビットx1をデータD1とデータD2との間に
挿入する。続いて、DSV制御ビット決定・挿入部11
は、同様にして、所定のデータ間隔をおいて、データD
2とデータD3列との間に、DSV制御ビットx2を挿
入し、同様にDSV制御を行う。なお、そのときの積算
DSV値は、データD1、DSV制御ビットx1、およ
びデータD2までの全てのDSV値とする。
【0177】このように、DSV制御ビット決定・挿入
部11は、第1のデータ列91内に、DSV制御ビット
を挿入し、第2のデータ列92として、これをVFM−
PP変調部12に供給する。
【0178】ステップS13において、VFM−PP変
調部12は、第1の変換テーブルに基づいて、第2のデ
ータ列92を符号列に変調し、NRZI化部13に供給
する。
【0179】具体的には、DSV制御ビット決定・挿入
部11の入力用レジスタ22は、第2のデータ列92
を、2ビット毎(最大で12ビット)のデータを単位と
してVFM−PP変調部12に供給する。
【0180】そこで、拘束長判定部31は、12ビット
のデータ列の入力を受け、この12ビットのデータ列
が、図6に示されるテーブル71のデータ語列(第1の
変換テーブルの拘束長12ビットにおける基礎コードの
データ語列、もしくは、最小ラン連続制限コード(01
1001100110))のうち、いずれかのデータ語
列と一致するか否かを判定する。そして、最小ラン連続
制限コード検出部32は、入力されたデータ語列が、図
6に示されるテーブル71に含まれる最小ラン連続制限
コード(011001100110)に一致するか否か
を判定する。
【0181】入力用レジスタ22より供給された12ビ
ットのデータ列は、テーブル71内のデータ語列に一致
すると判定された場合、拘束長判定部31は、拘束長は
12ビット(i=6)であると判定し、拘束長判定情報
を変換パターン決定部42に通知する。
【0182】更に、入力用レジスタ22より供給された
12ビットのデータ列は、テーブル71内の最小ラン連
続制限コード(011001100110)に一致する
と判定された場合、最小ラン連続制限コード検出部32
は、最小ラン連続制限コード検出情報を、変換パターン
決定部42に供給する。
【0183】変換パターン決定部42は、それらの通知
に基づいて、12−30変調部39よりセレクタ40−
5を介して供給された30チャネルビットの符号語列
を、入力用レジスタ22より供給された12ビットのデ
ータ列(データ語列)に対応する符号語列として決定
し、バッファ43に供給する。
【0184】入力用レジスタ22より供給された12ビ
ットのデータ列は、テーブル71内のデータ語列のいず
れにも一致しないと判定された場合、拘束長判定部31
は、次に、この12ビットのデータ列のうち、先頭の1
0ビットのデータ列が、テーブル72のデータ語列(第
1の変換テーブルの拘束長10ビットにおける基礎コー
ドのデータ語列、あるいは、最小ラン連続制限コード
(0101010101)もしくは(10101010
10))のうち、いずれかのデータ語列と一致するか否
かを判定する。そして、最小ラン連続制限コード検出部
32は、この12ビットのデータ列のうち、先頭の10
ビットのデータ列が、テーブル72に含まれる最小ラン
連続制限コード(0101010101)もしくは(1
010101010)に一致するか否かを判定する。
【0185】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の10ビットのデータ列
は、テーブル72内のデータ語列と一致すると判定され
た場合、拘束長判定部31は、拘束長は10ビット(i
=5)であると判定し、拘束長判定情報を変換パターン
決定部42に通知する。
【0186】更に、入力用レジスタ22より供給された
12ビットのデータ列のうち、先頭の10ビットのデー
タ列は、テーブル72内の最小ラン連続制限コード(0
101010101)もしくは(101010101
0)に一致すると判定された場合、最小ラン連続制限コ
ード検出部32は、最小ラン連続制限コード検出情報
を、変換パターン決定部42に供給する。
【0187】変換パターン決定部42は、それらの通知
に基づいて、10−25変調部38よりセレクタ40−
4を介して供給された25チャネルビットの符号語列
を、この10ビットのデータ語列(入力用レジスタ22
より供給された12ビットのデータ列の先頭の10ビッ
トのデータ列)に対応する符号語列として決定し、バッ
ファ43に供給する。
【0188】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの2ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの2ビットのデータと、次に続く10ビットの
データとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31によりその拘束長が判定される。
すなわち、拘束長判定部31は、この新たな12ビット
のデータ列と一致するデータ語列が、拘束長12ビット
のテーブル71にあるか否かを再度判定し、それ以降同
様にして処理を繰り返す。
【0189】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の10ビットのデータ列
は、テーブル72内のデータ語列に一致しないと判定さ
れた場合、拘束長判定部31は、入力用レジスタ22よ
り供給された12ビットのデータ列のうち、先頭の8ビ
ットのデータ列が、テーブル73のデータ語列(第1の
変換テーブルの拘束長8ビットにおける基礎コードのデ
ータ語列)のうち、いずれかのデータ語列と一致するか
否かを判定する。
【0190】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の8ビットのデータ列は、
テーブル73内のデータ語列と一致すると判定された場
合、拘束長判定部31は、拘束長は8ビット(i=4)
であると判定し、拘束長判定情報を変換パターン決定部
42に通知する。変換パターン決定部42は、その通知
に基づいて、8−20変調部37よりセレクタ40−3
を介して供給された20チャネルビットの符号語列を、
この8ビットのデータ語列(入力用レジスタ22より供
給された12ビットのデータ列の先頭の8ビットのデー
タ列)に対応する符号語列として決定し、バッファ43
に供給する。
【0191】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの4ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの4ビットのデータと、次に続く8ビットのデ
ータとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列と一致するデータ語列が、拘束長12ビ
ットのテーブル71にあるか否かを再度判定し、それ以
降同様にして処理を繰り返す。
【0192】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の8ビットのデータ列は、
テーブル73内のデータ語列と一致しないと判定された
場合、拘束長判定部31は、入力用レジスタ22より供
給された12ビットのデータ列のうち、先頭の6ビット
のデータ列が、テーブル74のデータ語列(第1の変換
テーブルの拘束長6ビットにおける基礎コードのデータ
語列)のうち、いずれかのデータ語列と一致するか否か
を判定する。
【0193】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の6ビットのデータ列は、
テーブル74内のデータ語列と一致すると判定された場
合、拘束長判定部31は、拘束長は6ビット(i=3)
であると判定し、拘束長判定情報を変換パターン決定部
42に通知する。変換パターン決定部42は、その通知
に基づいて、6−15変調部36よりセレクタ40−2
を介して供給された15チャネルビットの符号語列を、
この6ビットのデータ語列(入力用レジスタ22より供
給された12ビットのデータ列の先頭の6ビットのデー
タ列)に対応する符号語列として決定し、バッファ43
に供給する。
【0194】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの6ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの6ビットのデータと、次に続く6ビットのデ
ータとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列と一致するデータ語列が、拘束長12ビ
ットのテーブル71にあるか否かを再度判定し、それ以
降同様にして処理を繰り返す。
【0195】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の6ビットのデータ列は、
テーブル74内のデータ語列と一致しないと判定された
場合、拘束長判定部31は、入力用レジスタ22より供
給された12ビットのデータ列の先頭の4ビットのデー
タ列が、テーブル75のデータ語列(第1の変換テーブ
ルの拘束長4ビットにおける基礎コードのデータ語列の
うち、例外変換規則コードのデータ語列(0110)を
除いたデータ語列)のうち、いずれかのデータ語列と一
致するか否かを判定する。
【0196】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の4ビットのデータ列は、
テーブル75内のデータ語列と一致すると判定された場
合、拘束長判定部31は、拘束長は4ビット(i=2)
であると判定し、拘束長判定情報を変換パターン決定部
42に通知する。変換パターン決定部42は、その通知
に基づいて、4−10変調部35よりセレクタ40−2
を介して供給された10チャネルビットの符号語列(不
確定符号を含まない符号語列)を、この4ビットのデー
タ語列(入力用レジスタ22より供給された12ビット
のデータ列の先頭の4ビットのデータ列)に対応する符
号語列として決定し、バッファ43に供給する。
【0197】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの8ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの8ビットのデータと、次に続く4ビットのデ
ータとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列と一致するデータ語列が、拘束長12ビ
ットのテーブル71にあるか否かを再度判定し、それ以
降同様にして処理を繰り返す。
【0198】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の4ビットのデータ列は、
テーブル75内のデータ語列と一致しないと判定された
場合、偶数不確定コード処理部33は、この4ビットの
データ列が、テーブル76のデータ語列(第1の変換テ
ーブルの拘束長4ビットにおける例外変換規則コードの
データ語列(0110))と一致するか否かを判定す
る。
【0199】入力用レジスタ22より供給された12ビ
ットのデータ列の先頭の4ビットのデータ列は、テーブ
ル76内のデータ語列と一致すると判定された場合、偶
数不確定コード処理部33は、入力されたデータ語列に
対応する符号語列は、不確定符号を含んでいると判定
し、不確定コード識別情報をセレクタ40−1および変
換パターン決定部42に供給する。
【0200】更に、偶数不確定コード処理部33は、入
力用レジスタ22より(0110)に続いて供給されて
くる10ビットのデータ列を参照し、続く入力データ列
が(01)であるが、(0110)あるいは(0101
010101)ではない場合、並びに、(0110)に
続く入力データ列が(10)であるが、(101010
1010)ではない場合、偶数不確定ビット決定部41
−1に、セレクタ40−1より供給された符号列に含ま
れている偶数個の不確定符号を全て”0”に決定させる
ための不確定コード処理情報を生成して出力する。
【0201】また、偶数不確定コード処理部33は、入
力用レジスタ22より(0110)に続いて供給されて
くる10ビットのデータ列を参照し、続く入力データ列
が上記したパターンではないと判定した場合、偶数不確
定ビット決定部41−1に、セレクタ40−1より供給
された符号列に含まれている偶数個の不確定符号を全
て”1”に決定させるための不確定コード処理情報を生
成して出力する。
【0202】セレクタ40−1は、偶数不確定コード処
理部33より不確定コード識別情報が供給された場合、
不確定符号を含む基礎コードが使用されたと判定し、4
−10変調部35より供給された符号語列(その要素に
不確定符号を含む符号語列)を、偶数不確定ビット決定
部41−1に供給する。
【0203】偶数不確定ビット決定部41−1は、偶数
不確定コード処理部33より供給された不確定コード処
理情報を基に、セレクタ40−1より供給された符号列
に含まれている偶数個の不確定符号を全て”0”もしく
は”1”に決定する。
【0204】変換パターン決定部42は、偶数不確定コ
ード処理部33より不確定コード識別情報が供給された
場合、4−10変調部35よりセレクタ40−1および
偶数不確定ビット決定部41―1を介して供給された1
0チャネルビットの符号語列(不確定符号を含む符号語
列であり、不確定符号として“1”または“0”が決定
された符号語列)を、この4ビットのデータ語列(入力
用レジスタ22より供給された12ビットのデータ列の
先頭の4ビットのデータ列(0110))に対応する符
号語列として決定し、バッファ43に供給する。
【0205】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの8ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの8ビットのデータと、次に続く4ビットのデ
ータとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列と一致するデータ語列が、拘束長12ビ
ットのテーブル71にあるか否かを再度判定し、それ以
降同様にして処理を繰り返す。
【0206】入力用レジスタ22より供給された12ビ
ットのデータ列の先頭の4ビットのデータ列は、テーブ
ル76内のデータ語列と一致しないと判定された場合、
拘束長判定部31は、入力用レジスタ22より供給され
た12ビットのデータ列の先頭の2ビットのデータ列
が、テーブル77のデータ語列(第1の変換テーブルの
拘束長2ビットにおける基礎コードのデータ語列)のう
ち、いずれかのデータ語列と一致するので、拘束長は2
ビット(i=1)であると判定し、拘束長判定情報を、
変換パターン決定部42に通知する。変換パターン決定
部42は、その通知に基づいて、2−5変調部34より
供給された5チャネルビットの符号語列を、この2ビッ
トのデータ語列(入力用レジスタ22より供給された1
2ビットのデータ列の先頭の2ビットのデータ列)に対
応する符号語列として決定し、バッファ43に供給す
る。
【0207】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの10ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの10ビットのデータと、次に続く2ビットの
データとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列と一致するデータ語列が、拘束長12ビ
ットのテーブル71にあるか否かを再度判定し、それ以
降同様にして処理を繰り返す。
【0208】このようにして、第2のデータ列は、複数
の拘束長i(iは、1乃至6のうちいずれかの値)のデ
ータ語列に分割される。分割されたデータ語列には、対
応する基礎コードが割り当てられ、その基礎コードに従
って、符号語列に変調される。
【0209】この符号語列は、バッファ43に一時蓄え
られ、シリアル化された符号列としてNRZI化部13
に供給される。
【0210】具体的には、このシリアル化された符号列
は、図5に示される符号列93のようになる。
【0211】ステップS14において、NRZI化部1
3は、供給された符号列53を、NRZI化し、記録符
号列あるいは伝送符号列として外部に出力されて処理が
終了される。
【0212】なお、図5において、DSV区間(第2の
データ列92のデータD1、データD2、およびデータ
D3)がxビットであり、第1の変換テーブルの変換率
m/n=2/5であるので、各DSV区間からの変換cb
it区間(符号列53の符号D1、符号D2、および符号
D3)は、それぞれ(x*m/n)=(2.5x)チャ
ネルビットで表される。
【0213】ここで、実際の区間の切れ目については、
第1の変換テーブルが可変長であるために、1回の変換
に対して、DSV制御ビットが、拘束長の大きいコード
内に含まれている場合がある。
【0214】このように、等しい間隔でDSV制御ビッ
トが挿入されているとき、それから得られる符号列(符
号列93をNRZI化した記録符号列あるいは伝送符号
列)についても、ほぼ等しい間隔でDSV制御が行われ
る。
【0215】また、符号列93内のDSV制御ビット
は、2.5チャネルビット相当である。すなわち、DS
V制御ビットは1区間に1ビット挿入されるので、チャ
ネルビット相当では、DSV制御ビットは、変換率だけ
増加するので、1ビット*n/m=1*5/2=2.5
チャネルビット相当となる。
【0216】上述したように、従来の方式では、符号列
内でDSV制御が行われる場合、DSV制御ビットを挿
入するときに必要なビット数は、最小ランのみを守ると
き、5チャネルビットが必要であり、また、最小ランお
よび最大ランを両方とも守るとき、10チャネルビット
が必要である。
【0217】これに対して、本発明の変調装置1におけ
るDSV制御方式は、従来における場合と比較して、デ
ータ列内に挿入されるDSV制御ビット、すなわち、D
SV制御のための冗長符号が少なくなるという効果を奏
することができる。
【0218】また、ステップS13において、図6に示
される順序とは逆に、拘束長の小さい方から、i=1
(2ビット),i=2(4ビット),i=3(6ビッ
ト),i=4(8ビット),i=5(10ビット),お
よびi=6(12ビット)の順番で拘束長が判定される
ようにしてもよい。
【0219】すなわち、拘束長判定部31、および最小
ラン連続制限コード検出部32は、入力用レジスタ22
より供給された12ビットのデータ列のうち、先頭の2
ビットのデータ列が、図7に示される、テーブル81の
データ語列(第1の変換テーブルの拘束長2ビットにお
ける基礎コードのデータ語列(10))と一致するか否
かを判定する。
【0220】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の2ビットのデータ列は、
テーブル81内のデータ語列と一致すると判定された場
合、拘束長判定部31、および最小ラン連続制限コード
検出部32は、入力用レジスタ22より供給された12
ビットのデータ列のうち、先頭の10ビットのデータ列
は、テーブル83内の最小ラン連続制限コード(101
0101010)と一致するか否かを判定する。
【0221】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の10ビットのデータ列
は、テーブル83の最小ラン連続制限コード(1010
101010)に一致すると判定された場合、最小ラン
連続制限コード検出部32は、最小ラン連続制限コード
検出情報を、変換パターン決定部42に供給する。
【0222】変換パターン決定部42は、それらの通知
に基づいて、10−25変調部38よりセレクタ40−
4を介して供給された25チャネルビットの符号語列
(最小ラン連続制限コードに対応する符号語列)を、こ
の10ビットのデータ語列(入力用レジスタ22より供
給された12ビットのデータ列の先頭の10ビットの最
小ラン連続制限コード(1010101010))に対
応する符号語列として決定し、バッファ43に供給す
る。
【0223】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の2ビットは(10)であ
るが、先頭の10ビットのデータ列は、テーブル83内
の最小ラン連続制限コード(1010101010)と
一致しないと判定された場合、拘束長判定部31は、拘
束長は2ビット(i=1)であると判定し、拘束長判定
情報を変換パターン決定部42に通知する。変換パター
ン決定部42は、その通知に基づいて、2−5変調部3
4より供給された5チャネルビットの符号語列を、この
2ビットのデータ語列(入力用レジスタ22より供給さ
れた12ビットのデータ列の先頭の2ビットのデータ
列)に対応する符号語列として決定し、バッファ43に
供給する。
【0224】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの2ビット、あるい
は、残りの10ビットのデータは、次の変換処理にて、
新たに処理される。すなわち、この残りの2ビットある
いは10ビットのデータと、次に続く10ビット、ある
いは2ビットのデータとが、併せられた新たな12ビッ
トのデータとして、拘束長判定部31により、その拘束
長が判定される。すなわち、拘束長判定部31は、この
新たな12ビットのデータ列のうちの先頭2ビットと一
致するデータ語列が、拘束長2ビットのテーブル81に
あるか否かを再度判定し、それ以降同様にして処理を繰
り返す。
【0225】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の2ビットのデータ列は、
テーブル81内のデータ語列(10)と一致しないと判
定された場合、拘束長判定部31、および最小ラン連続
制限コード検出部32は、入力用レジスタ22より供給
された12ビットのデータ列のうち、先頭の2ビットの
データ列が、テーブル82のデータ語列(01)と一致
するか否かを判定する。
【0226】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の2ビットのデータ列は、
テーブル82内のデータ語列と一致すると判定された場
合、拘束長判定部31、および最小ラン連続制限コード
検出部32は、入力用レジスタ22より供給された12
ビットのデータ列のうち、先頭の10ビット、もしくは
12ビットのデータ列は、テーブル84内の最小ラン連
続制限コード(0101010101)もしくは(01
1001100110)と一致するか否かを判定する。
【0227】あるいは、拘束長判定部31、および最小
ラン連続制限コード検出部32は、入力用レジスタ22
より供給された12ビットのデータ列を参照するものと
し、テーブル84内の最小ラン連続制限コード(010
1010101XX)(Xは1であっても0であっても
良い)もしくは(011001100110)と一致す
るか否かを判定するようにしても良い。
【0228】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の10ビット、もしくは1
2ビットのデータ列は、テーブル84の最小ラン連続制
限コード(0101010101)もしくは(0110
01100110)に一致すると判定された場合、最小
ラン連続制限コード検出部32は、最小ラン連続制限コ
ード検出情報を、変換パターン決定部42に供給する。
【0229】変換パターン決定部42は、それらの通知
に基づいて、10−25変調部38、あるいは、12−
30変調部39より、セレクタ40−4あるいはセレク
タ40−5を介して供給された25チャネルビット、あ
るいは30チャネルビットの符号語列(最小ラン連続制
限コードに対応する符号語列)を、この10ビットある
いは12ビットのデータ語列(入力用レジスタ22より
供給された最小ラン連続制限コード(01010101
01)もしくは(011001100110))に対応
する符号語列として決定し、バッファ43に供給する。
【0230】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の2ビットは(01)であ
るが、先頭の10ビット、もしくは12ビットのデータ
列は、テーブル84内の最小ラン連続制限コード(01
01010101)もしくは(01100110011
0)と一致しないと判定された場合、拘束長判定部3
1、および偶数不確定コード処理部33は、入力用レジ
スタ22より供給された12ビットのデータ列のうち、
先頭の4ビットのデータ列が、テーブル76のデータ語
列(0110)と一致するか否かを判定する。
【0231】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の4ビットのデータ列が、
テーブル76のデータ語列(0110)と一致したと判
定された場合、偶数不確定コード処理部33は、入力さ
れたデータ語列に対応する符号語列は、不確定符号を含
んでいると判定し、不確定コード識別情報をセレクタ4
0−1および変換パターン決定部42に供給する。
【0232】更に、偶数不確定コード処理部33は、入
力用レジスタ22より(0110)に続いて供給されて
くる10ビットのデータ列を参照し、続く入力データ列
が(01)であるが、(0110)あるいは(0101
010101)ではない場合、並びに、(0110)に
続く入力データ列が(10)であるが、(101010
1010)ではない場合、セレクタ40−1より供給さ
れた符号列に含まれている偶数個の不確定符号を全て”
0”に決定させるための不確定コード処理情報を生成し
て、偶数不確定ビット決定部41−1に出力する。
【0233】また、偶数不確定コード処理部33は、入
力用レジスタ22より(0110)に続いて供給されて
くる10ビットのデータ列を参照し、続く入力データ列
が上記したパターンではないと判定した場合、セレクタ
40−1より供給された符号列に含まれている偶数個の
不確定符号を全て”1”に決定させるための不確定コー
ド処理情報を生成して、偶数不確定ビット決定部41−
1に出力する。
【0234】セレクタ40−1は、偶数不確定コード処
理部33より不確定コード識別情報が供給された場合、
不確定符号を含む基礎コードが使用されたと判定し、4
−10変調部35より供給された符号語列(その要素に
不確定符号を含む符号語列)を、偶数不確定ビット決定
部41−1に供給する。
【0235】偶数不確定ビット決定部41−1は、偶数
不確定コード処理部33より供給された不確定コード処
理情報を基に、セレクタ40−1より供給された符号列
に含まれている偶数個の不確定符号を全て”0”もしく
は”1”に決定する。
【0236】変換パターン決定部42は、偶数不確定コ
ード処理部33より不確定コード識別情報が供給された
場合、4−10変調部35よりセレクタ40−1および
偶数不確定ビット決定部41―1を介して供給された1
0チャネルビットの符号語列(不確定符号を含む符号語
列であり、不確定符号として“1”または“0”が決定
された符号語列)を、この4ビットのデータ語列(入力
用レジスタ22より供給された12ビットのデータ列の
先頭の4ビットのデータ列(0110))に対応する符
号語列として決定し、バッファ43に供給する。
【0237】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の2ビットのデータ列が
(01)であるが、先頭の4ビットのデータ列が、テー
ブル76のデータ語列(0110)と一致していないと
判定された場合、拘束長判定部31は、拘束長は2ビッ
ト(i=1)であると判定し、拘束長判定情報を変換パ
ターン決定部42に通知する。変換パターン決定部42
は、その通知に基づいて、2−5変調部34より供給さ
れた5チャネルビットの符号語列を、この2ビットのデ
ータ語列(入力用レジスタ22より供給された12ビッ
トのデータ列の先頭の2ビットのデータ列)に対応する
符号語列として決定し、バッファ43に供給する。
【0238】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの2ビット、8ビッ
ト、あるいは、残りの10ビットのデータは、次の変換
処理にて、新たに処理される。すなわち、この残りの2
ビット、8ビット、あるいは10ビットのデータと、次
に続く10ビット、4ビット、あるいは2ビットのデー
タとが、併せられた新たな12ビットのデータとして、
拘束長判定部31により、その拘束長が判定される。す
なわち、拘束長判定部31は、この新たな12ビットの
データ列のうちの先頭2ビットと一致するデータ語列
が、拘束長2ビットのテーブル81にあるか否かを再度
判定し、それ以降同様にして処理を繰り返す。
【0239】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の2ビットのデータ列が、
テーブル81およびテーブル82と一致していないと判
定された場合、拘束長判定部31は、入力用レジスタ2
2より供給された12ビットのデータ列の先頭の4ビッ
トのデータ列が、テーブル75のデータ語列(第1の変
換テーブルの拘束長4ビットにおける基礎コードのデー
タ語列のうち、例外変換規則コードのデータ語列(01
10)を除いたデータ語列)のうち、いずれかのデータ
語列と一致するか否かを判定する。
【0240】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の4ビットのデータ列は、
テーブル75内のデータ語列と一致すると判定された場
合、拘束長判定部31は、拘束長は4ビット(i=2)
であると判定し、拘束長判定情報を変換パターン決定部
42に通知する。変換パターン決定部42は、その通知
に基づいて、4−10変調部35よりセレクタ40−1
を介して供給された10チャネルビットの符号語列(不
確定符号を含まない符号語列)を、この4ビットのデー
タ語列(入力用レジスタ22より供給された12ビット
のデータ列の先頭の4ビットのデータ列)に対応する符
号語列として決定し、バッファ43に供給する。
【0241】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの8ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの8ビットのデータと、次に続く4ビットのデ
ータとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列のうちの先頭2ビットと一致するデータ
語列が、拘束長2ビットのテーブル81にあるか否かを
再度判定し、それ以降同様にして処理を繰り返す。
【0242】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の4ビットのデータ列は、
テーブル75内のデータ語列と一致しないと判定された
場合、偶数不確定コード処理部33は、入力用レジスタ
22より供給された12ビットのデータ列のうち、先頭
の6ビットのデータ列が、テーブル74のデータ語列
(第1の変換テーブルの拘束長6ビットにおける基礎コ
ードのデータ語列)のうち、いずれかのデータ語列と一
致するか否かを判定する。
【0243】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の6ビットのデータ列は、
テーブル74内のデータ語列と一致すると判定された場
合、拘束長判定部31は、拘束長は6ビット(i=3)
であると判定し、拘束長判定情報を変換パターン決定部
42に通知する。変換パターン決定部42は、その通知
に基づいて、6−15変調部36よりセレクタ40−2
を介して供給された15チャネルビットの符号語列を、
この6ビットのデータ語列(入力用レジスタ22より供
給された12ビットのデータ列の先頭の6ビットのデー
タ列)に対応する符号語列として決定し、バッファ43
に供給する。
【0244】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの6ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの6ビットのデータと、次に続く6ビットのデ
ータとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列のうちの先頭2ビットと一致するデータ
語列が、拘束長2ビットのテーブル81にあるか否かを
再度判定し、それ以降同様にして処理を繰り返す。
【0245】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の6ビットのデータ列は、
テーブル74内のデータ語列と一致しないと判定された
場合、拘束長判定部31は、入力用レジスタ22より供
給された12ビットのデータ列のうち、先頭の8ビット
のデータ列が、テーブル73のデータ語列(第1の変換
テーブルの拘束長8ビットにおける基礎コードのデータ
語列)のうち、いずれかのデータ語列と一致するか否か
を判定する。
【0246】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の8ビットのデータ列は、
テーブル73内のデータ語列と一致すると判定された場
合、拘束長判定部31は、拘束長は8ビット(i=4)
であると判定し、拘束長判定情報を変換パターン決定部
42に通知する。変換パターン決定部42は、その通知
に基づいて、8−20変調部37よりセレクタ40−3
を介して供給された20チャネルビットの符号語列を、
この8ビットのデータ語列(入力用レジスタ22より供
給された12ビットのデータ列の先頭の8ビットのデー
タ列)に対応する符号語列として決定し、バッファ43
に供給する。
【0247】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの4ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの4ビットのデータと、次に続く8ビットのデ
ータとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31により、その拘束長が判定され
る。すなわち、拘束長判定部31は、この新たな12ビ
ットのデータ列のうちの先頭2ビットと一致するデータ
語列が、拘束長2ビットのテーブル81にあるか否かを
再度判定し、それ以降同様にして処理を繰り返す。
【0248】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の8ビットのデータ列は、
テーブル73内のデータ語列と一致しないと判定された
場合、拘束長判定部31は、この12ビットのデータ列
のうち、先頭の10ビットのデータ列が、テーブル85
のデータ語列(第1の変換テーブルの拘束長10ビット
における、最小ラン連続制限コードを除く基礎コードの
データ語列)のうち、いずれかのデータ語列と一致する
か否かを判定する。
【0249】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の10ビットのデータ列
は、テーブル85内のデータ語列と一致すると判定され
た場合、拘束長判定部31は、拘束長は10ビット(i
=5)であると判定し、拘束長判定情報を変換パターン
決定部42に通知する。変換パターン決定部42は、そ
の通知に基づいて、10−25変調部38よりセレクタ
40−4を介して供給された25チャネルビットの符号
語列を、この10ビットのデータ語列(入力用レジスタ
22より供給された12ビットのデータ列の先頭の10
ビットのデータ列)に対応する符号語列として決定し、
バッファ43に供給する。
【0250】この場合、入力用レジスタ22より供給さ
れた12ビットのデータ列の残りの2ビットのデータ
は、次の変換処理にて、新たに処理される。すなわち、
この残りの2ビットのデータと、次に続く10ビットの
データとが、併せられた新たな12ビットのデータとし
て、拘束長判定部31によりその拘束長が判定される。
すなわち、拘束長判定部31は、この新たな12ビット
のデータ列のうちの先頭2ビットと一致するデータ語列
が、拘束長2ビットのテーブル81にあるか否かを再度
判定し、それ以降同様にして処理を繰り返す。
【0251】入力用レジスタ22より供給された12ビ
ットのデータ列のうち、先頭の10ビットのデータ列
は、テーブル85内のデータ語列に一致しないと判定さ
れた場合、この12ビットのデータ列は、テーブル86
のデータ語列(第1の変換テーブルの拘束長12ビット
における、最小ラン連続制限コードを除く基礎コードの
データ語列)のうち、いずれかのデータ語列と一致する
ので、拘束長判定部31は、拘束長は12ビット(i=
6)であると判定し、拘束長判定情報を変換パターン決
定部42に通知する。変換パターン決定部42は、その
通知に基づいて、12−30変調部39よりセレクタ4
0−5を介して供給された30チャネルビットの符号語
列を、この12ビットのデータ語列(入力用レジスタ2
2より供給された12ビットのデータ列)に対応する符
号語列として決定し、バッファ43に供給する。
【0252】以上説明した処理においては、第1の変換
テーブルが使用されたが、使用される変換テーブルは限
定されず、例えば、第2または第3の変換テーブルが使
用されてもよい。
【0253】また、第1の変換テーブルにおいては、偶
数個の不確定符号は、拘束長i=2にのみ存在したが、
他の拘束長i(拘束長i=1は除く)に偶数個の不確定
符号が存在する変換テーブルが使用されてもよい。例え
ば、拘束長i=4において偶数個の不確定符号が存在す
るときは、その不確定符号は2箇所、または4箇所に存
在する。
【0254】更に、それぞれ偶数個存在している不確定
符号は、例えば、第1の変換テーブルおよび第2の変換
テーブルにおいては、不確定符号の2箇所とも基本符号
長の5チャネルビットの3番目(すなわち、“00*0
0 00*00”)に規定され、また、第3の変換テー
ブルにおいては、不確定符号の2箇所とも基本符号長の
5チャネルビットの4番目(すなわち、“000*0
000*0”)に規定されていたが、偶数個の不確定符
号の基本符号長(5チャネルビット)内の位置は、同じ
位置に限定するものではなく、常に最小ランが満たされ
るように与えられていればよい。すなわち、偶数個の不
確定符号の基本符号長内の位置は、例えば、“0*00
0 00*00”としても、常に最小ランが満たされる
ようにして構成すればよい。
【0255】ところで、第1、第2、および第3の変換
テーブルの基礎コードについては、同一の拘束長内にお
いては、上述した規則を守る限り、データ語列と符号語
列との組み合わせを自在に変更して設定するようにして
もよい。
【0256】例えば、第1の変換テーブルの拘束長6ビ
ット(i=3)における基礎コードは、それぞれ次の表
11のように設定されている。
【0257】
【表11】
【0258】そして、表11に示される変換テーブルの
部分に代わって、次の表12のような各基礎コードの組
み合わせにより、変換テーブルが設定されるようにして
もよい。
【0259】
【表12】
【0260】本発明を適用した変調装置の変調処理に適
用される変換テーブルは、最小ランd=4、最大ランk
は有限値(例えば、k=20、もしくはk=21)、変
換率m/n=2/5の変換テーブルであって、最小ラン
の繰り返し回数を制限するために、置き換えコード(最
小ラン連続制限コード)を設けるようにしてある。
【0261】この置き換えコードは、変換テーブル内に
複数含まれている。また、これらの置き換えコードは、
異なる拘束長に配置されるようにしても良い。また、第
1の変換テーブルの置き換えコードは、最小ランの連続
を制限するために、拘束長i=1における変換要素の全
てに対して、所定回数だけ連続したら置き換えるよう
な、置換えコードである。
【0262】この変換テーブルを適用することにより、
最小ランの繰り返しが長く連続することを防ぎ、信号レ
ベルが小さい部分を減少させることができるため、入力
されたデータ列を、高線密度で記録再生することができ
る。そして、例えばタンジェンシャル・チルトに対する
許容度を向上させ、ディスクのそりなどによる外乱に対
する耐性が強まり、AGC(Automatic Gain Control)
やPLL(Phase Locked Loop)等の波形処理の精度が
向上するので、波形処理における総合特性を高めること
ができる。
【0263】また、本発明を適用した変調装置は、従来
における場合と比較して、ビタビ復号等の際のパスメモ
リ長を短く設計できる可能性を持っており、その結果、
回路規模を小さくすることができる。
【0264】更に、本発明を適用した変調装置は、変換
テーブルの要素内の「1」の個数と、変換される符号語
列の要素内の「1」の個数を、2で割った時の余りが、
変換前のデータ列と、変換後の符号列で、どちらも1あ
るいは0で一致するようにしたので、DSVの制御のた
めの冗長ビットを少なくすることができ、最小ランd=
4かつ(m,n)=(2,5)においては、2.5符号
語でDSV制御を行うことができる。すなわち、本発明
を適用した変調装置は、DSV制御を行うために挿入さ
れる制御ビットによる冗長度が少ない上に、最小ランと
最大ランの両方を守ることができる。
【0265】このように、変調装置の変調処理におい
て、最小ランが大きく、かつ変換率が大きくなるような
変換テーブルを用いた場合、本方式を従来の方式と比較
すると、チャネルビット列内でのDSV制御の冗長度を
非常に少なくすることが出来る。本発明を適用した場
合、変調符号の冗長度が下がり、変換効率が良くなるの
で、更にDSV制御間隔を短くして低域特性を改善した
り、あるいは、高密度化をすることが可能となる。
【0266】以上説明したように、本発明においては、
データ語列と変換された符号語列の間において、DSV
極性を保存し、かつ発生される符号語列において最小ラ
ンの連続が制限されるような、最小ランd=4を持つV
FM−PP符号を変換する変換テーブルを入力データ列
の変換に用いるようにしたので、高線密度における記録
再生に適した変換処理を実行することができる。
【0267】上述した一連の処理は、ハードウエアによ
り実行させることもできるが、ソフトウエアにより実行
させることもできる。この場合、例えば、変調装置10
1は、図8に示されるようなパーソナルコンピュータに
より構成される。
【0268】図8において、CPU111は、ROM112に
記憶されているプログラム、または記憶部118からRA
M113にロードされたプログラムに従って各種の処理
を実行する。RAM113にはまた、CPU111が各種の処
理を実行する上において必要なデータなども適宜記憶さ
れる。
【0269】CPU111、ROM112、およびRAM113
は、バス114を介して相互に接続されている。このバ
ス114にはまた、入出力インタフェース115も接続
されている。
【0270】入出力インタフェース115には、キーボ
ード、マウスなどよりなる入力部116、ディスプレイ
などよりなる出力部117、ハードディスクなどより構
成される記憶部118、モデム、ターミナルアダプタな
どより構成される通信部119が接続されている。通信
部119は、インターネットを含むネットワークを介し
ての通信処理を行う。
【0271】入出力インタフェース115にはまた、必
要に応じてドライブ120が接続され、磁気ディスク1
31、光ディスク132、光磁気ディスク133、或い
は半導体メモリ134などが適宜装着され、それらから
読み出されたコンピュータプログラムが、必要に応じて
記憶部118にインストールされる。
【0272】一連の処理をソフトウエアにより実行させ
る場合には、そのソフトウエアを構成するプログラム
が、専用のハードウエアに組み込まれているコンピュー
タ、または、各種のプログラムをインストールすること
で、各種の機能を実行することが可能な、例えば汎用の
パーソナルコンピュータなどに、ネットワークや記録媒
体からインストールされる。
【0273】この記録媒体は、図8に示されるように、
装置本体とは別に、ユーザにプログラムを供給するため
に配布される、プログラムが記憶されている磁気ディス
ク131(フロッピディスクを含む)、光ディスク13
2(CD-ROM(Compact Disk-Read Only Memory),
DVD(Digital Versatile Disk)を含む)、光磁気デ
ィスク133(MD(Mini-Disk)(商標)を含む)、
もしくは半導体メモリ134などよりなるパッケージメ
ディアにより構成されるだけでなく、装置本体に予め組
み込まれた状態でユーザに供給される、プログラムが記
憶されているROM112や、記憶部118に含まれるハ
ードディスクなどで構成される。
【0274】なお、本明細書において、記録媒体に記憶
されるプログラムを記述するステップは、含む順序に沿
って時系列的に行われる処理はもちろん、必ずしも時系
列的に処理されなくとも、並列的あるいは個別に実行さ
れる処理をも含むものである。
【0275】
【発明の効果】本発明によれば、データ列を符号列に変
調することができる。
【0276】また、本発明によれば、データ語列と変換
された符号語列の間において、DSV極性を保存し、か
つ発生される符号語列において最小ランの連続が制限さ
れるような、最小ランd=4を持つVFM−PP符号へ
の変換を行う変換テーブルを入力データ列の変換に用い
るようにしたので、高線密度における記録再生に適した
変調処理を実行することができる。
【図面の簡単な説明】
【図1】本発明を適用した変調装置の構成を示すブロッ
ク図である。
【図2】図1の変調装置の構成例の詳細を示すブロック
図である。
【図3】本発明を適用した、他の変調装置の構成を示す
ブロック図である。
【図4】図1の変調装置が実行する変調処理を説明する
フローチャートである。
【図5】図1の変調装置において実行される変調処理の
各段階のデータフォーマットを説明する図である。
【図6】図1の変調装置のVFM−PP変調部の動作例
を説明する図である。
【図7】図1の変調装置のVFM−PP変調部の、他の
動作例を説明する図である。
【図8】本発明が適用される、他の変調装置の構成を示
すブロック図である。
【符号の説明】
1,2 変調装置, 11 DSVビット決定・挿入
部, 12 VFM−PP変調部, 13 NRZI化
部, 31 拘束長判定部, 32 最小ラン連続制限
コード検出部, 33 偶数不確定コード処理部, 3
4 2−5変調部, 35 4−10変調部,36 6
−15変調部, 37 8−20変調部,38 10−
25変調部, 39 12−30変調部, 40 セレ
クタ,41 偶数不確定ビット決定部, 42 変換パ
ターン決定部, 43 バッファ, 61 DSVビッ
ト挿入部, 62 DSV制御部, 101 変調装置

Claims (21)

    【特許請求の範囲】
  1. 【請求項1】 基本データ長がmビットのデータを、基
    本符号長がnビットの可変長符号(d,k;m,n;
    r)に変調する変調装置の変調方法において、 入力されたデータを、変換テーブルに従って、符号に変
    調する変調ステップを含み、 前記変換テーブルの変換コードは、 d=4、有限の整数値よりなるk、m=2、およびn=
    5の基礎コードと、 拘束長をiとした場合、m×iビットのデータ語の要素
    内の「1」の個数を2で割ったときの余りと、変換され
    るn×iビットの符号語の要素内の「1」の個数を2で
    割ったときの余りが、どちらも1あるいは0で一致する
    ような変換規則と、 最小ランの連続を所定の回数以下に制限するための制限
    コードとを有することを特徴とする変調方法。
  2. 【請求項2】 前記制限コードは、前記変換テーブルに
    おいて、拘束長が1である場合に変換されるnビットの
    符号語列内に1を含む全ての変換要素に対して、最小ラ
    ンの連続を制限する置き換えコードを含むことを特徴と
    する請求項1に記載の変調方法。
  3. 【請求項3】 前記制限コードは、データ語の要素内の
    「1」の個数を2で割ったときの余りと、変換される符
    号語の要素内の「1」の個数を2で割ったときの余り
    が、どちらも1あるいは0で一致するような変換を有す
    ることを特徴とする請求項1に記載の変調方法。
  4. 【請求項4】 前記変換テーブルは、複数の前記制限コ
    ードを含み、 前記制限コードは、前記変換テーブルの複数の異なる拘
    束長に設けられていることを特徴とする請求項1に記載
    の変調方法。
  5. 【請求項5】 前記変換テーブルは、前記制限コードと
    して、拘束長が1の全ての変換要素に対して、置き換え
    コードを有していることを特徴とする請求項1に記載の
    変調方法。
  6. 【請求項6】 前記基礎コードは、所定の前記符号語の
    要素内に不確定符号を含んでいることを特徴とする請求
    項1に記載の変調方法。
  7. 【請求項7】 前記不確定符号は、前記所定の符号語の
    要素内に、nビットに対して1つの割合で存在すること
    を特徴とする請求項6に記載の変調方法。
  8. 【請求項8】 前記不確定符号は、前記所定の符号語の
    要素内に、偶数個存在することを特徴とする請求項6に
    記載の変調方法。
  9. 【請求項9】 前記所定の符号語の要素内に含まれる前
    記不確定符号は、同一の値に決定されることを特徴とす
    る請求項8に記載の変調方法。
  10. 【請求項10】 前記不確定符号を含む前記所定の符号
    語の前記拘束長は、2以上であることを特徴とする請求
    項6に記載の変調方法。
  11. 【請求項11】 前記変換テーブルの変換コードは、 前記所定の符号語、および前記所定の符号語の直前また
    は直後に配置されるnビットの符号の範囲内において、
    前記最小ランdが守られるか否かを判定し、守られると
    判定した場合、前記不確定符号を「1」に決定し、守ら
    れないと判定した場合、前記不確定符号を「0」に決定
    するような例外変換規則を更に有することを特徴とする
    請求項6に記載の変調方法。
  12. 【請求項12】 前記変調ステップの処理は、 入力された前記m×iビットのデータ語を単位とするデ
    ータを、前記変換テーブルに従って、前記n×iビット
    の符号語を単位とする符号に変換する変換ステップと、 入力された前記データ語の前記拘束長を判定する拘束長
    判定ステップと、 入力された前記データ語から、前記制限コードを検出す
    る制限コード検出ステップと、 入力された前記データ語が、前記不確定符号を含む前記
    基礎コードに対応するか否かを判定する不確定符号判定
    ステップと、 前記不確定符号判定ステップの処理により、入力された
    前記データ語が、前記不確定符号を含む前記基礎コード
    に対応すると判定された場合、前記不確定符号を決定す
    る不確定符号決定ステップと、 前記変換テーブル、前記拘束長判定ステップの処理によ
    り判定された前記拘束長、前記制限コード検出ステップ
    の処理による検出結果、および前記不確定符号判定ステ
    ップの処理による判定結果に基づいて、入力された前記
    データ語に対応する前記基礎コードの変換パターンを決
    定する変換パターン決定ステップとを含み、 前記変換ステップの処理により変換された前記符号語の
    うち、前記変換パターン決定ステップの処理により決定
    された前記変換パターンに対応する前記符号語を外部に
    出力することを特徴とする請求項6に記載の変調方法。
  13. 【請求項13】 前記不確定符号決定ステップの処理で
    は、前記所定の符号語、および前記所定の符号語の直前
    または直後に配置されるnビットの符号の範囲内におい
    て、前記最小ランdが守られるか否かを判定し、守られ
    ると判定した場合、前記不確定符号を「1」に決定し、
    守られないと判定した場合、前記不確定符号を「0」に
    決定するような例外変換規則に基づいて、前記不確定符
    号を決定することを特徴とする請求項12に記載の変調
    方法。
  14. 【請求項14】 前記不確定符号決定ステップの処理で
    は、前記拘束長が2以上の前記データ語に対して、前記
    変換テーブルの前記例外変換規則に基づいて、前記不確
    定符号を決定することを特徴とする請求項13に記載の
    変調方法。
  15. 【請求項15】 入力された前記データの所定の位置に
    DSV制御ビットを挿入するDSV制御ビット挿入ステ
    ップを更に含み、 前記変調ステップの処理では、前記DSV制御ビット挿
    入ステップの処理によりDSV制御ビットが挿入された
    前記データを変調することを特徴とする請求項1に記載
    の変調方法。
  16. 【請求項16】 前記変調ステップの処理により変調さ
    れた前記符号をNRZI化するNRZI化ステップを更
    に含むことを特徴とする請求項1に記載の変調方法。
  17. 【請求項17】 前記変換テーブルの前記基礎コード
    は、最大拘束長rを有限の整数値として更に規定するこ
    とを特徴とする請求項1に記載の変調方法。
  18. 【請求項18】 基本データ長がmビットのデータを、
    基本符号長がnビットの可変長符号(d,k;m,n;
    r)に変調する変調装置において、 入力されたデータを、変換テーブルに従って、符号に変
    調する変調手段を備え、 前記変換テーブルの変換コードは、 d=4、有限の整数値よりなるk、m=2、およびn=
    5の基礎コードと、 拘束長をiとした場合、m×iビットのデータ語の要素
    内の「1」の個数を2で割ったときの余りと、変換され
    るn×iビットの符号語の要素内の「1」の個数を2で
    割ったときの余りが、どちらも1あるいは0で一致する
    ような変換規則と、 最小ランの連続を所定の回数以下に制限するための制限
    コードとを有することを特徴とする変調装置。
  19. 【請求項19】 前記変調手段は、 入力された前記m×iビットのデータ語を単位とするデ
    ータを、前記変換テーブルに従って、前記n×iビット
    の符号語を単位とする符号に変換する変換手段と、 入力された前記データ語の前記拘束長を判定する拘束長
    判定手段と、 入力された前記データ語から、前記制限コードを検出す
    る制限コード検出手段と、 入力された前記データ語が、前記不確定符号を含む前記
    基礎コードに対応するか否かを判定する不確定符号判定
    手段と、 前記不確定符号判定手段により、入力された前記データ
    語が、前記不確定符号を含む前記基礎コードに対応する
    と判定された場合、前記変換テーブルの前記例外変換規
    則に基づいて、前記不確定符号を決定する不確定符号決
    定手段と、 前記変換テーブル、前記拘束長判定手段により判定され
    た前記拘束長、前記制限コード検出手段による検出結
    果、および前記不確定符号判定手段の判定結果に基づい
    て、入力された前記データ語に対応する前記基礎コード
    の変換パターンを決定する変換パターン決定手段とを有
    し、 前記変換手段により変換された前記符号語のうち、前記
    変換パターン決定手段により決定された前記変換パター
    ンに対応する前記符号語を外部に出力することを特徴と
    する請求項18に記載の変調装置。
  20. 【請求項20】 入力された前記データの所定の位置に
    DSV制御ビットを挿入するDSV制御ビット挿入手段
    を更に備え、 前記変調手段は、前記DSV制御ビット挿入手段により
    DSV制御ビットが挿入された前記データを変調するこ
    とを特徴とする請求項18に記載の変調装置。
  21. 【請求項21】 前記変調手段により変調された前記符
    号をNRZI化するNRZI化手段を更に備えることを
    特徴とする請求項18に記載の変調装置。
JP2002069812A 2002-03-14 2002-03-14 変調方法および変調装置 Withdrawn JP2003273743A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002069812A JP2003273743A (ja) 2002-03-14 2002-03-14 変調方法および変調装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002069812A JP2003273743A (ja) 2002-03-14 2002-03-14 変調方法および変調装置

Publications (1)

Publication Number Publication Date
JP2003273743A true JP2003273743A (ja) 2003-09-26

Family

ID=29200547

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002069812A Withdrawn JP2003273743A (ja) 2002-03-14 2002-03-14 変調方法および変調装置

Country Status (1)

Country Link
JP (1) JP2003273743A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007213657A (ja) * 2006-02-08 2007-08-23 Sony Corp 復調テーブル、復調装置および方法、プログラム、並びに記録媒体
CN104183252A (zh) * 2013-05-20 2014-12-03 日立乐金资料储存股份有限公司 调制解调方法、解调装置和编码调制方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007213657A (ja) * 2006-02-08 2007-08-23 Sony Corp 復調テーブル、復調装置および方法、プログラム、並びに記録媒体
CN104183252A (zh) * 2013-05-20 2014-12-03 日立乐金资料储存股份有限公司 调制解调方法、解调装置和编码调制方法

Similar Documents

Publication Publication Date Title
KR101114057B1 (ko) Rll 인코딩
JPH11346154A (ja) 変調装置および方法、復調装置および方法、並びに提供媒体
US7336207B2 (en) Modulation table, modulating apparatus and method, program, and recording medium
JPH11328871A (ja) 部分応答磁気記録チャネルのためのレ―ト16/17(0,5)変調コ―ドの装置および方法
US7339500B2 (en) Encoding method and decoding method
JP3722331B2 (ja) 変調装置および方法、並びに記録媒体
US6950042B2 (en) Modulating apparatus and method, and DSV control bit producing method
JPH1186458A (ja) 変調装置および変調方法、復調装置および復調方法、並びに伝送媒体
US20020008646A1 (en) Method and apparatus of converting a series of data words into modulated signals
KR100954986B1 (ko) 변조 장치 및 방법
JP2007133978A (ja) 変調テーブル、変調装置および方法、プログラム、並びに記録媒体
JP3717024B2 (ja) 復調装置および方法
US6091347A (en) Device and method for modulation and transmission medium
JP2003273743A (ja) 変調方法および変調装置
JP2003536315A (ja) バイナリのソース信号のデータビットのストリームをバイナリのチャネル信号のデータビットのストリームに符号化するデバイス、メモリ手段、情報を記録するデバイス、記録担体、符号化するデバイス、および再生するデバイス
JP2000068850A (ja) 復調装置および方法、並びに提供媒体
JP2003273742A (ja) 復調方法および復調装置
JPH11154381A (ja) 変調装置および方法、並びに提供媒体
JP4479855B2 (ja) 変調装置、変調方法、記録媒体
JP2003198377A (ja) 変調装置および方法、復調装置および方法、記録媒体、並びにプログラム
JP2000068849A (ja) 変調装置および方法、復調装置および方法、並びに提供媒体
JP4366662B2 (ja) 変調装置、変調方法、記録媒体
JP4919121B2 (ja) 変調装置、変調方法、および記録媒体
JP3871171B2 (ja) 復調装置および復調方法
JP2000068847A (ja) 変調装置および方法、復調装置および方法、並びに提供媒体

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20050607