JP2002311921A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2002311921A5 JP2002311921A5 JP2001120795A JP2001120795A JP2002311921A5 JP 2002311921 A5 JP2002311921 A5 JP 2002311921A5 JP 2001120795 A JP2001120795 A JP 2001120795A JP 2001120795 A JP2001120795 A JP 2001120795A JP 2002311921 A5 JP2002311921 A5 JP 2002311921A5
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- signal
- bits
- gradation
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000000875 corresponding Effects 0.000 description 10
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 239000011159 matrix material Substances 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000000034 method Methods 0.000 description 1
Description
【特許請求の範囲】
【請求項1】 マトリクス状に配置され、それぞれスイッチング素子を介して映像信号が供給される各画素に、その一方向に配列された画素群を選択するとともに、これら選択された画素群の各画素のそれぞれに映像信号を供給し、該映像信号は階調を示すn個のビットのうちの1ビットに相当する2値化信号であって、
その1フィールド期間を複数の単位基本走査期間に割り当て、その一単位基本走査期間内にn個の画素群をほぼ2n-1:2n-2:2n-3:……の割合で離間させたものを順次選択させ、その後、この選択方向と逆の方向に前記各画素群に隣接する他のn個の画素群を次の単位基本走査期間で順次選択させ、これを繰り返すとともに、
前記各単位基本走査期間毎に、最初に選択された画素群に階調を示すn個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−1)個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−2)個のビットのうちn番目のビットの2値化信号をというように供給することを特徴とする表示装置の駆動方法。
【請求項2】 マトリクス状に配置され、それぞれスイッチング素子を介して映像信号が供給される各画素に、その一方向に配列された画素群を選択するとともに、これら選択された画素群の各画素のそれぞれに映像信号を供給し、該映像信号は階調を示すn個のビットのうちの1ビットに相当する2値化信号であって、
前記画素群の選択は、その一の画素群に対してほぼ2n-1×係数に相当する群数だけ離間された画素群、この画素群に対してほぼ2n-2×係数に相当する群数だけ離間された画素群、この画素群に対してほぼ2n-3×係数に相当する群数だけ離間された画素群というようにそれらn個の画素群の順次走査によって行うとともに、
この際、最初に選択された画素群の各画素にはその階調を示すn個のビットのうち最下位のビットから数えてn番目に相当する2値化信号を、次に選択された画素群の各画素群の各画素にはその階調を示すn個のビットのうち最下位のビットから数えてn−1番目に相当する2値化信号を、次に選択された画素群の各画素群の各画素にはその階調を示すn個のビットのうち最下位のビットから数えてn−2番目に相当する2値化信号をそれぞれ供給し、
かつ、前記n個の画素群の選択の後、それら各画素群の走査方向と逆の方向側に隣接する他のn個の画素群を選択して、上述と同様に2値化信号を供給することを特徴とする表示装置の駆動方法。
【請求項3】 マトリクス状に配置され、それぞれスイッチング素子を介して映像信号が供給される各画素に、その一方向に配列された画素群を選択するとともに、これら選択された画素群の各画素のそれぞれにn個のビットで階調を示す映像信号を供給する表示装置であって、
その1フィールド期間を複数の単位基本走査期間に割り当て、その一単位基本走査期間内にn個の画素群をほぼ2n-1:2n-2:2n-3:……の割合で離間させたものを順次選択させ、その後、この選択方向と逆の方向に前記各画素群に隣接する他のn個の画素群を次の単位基本走査期間で順次選択させ、これを繰り返す走査駆動回路と、
前記各単位基本走査期間毎に、最初に選択された画素群に階調を示すn個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−1)個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−2)個のビットのうちn番目のビットの2値化信号をというように前記ドレイン信号線に供給する映像信号駆動回路を、備えることを特徴とする表示装置。
【請求項4】 液晶を介して対向配置された基板のうち一方の基板の液晶側の面に、一方向に延在され該一方向と交差する方向に並設されるゲート信号線とこのゲート信号線と交差して並設されるドレイン信号線とで囲まれる領域を画素領域とし、
この画素領域に片側のゲート信号線からの走査信号によって作動するスイッチング素子と、このスイッチング素子を介して片側のドレイン信号線からの映像信号が供給される画素電極を備え、
n個のビットで各画素の階調を示す表示データが入力されるものであって、
前記各ゲート信号線のうちその並設方向のうち一方の方向にほぼ2n-1、2n-2、2n-3、……の値に係数をかけた値に対応させて順次離間された複数のゲート信号線を単位走査期間で順次走査させ、次の単位走査期間で前記複数の各ゲート信号線に対して前記並設方向のうち他方の方向に隣接する他の複数のゲート信号線を同様に走査させ、これを繰り返す走査駆動回路と、
前記各単位走査期間における各ゲート信号線の順次走査のそれぞれのタイミングに合わせて前記n個のビットのうち最上位のビットから最下位のビットにかけての2値化信号をドレイン信号線に供給し、これを繰り返す映像信号駆動回路と、を具備することを特徴とする液晶表示装置。
【請求項5】 液晶を介して対向配置された基板のうち一方の基板の液晶側の面に、一方向に延在され該一方向と交差する方向に並設されるゲート信号線とこのゲート信号線と交差して並設されるドレイン信号線とで囲まれる領域を画素領域とし、
この画素領域に片側のゲート信号線からの走査信号によって作動するスイッチング素子と、このスイッチング素子を介して片側のドレイン信号線からの映像信号が供給される画素電極を備え、
n個のビットで各画素の階調を示す表示データがフレームメモリから入力されるものであって、
前記各ゲート信号線のうちその並設方向のうち一方の方向にほぼ2n-1、2n-2、2n-3、……の値に係数をかけた値に対応させて順次離間された複数のゲート信号線を単位走査期間で順次走査させ、次の単位走査期間で前記複数の各ゲート信号線に対して前記並設方向のうち他方の方向に隣接する他の複数のゲート信号線を同様に走査させ、これを繰り返す走査駆動回路と、
前記各単位走査期間における各ゲート信号線の順次走査のそれぞれのタイミングに合わせて前記n個のビットのうち最上位のビットから最下位のビットにかけての2値化信号をドレイン信号線に供給し、これを繰り返す映像信号駆動回路と、を具備し、
前記フレームメモリは、前記各画素と対応するセルに各画素に書き込もうとするnビットの階調を示す情報が格納され、前記各単位走査期間に走査する前記ゲート信号線に対応するセル列において、その走査する順番に応じて対応する画素の前記nビットの階調を示す情報のうち最上位ビットの2値化信号から最下位ビットの2値信号を前記映像信号駆動回路へ出力させることを特徴とする液晶表示装置。
【請求項6】 走査駆動回路および映像信号駆動回路はゲート信号線およびドレイン信号線が形成された基板上に形成されていることを特徴とする請求項4あるいは請求項5に記載の液晶表示装置。
【請求項1】 マトリクス状に配置され、それぞれスイッチング素子を介して映像信号が供給される各画素に、その一方向に配列された画素群を選択するとともに、これら選択された画素群の各画素のそれぞれに映像信号を供給し、該映像信号は階調を示すn個のビットのうちの1ビットに相当する2値化信号であって、
その1フィールド期間を複数の単位基本走査期間に割り当て、その一単位基本走査期間内にn個の画素群をほぼ2n-1:2n-2:2n-3:……の割合で離間させたものを順次選択させ、その後、この選択方向と逆の方向に前記各画素群に隣接する他のn個の画素群を次の単位基本走査期間で順次選択させ、これを繰り返すとともに、
前記各単位基本走査期間毎に、最初に選択された画素群に階調を示すn個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−1)個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−2)個のビットのうちn番目のビットの2値化信号をというように供給することを特徴とする表示装置の駆動方法。
【請求項2】 マトリクス状に配置され、それぞれスイッチング素子を介して映像信号が供給される各画素に、その一方向に配列された画素群を選択するとともに、これら選択された画素群の各画素のそれぞれに映像信号を供給し、該映像信号は階調を示すn個のビットのうちの1ビットに相当する2値化信号であって、
前記画素群の選択は、その一の画素群に対してほぼ2n-1×係数に相当する群数だけ離間された画素群、この画素群に対してほぼ2n-2×係数に相当する群数だけ離間された画素群、この画素群に対してほぼ2n-3×係数に相当する群数だけ離間された画素群というようにそれらn個の画素群の順次走査によって行うとともに、
この際、最初に選択された画素群の各画素にはその階調を示すn個のビットのうち最下位のビットから数えてn番目に相当する2値化信号を、次に選択された画素群の各画素群の各画素にはその階調を示すn個のビットのうち最下位のビットから数えてn−1番目に相当する2値化信号を、次に選択された画素群の各画素群の各画素にはその階調を示すn個のビットのうち最下位のビットから数えてn−2番目に相当する2値化信号をそれぞれ供給し、
かつ、前記n個の画素群の選択の後、それら各画素群の走査方向と逆の方向側に隣接する他のn個の画素群を選択して、上述と同様に2値化信号を供給することを特徴とする表示装置の駆動方法。
【請求項3】 マトリクス状に配置され、それぞれスイッチング素子を介して映像信号が供給される各画素に、その一方向に配列された画素群を選択するとともに、これら選択された画素群の各画素のそれぞれにn個のビットで階調を示す映像信号を供給する表示装置であって、
その1フィールド期間を複数の単位基本走査期間に割り当て、その一単位基本走査期間内にn個の画素群をほぼ2n-1:2n-2:2n-3:……の割合で離間させたものを順次選択させ、その後、この選択方向と逆の方向に前記各画素群に隣接する他のn個の画素群を次の単位基本走査期間で順次選択させ、これを繰り返す走査駆動回路と、
前記各単位基本走査期間毎に、最初に選択された画素群に階調を示すn個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−1)個のビットのうちn番目のビットの2値化信号を、次に選択された画素群に階調を示す(n−2)個のビットのうちn番目のビットの2値化信号をというように前記ドレイン信号線に供給する映像信号駆動回路を、備えることを特徴とする表示装置。
【請求項4】 液晶を介して対向配置された基板のうち一方の基板の液晶側の面に、一方向に延在され該一方向と交差する方向に並設されるゲート信号線とこのゲート信号線と交差して並設されるドレイン信号線とで囲まれる領域を画素領域とし、
この画素領域に片側のゲート信号線からの走査信号によって作動するスイッチング素子と、このスイッチング素子を介して片側のドレイン信号線からの映像信号が供給される画素電極を備え、
n個のビットで各画素の階調を示す表示データが入力されるものであって、
前記各ゲート信号線のうちその並設方向のうち一方の方向にほぼ2n-1、2n-2、2n-3、……の値に係数をかけた値に対応させて順次離間された複数のゲート信号線を単位走査期間で順次走査させ、次の単位走査期間で前記複数の各ゲート信号線に対して前記並設方向のうち他方の方向に隣接する他の複数のゲート信号線を同様に走査させ、これを繰り返す走査駆動回路と、
前記各単位走査期間における各ゲート信号線の順次走査のそれぞれのタイミングに合わせて前記n個のビットのうち最上位のビットから最下位のビットにかけての2値化信号をドレイン信号線に供給し、これを繰り返す映像信号駆動回路と、を具備することを特徴とする液晶表示装置。
【請求項5】 液晶を介して対向配置された基板のうち一方の基板の液晶側の面に、一方向に延在され該一方向と交差する方向に並設されるゲート信号線とこのゲート信号線と交差して並設されるドレイン信号線とで囲まれる領域を画素領域とし、
この画素領域に片側のゲート信号線からの走査信号によって作動するスイッチング素子と、このスイッチング素子を介して片側のドレイン信号線からの映像信号が供給される画素電極を備え、
n個のビットで各画素の階調を示す表示データがフレームメモリから入力されるものであって、
前記各ゲート信号線のうちその並設方向のうち一方の方向にほぼ2n-1、2n-2、2n-3、……の値に係数をかけた値に対応させて順次離間された複数のゲート信号線を単位走査期間で順次走査させ、次の単位走査期間で前記複数の各ゲート信号線に対して前記並設方向のうち他方の方向に隣接する他の複数のゲート信号線を同様に走査させ、これを繰り返す走査駆動回路と、
前記各単位走査期間における各ゲート信号線の順次走査のそれぞれのタイミングに合わせて前記n個のビットのうち最上位のビットから最下位のビットにかけての2値化信号をドレイン信号線に供給し、これを繰り返す映像信号駆動回路と、を具備し、
前記フレームメモリは、前記各画素と対応するセルに各画素に書き込もうとするnビットの階調を示す情報が格納され、前記各単位走査期間に走査する前記ゲート信号線に対応するセル列において、その走査する順番に応じて対応する画素の前記nビットの階調を示す情報のうち最上位ビットの2値化信号から最下位ビットの2値信号を前記映像信号駆動回路へ出力させることを特徴とする液晶表示装置。
【請求項6】 走査駆動回路および映像信号駆動回路はゲート信号線およびドレイン信号線が形成された基板上に形成されていることを特徴とする請求項4あるいは請求項5に記載の液晶表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001120795A JP2002311921A (ja) | 2001-04-19 | 2001-04-19 | 表示装置およびその駆動方法 |
US10/122,206 US7042429B2 (en) | 2001-04-19 | 2002-04-16 | Display device and method of driving same |
TW091107847A TW580666B (en) | 2001-04-19 | 2002-04-17 | Display device and method of driving same |
KR10-2002-0021403A KR100538782B1 (ko) | 2001-04-19 | 2002-04-19 | 디스플레이장치와 그 구동방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001120795A JP2002311921A (ja) | 2001-04-19 | 2001-04-19 | 表示装置およびその駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2002311921A JP2002311921A (ja) | 2002-10-25 |
JP2002311921A5 true JP2002311921A5 (ja) | 2008-02-14 |
Family
ID=18970776
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001120795A Pending JP2002311921A (ja) | 2001-04-19 | 2001-04-19 | 表示装置およびその駆動方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7042429B2 (ja) |
JP (1) | JP2002311921A (ja) |
KR (1) | KR100538782B1 (ja) |
TW (1) | TW580666B (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7042857B2 (en) | 2002-10-29 | 2006-05-09 | Qualcom, Incorporated | Uplink pilot and signaling transmission in wireless communication systems |
US7177297B2 (en) * | 2003-05-12 | 2007-02-13 | Qualcomm Incorporated | Fast frequency hopping with a code division multiplexed pilot in an OFDMA system |
US8611283B2 (en) * | 2004-01-28 | 2013-12-17 | Qualcomm Incorporated | Method and apparatus of using a single channel to provide acknowledgement and assignment messages |
US8891349B2 (en) | 2004-07-23 | 2014-11-18 | Qualcomm Incorporated | Method of optimizing portions of a frame |
JP4581851B2 (ja) * | 2004-07-27 | 2010-11-17 | セイコーエプソン株式会社 | 電気光学装置の駆動回路及び駆動方法、電気光学装置並びに電子機器 |
US7453849B2 (en) * | 2004-12-22 | 2008-11-18 | Qualcomm Incorporated | Method of implicit deassignment of resources |
US8831115B2 (en) * | 2004-12-22 | 2014-09-09 | Qualcomm Incorporated | MC-CDMA multiplexing in an orthogonal uplink |
US8238923B2 (en) * | 2004-12-22 | 2012-08-07 | Qualcomm Incorporated | Method of using shared resources in a communication system |
US7545396B2 (en) * | 2005-06-16 | 2009-06-09 | Aurora Systems, Inc. | Asynchronous display driving scheme and display |
US9024964B2 (en) | 2008-06-06 | 2015-05-05 | Omnivision Technologies, Inc. | System and method for dithering video data |
WO2011096153A1 (en) * | 2010-02-05 | 2011-08-11 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR101969952B1 (ko) * | 2012-06-05 | 2019-04-18 | 삼성디스플레이 주식회사 | 표시 장치 |
WO2014021159A1 (ja) * | 2012-07-31 | 2014-02-06 | シャープ株式会社 | 画素回路、それを備える表示装置、およびその表示装置の駆動方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4975691A (en) * | 1987-06-16 | 1990-12-04 | Interstate Electronics Corporation | Scan inversion symmetric drive |
JP2653099B2 (ja) * | 1988-05-17 | 1997-09-10 | セイコーエプソン株式会社 | アクティブマトリクスパネル,投写型表示装置及びビューファインダー |
JP3611581B2 (ja) * | 1991-09-30 | 2005-01-19 | シチズン時計株式会社 | 液晶表示装置 |
JPH06242743A (ja) * | 1992-12-21 | 1994-09-02 | Mitsubishi Electric Corp | 画像表示方法 |
JPH07152017A (ja) * | 1993-11-30 | 1995-06-16 | Sony Corp | 液晶素子の駆動方法及びその液晶素子 |
CA2137723C (en) * | 1993-12-14 | 1996-11-26 | Canon Kabushiki Kaisha | Display apparatus |
US5731802A (en) * | 1996-04-22 | 1998-03-24 | Silicon Light Machines | Time-interleaved bit-plane, pulse-width-modulation digital display system |
KR19990047032A (ko) * | 1997-12-02 | 1999-07-05 | 윤종용 | 계조 디스플레이 방법 |
TW482992B (en) * | 1999-09-24 | 2002-04-11 | Semiconductor Energy Lab | El display device and driving method thereof |
JP3873544B2 (ja) * | 1999-09-30 | 2007-01-24 | セイコーエプソン株式会社 | 電気光学装置および投射型表示装置 |
JP2002100709A (ja) | 2000-09-21 | 2002-04-05 | Hitachi Ltd | 半導体装置及びその製造方法 |
-
2001
- 2001-04-19 JP JP2001120795A patent/JP2002311921A/ja active Pending
-
2002
- 2002-04-16 US US10/122,206 patent/US7042429B2/en not_active Expired - Fee Related
- 2002-04-17 TW TW091107847A patent/TW580666B/zh not_active IP Right Cessation
- 2002-04-19 KR KR10-2002-0021403A patent/KR100538782B1/ko not_active IP Right Cessation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100468562B1 (ko) | 고선명 액정 표시 장치 | |
US7369124B2 (en) | Display device and method for driving the same | |
US5436747A (en) | Reduced flicker liquid crystal display | |
CN1176453C (zh) | 图象信号驱动电路及装备图象信号驱动电路的显示装置 | |
JP2002311921A5 (ja) | ||
US6885385B2 (en) | Image display apparatus | |
JP2612863B2 (ja) | 表示装置の駆動方法 | |
EP0177247B1 (en) | Active matrix display device | |
EP0572250B1 (en) | Liquid crystal display driving system | |
JP2003323164A5 (ja) | ||
CN1961251A (zh) | 非矩形显示器件 | |
JP2637822B2 (ja) | 表示装置の駆動方法 | |
JPH1010546A (ja) | 表示装置およびその駆動方法 | |
EP1383105A3 (en) | Liquid crystal display and driving method thereof | |
CN1705007A (zh) | 液晶显示装置及其驱动方法 | |
CN1941062A (zh) | 具有提高的图像品质的液晶显示器 | |
TWI253039B (en) | Line electrode driving apparatus and image display apparatus having same | |
JPH0514915B2 (ja) | ||
US7042429B2 (en) | Display device and method of driving same | |
US7746306B2 (en) | Display device having an improved video signal drive circuit | |
CN100410734C (zh) | 平板显示器及其驱动方法 | |
CN1602512A (zh) | 液晶显示驱动器中的可编程的行选择 | |
JPH10221713A (ja) | 液晶表示装置 | |
JP3675113B2 (ja) | 表示装置 | |
KR20050035385A (ko) | 표시장치 및 이의 구동방법 |