JP2000251628A - 電子放出素子、電子源、画像形成装置及びそれらの製造方法 - Google Patents

電子放出素子、電子源、画像形成装置及びそれらの製造方法

Info

Publication number
JP2000251628A
JP2000251628A JP4886999A JP4886999A JP2000251628A JP 2000251628 A JP2000251628 A JP 2000251628A JP 4886999 A JP4886999 A JP 4886999A JP 4886999 A JP4886999 A JP 4886999A JP 2000251628 A JP2000251628 A JP 2000251628A
Authority
JP
Japan
Prior art keywords
electron
film
emitting device
voltage
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4886999A
Other languages
English (en)
Other versions
JP3673667B2 (ja
Inventor
Hisami Nakamura
久美 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP04886999A priority Critical patent/JP3673667B2/ja
Publication of JP2000251628A publication Critical patent/JP2000251628A/ja
Application granted granted Critical
Publication of JP3673667B2 publication Critical patent/JP3673667B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 従来の電子放出素子と同等以上の品質を有
し、簡便な作成手段にて所望の形態の電子ビ−ムが得ら
れ、また電子ビームの端部が揺らいだりしない安定な電
子放出素子の新規な構成、並びにそれを用いた電子源、
画像形成装置、及びそれらの製造方法を提供する。 【解決手段】 基体1上に設けられた一対の素子電極
2,3間に跨がる導電性膜4に電子放出部5を有する電
子放出素子において、電極間の導電性膜4に両電極の連
絡を分断する一筋の亀裂が形成されており、その亀裂の
端部を含む、導電性膜4の縁部に接してカーボン膜6を
形成し、このカーボン膜6には導電性膜4の亀裂に接続
する亀裂が存在している。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、電子放出素子、該
電子放出素子を多数個配置してなる電子源、該電子源を
用いて構成した表示装置や露光装置等の画像形成装置、
及びそれらの製造方法に関する。
【0002】
【従来の技術】従来、電子放出素子には大別して熱電子
放出素子と冷陰極電子放出素子の2種類が知られてい
る。冷陰極電子放出素子には電界放出型(以下、「FE
型」と称す。)、金属/絶縁層/金属型(以下、「MI
M型」と称す。)や表面伝導型電子放出素子等が有る。
【0003】FE型の例としては、W.P. Dyke
and W.W. Dolan,“Field Em
ission”, Advance in Elect
ron Physics, 8,89(1956)ある
いはC.A. Spindt, “Physical
Properties of thin−filmfi
eld emission cathodes wit
h molybdenum cones”, J. A
ppl. Phys. ,47,5248(1976)
等に開示されたものが知られている。
【0004】MIM型の例としては、C.A. Mea
d, “Operation ofTunnel−Em
ission Devices”, J. Appl.
Phys., 32,646(1961)等に開示され
たものが知られている。
【0005】表面伝導型電子放出素子の例としては、
M.I. Elinson, Radio Eng.
Electron Phys., 10,1290(1
965)等に開示されたものがある。
【0006】表面伝導型電子放出素子は、絶縁性基板上
に形成された小面積の薄膜に、膜面に平行に電流を流す
ことにより、電子放出が生ずる現象を利用するものであ
る。この表面伝導型電子放出素子としては、前記エリン
ソン等によるSnO2 薄膜を用いたもの、Au薄膜によ
るもの[G.Dittmer:“Thin Solid
Films”, 9,317(1972)]、In2
3 /SnO2 薄膜によるもの[M.Hartwell
and C.G. Fonstad:“IEEE T
rans. ED Conf.”, 519(197
5)]、カーボン薄膜によるもの[荒木久 他:真空、
第26巻、第1号、22頁(1983)]等が報告され
ている。
【0007】これらの表面伝導型電子放出素子の典型的
な例として、前述のM.ハートウェルの素子構成を図2
2に模式的に示す。同図において1は基板である。4は
導電性膜で、H型形状のパターンに形成された金属酸化
物薄膜等からなり、後述の通電フォーミングと呼ばれる
通電処理により電子放出部5が形成される。尚、図中の
素子電極間隔Lは、0.5〜1mm、W’は、0.1m
mで設定されている。
【0008】これらの表面伝導型電子放出素子において
は、電子放出を行う前に導電性膜4を予め通電フォーミ
ングと呼ばれる通電処理によって電子放出部5を形成す
るのが一般的である。即ち、通電フォーミングとは、前
記導電性膜4の両端に電圧を印加通電し、導電性膜4を
局所的に破壊、変形もしくは変質させて構造を変化さ
せ、電気的に高抵抗な状態の電子放出部5を形成する処
理である。尚、電子放出部5では導電性膜4の一部に亀
裂が発生しており、その亀裂付近から電子放出が行われ
る。
【0009】また、通電フォーミングにより電子放出部
5の形成された表面伝導型電子放出素子に活性化と呼ば
れる処理を施すことにより、素子から放出される電子ビ
ームの強度を著しく向上させることができる。この活性
化処理は、有機物質の存在する真空中で素子に電圧印加
を行うもので、これにより上記有機物質から生成した炭
素及び/又は炭素化合物よりなる堆積膜が電子放出部5
付近に形成されるものである。
【0010】これらの構成及び製造方法については、例
えば本出願人による出願明細書中に一例が記載されてい
る(例えば、特開平7−235255号公報、特開平8
−7749号公報など)。
【0011】上述の表面伝導型電子放出素子は、構造が
単純であることから、大面積に亙って多数素子を配列形
成できる利点がある。そこで、この特徴を活かすための
種々の応用が研究されている。例えば、荷電ビーム源、
表示装置等の画像形成装置への利用が挙げられる。
【0012】従来、多数の表面伝導型電子放出素子を配
列形成した例としては、並列に表面伝導型電子放出素子
を配列し、個々の表面伝導型電子放出素子の両端(両素
子電極)を配線(共通配線とも呼ぶ)にて夫々結線した
行を多数行配列(梯子型配置とも呼ぶ)した電子源が挙
げられる(例えば、特開昭64−31332号公報、特
開平1−283749号公報、同2−257552号公
報)。
【0013】また、特に表示装置においては、液晶を用
いた表示装置と同様の平板型表示装置とすることが可能
で、しかもバックライトが不要な自発光型の表示装置と
して、表面伝導型電子放出素子を多数配置した電子源
と、この電子源からの電子線の照射により可視光を発光
する蛍光体とを組み合わせた表示装置が提案されている
(アメリカ特許第5066883号明細書)。
【0014】
【発明が解決しようとする課題】しかしながら、従来の
電子放出素子では、素子電極ならびに導電性膜の形態の
組み合わせによって、電子放出部の近傍に絶縁面が広く
露出している場合があり、場合によっては電子放出時に
基板がチャージアップして輝点形状が変形したり、輝点
の端部の輝度が揺らいだりすることがあった。
【0015】また、このような電子放出素子を用いて電
子源を作成した場合には、輝点の全領域において輝度の
安定した電子ビームが得られなかった。さらに、このよ
うな電子放出素子を用いて画像形成装置を作成すると、
各輝点の輝点形状の変形のため高精細な像が得られず、
端部の輝度が揺らぎ、ひどい場合には全体として画像に
輝度むらが発生していた。
【0016】このような現象を防止するため、特開平1
−298624号公報には、素子周辺全体に帯電防止膜
をオーバーコートし、絶縁面のチャージアップを防止す
る提案がなされている。
【0017】しかし、同公報に開示された電子放出素子
では、帯電防止膜の膜抵抗が高過ぎると、帯電防止膜と
しての用をなさない。一方、帯電防止膜の膜抵抗が低す
ぎると、基板表面のチャ−ジアップは解消されるもの
の、一対の素子電極間にリーク電流が発生して電子放出
効率が落ちるため、同じ電力を投入しても輝度が落ちて
しまう。
【0018】したがって、帯電防止膜の膜抵抗は、好ま
しくは5×108 Ω/□程度とすることが求められ、膜
抵抗の管理に非常に注意する必要があった。
【0019】また、特開平1−298624号公報に開
示された電子放出素子を複数並べて配線でつないだ場合
等、段差が大きくなった際に、段差部分においては、放
電防止膜のカバレージ不良等、抵抗の制御が難しくなる
場合があった。
【0020】本発明の目的は、上記課題を鑑み、従来の
電子放出素子と同等以上の品質を有し、簡便な作成手段
にて所望の形態の電子ビ−ムが得られ、また電子ビーム
の端部が揺らいだりしない安定な電子放出素子の新規な
構成、並びにそれを用いた電子源、画像形成装置、及び
それらの製造方法を提供することにある。
【0021】
【課題を解決するための手段】上記の目的を達成すべく
成された本発明の構成は、以下の通りである。
【0022】即ち、本発明の第一は、基体上に形成され
た一対の電極間にまたがって存在する導電性膜に、電子
放出部を有する電子放出素子において、電極間の導電性
膜に両電極の連絡を分断する一筋の亀裂が形成されてお
り、その亀裂の端部を含む、上記導電性膜の縁部に接し
てカーボンを主成分とする膜が基体上に形成されている
領域が存在し、そのカーボンを主成分とする膜には、上
記導電性膜の亀裂に接続する亀裂が存在していることを
特徴とする電子放出素子にある。
【0023】また、本発明の第二は、上記本発明の第一
の電子放出素子を製造する方法であって、基体上に一対
の電極を形成する工程と、その電極間に導電性膜を形成
する工程と、電極間の導電性膜に亀裂を形成する工程を
含む電子放出部形成工程を有し、その亀裂の端部で且つ
上記導電性膜の縁部でもある部分に接して、カーボンを
主成分とし、亀裂を有する膜を基体上に形成する工程を
有することを特徴とする、電子放出素子の製造方法にあ
る。
【0024】また、本発明の第三は、上記本発明の第二
の電子放出素子を製造する方法において、カーボンを主
成分とし、亀裂を有する膜を形成する工程の中に、上記
カーボンを主成分とする膜が基体上に形成されている領
域を検知する手段が含まれていることを特徴とする電子
放出素子の製造方法にある。
【0025】また、本発明の第四は、入力信号に応じて
電子を放出する電子源であって、基体上に、上記本発明
の第一の電子放出素子を複数配置したことを特徴とする
電子源にある。
【0026】また、本発明の第五は、上記本発明の第四
の電子源を製造する方法であって、複数個の電子放出素
子を上記本発明の第二〜三の方法により製造することを
特徴とする電子源の製造方法にある。
【0027】また、本発明の第六は、入力信号に基づい
て画像を形成する装置であって、少なくとも、上記本発
明の第四の電子源と、該電子源から放出される電子線の
照射により画像を形成する画像形成部材とを有すること
を特徴とする画像形成装置にある。
【0028】さらに、本発明の第七は、上記本発明の第
六の画像形成装置を製造する方法であって、電子源を上
記本発明の第五の方法により製造することを特徴とする
画像形成装置の製造方法にある。
【0029】本発明によれば、導電性膜の縁部に接して
カーボンを主成分とする膜が基体上に形成されている領
域が存在するので、その部位に導電性を持たせることに
より、導電性膜の端部近傍のガラス基板の帯電を抑制す
ることができ、これにより輝点端部の形状が変形した
り、輝点端部の輝度が揺らいだりすることが防止され
る。
【0030】また、カーボンを主成分とする膜には、導
電性膜の亀裂に接続する亀裂が存在していることから、
膜抵抗の管理に非常に注意しなくても、無効なリーク電
流の発生が防止される。
【0031】また、個々の輝点の揺らぎを防止すること
により、画像形成装置の画面全体に生じる揺らぎを防止
することができる。さらに、輝点形状の変形による色に
じみを防止し、高精細化を図ることができるものであ
る。
【0032】
【発明の実施の形態】次に、本発明の好ましい実施態様
を示す。
【0033】図1は、本発明の電子放出素子の一構成例
を示す模式図であり、図1(a)は平面図、図1(b)
は縦断面図である。図1において、1は基板、2と3は
電極(素子電極)、4は導電性膜、5は電子放出部、6
はカーボン膜である。
【0034】基板1としては、石英ガラス、Na等の不
純物含有量を減少させたガラス、青板ガラス、青板ガラ
スにスパッタ法等によりSiO2 を積層した積層体、ア
ルミナ等のセラミックス及びSi基板等を用いることが
できる。
【0035】対向する素子電極2,3の材料としては、
一般的な導体材料を用いることができ、例えばNi、C
r、Au、Mo、W、Pt、Ti、Al、Cu、Pd等
の金属或は合金及びPd、Ag、Au、RuO2 、Pd
−Ag等の金属或は金属酸化物とガラス等から構成され
る印刷導体、In23 −SnO2 等の透明導電体及び
ポリシリコン等の半導体導体材料等から適宜選択され
る。
【0036】素子電極間隔L、素子電極長さW、導電性
膜4の形状等は、応用される形態等を考慮して、設計さ
れる。素子電極間隔Lは、好ましくは、数百nmから数
百μmの範囲とすることができ、より好ましくは、素子
電極間に印加する電圧等を考慮して数μmから数十μm
の範囲とすることができる。素子電極長さWは、電極の
抵抗値、電子放出特性を考慮して、数μmから数百μm
の範囲とすることができる。素子電極2,3の膜厚d
は、数十nmから数μmの範囲とすることができる。
【0037】尚、図1に示した構成とは別に、基板1上
に、カーボン膜6、導電性膜4、素子電極2,3の順に
形成した構成とすることもできる。また、製法によって
は、対向する素子電極2,3間の全てが電子放出部とし
て機能する場合もある。
【0038】導電性膜4を構成する材料としては、例え
ばPd,Pt,Ru,Ag,Au,Ti,In,Cu,
Cr,Fe,Zn,Sn,Ta,W,Pb等の金属、P
dO,SnO2 ,In23 ,PbO,Sb23 等の
酸化物導電体、HfB2 ,ZrB2 ,LaB6 ,CeB
6 ,YB4 ,GdB4 等の硼化物、TiC,ZrC,H
fC,TaC,SiC,WC等の炭化物、TiN,Zr
N,HfN等の窒化物、Si,Ge等の半導体、等が挙
げられる。
【0039】導電性膜4には、良好な電子放出特性を得
るために、微粒子で構成された微粒子膜を用いるのが好
ましい。その膜厚は、素子電極2,3へのステップカバ
レージ、素子電極2,3間の抵抗値等を考慮して適宜設
定されるが、通常は、数Å〜数百nmの範囲とするのが
好ましく、より好ましくは1nm〜50nmの範囲とす
るのが良い。その抵抗値は、Rsが102 Ω/□から1
7 Ω/□の値であるのが好ましい。なお、Rsは、幅
がwで長さがlの薄膜の長さ方向に測定した抵抗Rを、
R=Rs(l/w)と置いたときに現れる値である。
【0040】本願明細書において、フォーミング処理に
ついては通電処理を例に挙げて説明するが、フォーミン
グ処理はこれに限られるものではなく、膜に亀裂を生じ
させて高抵抗状態を形成する処理を包含するものであ
る。
【0041】ここで述べる微粒子膜とは、複数の微粒子
が集合した膜であり、その微細構造は、微粒子が個々に
分散配置した状態あるいは微粒子が互いに隣接、あるい
は重なり合った状態(いくつかの微粒子が集合し、全体
として島状構造を形成している場合も含む)をとってい
る。微粒子の粒径は、0.1nmの数倍から数百nmの
範囲、好ましくは1nmから20nmの範囲である。
【0042】なお、本明細書では頻繁に「微粒子」とい
う言葉を用いるので、その意味について説明する。小さ
な粒子を「微粒子」と呼び、これよりも小さなものを
「超徴粒子」と呼ぶ。「超微粒子」よりもさらに小さく
原子の数が数百個程度以下のものを「クラスター」と呼
ぶことは広く行われている。しかしながら、それぞれの
境は厳密なものではなく、どの様な性質に注目して分類
するかにより変化する。また「徴粒子」と「超微粒子」
を一括して「微粒子」と呼ぶ場合もあり、本明細書中で
の記述はこれに沿ったものである。
【0043】「実験物理学講座14 表面・微粒子」
(木下是雄 編、共立出版 1986年9月1日発行)
では次のように記述されている。「本稿で微粒子と言う
ときにはその直径がだいたい2〜3μm程度から10n
m程度までとし、特に超微粒子というときは粒径が10
nm程度から2〜3nm程度までを意味することにす
る。両者を一括して単に微粒子と書くこともあってけっ
して厳密なものではなく、だいたいの目安である。粒子
を構成する原子の数が2個から数十〜数百個程度の場合
はクラスターと呼ぶ。」(195ぺージ 22〜26行
目)。
【0044】付言すると、新技術開発事業団の“林・超
微粒子プロジェクト”での「超微粒子」の定義は、粒径
の下限はさらに小さく、次のようなものであった。「創
造科学技術推進制度の“超微粒子プロジェクト”(19
81〜1986)では、粒子の大きさ(径)がおよそ1
〜100nmの範囲のものを“超微粒子”(ultra
fine particle)と呼ぶことにした。す
ると1個の超微粒子はおよそ102 〜108 個くらいの
原子の集合体という事になる。原子の尺度でみれば超微
粒子は大〜巨大粒子である。」(「超微粒子−創造科学
技術−」林主税、上田良二、田崎明 編;三田出版 1
988年 2ぺ−ジ 1〜4行目)。「超微粒子よりさ
らに小さいもの、すなわち原子が数個〜数百個で構成さ
れる1個の粒子は、ふつうクラスタ−と呼ばれる」(同
書2ぺ−ジ 12〜13行目)。
【0045】上記のような一般的な呼び方をふまえて、
本明細書において「微粒子」とは多数の原子・分子の集
合体で、粒径の下限は0.1nmの数倍から1nm程
度、上限は数μm程度のものを指すこととする。
【0046】電子放出部5は、導電性膜4の一部に形成
された高抵抗の亀裂により構成され、その内部には、数
Åから数十nmの範囲の粒径の導電性微粒子が存在する
場合もある。この導電性微粒子は、導電性膜4を構成す
る材料の元素の一部、あるいは全ての元素を含有するも
のとなる。また、電子放出部5及びその近傍の導電性膜
4には、活性化工程によって形成される炭素あるいは炭
素化合物を有することもできる。
【0047】カーボンを主成分とする膜6は、電子放出
部5を含む導電性膜4の縁部に接して形成されている。
また、カーボンを主成分とする膜6の一部には亀裂7が
形成されており、この亀裂7は一端が導電性膜4の電子
放出部5に含まれる亀裂と接続している。
【0048】上記の電子放出素子において、電子放出部
5から放出された電子は、通常放出時に電子自身が持っ
ているエネルギーと上部に設置されたアノード電極(不
図示)と素子電極2,3ならびに導電性膜4から構成さ
れる電界の影響とでその飛行経路が決定される。
【0049】これらの電子のうち、アノード電極に向か
うものは放出電子として画像形成装置の輝点などとして
機能するが、全てがアノード電極に向かうわけではな
く、放出時の運動エネルギーが小さいものは上記電界の
影響で素子側に引き戻され、素子電極2,3や導電性膜
4ならびに絶縁性基板1に衝突する。その際、素子電極
2,3や導電性膜4などの導電性物質上に落ちた場合
は、膜電流として素子内を流れるのみで問題ないが、基
板1上に落ちた場合は絶縁性物質であるためチャージア
ップが起こり、その近辺を通過する電子の軌道に影響を
及ぼしてしまうため、結果として輝点が変形を引き起こ
す原因となっていた。
【0050】これらのことから、本発明では電子放出部
5から所定距離の範囲にカーボンを主成分とする膜6を
形成し、その部位に導電性を持たせることにより、これ
ら輝点の変形を防ぐものである。また、カーボンを主成
分とする膜6の一部に亀裂7を設けることにより、輝点
の変形を防ぎ、かつリーク電流を増加させないものであ
る。
【0051】本発明の電子放出素子の製造方法としては
様々な方法があるが、その一例を図2に基づいて説明す
る。尚、図2においても図1に示した部位と同じ部位に
は図1に付した符号と同一の符号を付している。
【0052】1)基板1を洗剤、純水及び有機溶剤等を
用いて十分に洗浄し、真空蒸着法、スパッタ法等により
素子電極材料を堆積後、例えばフォトリソグラフィー技
術を用いて基板1上に素子電極2及び3を形成する(図
2(a)(b))。
【0053】2)素子電極2,3を設けた基板1上に、
有機金属溶液を塗布して、有機金属膜を形成する。有機
金属溶液には、前述の微粒子膜の材料の金属を主元素と
する有機化合物の溶液を用いることができる。この有機
金属膜を加熱焼成処理し、リフトオフ、エッチング等に
よりパターニングし、導電性膜4を形成する(図2
(c))。ここでは、有機金属溶液の塗布法を挙げて説
明したが、導電性膜4の形成法はこれに限られるもので
はなく、真空蒸着法、スパッタ法、化学的気相堆積法、
分散塗布法、ディッピング法、スピンナー法等を用いる
こともできる。
【0054】また、ここでは、リフトオフ、エッチング
等のレジストプロセスを用いたパターニング方法を用い
て説明したが、この他にも例えば特開平9−69334
号公報で提案されたようなインクジェット方式による塗
布方法等を用いると、製造工程を簡略化することがで
き、ローコスト化を図ることができる。
【0055】3)次に、フォーミングと呼ばれる通電処
理を施す。素子電極2,3間に通電を行うと、導電性膜
4の部位に電子放出部5が形成される(図2(d))。
通電フォーミングによれば、導電性膜4に局所的に破
壊、変形もしくは変質等の構造の変化した部位が形成さ
れる。該部位が電子放出部5を構成する。
【0056】通電フォーミングの電圧波形の例を図3に
示す。
【0057】電圧波形は、特にパルス波形が好ましい。
これにはパルス波高値を定電圧としたパルスを連続的に
印加する図3(a)に示した手法と、パルス波高値を増
加させながらパルスを印加する図3(b)に示した手法
がある。
【0058】まず、パルス波高値を定電圧とした場合に
ついて図3(a)で説明する。図3(a)におけるT1
及びT2 は電圧波形のパルス幅とパルス間隔である。三
角波の波高値(ピーク電圧)は、電子放出素子の形態に
応じて適宜選択される。このような条件のもと、例え
ば、数秒から数十分間電圧を印加する。パルス波形は、
三角波に限定されるものではなく、矩形波等の所望の波
形を採用することができる。
【0059】次に、パルス波高値を増加させながら電圧
パルスを印加する場合について図3(b)で説明する。
図3(b)におけるT1 及びT2 は、図3(a)に示し
たのと同様とすることができる。三角波の波高値(ピー
ク電圧)は、例えば0.1Vステップ程度づつ、増加さ
せることができる。
【0060】通電フォーミング処理の終了は、パルス間
隔T2 中に、導電性膜4を局所的に破壊,変形しない程
度の電圧を印加し、電流を測定して検知することができ
る。例えば0.1V程度の電圧印加により流れる電流を
測定し、抵抗値を求めて、1MΩ以上の抵抗を示した
時、通電フォーミングを終了させる。
【0061】フォーミング処理以降の電気的処理は、例
えば図4に示すような真空処理装置内で行うことができ
る。この真空処理装置は測定評価装置としての機能をも
兼ね備えている。図4においても、図1に示した部位と
同じ部位には図1に付した符号と同一の符号を付してい
る。
【0062】図4において、55は真空容器であり、5
6は排気ポンプである。真空容器55内には電子放出素
子が配されている。また、51は電子放出素子に素子電
圧Vf を印加するための電源、50は素子電極2,3間
を流れる素子電流If を測定するための電流計、54は
素子の電子放出部5より放出される放出電流Ie を捕捉
するためのアノード電極、53はアノード電極54に電
圧を印加するための高圧電源、52は電子放出部5より
放出される放出電流Ie を測定するための電流計であ
る。一例として、アノード電極54の電圧を1kV〜1
0kVの範囲とし、アノード電極54と電子放出素子と
の距離Hを2mm〜8mmの範囲として測定を行うこと
ができる。
【0063】真空容器55内には、真空計60等の真空
雰囲気下での測定に必要な機器が設けられていて、所望
の真空雰囲気下での測定評価を行えるようになってい
る。また、真空容器55には、炭素化合物源57がバル
ブ59を介して接続されている。
【0064】電子放出素子の素子電流If 、放出電流I
e の測定に当たっては、素子電極2,3に電源51と電
流計50とを接続し、電子放出素子の上方に電源53と
電流計52とを接続したアノード電極54を配置してい
る。
【0065】また、電子放出素子及びアノード電極54
は真空容器55内に設置され、この真空容器55には排
気ポンプ56及び真空計60等の真空容器55に必要な
機器が具備されており、所望の真空下で素子の測定評価
を行えるようになっている。
【0066】排気ポンプ56は、ターボポンプ、ロータ
リーポンプ等からなる通常の高真空装置系と、イオンポ
ンプ等からなる超高真空装置系とにより構成されてい
る。ここに示した電子放出素子基板を配した真空処理装
置の全体は、不図示のヒーターにより加熱できる。
【0067】4)次に、フォーミングを終えた素子に活
性化工程と呼ばれる処理を施しても良い。
【0068】活性化工程は、例えば、有機物質のガスを
含有する雰囲気下で、通電フォーミングと同様に、素子
電極2,3間にパルスの印加を繰り返すことで行うこと
ができ、この処理により、雰囲気中に存在する有機物質
から、炭素あるいは炭素化合物が素子上に堆積し、素子
電流If 、放出電流Ie が、著しく変化するようにな
る。
【0069】活性化工程の終了判定は、素子電流If
放出電流Ie を測定しながら、適宜行うことができる。
【0070】以上の活性化工程終了後、続いてカーボン
を主成分とする膜6を形成する。カーボンを主成分とす
る膜6を形成する工程(以下カーボン膜形成工程と記
す)は、例えば、有機物質のガスを含有する雰囲気下
で、パルスの印加を繰り返すことで行うことができる。
この雰囲気は、例えば一旦十分に排気した真空中に適当
な有機物質を導入することによっても得られる。
【0071】このときの好ましい有機物質のガス圧は、
前述の応用の形態、真空容器の形状や、有機物質の種類
などにより異なるため場合に応じ適宜設定される。
【0072】有機物質材料としては、真空容器内の電子
放出素子に均一に供給できる有機物質であれば良く、例
えばベンゾニトリル、トルニトリル、アセトニトリル、
及びこれらの混合物等が挙げられるが、これに限定され
るものではない。
【0073】この処理により、炭素あるいは炭素化合物
が素子上に堆積し、導電性膜4の縁部及び電子放出部5
に接した位置にカーボンを主成分とする膜6が形成さ
れ、電子放出部5の端部近辺の基板上を覆って、帯電防
止の効果をあらわすようになる。このカーボン膜6の面
積はパルスの印加時間(=印加したパルスのパルス幅×
パルスの数)を長くするほど、また、有機物質のガス圧
が大きくなるほど大きくなり、帯電防止の効果が大きく
なるため、パルスの印加時間及び有機物質のガス圧は適
宜設定される。
【0074】カーボンを主成分とする膜6の膜は、カー
ボンを主成分とするもので、導電性の物であればよい。
例えばグラファイト(いわゆるHOPG’,PG(,G
C)を包含する。HOPGはほぼ完全なグラファイトの
結晶構造、PGは結晶粒が20nm程度で結晶構造がや
や乱れたもの、GCは結晶粒が2nm程度になり結晶構
造の乱れがさらに大きくなったものを指す。)、非晶質
カーボン(アモルファスカーボン及び、アモルファスカ
ーボンと前記グラファイトの微結晶の混合物を指す。)
などが挙げられる。
【0075】5)このような工程を経て得られた電子放
出素子は、安定化工程を行うことが好ましい。この工程
は、活性化処理した真空度より高い真空度の真空雰囲気
にし、素子周辺や真空容器内から有機物質を除去する工
程である。真空容器を排気する真空排気装置は、装置か
ら発生するオイルが素子の特性に影響を与えないよう
に、オイルを使用しないものを用いるのが好ましい。具
体的には、ソープションポンプ、イオンポンプ等の真空
排気装置を挙げることが出来る。
【0076】真空容器内の有機成分の分圧は、上記炭素
あるいは炭素化合物がほぼ新たに堆積しない分圧で10
-6Pa以下が好ましく、さらには10-8Pa以下が特に
好ましい。さらに真空容器内を排気するときには、真空
容器全体を加熱して、真空容器内壁や、電子放出素子に
吸着した有機物質分子を排気しやすくするのが好まし
い。このときの加熱条件は、80〜300℃好ましくは
150℃以上で、できるだけ長時間処理するのが望まし
いが、特にこの条件に限るものではなく、真空容器の大
きさや形状、電子放出素子の構成などの諸条件により適
宜選ばれる条件により行う。真空容器内の圧力は極力低
くすることが必要で、10-5Pa以下が好ましく、さら
には10-6Pa以下が特に好ましい。
【0077】安定化工程を行った後の、駆動時の雰囲気
は、上記安定化処理終了時の雰囲気を維持するのが好ま
しいが、これに限るものではなく、有機物質が十分除去
されていれば、圧力自体は多少上昇しても十分安定な特
性を維持することが出来る。このような真空雰囲気を採
用することにより、新たな炭素あるいは炭素化合物の堆
積を抑制でき、結果として素子電流If ,放出電流Ie
が、安定する。
【0078】上述した工程を経て得られた本発明の電子
放出素子の基本特性について、図5を参照しながら説明
する。
【0079】図5は、図4に示した真空処理装置を用い
て測定された放出電流Ie 及び素子電流If と、素子電
圧Vf との関係を模式的に示した図である。図5におい
ては、放出電流Ie が素子電流If に比べて著しく小さ
いので、任意単位で示している。尚、縦・横軸ともリニ
アスケールである。
【0080】図5からも明らかなように、本発明の電子
放出素子は、放出電流Ie に関して次の3つの特徴的性
質を有する。
【0081】即ち、第1に、本素子はある電圧(閾値電
圧と呼ぶ;図5中のVth)以上の素子電圧を印加すると
急激に放出電流Ie が増加し、一方閾値電圧Vth以下で
は放出電流Ie が殆ど検出されない。つまり、放出電流
e に対する明確な閾値電圧Vthを持った非線形素子で
ある。
【0082】第2に、放出電流Ie が素子電圧Vf に単
調増加依存するため、放出電流Ieは素子電圧Vf で制
御できる。
【0083】第3に、アノード電極54(図4参照)に
捕捉される放出電荷は、素子電圧Vf を印加する時間に
依存する。つまり、アノード電極54に捕捉される電荷
量は、素子電圧Vf を印加する時間により制御できる。
【0084】以上の説明より理解されるように、本発明
の電子放出素子は、入力信号に応じて、電子放出特性を
容易に制御できることになる。この性質を利用すると複
数の電子放出素子を配して構成した電子源、画像形成装
置等、多方面への応用が可能となる。
【0085】図5においては、素子電流If が素子電圧
f に対して単調増加する(MI特性)例を示したが、
素子電流If が素子電圧Vf に対して電圧制御型負性抵
抗特性(VCNR特性)を示す場合もある(不図示)。
これらの特性は、前述の工程を制御することで制御でき
る。
【0086】次に、本発明の電子放出素子の応用例につ
いて以下に述べる。本発明の電子放出素子を複数個基板
上に配列し、例えば電子源や画像形成装置が構成でき
る。
【0087】電子放出素子の配列については、種々のも
のが採用できる。一例として、並列に配置した多数の電
子放出素子の個々を両端で接続し、電子放出素子の行を
多数個配し(行方向と呼ぶ)、この配線と直交する方向
(列方向と呼ぶ)で、該電子放出素子の上方に配した制
御電極(グリッドとも呼ぶ)により、電子放出素子から
の電子を制御駆動する梯子状配置のものがある。これと
は別に、電子放出素子をX方向及びY方向に行列状に複
数個配し、同じ行に配された複数の電子放出素子の電極
の一方を、X方向の配線に共通に接続し、同じ列に配さ
れた複数の電子放出素子の電極の他方を、Y方向の配線
に共通に接続するものが挙げられる。このようなものは
所謂単純マトリクス配置である。まず単純マトリクス配
置について以下に詳述する。
【0088】本発明の電子放出素子については、前述し
た通り3つの特性がある。即ち、表面伝導型電子放出素
子からの放出電子は、閾値電圧以上では、対向する素子
電極間に印加するパルス状電圧の波高値と幅で制御でき
る。一方、閾値電圧以下では、殆ど放出されない。この
特性によれば、多数の電子放出素子を配置した場合にお
いても、個々の素子にパルス状電圧を適宜印加すれば、
入力信号に応じて、表面伝導型電子放出素子を選択して
電子放出量を制御できる。
【0089】以下この原理に基づき、本発明の電子放出
素子を複数配して得られる電子源基板について、図6を
用いて説明する。図6において、71は電子源基板、7
2はX方向配線、73はY方向配線である。74は電子
放出素子、75は結線である。
【0090】m本のX方向配線72は、Dx1,Dx2,…
…,Dxmからなり、真空蒸着法、印刷法、スパッタ法等
を用いて形成された導電性金属等で構成することができ
る。配線の材料、膜厚、幅は適宜設計される。Y方向配
線73は、Dy1,Dy2……Dynのn本の配線よりなり、
X方向配線72と同様に形成される。これらm本のX方
向配線72とn本のY方向配線73との間には、不図示
の層間絶縁層が設けられており、両者を電気的に分離し
ている(m,nは、共に正の整数)。
【0091】不図示の層間絶縁層は、真空蒸着法、印刷
法、スパッタ法等を用いて形成されたSiO2 等で構成
される。例えば、X方向配線72を形成した基板71の
全面或は一部に所望の形状で形成され、特に、X方向配
線72とY方向配線73の交差部の電位差に耐え得るよ
うに、膜厚、材料、製法が適宜設定される。X方向配線
72とY方向配線73は、それぞれ外部端子として引き
出されている。
【0092】電子放出素子74を構成する一対の素子電
極(不図示)は、それぞれm本のX方向配線72とn本
のY方向配線73に、導電性金属等からなる結線75に
よって電気的に接続されている。
【0093】配線72と配線73を構成する材料、結線
75を構成する材料及び一対の素子電極を構成する材料
は、その構成元素の一部あるいは全部が同一であって
も、また夫々異なってもよい。これらの材料は、例えば
前述の素子電極の材料より適宜選択される。素子電極を
構成する材料と配線材料が同一である場合には、素子電
極に接続した配線は素子電極ということもできる。
【0094】X方向配線72には、X方向に配列した電
子放出素子74の行を選択するための走査信号を印加す
る不図示の走査信号印加手段が接続される。一方、Y方
向配線73には、Y方向に配列した電子放出素子74の
各列を入力信号に応じて変調するための、不図示の変調
信号発生手段が接続される。各電子放出素子に印加され
る駆動電圧は、当該素子に印加される走査信号と変調信
号の差電圧として供給される。
【0095】上記構成においては、単純なマトリクス配
線を用いて、個別の素子を選択し、独立に駆動可能とす
ることができる。
【0096】このような単純マトリクス配置の電子源を
用いて構成した画像形成装置について、図7と図8及び
図9を用いて説明する。図7は、画像形成装置の表示パ
ネルの一例を示す模式図であり、図8は、図7の画像形
成装置に使用される蛍光膜の模式図である。図9は、N
TSC方式のテレビ信号に応じて表示を行うための駆動
回路の一例を示すブロック図である。
【0097】図7において、71は電子放出素子を複数
配した電子源基板、81は電子源基板71を固定したリ
アプレート、86はガラス基板83の内面に蛍光膜84
とメタルバック85等が形成されたフェースプレートで
ある。82は支持枠であり、該支持枠82には、リアプ
レート81、フェースプレート86がフリットガラス等
を用いて接続されている。88は外囲器であり、例えば
大気中あるいは窒素中で、400〜500℃の温度範囲
で10分間以上焼成することで、封着して構成される。
【0098】74は、図1に示したような電子放出素子
である。72,73は、表面伝導型電子放出素子の一対
の素子電極と接続されたX方向配線及びY方向配線であ
る。
【0099】外囲器88は、上述の如く、フェースプレ
ート86、支持枠82、リアプレート81で構成され
る。リアプレート81は主に基板71の強度を補強する
目的で設けられるため、基板71自体で十分な強度を持
つ場合は別体のリアプレート81は不要とすることがで
きる。即ち、基板71に直接支持枠82を封着し、フェ
ースプレート86、支持枠82及び基板71で外囲器8
8を構成してもよい。一方、フェースプレート86とリ
アプレート81の間に、スペーサーと呼ばれる不図示の
支持体を設置することにより、大気圧に対して十分な強
度をもつ外囲器88を構成することもできる。
【0100】図8は、蛍光膜を示す模式図である。蛍光
膜84は、モノクロームの場合は蛍光体のみで構成する
ことができる。カラーの蛍光膜の場合は、蛍光体の配列
により、ブラックストライプ(図8(a))あるいはブ
ラックマトリクス(図8(b))等と呼ばれる黒色導電
材91と蛍光体92とから構成することができる。ブラ
ックストライプ、ブラックマトリクスを設ける目的は、
カラー表示の場合、必要となる三原色蛍光体の各蛍光体
92間の塗り分け部を黒くすることで混色等を目立たな
くすることと、蛍光膜84における外光反射によるコン
トラストの低下を抑制することにある。黒色導電材91
の材料としては、通常用いられている黒鉛を主成分とす
る材料の他、導電性があり、光の透過及び反射が少ない
材料を用いることができる。
【0101】ガラス基板83に蛍光体を塗布する方法
は、モノクローム、カラーによらず、沈澱法や印刷法等
が採用できる。蛍光膜84の内面側には、通常メタルバ
ック85が設けられる。メタルバックを設ける目的は、
蛍光体の発光のうち内面側への光をフェースプレート8
6側へ鏡面反射することにより輝度を向上させること、
電子ビーム加速電圧を印加するための電極として作用さ
せること、外囲器内で発生した負イオンの衝突によるダ
メージから蛍光体を保護すること等である。メタルバッ
クは、蛍光膜作製後、蛍光膜の内面側表面の平滑化処理
(通常、「フィルミング」と呼ばれる。)を行い、その
後Alを真空蒸着等を用いて堆積させることで作製でき
る。
【0102】フェースプレート86には、更に蛍光膜8
4の導電性を高めるため、蛍光膜84の外面側に透明電
極(不図示)を設けてもよい。
【0103】前述の封着を行う際、カラーの場合は各色
蛍光体と電子放出素子とを対応させる必要があり、十分
な位置合わせが不可欠となる。
【0104】図7に示した画像形成装置は、例えば以下
のようにして製造される。
【0105】外囲器88内は、適宜加熱しなから、イオ
ンポンプ、ソープションポンプ等のオイルを使用しない
排気装置により不図示の排気管を通じて排気し、10-5
Pa程度の真空度の有機物質の十分に少ない雰囲気にし
た後、封止が成される。外囲器88の封止後の真空度を
維持するために、ゲッター処理を行うこともできる。こ
れは、外囲器88の封止を行う直前あるいは封止後に、
抵抗加熱あるいは高周波加熱等を用いた加熱により、外
囲器88内の所定の位置に配置されたゲッター(不図
示)を加熱し、蒸着膜を形成する処理である。ゲッター
は通常Ba等が主成分であり、該蒸着膜の吸着作用によ
り、例えば1×10-5Pa以上の真空度を維持するもの
である。ここで、電子放出素子のフォーミング処理以降
の工程は適宜設定できる。
【0106】次に、単純マトリクス配置の電子源を用い
て構成した表示パネルに、NTSC方式のテレビ信号に
基づいたテレビジョン表示を行う為の駆動回路の構成例
について、図9を用いて説明する。図9において、10
1は画像表示パネル、102は走査回路、103は制御
回路、104はシフトレジスタ、105はラインメモ
リ、106は同期信号分離回路、107は変調信号発生
器、Vx及びVaは直流電圧源である。
【0107】表示パネル101は、端子Dox1 乃至D
oxm 、端子Doy1 乃至Doyn 及び高圧端子87を介して
外部の電気回路と接続している。端子Dox1 乃至Doxm
には、表示パネル101内に設けられている電子源、即
ち、m行n列の行列状にマトリクス配線された電子放出
素子群を1行(n素子)づつ順次駆動する為の走査信号
が印加される。端子Doy1 乃至Doyn には、前記走査信
号により選択された1行の電子放出素子の各素子の出力
電子ビームを制御する為の変調信号が印加される。高圧
端子87には、直流電圧源Vaより、例えば10kVの
直流電圧が供給されるが、これは電子放出素子から放出
される電子ビームに、蛍光体を励起するのに十分なエネ
ルギーを付与する為の加速電圧である。
【0108】走査回路102について説明する。同回路
は、内部にm個のスイッチング素子(図中、S1 乃至S
m で模式的に示している)を備えたものである。各スイ
ッチング素子は、直流電圧電源Vxの出力電圧もしくは
0[V](グランドレベル)のいずれか一方を選択し、
表示パネル101の端子Dox1 乃至Doxm と電気的に接
続される。各スイッチング素子S1 乃至Sm は、制御回
路103が出力する制御信号Tscanに基づいて動作する
ものであり、例えばFETのようなスイッチング素子を
組み合わせることにより構成することができる。
【0109】直流電圧源Vxは、本例の場合には電子放
出素子の特性(電子放出閾値電圧)に基づき、走査され
ていない素子に印加される駆動電圧が電子放出閾値電圧
以下となるような一定電圧を出力するよう設定されてい
る。
【0110】制御回路103は、外部より入力される画
像信号に基づいて適切な表示が行われるように、各部の
動作を整合させる機能を有する。制御回路103は、同
期信号分離回路106より送られる同期信号Tsyncに基
づいて、各部に対してTscan,Tsft 及びTmry の各制
御信号を発生する。
【0111】同期信号分離回路106は、外部から入力
されるNTSC方式のテレビ信号から、同期信号成分と
輝度信号成分とを分離するための回路で、一般的な周波
数分離(フィルター)回路等を用いて構成できる。同期
信号分離回路106により分離された同期信号は、垂直
同期信号と水平同期信号より成るが、ここでは説明の便
宜上Tsync信号として図示した。前記テレビ信号から分
離された画像の輝度信号成分は、便宜上DATA信号と
表した。このDATA信号は、シフトレジスタ104に
入力される。
【0112】シフトレジスタ104は、時系列的にシリ
アルに入力される前記DATA信号を、画像の1ライン
毎にシリアル/パラレル変換するためのもので、前記制
御回路103より送られる制御信号Tsft に基づいて動
作する(即ち、制御信号Tsft は、シフトレジスタ10
4のシフトクロックであると言い換えてもよい。)。
【0113】シリアル/パラレル変換された画像1ライ
ン分のデータ(電子放出素子n素子分の駆動データに相
当)は、Id1乃至Idnのn固の並列信号として前記シフ
トレジスタ104より出力される。
【0114】ラインメモリ105は、画像1ライン分の
データを必要時間の間だけ記憶する為の記憶装置であ
り、制御回路103より送られる制御信号Tmry に従っ
て適宜Id1乃至Idnの内容を記憶する。記憶された内容
は、Id'1 乃至Id'n として出力され、変調信号発生器
107に入力される。
【0115】変調信号発生器107は、画像データI
d'1 乃至Id'n の各々に応じて、電子放出素子の各々を
適切に駆動変調する為の信号源であり、その出力信号
は、端子Doy1 乃至Doyn を通じて表示パネル101内
の電子放出素子に印加される。
【0116】前述したように、本発明の電子放出素子は
放出電流Ie に関して以下の基本特性を有している。即
ち、電子放出には明確な閾値電圧Vthがあり、Vth以上
の電圧が印加された時のみ電子放出が生じる。電子放出
閾値以上の電圧に対しては、素子への印加電圧の変化に
応じて放出電流も変化する。このことから、本素子にパ
ルス状の電圧を印加する場合、例えば電子放出閾値電圧
以下の電圧を印加しても電子放出は生じないが、電子放
出閾値電圧以上の電圧を印加する場合には電子ビームが
出力される。その際、パルスの波高値Vmを変化させる
ことにより、出力電子ビームの強度を制御することが可
能である。また、パルスの幅Pwを変化させることによ
り、出力される電子ビームの電荷の総量を制御すること
が可能である。
【0117】従って、入力信号に応じて電子放出素子を
変調する方式としては、電圧変調方式とパルス幅変調方
式等が採用できる。電圧変調方式を実施するに際して
は、変調信号発生器107としては、一定長さの電圧パ
ルスを発生し、入力されるデータに応じて適宜電圧パル
スの波高値を変調できるような電圧変調方式の回路を用
いることができる。パルス幅変調方式を実施するに際し
ては、変調信号発生器107として、一定の波高値の電
圧パルスを発生し、入力されるデータに応じて適宜電圧
パルスの幅を変調するようなパルス幅変調方式の回路を
用いることができる。
【0118】シフトレジスタ104やラインメモリ10
5は、デジタル信号式のものでもアナログ信号式のもの
でも採用できる。画像信号のシリアル/パラレル変換や
記憶が所定の速度で行なわれれば良いからである。
【0119】デジタル信号式を用いる場合には、同期信
号分離回路106の出力信号DATAをデジタル信号化
する必要かあるが、これには同期信号分離回路106の
出力部にA/D変換器を設ければ良い。これに関連して
ラインメモリ105の出力信号がデジタル信号かアナロ
グ信号かにより、変調信号発生器107に用いられる回
路が若干異なったものとなる。即ち、デジタル信号を用
いた電圧変調方式の場合、変調信号発生器107には、
例えばD/A変換回路を用い、必要に応じて増幅回路等
を付加する。パルス幅変調方式の場合、変調信号発生器
107には、例えば高速の発振器及び発振器の出力する
波数を計数する計数器(カウンタ)及び計数器の出力値
と前記メモリの出力値を比較する比較器(コンパレー
タ)を組み合わせた回路を用いる。必要に応じて、比較
器の出力するパルス幅変調された変調信号を電子放出素
子の駆動電圧にまで電圧増幅するための増幅器を付加す
ることもできる。
【0120】アナログ信号を用いた電圧変調方式の場
合、変調信号発生器107には、例えばオペアンプ等を
用いた増幅回路を採用でき、必要に応じてレベルシフト
回路等を付加することもできる。パルス幅変調方式の場
合には、例えば電圧制御型発振回路(VCO)を採用で
き、必要に応じて電子放出素子の駆動電圧にまで電圧増
幅するための増幅器を付加することもできる。
【0121】このような構成をとり得る本発明の画像形
成装置においては、各電子放出素子に、容器外端子D
ox1 乃至Doxm 、Doy1 乃至Doyn を介して電圧を印加
することにより、電子放出が生じる。高圧端子87を介
してメタルバック85あるいは透明電極(不図示)に高
圧を印加し、電子ビームを加速する。加速された電子
は、蛍光膜84に衝突し、発光が生じて画像が形成され
る。
【0122】ここで述べた画像形成装置の構成は、本発
明の画像形成装置の一例であり、本発明の技術思想に基
づいて種々の変形が可能である。入力信号についてはN
TSC方式を挙げたが、入力信号はこれに限られるもの
ではなく、PAL、SECAM方式等の他、これらより
も多数の走査線からなるTV信号(例えば、MUSE方
式をはじめとする高品位TV)方式をも採用できる。
【0123】次に、前述の梯子型配置の電子源及び画像
形成装置について、図10及び図11を用いて説明す
る。
【0124】図10は、梯子型配置の電子源の一例を示
す模式図である。図10において、110は電子源基
板、111は電子放出素子である。112は、電子放出
素子111を接続するための共通配線Dx1〜Dx10 であ
り、これらは外部端子として引き出されている。電子放
出素子111は、基板110上に、X方向に並列に複数
個配置されている(これを素子行と呼ぶ)。この素子行
が複数個配置されて、電子源を構成している。各素子行
の共通配線間に駆動電圧を印加することで、各素子行を
独立に駆動させることができる。即ち、電子ビームを放
出させたい素子行には、電子放出閾値以上の電圧を印加
し、電子ビームを放出させたくない素子行には、電子放
出閾値以下の電圧を印加する。各素子行間に位置する共
通配線Dx2〜Dx9は、例えばDx2とDx3、Dx4とDx5
x6とDx7、Dx8とDx9とを夫々一体の同一配線とする
こともできる。
【0125】図11は、梯子型配置の電子源を備えた画
像形成装置におけるパネル構造の一例を示す模式図であ
る。120はグリッド電極、121は電子が通過するた
めの開口、Dox1 乃至Doxm は容器外端子、G1 乃至G
n はグリッド電極120と接続された容器外端子であ
る。110は各素子行間の共通配線を同一配線とした電
子源基板である。図11においては、図7、図10に示
した部位と同じ部位には、これらの図に付したのと同一
の符号を付している。ここに示した画像形成装置と、図
7に示した単純マトリクス配置の画像形成装置との大き
な違いは、電子源基板110とフェースプレート86の
間にグリッド電極120を備えているか否かである。
【0126】図11においては、基板110とフェース
プレート86の間には、グリッド電極120が設けられ
ている。グリッド電極120は、電子放出素子111か
ら放出された電子ビームを変調するためのものであり、
梯子型配置の素子行と直交して設けられたストライプ状
の電極に電子ビームを通過させるため、各素子に対応し
て1個ずつ円形の開口121が設けられている。グリッ
ド電極の形状や配置位置は、図11に示したものに限定
されるものではない。例えば、開口としてメッシュ状に
多数の通過口を設けることもでき、グリッド電極を電子
放出素子の周囲や近傍に設けることもできる。
【0127】容器外端子Dox1 乃至Doxm 及びグリッド
容器外端子G1 乃至Gn は、不図示の制御回路と電気的
に接続されている。
【0128】本例の画像形成装置では、素子行を1列ず
つ順次駆動(走査)して行くのと同期してグリッド電極
列に画像1ライン分の変調信号を同時に印加する。これ
により、各電子ビームの蛍光体への照射を制御し、画像
を1ラインずつ表示することができる。
【0129】以上説明した本発明の画像形成装置は、テ
レビジョン放送の表示装置、テレビ会議システムやコン
ピューター等の表示装置の他、感光性ドラム等を用いて
構成された光プリンターとしての画像形成装置等として
も用いることができる。
【0130】
【実施例】以下に、具体的な実施例を挙げて本発明を説
明するが、本発明はこれらの実施例に限定されるもので
はなく、本発明の目的が達成される範囲内での各要素の
置換や設計変更がなされたものをも包含する。
【0131】[実施例1]図12は、実施例1の電子放
出素子を示す説明図である。図12において、1は基
板、2,3は素子電極、4は導電性膜、5は電子放出
部、6はカーボンを主成分とする膜、7はカーボン膜に
形成された亀裂、Xcはカーボン膜の横方向の幅、Yc
はカーボン膜の縦方向の幅である。また、実施例1にお
ける電子放出素子の製造法は、基本的には図2と同様で
ある。
【0132】以下、図12及び図2を用いて、本実施例
における電子放出素子の製造方法を順をおって説明す
る。
【0133】工程−a 基板1上に、素子電極パターンに対応する開口部を有す
るホトレジスト(RD−2000N−41/日立化成社
製)のマスクパターンを形成し、真空蒸着法により、厚
さ5nmのTi、厚さ300nmのPtを順次堆積し
た。次に、ホトレジスト有機溶剤で溶解し、Pt/Ti
堆積膜をリフトオフして、素子電極2,3を形成した
(図2(a)(b))。素子電極の間隔Lは50μm、
素子電極の幅Wは300μmである。
【0134】工程−b 素子電極2,3間にバブルジェット方式のインクジェッ
ト装置を用いて、Pdの分散液を滴下した。分散液は、
酢酸パラジウムモノエタノールアミン錯体0.15%
(Pd重量%)、イソプロピルアルコール15重量%、
エチレングリコール1重量%、ポリビニルアルコール
0.05重量%の水溶液である。
【0135】工程−c その後、素子を350℃で30分間焼成し,導電性膜4
を形成した(図2(c))。こうして形成された主元素
としてPdの徴粒子からなる導電性膜4の膜厚は10n
mであった。
【0136】工程−d 上記素子を図4に示す真空処理装置に設置し、真空容器
55内を排気ポンプ56にて排気し、2.7×10-6
aの真空度に達した後、素子に素子電圧Vf を印加する
ための電源51より、各素子の素子電極2,3間にそれ
ぞれ電圧を印加し、通電処理(フォーミング処理)し
た。フォーミング処理の電圧波形は図3(b)に示した
ものである。
【0137】本実施例では、パルス幅は1msec.、
パルス間隔は10msec.とし、矩形波の波高値は0
Vから0.1Vステップで徐々に上昇させた。また、上
記のパルスとパルスの間に波高値0.1Vの抵抗測定用
のパルスを挿入して電流を測ることにより抵抗を検知
し、抵抗値が1MΩを越えたところでフォーミング処理
を終了した。
【0138】工程−e 続いて、排気装置により真空容器55内を更に排気し、
圧力が1×10-4Pa以下となってから、ベンゾニトリ
ルの入った炭素化合物材料源57につながるバルブ59
を開いて、真空容器55にベンゾニトリルガスを導入
し、圧力を1.1×10-2Paとした。
【0139】次に、フォーミング処理した電子放出素子
に図13に示すような、波高値一定で極性を反転させる
矩形波パルスを繰り返し印加した。波高値は17Vとし
た。
【0140】ベンゾニトリルの存在下で矩形波パルスを
印加したことで、If 値が増加し、約30分でIf 値が
ほぼ飽和したので、通電を停止し、活性化処理を終了し
た。
【0141】次に、カーボン膜形成処理を行った。ベン
ゾニトリルガスの圧力を1.1×10-2Paに保ったま
ま、活性化処理と同じ条件のパルス電圧を印加した。計
120分の電圧印加を行った後、通電を停止し、バルブ
を閉め、カーボン膜形成処理を終了した。
【0142】以上の手順の後、光学顕微鏡により素子部
の観察を行うと、図12に示す形態の電子放出素子が得
られており、カーボンを主成分とする膜6のXcは2.
4μm、Ycは0.6μmであることを確認した。更
に、この膜6部のオージェ分析を行ったところ、カーボ
ンから構成されていた。
【0143】工程−f 次に、安定化処理を行った。図4の真空処理装置内で2
50℃のベーキング温度で10時間行い、安定化工程終
了とした。この後、真空処理装置内を室温にもどしつつ
排気し、真空度を2.7×10-5Paとした。
【0144】その後、素子電極2,3間に素子電圧15
Vを印加した。ビーム形状を測定するため、電子放出素
子の上方4mmの位置にフェースプレートを設け、フェ
ースプレート上の透明電極に1kVの電圧を印加した。
そして、フェースプレート上の蛍光体により現れた輝点
形状ならびにその揺らぎを実体顕微鏡(不図示)によっ
て観察したところ、輝点形状は図14に示すような所望
の形状が得られた。また、揺らぎの少ない輝点が得られ
た。
【0145】[実施例2]図15は実施例2の電子放出
素子を示す説明図である。図15において、1は基板、
2,3は素子電極、4は導電性膜、5は電子放出部、6
はカーボン膜、Xcはカーボン膜の横方向の幅、Ycは
カーボン膜の縦方向の幅である。
【0146】以下の手順で、本実施例の電子放出素子を
作製した。
【0147】まず、実施例1の工程−a〜dと同様にし
て、素子電極2,3、電子放出部5を作製した。
【0148】続いて、実施例1の工程−eと同様にして
活性化工程を行った。活性化材料源にはトルニトリルを
用いた。トルニトリルガスの圧力は1.3×10-3Pa
とした。実施例1と同様に波高値一定で極性を反転させ
る矩形波パルスを繰り返し印加した。波高値は17Vと
した。
【0149】トルニトリルの存在下で矩形波パルスを印
加したことで、If 値が増加し、約30分でIf 値がほ
ぼ飽和したので、通電を停止し、活性化処理を終了し
た。
【0150】次に、カーボン膜形成処理を行った。トル
ニトリルガスの圧力を1.3×10-3Paに保ったま
ま、活性化処理と同じ条件のパルス電圧を印加した。3
0分の電圧印加を行った後、通電を停止し、バルブを閉
め、カーボン膜形成処理を終了した。
【0151】以上の手順の後、光学顕微鏡により素子部
の観察を行うと、図15に示す形態の電子放出素子が得
られており、カーボンを主成分とする膜6のXcは5.
5μm、Ycは1.1μmであることを確認した。ま
た、この膜6部の一部に亀裂7が形成されており、亀裂
の幅は30nmであった。更に、この膜6部のオージェ
分析を行ったところ、カーボンから構成されていること
を確認した。
【0152】次に、安定化処理を行った。図4の真空処
理装置内で250℃のベーキング温度で10時間行い、
安定化工程終了とした。この後、真空処理装置内を室温
にもどしつつ排気し、真空度を2.7×10-5Paとし
た。
【0153】その後、素子電極2,3間に素子電圧15
Vを印加した。ビーム形状を測定するため、電子放出素
子の上方4mmの位置にフェースプレートを設け、フェ
ースプレート上の透明電極に1kVの電圧を印加した。
そして、フェースプレート上の蛍光体により現れた輝点
形状ならびにその揺らぎを実体顕微鏡(不図示)によっ
て観察したところ、輝点形状は上記の図14に示すよう
な所望の形状が得られた。
【0154】また、ほとんど揺らぎのない輝点が得られ
た。輝点の揺らぎの程度は実施例1の素子より少なかっ
た。図12(実施例1)と図15(実施例2)との比較
から、堆積カーボン膜6の膜面積が実施例1の電子放出
素子よりも大きいことが電子放出部端部の電位をより安
定させ、揺らぎが少なくなったものと考えられる。
【0155】[実施例3]まず、実施例1の工程−a〜
dと同様にして、素子電極2,3、電子放出部5を作製
した。
【0156】続いて、実施例1の工程−eと同様にして
活性化工程を行った。活性化材料源にはトルニトリルを
用いた。トルニトリルガスの圧力は1.1×10-3Pa
とした。実施例1と同様の矩形波パルスを波高値は17
Vで繰り返し印加した。
【0157】トルニトリルの存在下で矩形波パルスを印
加したことで、If 値が増加し、約30分でIf 値がほ
ぼ飽和したので、通電を停止し、活性化処理を終了し
た。
【0158】次に、カーボン膜形成処理を行った。トル
ニトリルガスの圧力を1.1×10-3Paに保ったま
ま、活性化処理と同じ条件のパルス電圧を印加した。9
0分の電圧印加を行った後、通電を停止し、バルブを閉
め、カーボン膜形成処理を終了した。
【0159】以上の手順の後、光学顕微鏡により素子部
の観察を行うと、図16に示す形態の電子放出素子が得
られており、カーボンを主成分とする膜6のXcは6.
5μm、Ycは1.7μmで、実施例1及び実施例2よ
りも広い面積のカーボン膜が形成されていることを確認
した。また、この膜6部をラマン分光法により分析した
ところ、非晶質カーボンから構成されていることを確認
した。
【0160】次に、安定化処理を行った。図4の真空処
理装置内で250℃のべ−キング温度で10時間行い、
安定化工程終了とした。この後、真空処理装置内を室温
にもどしつつ排気し、真空度を2.7×10-5Paとし
た。
【0161】その後、素子電極2,3間に素子電圧17
Vを印加した。ビ−ム形状を測定するため、電子放出素
子の上方4mmの位置にフェースプレートを設け、フェ
ースプレート上の透明電極に2kVの電圧を印加した。
そして、フェースプレート上の蛍光体により現れた輝点
形状ならびにその揺らぎを実体顕微鏡(不図示)によっ
て観察したところ、輝点形状は図14に示すようにXs
が265μm、Ysは825μmの所望の形状が得られ
た。
【0162】また、ほぼ揺らぎのない輝点が得られた。
輝点の揺らぎの程度は実施例2の電子放出素子よりも少
なかった。図15(実施例2)と図16(実施例3)と
の比較から、堆積カーボン膜6の膜面積が実施例2の電
子放出素子よりも大きいことが電子放出部端部の電位を
より安定させ、揺らぎが少なくなったものと考えられ
る。
【0163】[実施例4]本実施例は、多数の電子放出
素子を単純マトリクス配置した電子源を用いて、画像形
成装置を作製した例である。
【0164】複数の導電性膜がマトリクス配線された基
板の一部の平面図を図17に示す。また、図中のA−
A’断面図を図18に示す。但し、図17、図18で同
じ符号で示したものは、同じ部材を示す。ここで71は
基板、2と3は素子電極、4は導電性膜である。72は
図5のDxmに対応するX方向配線(下配線とも呼ぶ)、
73は図5のDynに対応するY方向配線(上配線とも呼
ぶ)、131は層間絶縁層、132は素子電極2と下配
線72との電気的接続のためのコンタクトホールであ
る。
【0165】先ず、本実施例の電子源基板の製造方法
を、図19及び図20を用いて工程順に説明する。尚、
以下に説明する工程−a〜gは、それぞれ図19の
(a)〜(d)及び図20の(e)〜(g)に対応す
る。
【0166】工程−a 清浄化した青板ガラス上に厚さ0.5μmのシリコン酸
化膜をスパッタ法で形成した基板71上に、真空蒸着法
により、厚さ5nmのCr、厚さ600nmのAuを順
次積層した後、ホトレジスト(AZ1370/ヘキスト
社製)をスピンナーにより回転塗布、ベークした後、ホ
トマスク像を露光、現像して、下配線72のレジストパ
ターンを形成し、Au/Cr堆積膜をウエットエッチン
グして、所望の形状の下配線72を形成した。
【0167】工程−b 次に、厚さ1.0μmのシリコン酸化膜からなる層間絶
縁層131をRFスパッタ法により堆積した。
【0168】工程−c 工程bで堆積したシリコン酸化膜にコンタクトホール1
32を形成するためのホトレジストパターンを作り、こ
れをマスクとして層間絶縁層131をエッチングしてコ
ンタクトホール132を形成した。エッチングはCF4
とH2 ガスを用いたRIE(Reactive Ion
Etching)法によった。
【0169】工程−d その後、素子電極2,3と素子電極間ギャップLとなる
べきパターンをホトレジスト(RD−2000N−41
/日立化成社製)形成し、真空蒸着法により、厚さ5n
mのTi、厚さ0.1nmのNiを順次堆積した。ホト
レジストパターンを有機溶剤で溶解し、Ni/Ti堆積
膜をリフトオフし、素子電極間隔Lが40μm、幅Wが
300μmの素子電極2,3を形成した。
【0170】工程−e 素子電極2,3の上に上配線73のホトレジストパター
ンを形成した後、厚さ5nmのTi、厚さ500μmの
Auを順次真空蒸着により堆積した。ホトレジストパタ
ーンを有機溶剤で溶解し、Au/Ti堆積膜をリフトオ
フし、所望の形状の上配線73を形成した。
【0171】工程−f 素子電極2,3間に、実施例1と同様にして主元素とし
てPdの微粒子からなる導電性膜4を形成した。
【0172】工程−g コンタクトホール132部分に開口を有するレジストパ
ターンを形成し、真空蒸着により厚さ5nmのTi、厚
さ500μmのAuを順次堆積した。リフトオフにより
不要な部分を除去することにより、コンタクトホール1
32を埋め込んだ。
【0173】以上の工程により、絶縁性基板71上に下
配線72、層間絶縁層131、上配線73、素子電極
2,3、導電性膜4を形成した。
【0174】次に、実施例1と同様にして、図4の測定
評価装置に作製した電子源基板を導入した。真空ポンプ
により排気し、十分な真空度に達した後、図6におい
て、Dx1とDy1を通じ、電子放出素子74の素子電極
2,3間に素子電圧を印加し、導電性膜4をフォーミン
グ処理した。なお、フォーミング処理はDx1からDxn
で順次パルス波形が入るようになっている。また、Dy1
からDynまでは、接地してある。フォーミング処理の電
圧波形は、図3(b)と同様である。本実施例では、電
圧波形のパルス幅を1msec.、パルス間隔を10m
sec.とし、約1.3×10-4Paの真空雰囲気下で
行った。
【0175】次に、真空容器55を一度排気し、圧力が
1×10-4Pa以下となった後、トルニトリルを収納し
た収納容器57につながるバルブ59を開いて真空容器
55内に、トルニトリルを導入した。トルニトリルガス
の圧力は2.7×10-3Paとした。実施例1と同様の
矩形波パルスを波高値は16Vで繰り返し印加し、活性
化処理を施した。
【0176】トルニトリルの存在下で矩形波パルスを印
加したことで、If 値が増加し、約30分でIf 値がほ
ぼ飽和したので、通電を停止し、電子源の活性化処理を
終了した。
【0177】次に、カーボン膜形成処理を行った。トル
ニトリルガスの圧力を2.7×10-3Paに保ったま
ま、活性化処理と同じ条件のパルス電圧を印加した。3
0分の電圧印加を行った後、通電を停止し、バルブを閉
め、カーボン膜形成処理を終了した。
【0178】以上の手順の後、光学顕微鏡により素子部
の観察を行うと、実施例2の電子放出素子と同様に導電
性膜4と電子放出部5に接して、カーボンを主成分とす
る膜6が形成できていることを確認した。また、この膜
6部をラマン分光法により分析したところ、非晶質カー
ボンから構成されていた。
【0179】次に、以上のようにして作製した複数の導
電性膜4がマトリクス配線された基板71(図17)を
用いて画像形成装置を作製した。作製手順を図7と図8
を用いて説明する。
【0180】先ず、上記複数の導電性膜4がマトリクス
配線された基板71(図17)をリアプレート81上に
固定した後、基板71の5mm上方に、フェースプレー
ト86(ガラス基板83の内面に蛍光膜84とメタルバ
ック85が形成されて構成される)を支持枠82を介し
て配置し、フェースプレート86、支持枠82、リアプ
レート81の接合部にフリットガラスを塗布し、大気中
で420℃で15分間焼成することで封着し、パネル
(図7中の外囲器88)を構成した。なお、リアプレー
ト81への基板71の固定もフリットガラスで行った。
【0181】本実施例において、図7の74は炭素及び
アモルファスカーボン薄膜を有する電子放出素子であ
り、72、73はそれぞれX方向及びY方向の素子配線
である。
【0182】蛍光膜84は、カラーを実現するために、
ストライプ形状(図8(a)参照)の蛍光体とし、先に
ブラックストライプを形成し、その間隙部にスラリー法
により各色蛍光体92を塗布して蛍光膜84を作製し
た。ブラックストライプの材料としては、通常よく用い
られている黒鉛を主成分とする材料を用いた。
【0183】また、蛍光膜84の内面側にはメタルバッ
ク85を設けた。メタルバック85は、蛍光膜84の作
製後、蛍光膜84の内面側表面の平滑化処理(通常、フ
ィルミングと呼ばれる)を行い、その後、Alを真空蒸
着することで作製した。
【0184】フェースプレート86には、更に蛍光膜8
4の導電性を高めるため、蛍光膜84の外面側に透明電
極を設ける場合もあるが、本実施例ではメタルバック8
5のみで十分な導電性が得られたので省略した。
【0185】前述の封着を行う際、カラーの場合は各色
蛍光体92と電子放出素子とを対応させなくてはいけな
いため、十分な位置合わせを行った。
【0186】こうして作製した電子源を有する外囲器8
8を、安定化処理を行うために1.3×10-4Pa程度
の真空度まで排気した後、300℃で20時間の真空ベ
ーキングを行った。次に、室温まで放冷し、その後不図
示の排気管をガスバーナーで熱することで溶着し、外囲
器88の封止を行った。最後に、封止後の真空度を維持
するために、高周波加熱法でゲッター処理を行ってパネ
ルを完成させた。
【0187】次に、上記パネルの容器外端子Dox1 乃至
oxm とDoy1 乃至Doyn 及び高圧端子87を夫々必要
な駆動系に接続し、画像形成装置を完成した。各電子放
出素子に、容器外端子Dox1 乃至Doxm とDoy1 乃至D
oyn を通じて、走査信号及び変調信号を不図示の信号発
生手段より夫々印加することにより電子放出させ、高圧
端子87を通じてメタルバック85に数kV以上の高圧
を印加して、電子ビームを加速し、蛍光膜84に衝突さ
せ、励起・発光させることで画像を表示した。
【0188】その結果、本実施例の画像形成装置では、
低電流で明るい高品位な画像を表示することができた。
【0189】[実施例5]図21は、実施例4によるデ
ィスプレイパネル(図7)に、例えばテレビジョン放送
を初めとする種々の画像情報源より提供される画像情報
を表示できるように構成した本発明の画像形成装置の一
例を示す図である。
【0190】図中201はディスプレイパネル、100
1はディスプレイパネルの駆動回路、1002はディス
プレイコントローラ、1003はマルチプレクサ、10
04はデコーダ、1005は入出力インターフェース回
路、1006はCPU、1007は画像生成回路、10
08及び1009及び1010は画像メモリーインター
フェース回路、1011は画像入力インターフェース回
路、1012及び1013はTV信号受信回路、101
4は入力部である。
【0191】尚、本画像形成装置は、例えばテレビジョ
ン信号のように、映像情報と音声情報の両方を含む信号
を受信する場合には当然映像の表示と同時に音声を再生
するものであるが、本発明の特徴と直接関係しない音声
情報の受信、分離、再生、処理、記憶等に関する回路や
スピーカ一等については説明を省略する。
【0192】以下、画像信号の流れに沿って各部の機能
を説明する。
【0193】まず、TV信号受信回路1013は、例え
ば電波や空間光通信等のような無線伝送系を用いて伝送
されるTV信号を受信するための回路である。
【0194】受信するTV信号の方式は特に限られるも
のではなく、例えばNTSC方式、PAL方式、SEC
AM方式等、いずれの方式でもよい。また、これらより
更に多数の走査線よりなるTV信号、例えばMUSE方
式を初めとする所謂高品位TVは、大面積化や大画素数
化に適した前記ディスプレイパネルの利点を生かすのに
好適な信号源である。
【0195】TV信号受信回路1013で受信されたT
V信号は、デコーダ1004に出力される。
【0196】TV信号受信回路1012は、例えば同軸
ケーブルや光ファイバー等のような有線伝送系を用いて
伝送されるTV信号を受信するための回路である。前記
TV信号受信回路1013と同様に、受信するTV信号
の方式は特に限られるものではなく、また本回路で受信
されたTV信号もデコーダ1004に出力される。
【0197】画像入力インターフェース回路1011
は、例えばTVカメラや画像読み取りスキャナーなどの
画像入力装置から供給される画像信号を取り込むための
回路で、取り込まれた画像信号はデコーダ1004に出
力される。
【0198】画像メモリーインターフェース回路101
0は、ビデオテープレコーダー(以下VTRと略す)に
記憶されている画像信号を取り込むための回路で、取り
込まれた画像信号はデコーダ1004に出力される。
【0199】画像メモリーインターフェース回路100
9は、ビデオディスクに記憶されている画像信号を取り
込むための回路で、取り込まれた画像信号はデコーダ1
004に出力される。
【0200】画像メモリーインターフェース回路100
8は、静止画ディスクのように、静止画像データを記憶
している装置から画像信号を取り込むための回路で、取
り込まれた静止画像データはデコーダ1004に入力さ
れる。
【0201】入出力インターフェース回路1005は、
本表示装置と、外部のコンピュータもしくはコンピュー
タネットワークもしくはプリンターなどの出力装置とを
接続するための回路である。画像データや文字・図形情
報の入出力を行うのは勿論のこと、場合によっては本画
像形成装置の備えるCPU1006と外部との間で制御
信号や数値データの入出力などを行うことも可能であ
る。
【0202】画像生成回路1007は、前記入出力イン
ターフェース回路1005を介して外部から入力される
画像データや文字・図形情報や、あるいはCPU100
6より出力される画像データや文字・図形情報に基づ
き、表示用画像データを生成するための回路である。本
回路の内部には、例えば画像データや文字・図形情報を
蓄積するための書き換え可能メモリーや、文字コードに
対応する画像パターンが記憶されている読み出し専用メ
モリーや、画像処理を行うためのプロセッサー等を初め
として、画像の生成に必要な回路が組み込まれている。
【0203】本回路により生成された表示用画像データ
は、デコーダ1004に出力されるが、場合によっては
前記入出力インターフェース回路1005を介して外部
のコンピュータネットワークやプリンターに出力するこ
とも可能である。
【0204】CPU1006は、主として本表示装置の
動作制御や、表示画像の生成や選択や編集に関わる作業
を行う。
【0205】例えば、マルチプレクサ1003に制御信
号を出力し、ディスプレイパネルに表示する画像信号を
適宜選択したり組み合わせたりする。その際には表示す
る画像信号に応じてディスプレイパネルコントローラ1
002に対して制御信号を発生し、画面表示周波数や走
査方法(例えばインターレースかノンインターレース
か)や一画面の走査線の数など表示装置の動作を適宜制
御する。また、前記画像生成回路1007に対して画像
データや文字・図形情報を直接出力したり、あるいは前
記入出力インターフェース回路1005を介して外部の
コンピュータやメモリーをアクセスして画像データや文
字・図形情報を入力する。
【0206】尚、CPU1006は、これ以外の目的の
作業にも関わるものであってよい。例えば、パーソナル
コンピュータやワードプロセッサ等のように、情報を生
成したり処理する機能に直接関わってもよい。あるいは
前述したように、入出力インターフェース回路1005
を介して外部のコンピュータネットワークと接続し、例
えば数値計算等の作業を外部機器と協同して行ってもよ
い。
【0207】入力部1014は、前記CPU1006に
使用者が命令やプログラム、あるいはデータなどを入力
するためのものであり、例えばキーボードやマウスの
他、ジョイスティック、バーコードリーダー、音声認識
装置等の多様な入力機器を用いることが可能である。
【0208】デコーダ1004は、前記1007ないし
1013より入力される種々の画像信号を3原色信号、
又は輝度信号とI信号、Q信号に逆変換するための回路
である。尚、図中に点線で示すように、デコーダ100
4は内部に画像メモリーを備えるのが望ましい。これ
は、例えばMUSE方式を初めとして、逆変換するに際
して画像メモリーを必要とするようなテレビ信号を扱う
ためである。
【0209】画像メモリーを備える事により、静止画の
表示が容易になる。あるいは前記画像生成回路1007
及びCPU1006と協同して、画像の間引き、補間、
拡大、縮小、合成を初めとする画像処理や編集が容易に
なるという利点が得られる。
【0210】マルチプレクサ1003は、前記CPU1
006より入力される制御信号に基づき、表示画像を適
宜選択するものである。即ち、マルチプレクサ1003
はデコーダ1004から入力される逆変換された画像信
号の内から所望の画像信号を選択して駆動回路1001
に出力する。その場合には、一画面表示時間内で画像信
号を切り換えて選択することにより、所謂多画面テレビ
のように、一画面を複数の領域に分けて領域によって異
なる画像を表示することも可能である。
【0211】ディスプレイパネルコントローラ1002
は、前記CPU1006より入力される制御信号に基づ
き、駆動回路1001の動作を制御するための回路であ
る。
【0212】ディスプレイパネルの基本的な動作に関わ
るものとして、例えばディスプレイパネルの駆動用電源
(図示せず)の動作シーケンスを制御するための信号を
駆動回路1001に対して出力する。ディスプレイパネ
ルの駆動方法に関わるものとして、例えば画面表示周波
数や走査方法(例えばインターレースかノンインターレ
ースか)を制御するための信号を駆動回路1001に対
して出力する。また、場合によっては、表示画像の輝度
やコントラストや色調やシャープネスといった画質の調
整に関わる制御信号を駆動回路1001に対して出力す
る場合もある。
【0213】駆動回路1001は、ディスプレイパネル
201に印加する駆動信号を発生するための回路であ
り、前記マルチプレクサ1003から入力される画像信
号と、前記ディスプレイパネルコントローラ1002よ
り入力される制御信号に基づいて動作するものである。
【0214】以上、各部の機能を説明したが、図21に
例示した構成により、本画像形成装置においては多様な
画像情報源より入力される画像情報をディスプレイパネ
ル201に表示することが可能である。即ち、テレビジ
ョン放送を初めとする各種の画像信号は、デコーダ10
04におて逆変換された後、マルチプレクサ1003に
おいて適宜選択され、駆動回路1001に入力される。
一方、デイスプレイコントローラ1002は、表示する
画像信号に応じて駆動回路1001の動作を制御するた
めの制御信号を発生する。駆動回路1001は、上記画
像信号と制御信号に基づいてディスプレイパネル201
に駆動信号を印加する。これにより、ディスプレイパネ
ル201において画像が表示される。これらの一連の動
作は、CPU1006により統括的に制御される。
【0215】本画像形成装置においては、前記デコーダ
1004に内蔵する画像メモリや、画像生成回路100
7及び情報の中から選択したものを表示するだけでな
く、表示する画像情報に対して、例えば拡大、縮小、回
転、移動、エッジ強調、間引き、補間、色変換、画像の
縦横比変換等を初めとする画像処理や、合成、消去、接
続、入れ換え、嵌め込み等を初めとする画像編集を行う
ことも可能である。また、本実施例の説明では特に触れ
なかったが、上記画像処理や画像編集と同様に、音声情
報に関しても処理や編集を行なうための専用回路を設け
てもよい。
【0216】従って、本画像形成装置は、テレビジョン
放送の表示機器、テレビ会議の端末機器、静止画像及び
動画像を扱う画像編集機器、コンピュータの端末機器、
ワードプロセッサを初めとする事務用端末機器、ゲーム
機などの機能を一台で兼ね備えることが可能で、産業用
あるいは民生用として極めて応用範囲が広い。
【0217】図21に示した表示装置は、本発明の技術
的思想に基づいて種々の変形が可能である。例えば図2
1の構成要素の内、使用目的上必要のない機能に関わる
回路は省いても差し支えない。また、これとは逆に、使
用目的によっては更に構成要素を追加してもよい。例え
ば、本表示装置をテレビ電話機として応用する場合に
は、テレビカメラ、音声マイク、照明機、モデムを含む
送受信回路等を構成要素に追加するのが好適である。
【0218】本表示装置においては、とりわけ電子放出
素子を電子ビーム源とするディスプレイパネルの薄型化
が容易であるため、表示装置の奥行きを小さくすること
ができる。それに加えて、大面積化が容易で輝度が高く
視野角特性にも優れるため、臨場感あふれ迫力に富んだ
画像を視認性良く表示することが可能である。また、均
一な特性を有する多数の電子放出素子を備える電子源を
用いたことにより、従来の表示装置と比較して非常に均
一で明るい高品位なカラーフラットテレビが実現され
た。
【0219】
【発明の効果】以上説明したように、本発明によれば、
電子放出部5の端部を含む導電性膜4の縁部に接して、
カーボンを主成分とする膜6を基板1上に形成すること
により、カーボン膜の導電性により、輝点の形状が変化
したり、端部の電子ビームがゆらいだりすることのな
い、安定な電子放出素子を得ることができる。
【0220】また、多数の電子放出素子を配列形成し、
入力信号に応じて電子を放出する電子源においては、電
子ビーム強度の揺らぎや位置によるむらのない、均一な
電子放出特性を示し、消費電力が少なく周辺回路等の負
担も軽減され安価な装置が提供できる。
【0221】また、多数の電子放出素子を配線でつない
で、マトリックス形成する場合など、凹凸の激しい試料
形状の場合でも、膜抵抗の制御に非常に注意することな
く、容易に膜形成することができる。
【0222】更に、かかる電子源を用いた画像形成装置
においては、揺らぎやちらつきのない均一な輝度の画像
を提供でき、低電流で明るい高品位な画像形成装置、例
えばカラーフラットテレビが実現される。
【図面の簡単な説明】
【図1】本発明に係る電子放出素子の一例を示す模式図
である。
【図2】本発明の電子放出素子の製造方法を説明するた
めの図である。
【図3】本発明の電子放出素子の製造に際して採用でき
る通電処理における電圧波形の一例を示す模式図であ
る。
【図4】本発明の電子放出素子の製造に用いることので
きる真空処理装置(測定評価装置)の一例を示す概略構
成図である。
【図5】本発明の電子放出素子の電子放出特性を示す図
である。
【図6】本発明の単純マトリクス配置の電子源の一例を
示す模式図である。
【図7】本発明の画像形成装置の表示パネルの一例を示
す模式図である。
【図8】表示パネルにおける蛍光膜の一例を示す模式図
である。
【図9】本発明の画像形成装置にNTSC方式のテレビ
信号に応じて表示を行うための駆動回路の一例を示すブ
ロック図である。
【図10】本発明の梯子型配置の電子源の一例を示す模
式図である。
【図11】本発明の画像形成装置の表示パネルの一例を
示す模式図である。
【図12】実施例1の電子放出素子を示す模式図であ
る。
【図13】実施例1における活性化処理の電圧波形を示
す模式図である。
【図14】蛍光体上の輝点の望ましい形状を示す模式図
である。
【図15】実施例2の電子放出素子を示す模式図であ
る。
【図16】実施例3の電子放出素子を示す模式図であ
る。
【図17】実施例4のマトリクス配線した電子源の一部
を示す模式図である。
【図18】図17のA−A’断面模式図である。
【図19】図17の電子源の製造工程を示す図である。
【図20】図17の電子源の製造工程を示す図である。
【図21】実施例5の画像表示装置のブロック図であ
る。
【図22】従来例の表面伝導型電子放出素子の模式図で
ある。
【符号の説明】
1 基板 2,3 素子電極 4 導電性膜 5 電子放出部 6 カーボンを主成分とする膜 50 素子電流If を測定するための電流計 51 電子放出素子に素子電圧Vf を印加するための電
源 52 電子放出部5より放出される放出電流Ie を測定
するための電流計 53 アノード電極54に電圧を印加するための高圧電
源 54 電子放出部5より放出される電子を捕捉するため
のアノード電極 55 真空容器 56 排気ポンプ 57 炭素化合物材料源 59 バルブ 60 真空計 71 電子源基板 72 X方向配線 73 Y方向配線 74 電子放出素子 75 結線 81 リアプレート 82 支持枠 83 ガラス基板 84 蛍光膜 85 メタルバック 86 フェースプレート 87 高圧端子 88 外囲器 91 黒色導電材 92 蛍光体 101 表示パネル 102 走査回路 103 制御回路 104 シフトレジスタ 105 ラインメモリ 106 同期信号分離回路 107 変調信号発生器 Vx,Va 直流電圧源 110 電子源基板 111 電子放出素子 112 電子放出素子を配線するための共通配線 120 グリッド電極 121 電子が通過するための開口 131 層間絶縁層 132 コンタクトホール

Claims (11)

    【特許請求の範囲】
  1. 【請求項1】 基体上に形成された一対の電極間にまた
    がって存在する導電性膜に、電子放出部を有する電子放
    出素子において、電極間の導電性膜に両電極の連絡を分
    断する一筋の亀裂が形成されており、その亀裂の端部を
    含む、上記導電性膜の縁部に接してカーボンを主成分と
    する膜が基体上に形成されている領域が存在し、そのカ
    ーボンを主成分とする膜には、上記導電性膜の亀裂に接
    続する亀裂が存在していることを特徴とする電子放出素
    子。
  2. 【請求項2】 請求項1に記載の電子放出素子を製造す
    る方法であって、基体上に一対の電極を形成する工程
    と、その電極間に導電性膜を形成する工程と、電極間の
    導電性膜に亀裂を形成する工程を含む電子放出部形成工
    程を有し、その亀裂の端部で且つ上記導電性膜の縁部で
    もある部分に接して、カーボンを主成分とし、亀裂を有
    する膜を基体上に形成する工程を有することを特徴とす
    る、電子放出素子の製造方法。
  3. 【請求項3】 前記カーボンを主成分とし、亀裂を有す
    る膜を形成する工程が、有機物質の存在下で電子放出素
    子に電圧を印加することによって行われることを特徴と
    する、請求項2に記載の電子放出素子の製造方法。
  4. 【請求項4】 前記カーボンを主成分とし、亀裂を有す
    る膜を形成する工程の中に、上記カーボンを主成分とす
    る膜が基体上に形成されている領域を検知する手段が含
    まれていることを特徴とする、請求項2または3に記載
    の電子放出素子の製造方法。
  5. 【請求項5】 前記カーボンを主成分とする膜が基体上
    に形成されている領域を検知する手段が、光学顕微鏡ま
    たは走査型電子顕微鏡を用いる方法であることを特徴と
    する、請求項2〜4のいずれかに記載の電子放出素子の
    製造方法。
  6. 【請求項6】 入力信号に応じて電子を放出する電子源
    であって、基体上に、請求項1に記載の電子放出素子を
    複数配置したことを特徴とする電子源。
  7. 【請求項7】 前記複数の電子放出素子が、マトリクス
    状に配線されていることを特徴とする請求項6に記載の
    電子源。
  8. 【請求項8】 前記複数の電子放出素子が、梯子状に配
    線されていることを特徴とする請求項6に記載の電子
    源。
  9. 【請求項9】 請求項6〜8のいずれかに記載の電子源
    を製造する方法であって、複数個の電子放出素子を請求
    項2〜5のいずれかに記載の方法により製造することを
    特徴とする電子源の製造方法。
  10. 【請求項10】 入力信号に基づいて画像を形成する装
    置であって、少なくとも、請求項6〜8のいずれかに記
    載の電子源と、該電子源から放出される電子線の照射に
    より画像を形成する画像形成部材とを有することを特徴
    とする画像形成装置。
  11. 【請求項11】 請求項10に記載の画像形成装置を製
    造する方法であって、電子源を請求項9に記載の方法に
    より製造することを特徴とする画像形成装置の製造方
    法。
JP04886999A 1999-02-25 1999-02-25 電子放出素子、電子源、及び画像形成装置 Expired - Fee Related JP3673667B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP04886999A JP3673667B2 (ja) 1999-02-25 1999-02-25 電子放出素子、電子源、及び画像形成装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04886999A JP3673667B2 (ja) 1999-02-25 1999-02-25 電子放出素子、電子源、及び画像形成装置

Publications (2)

Publication Number Publication Date
JP2000251628A true JP2000251628A (ja) 2000-09-14
JP3673667B2 JP3673667B2 (ja) 2005-07-20

Family

ID=12815307

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04886999A Expired - Fee Related JP3673667B2 (ja) 1999-02-25 1999-02-25 電子放出素子、電子源、及び画像形成装置

Country Status (1)

Country Link
JP (1) JP3673667B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8125134B2 (en) 2008-06-27 2012-02-28 Canon Kabushiki Kaisha Electron-emitting device, method of manufacturing the same, electron source, and image display apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8125134B2 (en) 2008-06-27 2012-02-28 Canon Kabushiki Kaisha Electron-emitting device, method of manufacturing the same, electron source, and image display apparatus

Also Published As

Publication number Publication date
JP3673667B2 (ja) 2005-07-20

Similar Documents

Publication Publication Date Title
JP2932250B2 (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JP2967334B2 (ja) 電子放出素子の製造方法、並びにそれを用いた電子源及び画像形成装置の製造方法
JP2909719B2 (ja) 電子線装置並びにその駆動方法
JP3305143B2 (ja) 表面伝導型電子放出素子、電子源及び画像形成装置の製造方法
JP3673667B2 (ja) 電子放出素子、電子源、及び画像形成装置
JP3300877B2 (ja) 電子放出素子、電子源及び画像形成装置の製造方法
JP3320299B2 (ja) 電子放出素子、電子源、および画像形成装置の製造方法
JPH09330647A (ja) 電子放出素子、該電子放出素子を用いた電子源、該電子源を用いた画像形成装置及び該電子放出素子の製造方法
JP3728112B2 (ja) 電子放出素子、電子源、及び画像形成装置の製造方法
JP3320310B2 (ja) 電子放出素子、それを用いた電子源、画像形成装置及びそれらの製造方法
JP2000251620A (ja) 電子放出素子、電子源、それを用いた画像形成装置、およびそれらの製造方法
JPH08180796A (ja) 表面伝導型電子放出素子、電子源、画像形成装置、及びこれらの製造方法
JP3618978B2 (ja) 電子放出素子、電子源及び画像形成装置の製造方法
JP3091965B2 (ja) 電子源及び画像形成装置の製造方法
JP2000082387A (ja) 電子源とその製造方法と駆動方法及び前記電子源を用いた画像形成装置とその駆動方法
JP3122879B2 (ja) 電子放出素子、電子源及び画像形成装置の製造方法
JPH1012132A (ja) 表面伝導型電子放出素子、それを用いた電子源、画像形成装置及びこれらの製造方法
JPH1055751A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JPH1012140A (ja) 表面伝導型電子放出素子、それを用いた電子源、画像形成装置及びこれらの製造方法
JPH11339662A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JP2000123721A (ja) 電子放出素子の製造方法、および、この電子放出素子を用いた電子源および画像形成装置
JP2000021289A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JPH1154026A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JP2000251667A (ja) 電子放出素子、電子源及び画像形成装置並びにこれらの製造方法
JPH1012131A (ja) 電子放出素子、それを用いた電子源、画像形成装置及びこれらの製造方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041015

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041102

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041115

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050412

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050425

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090428

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090428

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100428

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110428

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees