JP2000010066A - 液晶画面用信号発生器および液晶画面用駆動装置 - Google Patents

液晶画面用信号発生器および液晶画面用駆動装置

Info

Publication number
JP2000010066A
JP2000010066A JP11146915A JP14691599A JP2000010066A JP 2000010066 A JP2000010066 A JP 2000010066A JP 11146915 A JP11146915 A JP 11146915A JP 14691599 A JP14691599 A JP 14691599A JP 2000010066 A JP2000010066 A JP 2000010066A
Authority
JP
Japan
Prior art keywords
signal
frequency
generator
frequency divider
video
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP11146915A
Other languages
English (en)
Inventor
Norbert Boigues
ボイゲス ノルベルト
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mannesmann VDO AG
Original Assignee
Mannesmann VDO AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mannesmann VDO AG filed Critical Mannesmann VDO AG
Publication of JP2000010066A publication Critical patent/JP2000010066A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

(57)【要約】 【課題】 必要な同期信号および命令信号を信号発生装
置と液晶画面との間で最小限の接続ケーブルで伝送する
ことである。 【解決手段】 制御回路は第1の分周器を有し、この分
周器が発振器に接続されて発振器からのピクセル同期信
号が受信され、命令信号はピクセル同期信号の周波数よ
りも低い周波数を有し、この信号はピクセル同期信号に
同期されている。また、ビデオ信号プロセッサが同期信
号発生器に接続されて発生器からのピクセル同期信号が
受信され、ピクセル同期信号発生器はピクセル周波数発
振器を有し、この発振器はPLLタイプの位相同期ルー
プを構成し、この位相同期ループは、命令信号の周波数
と等しい周波数を発生する第2の分周器と、一方の比較
入力側が命令信号の入力線路に接続された位相比較器と
を有する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、発振器に接続され
ており、この発振器からピクセル同期信号を受信するビ
デオ信号源と、命令信号を送出する制御回路とを有す
る、液晶画面用信号発生器に関する。また本発明は、ビ
デオ信号を請求項1に記載の信号発生器からビデオ信号
線路を介して受信するために、ビデオ信号線路に接続さ
れた信号プロセッサと、信号発生器から命令信号線路を
介して命令信号を受信する画面制御用信号発生器とを有
する、液晶画面用駆動装置に関する。
【0002】
【従来の技術】画面上に画像を作成する同期信号発生器
は、刊行物:米国特許第5260812号明細書から公
知である。この刊行物によれば、第1の発振器はクロッ
ク信号を送出し、画像帰線インターバル中に走査線同期
パルスを挿入する第2の発振器が設けられている。
【0003】
【発明が解決しようとする課題】本発明の課題は、必要
な同期信号および命令信号を信号発生装置と液晶画面と
の間で最小限の接続ケーブルで伝送することである。
【0004】
【課題を解決するための手段】この課題は、制御回路は
第1の分周器を有しており、この分周器は発振器に接続
されており、発振器からのピクセル同期信号が受信さ
れ、命令信号はピクセル同期信号の周波数よりも低い周
波数を有しており、この命令信号はピクセル同期信号に
同期されている構成により解決される。また、ビデオ信
号プロセッサはローカルな同期信号発生器に接続されて
おり、この発生器からのピクセル同期信号が受信され、
ローカルなピクセル同期信号発生器はローカルなピクセ
ル周波数発振器を有しており、この発振器はPLLタイ
プの位相同期ループを構成しており、この位相同期ルー
プは、命令信号の周波数と等しい周波数を発生する第2
の分周器と、一方の比較入力側が命令信号の入力線路に
接続された位相比較器とを有する構成により解決され
る。
【0005】
【発明の実施の形態】制御回路は第1の分周器を有して
おり、この分周器は発振器に接続されて、この発振器か
らピクセル同期信号を受信する。このため、命令信号は
ピクセル同期信号の周波数よりも低い周波数を有してお
り、ピクセル同期信号に同期されている。
【0006】従って本発明は、原則として同期を必要と
しない命令信号によってピクセルの同期を伝送すること
に基づく。
【0007】本発明による液晶画面用の駆動装置では、
ビデオ信号プロセッサはローカルな同期信号発生器に接
続されており、この同期信号発生器からピクセル同期信
号を受信する。このローカルなピクセル同期信号発生器
はPLLタイプの位相同期ループを備えたローカルな発
振器を有しており、この位相同期ループは第2の分周器
と位相比較器とから構成されている。位相同期ループの
比較入力側は命令信号の入力線路に接続されている。
【0008】本発明の所定の実施態様は、従属請求項で
ある第2項、第3項および第5項、第6項に記載されて
いる。
【0009】
【実施例】本発明の前述の実施形態および別の形態を、
以下の実施例に即してさらに説明する。ただし本発明は
これらの実施例に限定されない。
【0010】図1には信号発生器1が示されており、こ
の信号発生器はVIDEO‐Eと称されるビデオ信号源
を有しており、このビデオ信号源はビデオ信号線路15
を介して液晶画面用の駆動装置2のVIDEO‐Rと称
されるビデオ信号プロセッサに接続されている。駆動装
置はLCDと称される本来の画面に接続されている。ビ
デオ信号源VIDEO‐E、ビデオ信号プロセッサVI
DEO‐R、および画面LCDはそれ自体周知であり、
また本発明の要素を構成するものでもないので、詳細に
は説明しない。
【0011】ビデオ信号源VIDEO‐Eは発振器4に
接続されており、この発振器からピクセル同期信号Fp
xを周波数Fpxで受信する。
【0012】制御回路は命令信号Ftrを命令信号線路
3に送出する。この制御回路は第1の分周器5を有して
おり、この分周器は発振器4に接続されて、発振器から
ピクセル同期信号を受信する。 したがって命令信号F
trはピクセル同期信号の周波数より低い周波数を有
し、ピクセル同期信号に同期されている。この信号Ft
rは、有利にはビデオ信号の走査線周波数である。制御
回路はパルス幅変調器6も有しており、このパルス幅変
調器は制御可能な直流電圧の信号PWMによって制御さ
れる。そのために信号Ftrは矩形パルス信号であり、
そのパルス幅によって制御量の値が定められる。この量
は例えば画面の輝度であってもよい。変調器6自体は周
知である。例えば変調器6は、分周器5から送出された
矩形信号からのこぎり波を形成し、のこぎり波が電圧し
きい値“pwm”を超過するたびに経過点を示す矩形信
号を発生する回路である。
【0013】液晶画面用の駆動装置2は、ビデオ信号プ
ロセッサVIDEO‐Rから送出されたビデオ信号を画
面LCDに出力する。このビデオ信号プロセッサVID
EO‐Rはローカルな同期信号発生器14に接続され
て、この同期信号発生器からピクセル同期信号Fpxを
受信する。この信号は信号発生器1のピクセル同期信号
Fpxと同一である。駆動装置2は画面制御用の信号発
生器を有しており、この画面制御用信号発生器は信号発
生器1からの命令信号Ftrを受信する。
【0014】ローカルなピクセル同期信号発生器はロー
カルな発振器“vco”を有しており、この発振器はP
LLタイプの位相同期ループを有する。この位相同期ル
ープは第2の分周器を有しており、この第2の分周器は
第1の分周段10および後続の第2の分周段11から構
成されている。これらの分周段はピクセル周波数fpx
を信号Ftrの周波数へ戻す。位相比較器7の一方の比
較入力側は、命令信号Ftrの入力線路に接続されてお
り、他方の比較入力側は分周段11の出力側に接続され
ている。この出力側は周知のように、フィルタ8および
場合により増幅器9を介して、発振器“vco”の周波
数制御入力側に接続されている。
【0015】第1の分周段10の出力側はさらに第3の
分周器12の入力側に接続されており、第3の分周器1
2の出力側はD形フリップフロップのクロック入力側C
pに接続されており、D形フリップフロップの入力側D
は命令信号の入力線路3に接続されており、D形フリッ
プフロップの出力側Qは画面制御のための信号Fpwm
を送出する。
【0016】D形フリップフロップはミキサとして作用
する。他の周知のタイプのミキサも同様に使用可能であ
るが、D形フリップフロップを使用することにより矩形
の出力信号を得ることができ、またそのデューティ比は
信号Ftrより低い周波数で信号Ftrのデューティ比
を再現する。
【0017】装置の動作手段は次の通りである。ピクセ
ル周波数fpxは6.07MHzであり、第1の分周器
5の分周値は200であって、命令信号Ftrのパルス
周波数がビデオ信号の走査線周波数すなわち30350
Hzと等しいと仮定する。駆動装置2で分周段10は2
で割る除算を行い、これにより周波数はFpx/2すな
わち3.035MHzとなる。分周段11は100で割
る除算を行い、これにより信号Ftrの周波数と等しい
30350Hzという周波数が得られる。分周器12は
101で割る除算を行い、これにより3035000/
101=30049.5Hzという周波数が得られる。
ミキサとして機能するD形フリップフロップは信号を送
出し、この信号の周波数は信号Ftrの30350Hz
とこの30049.5Hzの信号との差である。この差
は300.5Hzであり、300Hzに設定されている
ディスプレイの輝度制御のための信号の周波数に充分な
精度で相応する。分周器12で、101で割る代わりに
99で割る除算を行うことも可能であり、同様の結果が
得られる。
【0018】図2により、信号Fpwmのデューティ比
が信号Ftrよりも低い周波数で信号Ftrのデューテ
ィ比をどのように再現するのか理解できる。線Aはデュ
ーティ比が50‐50の信号Ftrを示している。線B
は同じ信号Ftrであって、デューティ比が2/3‐1
/3であるものを示している。線Cは分周器12から送
出された信号であり、線AおよびBの信号と類似してい
るが、周波数が僅かに低い。
【0019】信号AがD形フリップフロップの入力側D
に供給されると、D形フリップフロップは線Cの信号の
経過点ごとに、上述のように出力側に線Dで示される信
号を送出する。この信号は信号Aの瞬時値を複製し、信
号Cの次の経過点までこの値を保持する。このように信
号Dは、100で示された経過点のときに1に切り換わ
り、その後101および102で示された経過点にわた
って1のままで、103で示された経過点でゼロに戻
り、その後106で示された経過点で信号Dが1に切り
換わるまでそのままとどまる。フリップフロップの入力
側Dに送出されるのが信号Bである場合、D形フリップ
フロップは出力側に線Eで示される信号を供給する。こ
のように100で示された経過点で信号Dは1に切り換
わり、その後101、102、103で示された経過点
では信号は1にとどまり、104で示された経過点で信
号Dはゼロに戻り、その後信号Dが1に切り換わる10
6で示された経過点までそのままとどまる。信号D、E
はそれぞれ信号A、Bのデューティ比を信号A、Bより
低い周波数で再現する。
【図面の簡単な説明】
【図1】信号発生器および液晶画面用の駆動装置の概略
図である。
【図2】図1の装置の動作手段を表す波形図である。
【符号の説明】
1 信号発生器 2 駆動装置 4 発振器 5 第1の分周器 6 パルス幅変調器 7 位相比較器 10、11 第2の分周器 12 第3の分周器 13 ミキサ
───────────────────────────────────────────────────── フロントページの続き (71)出願人 390009416 Kruppstrabe 105,Fran kfurt am Main,BRD

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 発振器(4)に接続されており、該発振
    器からピクセル同期信号(Fpx)を受信するビデオ信
    号源(VIDEO‐E)と、 命令信号(Ftr)を送出する制御回路とを有する、液
    晶画面(LCD)用信号発生器(1)において、 制御回路は第1の分周器(5)を有しており、該分周器
    は発振器(4)に接続されており、該発振器からのピク
    セル同期信号(Fpx)が受信され、 命令信号(Ftr)はピクセル同期信号(Fpx)の周
    波数よりも低い周波数を有しており、該命令信号はピク
    セル同期信号に同期されている、ことを特徴とする液晶
    画面用信号発生器。
  2. 【請求項2】 前記制御回路はパルス幅変調器(6)を
    有しており、該パルス幅変調器により矩形パルス信号
    (Ftr)が送出され、前記矩形パルスのパルス幅によ
    り制御量の値が定められる、請求項1記載の発生器。
  3. 【請求項3】 前記第1の分周器(5)は、命令信号
    (Ftr)のパルス周波数をビデオ信号の走査線周波数
    と等しくする分周値を有する、請求項1記載の発生器。
  4. 【請求項4】 ビデオ信号を請求項1に記載の信号発生
    器(1)からビデオ信号線路(15)を介して受信する
    ために、 ビデオ信号線路(15)に接続された信号プロセッサ
    (VIDEO‐R)と、 前記信号発生器(1)から命令信号線路(3)を介して
    命令信号(Ftr)を受信する画面制御用信号発生器と
    を有する、液晶画面(LCD)用駆動装置(2)におい
    て、 前記ビデオ信号プロセッサ(VIDEO‐R)はローカ
    ルな同期信号発生器(14)に接続されており、該発生
    器からのピクセル同期信号(Fpx)が受信され、 ローカルなピクセル同期信号発生器(14)はローカル
    なピクセル周波数発振器(VCO)を有しており、該発
    振器はPLLタイプの位相同期ループを構成しており、 該位相同期ループは、命令信号(Ftr)の周波数と等
    しい周波数を発生する第2の分周器(10、11)と、
    一方の比較入力側が命令信号の入力線路(3)に接続さ
    れた位相比較器(7)とを有する、ことを特徴とする液
    晶画面用駆動装置。
  5. 【請求項5】 前記第2の分周器(10、11)は連続
    する第1の分周段(10)および第2の分周段(11)
    を有しており、前記第1の分周段(10)の出力側は第
    3の分周器(12)の入力側に接続されており、該第3
    の分周器(12)の出力側はミキサ(13)の一方の入
    力側(Cp)に接続されており、ミキサの他方の入力側
    (D)は命令信号の入力線路(3)に接続されており、
    ミキサの出力側(Q)は画面制御用の信号(Fpwm)
    を送出する、請求項4記載の装置。
  6. 【請求項6】 前記ミキサ(13)はD形フリップフロ
    ップであり、該ミキサ(13)のクロック入力側(C
    p)は第3の分周器(12)の出力側に接続されてお
    り、ミキサの入力側(D)は命令信号の入力線路(3)
    に接続されており、ミキサの出力側(Q)は画面制御用
    の信号(Fpwm)を送出する、請求項5記載の装置。
JP11146915A 1998-05-29 1999-05-26 液晶画面用信号発生器および液晶画面用駆動装置 Pending JP2000010066A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9806828 1998-05-29
FR9806828 1998-05-29

Publications (1)

Publication Number Publication Date
JP2000010066A true JP2000010066A (ja) 2000-01-14

Family

ID=9526879

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11146915A Pending JP2000010066A (ja) 1998-05-29 1999-05-26 液晶画面用信号発生器および液晶画面用駆動装置

Country Status (4)

Country Link
US (1) US6414676B1 (ja)
EP (1) EP0961259B1 (ja)
JP (1) JP2000010066A (ja)
DE (1) DE59914986D1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW571231B (en) * 2002-10-09 2004-01-11 Idot Computers Inc A computer including HI-FI stereo
TWI299148B (en) * 2005-03-15 2008-07-21 Au Optronics Corp Liquid crystal display and integrated driver circuit thereof

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6277770A (ja) * 1985-10-01 1987-04-09 Seiko Instr & Electronics Ltd ビデオ信号のサンプリングクロツク発生回路
EP0291252A3 (en) * 1987-05-12 1989-08-02 Seiko Epson Corporation Method of video display and video display device therefor
US5260812A (en) 1991-11-26 1993-11-09 Eastman Kodak Company Clock recovery circuit
JP3582082B2 (ja) 1992-07-07 2004-10-27 セイコーエプソン株式会社 マトリクス型表示装置,マトリクス型表示制御装置及びマトリクス型表示駆動装置
JP3307750B2 (ja) * 1993-12-28 2002-07-24 キヤノン株式会社 表示制御装置
JPH08110764A (ja) * 1994-10-12 1996-04-30 Canon Inc 表示制御方法及び装置
US5541646A (en) * 1995-01-24 1996-07-30 Proxima Corporation Display image stabilization apparatus and method of using same
US5703661A (en) * 1996-05-29 1997-12-30 Amtran Technology Co., Ltd. Image screen adjustment apparatus for video monitor

Also Published As

Publication number Publication date
US6414676B1 (en) 2002-07-02
EP0961259A1 (de) 1999-12-01
EP0961259B1 (de) 2009-03-25
DE59914986D1 (de) 2009-05-07

Similar Documents

Publication Publication Date Title
JP2538217B2 (ja) 位相拘束ル−プ回路
US6300982B1 (en) Flat panel display apparatus and method having on-screen display function
KR100315246B1 (ko) 디지털 표시 장치용 위상 동기 루프 회로
USRE41399E1 (en) Technique to stabilize the chrominance subcarrier generation in a line-locked digital video system
US5912714A (en) Clock generator for a video signal processing apparatus
JP2000010066A (ja) 液晶画面用信号発生器および液晶画面用駆動装置
JPS6384381A (ja) ビデオ信号処理装置
KR960005923B1 (ko) 마이크로프로세서에 의해 제어되는 동작부와 스위칭 모드 파워 서플라이를 구비한 텔레비젼 수상기
EP0966153B1 (en) Video signal synchronizing apparatus
JP3226464B2 (ja) 3相クロックパルス発生回路
KR100587542B1 (ko) 동기된 고전압 발생기
US5153712A (en) Apparatus for inserting color character data into composite video signal
JPS62216588A (ja) 水平位相シフト回路
JP3251518B2 (ja) 同期結合装置
KR20000052437A (ko) 에이치오유티 위치 제어 회로
JPH118813A (ja) 位相同期ループ回路
JP3518317B2 (ja) 画像表示装置におけるドットクロック自動再生装置
JP2000175069A (ja) 歪み補正回路
JPH05297839A (ja) 表示装置
JP3022846B2 (ja) 水平同期信号処理装置及び方法
JPH09166970A (ja) ドツトクロツク発生回路及び表示装置
KR100907100B1 (ko) 영상 수평 동기신호에 대한 도트 클록신호 발생장치
JPH10319933A (ja) ドットクロック発生回路
JPH0654280A (ja) 液晶映像表示装置
JPH06167946A (ja) カラ−液晶表示装置