FR2781621A1 - Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors - Google Patents

Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors Download PDF

Info

Publication number
FR2781621A1
FR2781621A1 FR9809436A FR9809436A FR2781621A1 FR 2781621 A1 FR2781621 A1 FR 2781621A1 FR 9809436 A FR9809436 A FR 9809436A FR 9809436 A FR9809436 A FR 9809436A FR 2781621 A1 FR2781621 A1 FR 2781621A1
Authority
FR
France
Prior art keywords
current
circuit
transistors
difference
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
FR9809436A
Other languages
English (en)
Inventor
Steve Labram
Guy Mabboux
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA filed Critical STMicroelectronics SA
Priority to FR9809436A priority Critical patent/FR2781621A1/fr
Priority to PCT/EP1999/005339 priority patent/WO2000005818A1/fr
Priority to JP2000561708A priority patent/JP2002521906A/ja
Priority to EP99941464A priority patent/EP1040580A1/fr
Priority to US09/509,007 priority patent/US6414516B1/en
Publication of FR2781621A1 publication Critical patent/FR2781621A1/fr
Priority to US10/150,832 priority patent/US6724217B2/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • H03K19/00384Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L1/00Stabilisation of generator output against variations of physical values, e.g. power supply
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • H03L7/0997Controlling the number of delay elements connected in series in the ring oscillator

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Amplifiers (AREA)
  • Logic Circuits (AREA)
  • Dram (AREA)

Abstract

L'invention concerne un circuit dont la vitesse de fonctionnement varie en fonction de la température, de la tension d'alimentation et de la qualité intrinsèque de transistors du circuit, associé à un circuit de compensation comprenant une source de courant constant (26) fournissant un courant sensiblement constant et indépendant de la température, de la tension d'alimentation et de la qualité intrinsèque des transistors du circuit, une source de courant variable (28) fournissant un courant qui augmente avec l'inverse de la température, la tension d'alimentation et la qualité intrinsèque des transistors du circuit, et des moyens pour diminuer la vitesse de fonctionnement du circuit lorsque la différence des courants produits par les première et deuxième sources augmente.

Description

AMPLIFICATEUR DE SORTIE CMOS INDEPENDANT DE LA TE RATURE, DE LA
TENSION D'ALIMENTATION ET DE LA QUALITÉ DE FABRICATION DE SES
TRANSISTORS
La présente invention concerne les amplificateurs de
sortie de circuits intégrés, et plus particulièrement un amplifi-
cateur de sortie en technologie CMOS dont la vitesse de
fonctionnement est susceptible de varier en fonction des para-
mètres d'environnement de ses transistors (température, tension
d'alimentation et qualité de fabrication).
Un amplificateur de sortie est utilisé pour transmettre
des signaux électriques vers l'extérieur d'un circuit. Générale-
ment, ces signaux sont fournis à des conducteurs électriques
(broches, pistes) assimilables à des charges inductives et capa-
citives. La fonction de l'amplificateur de sortie est principalement d'adapter le signal émis vers l'extérieur du
circuit à la ligne électrique recevant le signal.
La figure 1 représente schématiquement un amplificateur
de sortie 10 attaquant une charge généralement capacitive 12.
L'amplificateur 10 comprend un transistor de commutation MOS 14 à canal P connecté entre une borne de tension d'alimentation Vdd et une borne de sortie O, et commandé par la sortie d'un inverseur 16. Un transistor de commutation MOS 18 à canal N est connecté entre la masse et la borne de sortie O, et est commandé par la sortie d'un inverseur 20. Les entrées des inverseurs 16 et 20 sont connectées ensemble à une borne d'entrée I. L'amplificateur de sortie doit produire un signal de tension d'amplitude suffisante pour pouvoir être interprété comme un signal logique. A chaque transition, l'amplificateur doit charger et décharger la capacité 12. La pente de la transition dépend du courant que
peut fournir l'amplificateur et de la valeur de la capacité 12.
Si le courant est insuffisant et la fréquence de fonctionnement trop élevée, la pente de la transition est trop faible pour que
l'amplitude requise soit atteinte à l'intérieur d'une période.
La conductivité intrinsèque des transistors, donc le courant que les transistors peuvent fournir, évolue en fonction
de la température du circuit, de la valeur de la tension d'alimen-
tation et de la qualité de fabrication des transistors, cette dernière dépendant du déroulement des étapes de la fabrication du circuit intégré. Lorsque l'on conçoit un amplificateur de sortie, on veut généralement garantir qu'il fonctionne à une fréquence prédéterminée dans une plage donnée de températures et dans une plage donnée de tensions d'alimentation, quelle que soit la qualité de fabrication des transistors. Ceci conduit à concevoir les transistors de manière qu'ils aient la conductivité requise dans les conditions les plus défavorables (température élevée,
basse tension d'alimentation, transistors de mauvaise qualité).
Or, les paramètres d'environnement réels des transistors ne sont
jamais les plus défavorables. Il en résulte que les amplifica-
teurs de sortie sont capables de fournir des courants plus élevés que requis, à tel point qu'ils peuvent produire un bruit trop
important à la commutation dans certaines applications.
Un objet de la présente invention est de prévoir un
dispositif permettant de compenser les variations des caractéris-
tiques d'un amplificateur de sortie provoquées par une variation
de ses paramètres d'environnement.
Pour atteindre cet objet, la présente invention prévoit un circuit dont la vitesse de fonctionnement varie en fonction de la température, de la tension d'alimentation et de la qualité intrinsèque de transistors du circuit, associé à un circuit de
compensation comprenant une source de courant constant fournis-
sant un courant sensiblement constant et indépendant de la temperature, de la tension d'alimentation et de la qualité intrinsèque des transistors du circuit, une source de courant variable fournissant un courant qui augmente avec l'inverse de
la température, la tension d'alimentation et la qualité intrin-
sèque des transistors du circuit, et des moyens pour diminuer la vitesse de fonctionnement du circuit lorsque la différence des
courants produits par les première et deuxième sources augmente.
Selon un aspect de la présente invention, lesdits moyens sont prévus pour diminuer la vitesse de variation de signaux de commnande de transistors du circuit lorsque ladite
différence de courants augmente.
Selon un aspect de la présente invention, le circuit
comprend des transistors MOS de commutation connectés en paral-
lèle, et lesdits moyens sont prévus pour rendre conducteurs en même temps un nombre décroissant desdits transistors lorsque
ladite différence de courants augmente.
Selon un aspect de la présente invention, le circuit comprend des inverseurs connectés en anneau constituant un oscillateur, et lesdits moyens sont prévus pour accroître le nombre des inverseurs connectés dans l'anneau lorsque ladite
différence de courants augmente.
Selon un aspect de la présente invention, le circuit
comprend un premier transistor MOS d'un premier type de conduc-
tivité connecté entre un premier potentiel d'alimentation et une borne de sortie, et un inverseur dont la borne de sortie est reliée à la grille du premier transistor, les moyens pour diminuer la vitesse comprenant une source de courant réglable connectée entre un second potentiel d'alimentation et une borne d'alimentation de l'inverseur, une deuxième borne d'alimentation
de l'inverseur étant reliée au premier potentiel d'alimentation.
Selon un aspect de la présente invention, la source de courant réglable est un deuxième transistor MOS d'un deuxième type de conductivité, commandé par une tension variant dans le
sens inverse de ladite différence de courant.
Selon un aspect de la présente invention, ladite dif-
férence de courant est un signal numérique véhiculé sur plusieurs lignes de commande, dont un nombre décroissant est activé pour des valeurs croissantes discrètes de la différence, et la source de courant réglable comprend un groupe de transistors MOS du deuxième type de conductivité connectés en parallèle, dont chacun
est commandé par l'une des lignes de commande.
Selon un aspect de la présente invention, la source de courant variable comprend un miroir de courant reproduisant un courant qui traverse un deuxième transistor MOS du premier type de conductivité connecté au premier potentiel d'alimentation et
dont la grille est connectée au deuxième potentiel d'alimenta-
tion, et chaque ligne de commande est reliée à une sortie d'un miroir de courant reproduisant un courant constant et à une sortie d'un miroir de courant connecté pour reproduire le courant de la source de courant variable selon un rapport prédéterminé,
différent pour chaque ligne de commande.
Selon un aspect de la présente invention, la grille de chaque transistor de commutation est reliée à une sortie d'un miroir de courant reproduisant un courant constant et à une sortie d'un miroir de courant connecté pour reproduire le courant de la source de courant variable selon un rapport prédéterminé,
différent pour chaque ligne de commande.
Selon un aspect de la présente invention, lesdits moyens produisent un signal de commande numérique véhiculé sur plusieurs lignes de commande, une seule ligne étant activée à la
fois, le rang de la ligne activée croissant avec ladite dif-
férence, les lignes de commande étant connectées de manière que chaque ligne active une boucle comprenant un nombre d'inverseurs
croissant avec le rang de la ligne.
Ces objets, caractéristiques et avantages, ainsi que d'autres de la présente invention seront exposés en détail dans
la description suivante de modes de réalisation particuliers
faite à titre non-limitatif en relation avec les figures jointes parmi lesquelles:
la figure 1, précédemment décrite, représente un ampli-
ficateur de sortie classique; la figure 2 représente schématiquement un mode de réa- lisation d'un amplificateur de sortie muni de moyens pour
diminuer sa vitesse de fonctionnement selon la présente inven-
tion;
la figure 3 représente un schéma de principe d'un dis-
positif de compensation pour diminuer la vitesse de fonction-
nement d'un circuit selon la présente invention; la figure 4 représente une source produisant un courant qui diminue avec la température, qui augmente avec la tension d'alimentation, et qui augmente avec la qualité intrinsèque des transistors qui le composent; la figure 5 représente un circuit produisant un signal numérique de différence entre un courant constant et un courant variable;
la figure 6 représente un groupe de transistors réali-
sant une conductivité choisie par un signal numérique tel que celui produit par le circuit de la figure 5;
la figure 7 représente un mode de réalisation analo-
gique des dispositifs numériques des figures 5 et 6; la figure 8 représente une variante de réalisation d'un amplificateur de sortie selon la présente invention; et la figure 9 représente une application d'un dispositif de compensation selon la présente invention, à un oscillateur en anneau. La présente invention consiste à compenser l'augmentation de la conductivité intrinsèque des transistors à
l'aide d'un courant qui augmente avec cette conductivité intrin-
sèque. La figure 2 représente un amplificateur de sortie 10 semblable à celui décrit en relation avec la figure 1. Cependant, l'inverseur 16 commandant le transistor 14 est selon l'invention alimenté entre la borne de tension d'alimentation Vdd et un dispositif 22 de limitation de courant. De même l'inverseur 20
est selon l'invention alimenté entre un dispositif 24 de limita-
tion de courant et la masse.
La vitesse de commutation à 1 de l'amplificateur de sortie 10 dépend de la vitesse avec laquelle l'inverseur 16 décharge la grille du transistor 14. Le dispositif de limitation
de courant 22 permet d'agir sur le courant qui traverse l'inver-
seur 16 lorsque celui ci décharge la grille du transistor 14.
Lorsque le courant qui traverse le dispositif 22 diminue, la
vitesse avec laquelle l'inverseur 16 décharge la grille du tran-
sistor 14 diminue, et la vitesse de commutation à 1 de l'amplificateur 10 diminue. Le dispositif 22 est prévu pour fournir un courant qui diminue lorsque les transistors MOS à
canal P du circuit voient leur conductivité intrinsèque augmen-
ter. On compense ainsi l'accroissement de la conductivité intrinsèque du transistor 14 par une diminution de la vitesse à
laquelle il est commandé.
De même, le dispositif de limitation de courant 24 per-
met de faire diminuer la vitesse de commutation à O de
l'amplificateur 10 en agissant sur la commande du transistor 18.
Le dispositif 24 est conçu pour être traversé par un courant dont la valeur diminue lorsque la conductivité des transistors MOS à
canal N augmente.
La figure 3 représente un schéma de principe d'un dis-
positif de compensation 22 ou 24 représenté en figure 2. Il comprend une source de courant constant 26, une source de courant variable 28, et un soustracteur 30 fournissant la différence Idif entre le courant Iref produit par la source 26 et celui Imes
produit par la source 28. Le soustracteur 30 commande un dispo-
sitif 32 qui établit un courant réglable, proportionnel au signal Idif.
La source de courant 26 fournit un courant Iref sensi-
blement constant et indépendant des paramètres d'environnement (EP) du circuit, c'est-à-dire de la température, de la tension d'alimentation, et de la qualité des transistors du circuit. Une telle source de courant peut par exemple être un générateur à
bande interdite (band gap).
La source de courant variable 28 fournit un courant de mesure Imes qui augmente lorsque la conductivité des transistors
MOS augmente à la suite de variations des paramètres d'environ-
nement du circuit.
On remarque que lorsque les paramètres d'environnement
varient de manière que la conductivité intrinsèque des transis-
tors MOS augmente, c'est-à-dire que le courant variable Imes augmente, le courant Idif diminue en provoquant une diminution du
courant qui traverse le dispositif 32 et en conséquence un ralen-
tissement de la commande du transistor 14 ou 18 correspondant de l'amplificateur.
La figure 4 représente un exemple de la source de cou-
rant variable 28 de la figure 3. Un transistor MOS de mesure 34 à canal P est connecté entre la borne d'alimentation Vdd et l'entrée d'un miroir de courant 36. La grille du transistor 34 est reliée à la masse. Ainsi, le transistor 34 se cormporte comme une source de tension. La sortie du miroir de courant 36 produit le courant Imes de la source de courant 28. Le courant Imes est
proportionnel au courant traversant le transistor de mesure 34.
Lorsque la conductivité du transistor de mesure 34 augmente à la suite d'une évolution des paramètres d'environnement, le courant qui le traverse augmente et le courant de mesure Imes augmente corrélativement. On remarque que le circuit de la figure 4 fournit un courant de mesure Imes adapté à compenser les variations de conductivité intrinsèque d'un transistor MOS à canal P, donc du transistor 14 de l'amplificateur de sortie, puisque ce courant Imes dépend de la conductivité d'un transistor MOS 34 à canal P. Afin de compenser les variations de conductivité intrinsèque du transistor MOS 18 à canal N de l'amplificateur de sortie, on
utilise un circuit symétrique à celui de la figure 4, c'est-à-
dire dont les transistors sont de type de conductivité inversé et
dont les bornes d'alimentation sont interverties.
La figure 5 représente un mode de réalisation numérique du soustracteur de courant 30 de la figure 3. Ce soustracteur 30 produit un signal de différence Idif numérique sur plusieurs lignes de commande, ici 6, Idifl à Idif6. Chaque ligne de commande Idif est reliée à la sortie d'un inverseur respectif INV
dont l'entrée est reliée au noeud de connexion entre un transis-
tor T1 et un transistor T2 respectifs. Les transistors T1 sont des transistors de sortie d'un miroir de courant MI dont le transistor d'entrée Tle reçoit le courant constant Iref produit par la source 26 (figure 3). Les transistors T1 sont tous de mêmes dimensions de façon à recopier le courant Iref avec un même rapport. Les transistors T2 sont des transistors de sortie d'un miroir de courant M2 dont le transistor d'entrée T2e reçoit le courant variable Imes produit par la source 28 (figure 3). Les transistors T2 sont de dimensions différentes de façon à recopier
le courant Imes avec des rapports différents.
Lorsqu'un transistor T2 est plus conducteur que le transistor T1 qui lui est associé, le noeud de connexion des deux transistors est amené à un potentiel haut, et la ligne de commande Idif correspondante est inactivée. De même, lorsqu'un transistor T2 est moins conducteur que le transistor Tl qui lui est associé, le noeud de connexion des deux transistors est amené à un potentiel bas, et la ligne de commande Idif correspondante
est activée.
Les dimensions des transistors T2 sont choisies de manière que le nombre de transistors T2 plus conducteurs que les transistors Tl associés croisse avec le courant Imes et que
lorsque le courant Imes correspond aux conditions les plus défa-
vorables, aucun transistor T2 ne conduise plus que le transistor T1 associé. Ainsi, plus le courant Imes est élevé, c'est-à-dire plus les conditions de fonctionnement sont favorables, moins il y
a de signaux Idif activés.
La figure 6 représente un exemple de dispositif 32 à courant réglable pouvant être commandé par le signal numérique Idif fourni par le circuit de la figure 5. Le dispositif 32 comprend un groupe de transistors MOS T3 à canal N connectés en parallèle entre une borne d'entrée IN et une borne de sortie OUT. La grille d'un premier T30 de ces transistors est reliée à la borne d'alimentation et les grilles des autres transistors sont
reliées chacune à l'une des lignes de commande Idifl à Idif6.
Lorsque le courant mesuré Imes augmente, les lignes Idifl à Idif6
sont inactivées les unes après les autres et le nombre de tran-
sistors en conduction dans le dispositif 32 diminue jusqu'à ce que seul le premier transistor T30 soit en conduction et que le
dispositif 32 conduise un courant minimum.
La figure 7 représente un mode de réalisation analo-
gique d'un soustracteur de courant 30 tel que celui décrit en relation avec la figure 3. Un transistor MOS 26 à canal P relié entre la borne d'alimentation Vdd et un noeud de soustraction S est commandé par une tension de référence Vref sensiblement constante en fonction des paramètres d'environnement et établit le courant de référence Iref. Un transistor MOS 38 à canal N établissant un courant de mesure Imes est connecté entre le noeud de soustraction S et la masse. Le transistor 38 est par exemple
le transistor de sortie du miroir de courant 36 décrit en rela-
tion avec la figure 4. Un transistor MOS 40 à canal N est
connecté en diode entre le noeud de soustraction S et la masse.
Le transistor 40 est traversé par un courant Idif tel que Idif = Iref Imes. Le dispositif à courant réglable 32 de la figure 3 est ici constitué par un transistor MOS à canal N connecté en miroir de courant avec le transistor 40. Ce transistor 32 établit ainsi un courant qui décroît lorsque le
courant mesuré Imes augmente.
Les circuits des figures 6 et 7 permettent de régler le courant qui traverse l'inverseur 16 pour décharger la grille du transistor MOS 14 à canal P de l'amplificateur. Afin de régler le courant qui traverse l'inverseur 20 pour charger la grille du transistor MOS 18 à canal N, on utilise les circuits symétriques à ceux des figures 6 et 7, c'est-à-dire dont les transistors sont
de types de conductivité inversés et dont les bornes d'alimenta-
tion sont interverties.
La figure 8 représente un amplificateur de sortie 42 selon une variante de la présente invention. L'amplificateur de sortie 42 comprend un groupe 44 de transistors de commutation MOS à canal P, TR10 à TR16 connectés en parallèle entre la borne d'alimentation Vdd et la borne de sortie O et un groupe 48 de transistors de commutation MOS à canal N, TR20 à TR26, connectés en parallèle entre la masse et la borne de sortie O. La grille du premier transistor TRI0 du groupe 44 reçoit un signal d'entrée I par l'intermédiaire d'un inverseur IV1. La grille de chaque transistor TRll à TR16 est connectée pour être activée lorsque le signal d'entrée I et un signal de commande Idifl à Idif6 associé sont activés. Les signaux de commande Idif sont par exemple produits par un soustracteur de courant tel que celui de la figure 5. Les transistors du groupe 48 sont commandés de manière similaire par un signal numérique de différence évoluant en fonction de la conductivité intrinsèque d'un transistor MOS à canal N. Lorsque tous les signaux de commande Idifl à Idif6 sont actifs, tous les transistors de commutation du groupe 44 sont en conduction et le courant qui peut traverser l'amplificateur 42 est maximal. Ainsi, la vitesse à laquelle l'amplificateur 42 peut
charger une capacité connectée à sa sortie O, est maximale.
Lorsque les signaux de commande Idifl à Idif6 sont inactivés au fur et à mesure que la conductivité des transistors MOS à canal P augmente, le nombre de transistors activés du groupe 44 diminue, d'o il résulte que la conductivité du groupe 44 diminue et
compense l'augmentation de conductivité intrinsèque des transis-
tors MOS à canal P. Si aucun signal Idif n'est actif, seul le
transistor TR10 est susceptible de conduire et assure la conduc-
tivité minimale du groupe 44.
Les dimensions des transistors de commutation du groupe 44 sont choisies pour que la diminution de conductivité du groupe due à l'inactivation de l'un de ses transistors compense
l'augmentation de conductivité intrinsèque des transistors.
Le fonctionnement du groupe 48 est similaire à celui du
groupe 44. Il permet de limiter la vitesse à laquelle l'amplifi-
cateur 42 peut décharger une capacité connectée à sa sortie O lorsque les paramètres d'environnement des transistors du circuit
deviennent favorables.
La présente invention peut également être appliquée à
d'autres circuits que des amplificateurs de sortie.
Ainsi, la figure 9 représente une application de la présente invention à un oscillateur en anneau. L'oscillateur comprend un nombre impair d'inverseurs Il à I7 connectés en série. La sortie du premier inverseur Il est reliée à l'entrée du premier inverseur Il par l'intermédiaire d'un commutateur Bl commandé par un signal de commande C1. De même, les sorties des inverseurs I3, I5, et I7 sont connectées à l'entrée de l'inverseur Il par l'intermédiaire de commutateurs respectifs B2
à B4 cormmandés par les signaux de commande C2 à C4.
Les signaux de commande C1 à C4 sont fournis par un circuit de commande 50 de manière qu'un seul des signaux Ci à C4 est activé à la fois, en fonction de la valeur de la différence
Idif entre le courant constant Iref et le courant variable Imes.
Les signaux Cl à C4 peuvent sans difficulté être produits à partir de signaux de commande tels que les signaux Idifl à Idif4 de la figure 5. Le circuit de commande 50 est prévu pour, à l'aide des signaux C et des commutateurs B, insérer un nombre croissant d'inverseurs dans la boucle de l'oscillateur lorsque la différence de courant Idif augmente. Ainsi, une augmentation de la conductivité intrinsèque des transistors qui entraînerait une augmentation de la fréquence d'un oscillateur à nombre fixe d'inverseurs, est compensée par une augmentation du nombre
d'inverseurs dans la boucle de l'oscillateur de la figure 9.

Claims (10)

REVENDICATICNS
1. Circuit de compensation pour un circuit dont la vitesse de fonctionnement varie en fonction de la température, de la tension d'alimentation et de la qualité intrinsèque de transistors du circuit, caractérisé en ce qu'il comprend: une source de courant constant (26) fournissant un cou- rant sensiblement constant et indépendant de la température, de
la tension d'alimentation et de la qualité intrinsèque des tran-
sistors du circuit,
une source de courant variable (28) fournissant un cou-
rant qui augmente avec l'inverse de la température, la tension d'alimentation et la qualité intrinsèque des transistors du circuit, et des moyens pour diminuer la vitesse de fonctionnement du circuit lorsque la différence des courants produits par les
première et deuxième sources augmente.
2. Circuit selon la revendication 1, caractérisé en ce que lesdits moyens (22, 24) sont prévus pour diminuer la vitesse de variation de signaux de commande de transistors du circuit
lorsque ladite différence de courants augmente.
3. Circuit selon la revendication 1, caractérisé en ce qu'il comprend des transistors MOS de commutation connectés en parallèle (44, 48), et en ce que lesdits moyens sont prévus pour rendre conducteurs en même temps un nombre décroissant desdits
transistors lorsque ladite différence de courants augmente.
4. Circuit selon la revendication 1, caractérisé en ce qu'il comprend des inverseurs (Il,..., I7) connectés en anneau constituant un oscillateur, et en ce que lesdits moyens (50, B1, B4) sont prévus pour accroître le nombre des inverseurs connectés dans l'anneau lorsque ladite différence de courants
augmente.
5. Circuit selon la revendication 2, caractérisé en ce qu'il comprend: un premier transistor MOS (14, 18) d'un premier type de conductivité connecté entre un premier potentiel d'alimentation et une borne de sortie, et un inverseur (16, 20) dont la borne de sortie est reliée à la grille du premier transistor, les moyens pour diminuer la vitesse comprenant une source de courant réglable connectée entre un second potentiel d'alimentation et une borne d'alimentation de l'inverseur, une deuxième borne d'alimentation
de l'inverseur étant reliée au premier potentiel d'alimentation.
6. Circuit selon la revendication 5, caractérisé en ce que la source de courant réglable est un deuxième transistor MOS (32) d'un deuxième type de conductivité, commandé par une tension
variant dans le sens inverse de ladite différence de courant.
7. Circuit selon la revendication 5, caractérisé en ce que: ladite différence de courant est un signal numérique véhiculé sur plusieurs lignes de commande (Idifl,..., Idif6),
dont un nombre décroissant est activé pour des valeurs crois-
santes discrètes de la différence, et la source de courant réglable comrprend un groupe de transistors MOS (T3) du deuxième type de conductivité connectés en parallèle, dont chacun est conmmandé par l'une des lignes de commande.
8. Circuit selon la revendication 7, caractérisé en ce que la source de courant variable (28) comprend un miroir de courant (36) reproduisant un courant qui traverse un deuxième transistor MOS (34) du premier type de conductivité connecté au premier potentiel d'alimentation et dont la grille est connectée au deuxième potentiel d'alimentation, et en ce que chaque ligne de commande est reliée à une sortie d'un miroir de courant (Mi) reproduisant un courant constant et à une sortie d'un miroir de courant (M2) connecté pour reproduire le courant de la source de courant variable selon un rapport prédéterminé, différent pour
chaque ligne de commande.
9. Circuit selon la revendication 3, caractérisé en ce que la grille de chaque transistor de commutation est reliée à une sortie d'un miroir de courant (M1) reproduisant un courant constant et à une sortie d'un miroir de courant (M2) connecté pour reproduire le courant de la source de courant variable selon
un rapport prédéterminé, différent pour chaque ligne de commande.
10. Circuit selon la revendication 4, caractérisé en ce que lesdits moyens produisent un signal de commande numérique véhiculé sur plusieurs lignes de commande (Ci, C2, C3, C4), une seule ligne étant activée à la fois, le rang de la ligne activée croissant avec ladite différence, les lignes de commande étant
connectées de manière que chaque ligne active une boucle compre-
nant un nombre d'inverseurs croissant avec le rang de la ligne.
FR9809436A 1998-07-21 1998-07-21 Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors Pending FR2781621A1 (fr)

Priority Applications (6)

Application Number Priority Date Filing Date Title
FR9809436A FR2781621A1 (fr) 1998-07-21 1998-07-21 Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors
PCT/EP1999/005339 WO2000005818A1 (fr) 1998-07-21 1999-07-19 Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors
JP2000561708A JP2002521906A (ja) 1998-07-21 1999-07-19 温度、供給電圧及びトランジスタの製造品質に無関係なcmos出力増幅器
EP99941464A EP1040580A1 (fr) 1998-07-21 1999-07-19 Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors
US09/509,007 US6414516B1 (en) 1998-07-21 1999-07-19 CMOS output amplifier independent of temperature, supply voltage and manufacturing quality of transistors
US10/150,832 US6724217B2 (en) 1998-07-21 2002-05-17 CMOS output amplifier independent of temperature, supply voltage and manufacturing quality of transistors

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR9809436A FR2781621A1 (fr) 1998-07-21 1998-07-21 Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors

Publications (1)

Publication Number Publication Date
FR2781621A1 true FR2781621A1 (fr) 2000-01-28

Family

ID=9528953

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9809436A Pending FR2781621A1 (fr) 1998-07-21 1998-07-21 Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors

Country Status (5)

Country Link
US (2) US6414516B1 (fr)
EP (1) EP1040580A1 (fr)
JP (1) JP2002521906A (fr)
FR (1) FR2781621A1 (fr)
WO (1) WO2000005818A1 (fr)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4262953B2 (ja) * 2002-09-19 2009-05-13 Necエレクトロニクス株式会社 定電流源回路及びこれを使用するアクティブフィルタ
JP4282412B2 (ja) * 2003-09-02 2009-06-24 株式会社東芝 電流源回路
KR100743623B1 (ko) * 2004-12-22 2007-07-27 주식회사 하이닉스반도체 반도체 장치의 전류 구동 제어장치
TWI451697B (zh) * 2006-05-03 2014-09-01 Synopsys Inc 極低功率類比補償電路
US7876133B1 (en) * 2006-09-27 2011-01-25 Cypress Semiconductor Corporation Output buffer circuit
JP5747445B2 (ja) * 2009-05-13 2015-07-15 富士電機株式会社 ゲート駆動装置
CN108155901B (zh) * 2016-12-05 2023-11-24 中国工程物理研究院电子工程研究所 一种抗参数漂移反相器
CN110350878B (zh) * 2019-06-20 2023-05-23 佛山市顺德区蚬华多媒体制品有限公司 一种高灵敏度电流放大电路及其芯片

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0253914A1 (fr) * 1986-07-23 1988-01-27 Deutsche ITT Industries GmbH Etage driver push-pull à transistors à effet de champ à porte isolée comportant une compensation de la fluctuation des paramètres de fonctionnement et de la dispersion de fabrication
US4894561A (en) * 1987-12-18 1990-01-16 Kabushiki Kaisha Toshiba CMOS inverter having temperature and supply voltage variation compensation
EP0580209A1 (fr) * 1992-07-16 1994-01-26 National Semiconductor Corporation Oscillateur commandé en tension, à faible gain, compensé en température avec une plage programmable
US5418499A (en) * 1993-08-31 1995-05-23 Mitsubishi Denki Kabushiki Kaisha Ring oscillator having selectable number of inverter stages
US5428303A (en) * 1994-05-20 1995-06-27 National Semiconductor Corporation Bias generator for low ground bounce output driver

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4972101A (en) * 1989-09-19 1990-11-20 Digital Equipment Corporation Noise reduction in CMOS driver using capacitor discharge to generate a control voltage
JP3288727B2 (ja) * 1991-05-24 2002-06-04 株式会社東芝 出力回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0253914A1 (fr) * 1986-07-23 1988-01-27 Deutsche ITT Industries GmbH Etage driver push-pull à transistors à effet de champ à porte isolée comportant une compensation de la fluctuation des paramètres de fonctionnement et de la dispersion de fabrication
US4894561A (en) * 1987-12-18 1990-01-16 Kabushiki Kaisha Toshiba CMOS inverter having temperature and supply voltage variation compensation
EP0580209A1 (fr) * 1992-07-16 1994-01-26 National Semiconductor Corporation Oscillateur commandé en tension, à faible gain, compensé en température avec une plage programmable
US5418499A (en) * 1993-08-31 1995-05-23 Mitsubishi Denki Kabushiki Kaisha Ring oscillator having selectable number of inverter stages
US5428303A (en) * 1994-05-20 1995-06-27 National Semiconductor Corporation Bias generator for low ground bounce output driver

Also Published As

Publication number Publication date
US20020130684A1 (en) 2002-09-19
US6414516B1 (en) 2002-07-02
WO2000005818A1 (fr) 2000-02-03
JP2002521906A (ja) 2002-07-16
US6724217B2 (en) 2004-04-20
EP1040580A1 (fr) 2000-10-04

Similar Documents

Publication Publication Date Title
FR2677793A1 (fr) Circuit pour produire une tension d'alimentation interne.
FR2667409A1 (fr) Circuit de commande de tension de source.
FR2672749A1 (fr) Amplificateur operationnel a transconductance a grande excursion de mode commun.
FR2826803A1 (fr) Dispositif a semiconducteur
FR2529726A1 (fr) Amplificateur a seuil prevu pour la fabrication en circuit integre
FR2699023A1 (fr) Circuit à retard commandé.
FR2781621A1 (fr) Amplificateur de sortie cmos independant de la temperature, de la tension d'alimentation et de la qualite de fabrication de ses transistors
FR2482383A1 (fr) Amplificateur operationnel
FR2534086A1 (fr) Circuit generateur de courant constant, a basse tension d'alimentation, integrale monolithiquement
FR2473234A1 (fr) Circuit a impedance electriquement variable et a compensation par reaction
FR2551555A1 (fr) Detecteur de l'intensite d'un signal, notamment radioelectrique, et circuit le comprenant
EP0022015A1 (fr) Dispositif amplificateur et procédé d'amplification pour audio-fréquences
FR2579393A1 (fr) Circuit integrable monolithiquement pour la mesure de courants longitudinaux et transversaux dans une ligne de transmission bifilaire
FR2661290A1 (fr) Amplificateur de puissance notamment pour signaux carres.
EP0829796B1 (fr) Contrôleur de tension à sensibilité aux variations de température atténuée
EP0305301B1 (fr) Circuit compresseur de signal, en particulier pour appareil téléphonique
EP0148685B1 (fr) Montage amplificateur différentiel à courant continu, notamment pour la mesure de faibles tensions variant lentement
FR2539934A1 (fr) Dispositif pour apparier des commutateurs a transistors a effet de champ, par exemple pour un convertisseur numerique-analogique video
FR2482382A1 (fr) Circuit a miroir de courant a haute impedance de sortie et a basse " perte de tension "
FR2577083A1 (fr) Amplificateur operationnel
FR2480004A1 (fr) Source de tension de polarisation
EP0406174A2 (fr) Capteur de température intégré
FR2635620A1 (fr) Circuit d'entree a commutation acceleree
FR2760914A1 (fr) Circuit convertisseur de niveaux analogiques
FR2519488A1 (fr) Ensemble d'amplification pour tensions de fortes excursions et source de tension comprenant un tel ensemble d'amplification