FR2549315A1 - Dispositif d'accentuation de signaux numeriques avec un niveau reglable d'accentuation - Google Patents

Dispositif d'accentuation de signaux numeriques avec un niveau reglable d'accentuation Download PDF

Info

Publication number
FR2549315A1
FR2549315A1 FR8409916A FR8409916A FR2549315A1 FR 2549315 A1 FR2549315 A1 FR 2549315A1 FR 8409916 A FR8409916 A FR 8409916A FR 8409916 A FR8409916 A FR 8409916A FR 2549315 A1 FR2549315 A1 FR 2549315A1
Authority
FR
France
Prior art keywords
digital
signal
signals
digital signals
developing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8409916A
Other languages
English (en)
Other versions
FR2549315B1 (fr
Inventor
Thomas Vincent Bolger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of FR2549315A1 publication Critical patent/FR2549315A1/fr
Application granted granted Critical
Publication of FR2549315B1 publication Critical patent/FR2549315B1/fr
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • H04N5/208Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic for compensating for attenuation of high frequency components, e.g. crispening, aperture distortion correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Processing Of Color Television Signals (AREA)
  • Electrophonic Musical Instruments (AREA)

Abstract

L'INVENTION CONCERNE UN DISPOSITIF DE TRAITEMENT DE SIGNAUX NUMERIQUES. SELON L'INVENTION, IL COMPREND UNE SOURCE 10 PRODUISANT DES SIGNAUX NUMERIQUES A TRAITER; UN MOYEN FORMANT FILTRE NUMERIQUE 12 DEVELOPPANT DES SIGNAUX NUMERIQUES FILTRES COMPRENANT DES COMPOSANTES A DES FREQUENCES RELATIVEMENT SUPERIEURES; UN MOYEN DE DETERMINATION 30 DETERMINANT LES GRANDEURS DES SIGNAUX NUMERIQUES FILTRES SELON UN SIGNAL POUR DEVELOPPER DES SIGNAUX NUMERIQUES DETERMINES; UN MOYEN DE COMBINAISON 24 DES SIGNAUX NUMERIQUES D'ENTREE ET DES SIGNAUX NUMERIQUES DETERMINES POUR PRODUIRE DES SIGNAUX NUMERIQUES TRAITES; ET UN MOYEN DE REGLAGE 40 RELIE AU FILTRE NUMERIQUE POUR DEVELOPPER LE SIGNAL DE DETERMINATION EN REPONSE AUX SIGNAUX NUMERIQUES FILTRES ET RELIE AU MOYEN DE DETERMINATION POUR LUI APPLIQUER LE SIGNAL DE DETERMINATION. L'INVENTION S'APPLIQUE NOTAMMENT A LA TELEVISION.

Description

La présente invention se rapporte à un dispositif de traitement de signaux
numériques et, plus particulièrement, à un dispositif d'accentuation de signaux numériques produisant une accentua5 tion réglable en réponse au moins à une partie du signal numérique à accentuer La présente invention est utile pour le traitement de signaux numériques de télévision
dans un téléviseur.
L'accentuation est une opération de 10 traitement de signaux dans laquelle les composantes du signal aux fréquences supérieures sont accentuées ou désaccentuées afin d'ajuster le spectre total des fréquences du signal Elle est utile lorsque les composantes aux fréquences supérieures du signal ont 15 été atténuées de manière non souhaitable par des opérations ou un dispositif antérieur de traitement de signaux Pour des signaux de télévision, par exemple, l'atténuation des signaux de luminance aux fréquences supérieures provoque une perte non souhaitable des détails horizontaux dans l'image reproduite Une telle atténuation peut être introduite par le tuner et les amplificateurs haute fréquence, les amplificateurs à fréquence intermédiaire ou par le dispositif séparant les composantes de luminance et de chrominance du signal Des agencements d'accentuation fixe ne sont pas appropriés dans un téléviseur parce qu'ils ne peuvent répondre à des changements des signaux reçus ou à la performance du téléviseur et ne peuvent être ajustés pour s'adapter à la préférence du spectateur (qui non 30 seulement diffère parmi les spectateurs mais qui peut
différer pour tout spectateur selon la teneur du programme).
Ainsi, il est souhaitable de prévoir un agencement d'accentuation réglable permettant d'ajuster 35 le degré auquel les signaux sont accentués en réponse à un ajustement réglable par le spectateur et en réponse à des changements de la condition des signaux qui sont traités Lorsque l'on emploie de tels agencements d'accentuation dans des téléviseurs, ils ont tendance à favoriser le contenu du détail horizontal des images reproduites Des agencements de circuits analogiques offrant de telles caractéristiques pour des téléviseurs ayant un traitement de signaux analogiques sont décrits dans le brevet US n 4 437 123 intitulé DYNAMICALLY CONTROLLED HORIZONTAL PEAKING SYSTEM du 15 Mars 1984 au nom de W E Harlan et dans la demande de brevet US n 394,885 intitulée VIDEO SIGNAL PEAKING SYSTEM
déposéele 2 Juillet 1982 par W A Lagoni et W E Harlan.
Cependant, dans un système de traitement de signaux numériques, un dispositif d'accentuation de signaux numériques doit accomplir l'opérationde désaccentuation sur des signaux qui sont des nombres numériques représentant les niveaux du signal plutôt que directement sur les niveaux eux-mêmes Ainsi, il faut employer un circuit numérique pour produire un signal numérique 20 représentatif du niveau de crête pourrant développer un signal de coefficient multiplicateur dans certaines conditions du signal numérique pour développer des signaux numériques accentués en réponse au signal de
coefficient multiplicateur.
Dans les systèmes analogiques d'accentuation décrits dans les demandes de brevet indiquées ci-dessus, on emploie un agencement de réaction comprenant un
filtre passe-bande pour régler le niveau d'accentuation.
Cependant, dans un dispositif d'accentuation 30 de signaux numériques, la capacité de déterminer ou d'établir les signaux numériques de manière prévisible et avec précision permet d'éviter l'agencement de réaction ainsi que la complexité qui lui est associée De plus,
le filtre passe-bande indiqué est éliminé.
En conséquence, le dispositif de traitement de signaux numériques selon la présente invention comprend un filtre numérique produisant certaines composantes de fréquence des signaux numériques d'entrée qui sont établies par un dispositif d'établissement ou de détermination selon un signal de détermination et qui sont combinéesaux signaux numériques d'entrée Un agencement de réglage développe le signal d'établissement ou de détermination selon les composantes de fréquence des signaux numériques d'entrée et applique le signal de
détermination au dispositif de détermination.
L'invention sera mieux comprise, et d'autres buts, caractéristiques, détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description explicative qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple 15 illustrant plusieurs modes de réalisation de l'invention,
et dans lesquels: la figure 1 donne un schéma-bloc d'un dispositif de traitement de signaux numériques comprenant un exemple d'un mode de réalisation de la présente inven20 tion; les figures 2, 4 et 5 sont des graphiques des caractéristiques de transfert utiles à la compréhension du dispositif selon la figure 1; et les figures 3, 6, 7,)9 et 10 sont des 25 schémas, au moins partiellement sous forme de blocs, d'exemples de modes de réalisation de parties du dispositif
de la figure 1.
Sur les dessins, les flèches larges représentent les trajets des signaux pour des signaux numériques à plusieurs bits en parallèle et les flèches en une ligne représentent les trajets de signaux pour les signaux numériques à un seul bit ou à bits en série, pour les signaux d'horloge ou pour les signaux de réglage ou de commande Un cercle à l'entrée d'un élément logique 35 indique que cet élément répond à l'inverse du signal
appliqué à cette entrée.
La figure 1 montre une partie d'une section de traitement de signaux numériques d'un téléviseur o les signaux de luminance sont traités numériquement Bien que la présente invention soit 5 d'une applicabilité générale, elle est décrite ici dans l'environnement d'une section de traitement de signaux numériques de luminance d'un téléviseur parce que l'opération d'accentuation numérique réglable en
réponse à des signaux numériques réglables d'accen10 tuation y est avantageusement miseen pratique.
Un additionneur numérique 10 forme une source de signaux numériques de luminance YW sur bande large qu'il développe en ajoutant l'information de détail vertical incorporéedans les signaux numériques 15 de chrominance filtrés en peigne Cc aux signaux numériques de luminance filtrés en peigne YC ' La grandeur des signaux numériques de luminance Y en fonction de la fréquence f est illustrée sur la figure 2 o le
signal numérique de luminance sur large bande Yw est 20 identifié de manière correspondante.
Un filtre numérique 12 de la figure 1 reçoit les signaux numériques de luminance YW sur large bande et développe des signaux numériques de luminance filtrés YL contenant les composantes à relativement plus 25 basse fréquence des signaux YW et développe de signaux numériques filtrés de luminance YB contenant les composantes à relativement plus haute fréquence Les signaux numériques filtrés de luminance YL et YB sont de préférence sensiblement complémentairespar la grandeur du spectre des fréquences comme cela est illustré par les courbes YL et
YB de la figure 2.
Un exemple d'un mode de réalisation du filtre numérique 12 montré sur la figure 3 comprend un registre à décalage 14 à plusieurs étages qui produit des 35 répliques retardées des signaux numériques de luminance YW sur large bande à ses diverses prises de sortie en réponse aux signaux d'entrée YW et un signal d'horloge (non représenté) Les signaux numériques retardés de luminance produits aux prises du registre à décalage 14 sont pondérés par des circuits numériques de pondé5 ration W 1, W 2 et W 3 qui par exemple sont des multiplicateurs numériques Les valeurs des coefficients de pondération des circuits de pondération W 1, W 2 et W 3 déterminent la réponse en fréquence du filtre numérique
12 comme ceux qui sont compétents en la matière le 10 savent.
Un addionneur numérique 16 additionne les signaux pondérés retardés de luminance pour développer des signaux numériques de luminance YB filtrés dans un filtre passe-bas Une prise de sortie à l'étage central 15 du registre à décalage 14 produit des signaux numériques retardés de luminance sur large bande YW, d'o sont soustraits les signaux numériques de luminance YB filtrés dans le filtre passe-bas par un soustracteur 18 pour développer des signaux numériques de luminance 20 filtrés YL' De cette façon, les signaux YB et YL sont
sensiblement complémentaires.
Le circuit numérique de creusement 20 de la figure 1 développe des signaux numériques creusés de luminance YB qui,par exemple,sont creusés de manière 25 réglable en réponse aux signaux numériques filtrés YL ' Lorsque les niveaux des signaux numériques de luminance YL sont relativement hauts, correspondant à une image lumineuse, le circuit de creusement 20 présente un seuil de creusement YTL d'une valeur relativement faible pour 30 produire des signaux creusés YBC uniquement lorsque la B grandeur de YB dépasse celle de YTL Lorsque les niveaux des signaux numériques de luminance YL sont relativement bas, ce qui correspond à une image sombre, le circuit de creusement numérique 20 présente un niveau de seuil de creusement YTH d'une valeur relativement supérieure pour produire des signaux creusés et YBC uniquement lorsque la grandeur de YB dépasse celle de YTH' Le circuit de creusement 20 creuse ainsi plus profondément pour les scènes plus sombres que pour les scènes plus claires Cela est souhaitable parce que les signaux aux fréquences supérieures à relativement bas niveau qu'il retire, qui sont souvent associés à des signaux non souhaitables de bruit, ont tendance à produire des points lumineux gênants et facilement perçus dans les scènes plus sombres On peut se référer à la demande de brevet US n 507,555 intitulée DIGITAL SIGNAL CORING APPARATUS WITH CONTROLLABLE CORING THRESHOLD LEVEL Idéposée le 24 Juin 1983 par T V Bolger o le circuit de
creusement 20 est encore décrit.
Un multiplicateur numérique 30 détermine de manière réglable les signaux numériques creusés de luminance YBC reçus du circuit de creusement 20 Cette détermination est réglée en réponse aux coefficients multiplicateurs MC développés par le réglage numérique 20 d'accentuation 40 au moyen duquel le multiplicateur 30 développe des signaux numériques multipliés de luminance YM ayant les caractéristiques indiquées sur la figure 2 par la famille des courbes marquee YM Le multiplicateur 30 est par exemple un multiplicateur de huit sur huit bits 25 mais il peut être un multiplicateur relativement simple à décalage et addition o il suffit d'un nombre relativement faible de valeurs du coefficient multiplicateur MC. Le réglage numérique de l'accentuation 30 40 développe un coefficient multiplicateur MC de manière réglable en réponse aux signaux numériques de luminance YB filtrés dans le filtre passe-bande et au signal de réglage manuel d'accentuation réglable par le spectateur MPC MC est réglé en réponse aux grandeurs de crête YBPK 35 des signaux de luminance YB filtrés dans le filtre passebande par rapport à la grandeur du signal de réglage MPC selon une caractéristique prédéterminée, par exemple celle montrée sur la figure 4 Quand la grandeur de crête YBPK est inférieure à MPC, ce qui indique une teneur en luminance aux fréquences supérieures rela5 tivement moindre, MC = 1 représenté par la ligne 60 est développé pour introduire une accentuation maximum de tout signal à haute fréquence présent Lorsque la grandeur de crête YBPK est supérieure au double de MPC, ce qui indique une teneur en luminance à haute 10 fréquence relativement supérieure, MC = O représenté par la ligne 64 est développé pour introduire sensiblement pas d'accentuation du contenu du signal à haute fréquence Entre ces niveaux de YBPK ' la valeur de MC est réglée entre l'unité et zéro, ce qui est repré15 senté par la ligne 62, selon le rapport YBPK/MPC Il faut noter que la ligne 60 est en pratique une courbe
en forme d'escalier o le nombre de gradinsest déterminé par le nombre de niveaux numériques que MC peit -prendre, lequel nombre est limité par le nombre de bit Sdu signal 20 numérique MC.
Sur la figure 1, les signaux numériques de luminance sur large bande YW sont retardés, dans le temps, par un circuit retardateur numérique 22 qui développe des signaux numériques retardés de luminance YD Le circuit retardateur 22 est par exemple un registre à décalage dont le nombre d'étagesest choisi pour produire un retard sensiblement égal à celui se présentant dans le développement des signaux numériques multipliés de luminance YM en réponse aux signaux numériques de lumi30 nance YW sur large bande par le trajet de signaux 12,20, 30. L'additionneur numérique 24 combine les signaux numériques retardés sur large bande de luminance YD et les signaux numériques creusés de manière réglable et multipliés YM pour développer des signaux accentués de luminance Yp La figure 2 illustre de plus une famille de courbes de la grandeur en fonction de la fréquence des signaux numériques accentués de luminance Yp, qui sont les sommes de courbes respectives de la famille des courbes YM et la courbe de YW (qui est représentative de YD) La fonction générale de transfert du circuit d'accentuation de la figure 1 peut être exprimée par YP = l 1 + H( 12) H( 20) MCl YW ( 1) o: H( 12) est la fonction de transfert du filtre numé10 rique 12, H( 20) est la fonction de transfert du circuit de creusement 20 et o le retard 22 est choisi comme décrit ci-dessus Si la considération est limitée à la partie Y'B des signaux numériques de luminance YW qui est contenue dans la bande passante du filtre numérique 15 12 (c'est-à-dire de façon que IH( 12)I| 1) et si le niveau de seuil de creusement du circuit de creusement est suffisamment bas pour être insignifiant (c'est-àdire de façon que IH( 20)l 1), alors la fonction de transfert est la suivante Y'P = l + MCl Y'B ( 2) Comme MC est par exemple compris entre zéro et l'unité, Y' sera compris entre uneet deux fois Y' On considère, par exemple, que les signaux numériques de luminance Y' ont des valeurs numériques B équivalentes à des nombres décimaux entre zéro et environ comme le montre la figure 5 et que le réglage manuel d'accentuation MPC est établi à un niveau équivalent au nombre numérique 20 Pour des valeurs de Y'B 20, le réglage d'accentuation 40 développe MC = 1 selon la ligne 60 de la figure 4 et Y'p = 2 Y'B selon l'équation ( 2) Cette plage est illustrée par la ligne 70 sur la figure 5 Tandis que la valeur de Y'B augmente vers 40, le réglage-d'accentuation 40 réduit l'accentuation selon la ligne 62 de la figure 4 de façon à développer Y'p. 35 ayant les valeurs illustrées par la ligne 72 de la figure 5 Pour des valeurs de Y' > 40, le réglage 40 B développe MC = O selon la ligne 64 de la figure 4 pour développer Y'p ayant des valeurs illustrées par la
ligne 74 de la figure 5.
La figure 6 montre un exemple d'un mode de réalisation du réglage d'accentuation numérique qui développe le coefficient multiplicateur MC ayant la courbe 60-62-64 décrite ci-dessus par rapport aux figures 1 et 4 Le détecteur d'accentuation numérique 42 détecte la grandeur de crête YBPK du signal numérique 10 de luminance YB filtré dans le filtre passe- bande Un détecteur numérique de gain qrossier 44 répond à YBPK et à MPC pour forcer la mémoire de coefficients numériques 48 à produire des coefficients multiplicateurs MC correspondants aux parties de valeur constante 60 15 et 64 de la figure 4 Le détecteur de rapport de gain numérique 46 répond à YBPK et à MPC pour forcer la mémoire de coefficients numériques 48 à produire des coefficients multiplicateurs MC correspondant à la partie en pente 62 de la figure 4 Les détecteurs 42, 44, 20 46 et la mémoire 48 seront décrits ci-après en se
référant aux figures 7 et 10.
La figure 7 montre un exemple d'un mode de réalisation du détecteur de crête numérique 42 o la grandeur détectée YBPK est représentée par le compte 25 mémorisé dans le compteur réversible 424 Un comparateur numérique 420 produit une sortie qui valide une porte ET 422 pour la condition selon laquelle la grandeur du signal numérique de luminance YB filtré dans le filtre passe-bande dépasse la grandeur de YBPK; autrement, le 30 comparateur 420 produit une sortie qui inhibe la porte ET 422 La validation de la porte ET 422 provoque l'application du signal d'horloge 4 fsc à l'entrée de compte vers le haut U du compteur 424 pour y incrémenter le compte Le signal d'horloge 4 fsc est à une fréquence 35 relativement élevée, c'est-à-dire quatre fois celle du relativement élevée, c'est-à-dire quatre fois celle du du signal de sous-porteuse couleur fc, donc le compteur sc 424 incrémente à une allure relativement rapide Le signal d'horloge f H est appliqué à l'entrée de décomptage D du compteur 424 pour y décrémenter le compte Le signal d'horloge f H a une fréquence relativement basse, par exemple celle des impulsions horizontales de synchronisation de télévision, donc le compteur 424 décrémente à une allure relativement basse Ainsi, le détecteur 40 produit un signal de grandeur de crête YBPK qui peut augmenter rapidement mais qui diminue lentement, pour ainsi représenter la grandeur de crête des signaux de luminance YB' La figure 8 montre un exemple d'un mode de réalisation d'un détecteur numérique de gain grossier 44 qui coopère avec la mémoire numérique de coefficients 15 48 pour développer les valeurs de zéro et de l'unité du coefficient multipicateur MC correspondant aux parties 64 et 60, respectivement, de la figure 4 Un comparateur numérique 440 reçoit le signal de grandeur de crête YBPK et la grandeur de réglage manuel d'accentuation MPC 2 O pour développer un signal S lorsque MPC dépasse YBPK;
c'est-à-dire pour la condition o (Y Bp K/MPC) < 1.
La production du signal S indique qu'il faut MC = 1.
Un dispositif de détermination numérique 422 25 augmente la grandeur de MPC par un facteur de deux et applique le résultat à un comparateur numérique 444 Le comparateur 444 reçoit le signal résultant 2 MPC et le signal de grandeur de crête YBPK pour développer un signal R lorsque YBPK dépasse deux fois MPC, c'est-à-dire 30 pour la condition (YBPK/MPC) 2 La production du signal R indique qu'il faut MC = O Aucun des signaux R et S n'est développé pour la condition de 2 >(YBPK/MPC) > 1 pour laquelle il faut une valeur de MC entre zéro et l'unité. La figure 9 montre un exemple d'un mode 35 de réalisation de la mémoire de coefficients numériques
48 qui développe le coefficient multiplicateur MC.
1 1 Un compteur numérique diviseur par huit 480 développe et stocke le compte qui doit devenir MC lors de son tranfert et de son stockage dans le registre numérique 482 L'application d'un signal d'ajustement S par le détecteur 44 développe MC = 1 comme suit Le signal S est appliqué à l'entrée d'établissement SI du compteur 480 pour amorcer et maintenir le comptequi y est stocké à sa valeur maximale, c'est-à-dire que tous les bits sont des un Le signal S est également appliqué par une porte OU 486 au verrouillage 482 pour stocker le couple formé uniquement de
un du compteur 480, et produire ainsi MC = 1.
L'application du signal de rétablissement R par le détecteur 44 développe MC = O comme suit Le signal R est appliqué par la porte OU 484 à l'entrée de 15 l'établissement RI du compteur 480 pour amorcer et maintenir le compte qui y eststocké à sa valeur minimum, c'est-à-dire que tous les bits sont des zéros Le signal R est également appliqué par la porte OU 486 au verrouillage 482 pour y stocker le compte formé uniquement de 20 zéros du compteur 480 et produire ainsi MC = O Les fonctions de signaux EN, UP et T par rapport à la mémoire
48 seront décrites ci-après par rapport au détecteur 46.
Ainsi, les détecteurs 42, 44 et la mémoire 48 coopèrent pour développer deux valeurs fixes de MC correspondant
aux deux plages ne se chevauchant pas du rapport YBPK/MPC.
La figure 10 montre un exemple d'un mode de réalisation du détecteur de rapport numérique du gain 46 qui coopère avec la mémoire 48 pour développer les valeurs de MC entre zéro et un On suppose que la condi30 tion 2) (Y Bp K MPC) 1 est satisfaite et qu'un signal est appliqué à l'entrée de rétablissement RI de la bascule 462 qui est rétablie pour ainsi développer un signal de sortie pour contrôler les commutateurs 464 et 466 pour qu'ils soient aux positions illustrées Ainsi, le commutateur 464 applique le signal YBPK au soustracteur numérique 468 et le commutateur 466 lui applique le signal MPC Le soustracteur 468 produit le signal de différence DS ayant pour grandeur DS = (YBPK MPC) à sa sortie, lequel signal y est bloqué en réponse au signal d'horloge 4 fsc Comme la condition 2 >(Y Bp K/MPC) 7 1 est satisfaite le signal de différence DS est supérieur à zéro ce qui provoque le développement d'un signal à la sortie du comparateur numérique 470, c'est-à-dire que la condition (YBPK MPC)> O est satisfaite Le signal à la sortie du comparateur 470 est appliqué pour valider la porte ET 474 pour laisser passer le signal
d'horloge 4 fsc pour produire une impulsion de sortie UP.
Le signal à la sortie du comparateur 470 est appliqué à l'entrée d'établissement SI du flip-flop ou bascule 462 15 qui est ainsi établi pour forcer les commutateurs 464 et 466 à transférer de façon que le signal de différence DS à la sortie du soustracteur 468 soit appliqué à l'une de ses entrées et que le signal du niveau d'incrément MPC/8 soit appliqué à son autre entree Le niveau MPC/8 est le niveau de réglage manuel d'accentuation MPC divisé par 8, -laquelle division est facile à accomplir en décalant les connexions des bits de MPC aux positions des bits de
MPC de moindre poids.
Le soustracteur 468 produit maintenant le signal de 25 différence DS ayant pour valeur DS = l<BPK Mf PC) (MPC/8)3 qui s'il est supérieur à zéro, force le comparateur 470 à continuer à valider la porte ET 474 pour ainsi
produire une seconde impulsion de sortie UP (vers le haut).
La séquence de soustraction de MPC/& du signal de différence 30 DS le plus récent et de production d'une impulsion UP se répète jusqu'à ce que ce nouveau signal de différence DS devienne plus faible ou égal à zéro Le comparateur numérique 472 produit un signal de sortie lorsque le signal de différence DS est plus faible ou égal à zéro, lequel signal de sortie est appliqué en tant que signal terminer/transfert T. Le signal T est appliqué pour rétablir la bascule 462 afin d'inverser ainsi les commutateurs 464 et 466 pour que le détecteur
46 répète la séquence qui vient d'être décrite.
Le signal terminer/transfert T passe à l'état bas au début de la séquence de détecteur 46 uniquement si le comparateur 472 ne détecte pas, c'est-àdire uniquement si les valeurs intermédiaires de MC doivent être développées Il faut noter que le signal S est bas pour valider la porte ET 460 Le signal T passant à l'état bas est appliqué dans un sens inversé pour établir l'entrée SI de la bascule 476 qui est établie pour ainsi produire un signal de sortie pour établir la coincidence à la porte ET 460 qui développe le signal de validation EN Le signal d'horloge 4 fsc est appliqué à l'entrée de rétablissement RI de la bascule 476 qui 15 est rétabliepour ainsi terminer le signal EN qui par conséquent est un signal momentanément haut Comme on le décrira ci-après, le signal EN rétablitla mémoire de coefficients 48 en préparation du comptage de la
valeur de MC.
La mémoire de coefficients 48 de la figure 9 développe MC en réponse au fonctionnement du détecteur de rapport de gain 46 comme suit Le signal de validation momentanée, EN est appliqué par la porte OU 484 pour rétablir l'entrée RI pour remettre le compteur 480 à un 25 compte initial entièrement de zéros Ensuite, les signaux UP du détecteur 46 sont appliqués à l'entrée d'horloge CK du compteur 480 pour incrémenter le compte qui y est stocké d'un compte pour chaque présence du signal UP pour ainsi compter jusqu'à la valeur requise du coefficient multiplicateur MC Le signal T développé par le détecteur 46 à la fin de sa séquence de comparaison est appliqué par la porte OU 486 pour transférer et stocker le compte stocké dans le compteur 480 au verrouillage 482 en tant que coefficient multiplicateur MC Ainsi, les détecteurs 35 42, 44, 46 et la mémoire coopèrent pour développer des
valeurs intermédiaires de MC selon une plage intermédiaire des valeurs du rapport YBPK/MPC.
Des modifications de la présente invention sont envisagées Par exemple, des agencements produisant une "désaccentuation" de YW peuvent être souhaités La désaccentuation indique la situation o certaines des courbes de la famille de courbes Yp de la figure 2 se trouvent en dessous de la courbe YW Dans l'agencement de la figure 1, la désaccentuation est produite par les 10 valeurs négatives de MC développées par le réglage d'accentuation 40 pour certaines valeurs du niveau manuel d'accentuation MPC Dans cette condition, le compteur 480 (figure 9) est un compte réversible validé pour décompter pour les certaines valeurs de MPC La désaccentuation est également produite si l'agencement de la figure 1 est modifié de façon que les signaux numériques de luminance YL filtrés dans le filtre passe-bas soient appliqués au retardateur 22 à la place des signaux
YW auquel cas seules des valeurs positives de MC sont 20 requises, comprenant des valeurs supérieures à l'unité.
Alternativement, le multiplicateur 30 peut comprendre une détermination pour produire une multiplication par les facteurs supérieurs à l'unité, par exemple par une opération de décalage vers le haut pour produire les
facteurs de 2 o N est le nombre de décalagesvers le haut.
De plus, des signaux numériques creusés de luminance YBC peuvent être appliqués au réglage d'accentuation 40 à la place des signaux YB De plus encore, des nombres de valeurs intermédiaires de MC autres que les huit valeurs décrites ci-dessus peuvent être développés par les modes de réalisation des figures 9 et 10 simplement en changeant le compteur 480 à un compteur diviseur par N et en changeant de manière correspondante l'entrée
MPC/8 vers le commutateur 466 à la valeur MPC/N.
A titre d'exemple par ailleurs, le filtre numérique 12 peut être un filtre numérique passe-haut produisant des signaux YB car les signaux numériques de luminance YW comprennent des composantes de fréquence dans une plage limitée de fréquences De plus encore, 5 le circuit de creusement 20 peut être éliminé parce que sa fonction n'est pas nécessaire à l'opération d'accentuation De plus, le retard produit par le retardateur 22 peut être produit par le registre à décalage 14 dans le filtre 12 en utilisant les signaux produits 10 à une prise ayant un retard suffisamment long en tant que signaux retardés Y Do

Claims (9)

R E V E N D I C A T I ONS
1. Dispositif de traitement de signaux numériques caractérisés par: une source ( 12) pour produire des signaux numériques d'entrée à traiter; un moyen formant filtre numérique ( 12) relié à ladite source pour développer des signaux numériques filtrés comprenant des composantes à des fréquences relativement supérieures desdits signaux numériques d'entrée; un moyen de détermination ( 30) relié audit moyen formant filtre numérique pour déterminer les grandeurs desdits signaux numériques filtrés selon un signal de détermination pour développer des signaux numériques déterminés; un moyen de combinaison ( 24) relié à ladite source et audit moyen de détermination, pour combiner les signaux numériques d'entrée et les signaux numériques déterminés afin de produire les signaux numériques traités; et un moyen de réglage ( 40) relié audit moyen formant filtre numérique pour développer ledit signal de détermination en réponse aux signaux numériques filtrés et relié audit moyen de détermination pour
appliquer le signal de détermination.
2 Dispositif selon la revendication 1, caractérisé en ce que le moyen de réglage ( 40) comprend un moyen de comparaison ( 44) pour développer ledit signal de détermination en réponse aux grandeurs relatives
des signaux numériques filtrés (YBPK) et d'un signal 30 de niveau de réglage (MPC).
3. Dispositif selon la revendication 2, caractérisé en ce que le moyen de réglage ( 40) comprend un moyen ( 32) pour développer des signaux (YBPK) représentatifs de la grandeur de crête des signaux numériques filtrés pour appliquer lesdits signaux
représentatifs de la crête du moyen de comparaison.
4. Disposisitif selon la revendication 2, 5 caractérisé en ce que le moyen de comparaison ( 44) comprend un moyen de détection ( 440, 444) pour développer le signal de détermination ayant des première et seconde valeurs prédéterminées correspondant à des première et seconde plages ne se recouvrant pas du rapport de la grandeur des signaux numériques filtrés
à celle dudit signal de niveau de réglage.
5. Dispositif selon la revendication 4, caractérisé en ce que le moyen de détection comprend un premier comparateur ( 440) développant le premier 15 signal de détermination de valeurs prédéterminées en réponse au rapport précité ne dépassant pas à peu près l'unité, et un second comparateur ( 444) développant le second signal de détermination de valeurs prédéterminées
en réponse audit rapport dépassant une valeur sensi20 blement supérieure à l'unité.
6. Dispositif selon la revendication 4, caractérisé en ce que le moyen de détection comprend un moyen de comptage ( 480) qui stocke un compte d'o est développé le signal de détermination ledit moyen de comptage étant établi à des premier et second comptes prédéterminéscorrespondant auxdites première et seconde valeurs
prédéterminées, respectivement.
7. Dispositif selon la revendication 4, caractérisé en ce que le moyen de comparaison comprend 30 de plus un second moyen de détection ( 46) pour développer le signal de détermination ayant des valeurs entre les première et seconde valeurs prédéterminées selon les valeurs du rapport précité dans une plage
entre lesdites première et seconde plages.
8 Dispositif selon la revendication 7, carac-
risé en ce que le moyen de comparaison comprend un moyen de comptage ( 480) qui stocke un compte d'o est développé le signal de détermination, ledit moyen de comptage étant établi par ledit moyen de détection à des premier et second comptes prédéterminés correspondants aux première et seconde valeursprédéterminées respectivement et répondant audit second moyen de détection ( 46) pour stocker des comptes entre lesdits premier et
second comptes prédéterminés.
9 Dispositif selon la revendication 1, caractérisé en ce qu'un moyen de creusement numérique ( 20) est interposé entre le moyen formant filtre numérique ( 12) et le moyen de détermination ( 30) pour creuser une
plage des grandeurs des signaux numériques filtrés appli15 qués audit moyen de détermination.
FR8409916A 1983-06-24 1984-06-22 Dispositif d'accentuation de signaux numeriques avec un niveau reglable d'accentuation Expired FR2549315B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/507,554 US4538178A (en) 1983-06-24 1983-06-24 Digital signal peaking apparatus with controllable peaking level

Publications (2)

Publication Number Publication Date
FR2549315A1 true FR2549315A1 (fr) 1985-01-18
FR2549315B1 FR2549315B1 (fr) 1989-11-17

Family

ID=24019106

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8409916A Expired FR2549315B1 (fr) 1983-06-24 1984-06-22 Dispositif d'accentuation de signaux numeriques avec un niveau reglable d'accentuation

Country Status (12)

Country Link
US (1) US4538178A (fr)
JP (1) JPS60216674A (fr)
KR (1) KR920010505B1 (fr)
AT (1) AT386913B (fr)
AU (1) AU572154B2 (fr)
CA (1) CA1216661A (fr)
DE (1) DE3423114C2 (fr)
ES (1) ES8504414A1 (fr)
FR (1) FR2549315B1 (fr)
GB (1) GB2142501B (fr)
HK (1) HK58691A (fr)
IT (1) IT1174020B (fr)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3343262A1 (de) * 1983-11-30 1985-06-05 Robert Bosch Gmbh, 7000 Stuttgart Verfahren und anordnung zur unterdrueckung von stoerungen im leuchtdichtekanal eines farbfernsehdecoders
US4603353A (en) * 1984-01-19 1986-07-29 Rca Corporation Luminance peaking filter for use in digital video signal processing systems
US4602276A (en) * 1984-04-12 1986-07-22 Rca Corporation Digital signal level overload system
GB2160052A (en) * 1984-04-26 1985-12-11 Philips Electronic Associated Video signal processing arrangement
GB2160051A (en) * 1984-04-26 1985-12-11 Philips Electronic Associated Video signal processing arrangement
US4694414A (en) * 1984-12-19 1987-09-15 Rca Corporation Digital delay interpolation filter with amplitude and phase compensation
US4623924A (en) * 1985-02-19 1986-11-18 Rca Corporation Video signal auto peaking circuitry
US4646138A (en) * 1985-03-25 1987-02-24 Rca Corporation Video signal recursive filter with luma/chroma separation
US4777385A (en) * 1987-02-09 1988-10-11 Rca Licensing Corporation Signal transient improvement circuit
US5121209A (en) * 1990-10-01 1992-06-09 Rca Licensing Corporation Sharpness control for a television image
JP2953052B2 (ja) * 1990-11-30 1999-09-27 ソニー株式会社 デジタル映像信号処理装置
US5187567A (en) * 1991-10-03 1993-02-16 Zenith Electronics Corporation Automatic video peaking system
JP3406326B2 (ja) * 1991-10-21 2003-05-12 ソニー株式会社 画質調整回路
KR950000326B1 (ko) * 1991-12-27 1995-01-13 삼성전자 주식회사 윤곽보정장치
KR940011878B1 (ko) * 1991-12-27 1994-12-27 삼성전자 주식회사 윤곽보정장치
JPH07107970B2 (ja) * 1992-04-10 1995-11-15 松下電器産業株式会社 時間軸反転型直線位相フィルタ
WO2001069918A1 (fr) * 2000-03-15 2001-09-20 Koninklijke Philips Electronics N.V. Appareil video pourvu d'un filtre de compensation
US20030080981A1 (en) * 2001-10-26 2003-05-01 Koninklijke Philips Electronics N.V. Polyphase filter combining vertical peaking and scaling in pixel-processing arrangement
US6894264B2 (en) * 2002-10-15 2005-05-17 Applera Corporation System and methods for dynamic range extension using variable length integration time sampling

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3715477A (en) * 1971-03-11 1973-02-06 Rca Corp Video signal noise-limiting apparatus
US4057828A (en) * 1975-11-17 1977-11-08 Harris Corporation Contrast compression circuits
EP0016318A1 (fr) * 1979-03-08 1980-10-01 Siemens-Albis Aktiengesellschaft Circuit de correction pour améliorer la netteté des contours des images de télévision

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3333055A (en) * 1963-06-01 1967-07-25 Fernseh Gmbh Apparatus for increasing the signal-to-noise ratio of a television signal
DE1908247B2 (de) * 1969-02-19 1971-03-04 Fernseh Gmbh, 6100 Darmstadt Schaltungsanordnung zur verringerung von stoerungen hoeherer frequenz (rauschen) in breitbandigen elektrischen signalen insbesondere fernsehsignalen
JPS5069917A (fr) * 1973-10-24 1975-06-11
JPS50102218A (fr) * 1974-01-09 1975-08-13
JPS5171725A (ja) * 1974-12-19 1976-06-21 Matsushita Electric Ind Co Ltd Gashitsuchoseiseigyokairo
US4009334A (en) * 1976-03-17 1977-02-22 Eastman Kodak Company Video noise reduction circuit
US4167749A (en) * 1977-05-26 1979-09-11 Rca Corporation Noise reduction apparatus
JPS55117712A (en) * 1979-02-28 1980-09-10 Matsushita Electric Ind Co Ltd Noise reduction circuit of video signal recording and reproducing device
JPS561455A (en) * 1979-06-18 1981-01-09 Jeol Ltd Picture signal processing device for scanning electron microscope, etc.
GB2059203B (en) * 1979-09-18 1984-02-29 Victor Company Of Japan Digital gain control
US4268864A (en) * 1979-12-05 1981-05-19 Cbs Inc. Image enhancement system for television
JPS57111167U (fr) * 1980-12-26 1982-07-09
JPS57193180A (en) * 1981-05-25 1982-11-27 Nippon Hoso Kyokai <Nhk> Noise reducing device
US4388647A (en) * 1981-10-09 1983-06-14 Rca Corporation Predictably biased DC coupled video signal peaking control system
US4437124A (en) * 1982-04-30 1984-03-13 Rca Corporation Dynamic coring circuit
US4437123A (en) * 1982-04-30 1984-03-13 Rca Corporation Dynamically controlled horizontal peaking system
US4538236A (en) * 1982-09-24 1985-08-27 Rca Corporation Adaptive digital signal coring circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3715477A (en) * 1971-03-11 1973-02-06 Rca Corp Video signal noise-limiting apparatus
US4057828A (en) * 1975-11-17 1977-11-08 Harris Corporation Contrast compression circuits
EP0016318A1 (fr) * 1979-03-08 1980-10-01 Siemens-Albis Aktiengesellschaft Circuit de correction pour améliorer la netteté des contours des images de télévision

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
JOURNAL OF THE SOCIETY OF MOTION PICTURE AND TELEVISION ENGINEERS, vol. 84, no. 7, juillet 1975, pages 545-551, New York, US; J.P. ROSSI: "Digital television image enhancement" *

Also Published As

Publication number Publication date
ES533503A0 (es) 1985-04-01
IT8421447A1 (it) 1985-12-16
DE3423114A1 (de) 1985-01-03
AU2945984A (en) 1985-01-03
ATA201684A (de) 1988-03-15
JPH0438186B2 (fr) 1992-06-23
HK58691A (en) 1991-08-09
ES8504414A1 (es) 1985-04-01
AU572154B2 (en) 1988-05-05
IT8421447A0 (it) 1984-06-15
KR920010505B1 (ko) 1992-11-30
AT386913B (de) 1988-11-10
JPS60216674A (ja) 1985-10-30
CA1216661A (fr) 1987-01-13
US4538178A (en) 1985-08-27
KR850000883A (ko) 1985-03-09
GB2142501A (en) 1985-01-16
FR2549315B1 (fr) 1989-11-17
GB2142501B (en) 1986-10-15
GB8415647D0 (en) 1984-07-25
IT1174020B (it) 1987-06-24
DE3423114C2 (de) 1986-12-11

Similar Documents

Publication Publication Date Title
FR2549315A1 (fr) Dispositif d&#39;accentuation de signaux numeriques avec un niveau reglable d&#39;accentuation
EP0152434B1 (fr) Methode de traitement d&#39;images basee sur le traitement de gradients d&#39;images en relation mutuelle
FR2549316A1 (fr) Dispositif de creusement de signaux numeriques avec niveau reglable du seuil de creusement
US20030197805A1 (en) Imaging apparatus with dynamic range expanded, a video camera including the same, and a method of generating a dynamic range expanded video signal
FR2628280A1 (fr) Appareil de traitement adaptif pour l&#39;etalement d&#39;un signal video
FR2546643A1 (fr) Dispositif de traitement de signaux, notamment des signaux de chrominance d&#39;un televiseur couleur
FR2575009A1 (fr) Filtre a retard numerique
FR2470479A1 (fr) Modulateur de signaux stereophoniques par modulation d&#39;amplitude
FR2611337A1 (fr) Dispositif de commande automatique de gain de signaux video
FR2706229A1 (fr) Procédé d&#39;amélioration de l&#39;immunité au bruit d&#39;une boucle à verrouillage de phase et dispositif mettant en Óoeuvre ce procédé.
FR2546698A1 (fr) Dispositif de traitement de signaux numeriques ayant un tremblotement numerique
US7139036B2 (en) Method and apparatus for image detail enhancement using filter bank
FR2613569A1 (fr) Circuit de correction d&#39;ouverture pour une camera video
FR2591829A1 (fr) Systeme de filtrage adaptif
FR2473240A1 (fr) Camera couleur comportant un circuit de correction d&#39;ouverture verticale
CA1061889A (fr) Appareil correcteur automatique
FR2577092A1 (fr) Appareil de detection de signaux video non standards
FR2534102A1 (fr) Reglage automatique de la grandeur de la salve de chrominance pour un televiseur numerique
FR2508265A1 (fr) Circuit de desaccentuation video
FR2577735A1 (fr) Circuit d&#39;accentuation de signaux video
FR2518347A1 (fr) Dispositif de reglage automatique de l&#39;accentuation d&#39;un signal video et de couleur
FR2563068A1 (fr) Dispositif de reglage de l&#39;amplitude d&#39;un signal numerique
FR2563069A1 (fr) Dispositif de traitement lineaire parcellaire de signaux video numeriques
FR2512305A1 (fr) Generateur d&#39;horloge pour un recepteur de signaux numeriques de television couleur
JPH07143366A (ja) ビデオ信号の質を改善する回路装置

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse