FR2577735A1 - Circuit d'accentuation de signaux video - Google Patents

Circuit d'accentuation de signaux video Download PDF

Info

Publication number
FR2577735A1
FR2577735A1 FR8602169A FR8602169A FR2577735A1 FR 2577735 A1 FR2577735 A1 FR 2577735A1 FR 8602169 A FR8602169 A FR 8602169A FR 8602169 A FR8602169 A FR 8602169A FR 2577735 A1 FR2577735 A1 FR 2577735A1
Authority
FR
France
Prior art keywords
signal
gain
value
output
values
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8602169A
Other languages
English (en)
Other versions
FR2577735B1 (fr
Inventor
Robert Andrew Wargo
Leopold Albert Harwood
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
RCA Corp
Original Assignee
RCA Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by RCA Corp filed Critical RCA Corp
Publication of FR2577735A1 publication Critical patent/FR2577735A1/fr
Application granted granted Critical
Publication of FR2577735B1 publication Critical patent/FR2577735B1/fr
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/04Colour television systems using pulse code modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

L'INVENTION CONCERNE UN APPAREIL POUR ACCENTUER UNE PARTIE DU SPECTRE DES FREQUENCES D'UN SIGNAL VIDEO NUMERIQUE, LEQUEL SIGNAL SE PRODUIT DANS DES SEGMENTS DE TRAME. SELON L'INVENTION, IL COMPREND UN ORIFICE D'ENTREE 10 DE RECEPTION DU SIGNAL VIDEO NUMERIQUE; UN FILTRE 12 LAISSANT PASSER SELECTIVEMENT CETTE PARTIE DU SPECTRE DES FREQUENCES, UN MOYEN 22 RELIE AU FILTRE POUR DETECTER LA GRANDEUR DES CRETES DU SIGNAL VIDEO FILTRE, UN MOYEN 24 COMPRENANT UN ACCUMULATEUR RELIE AU MOYEN 22 POUR DEVELOPPER UNE VALEUR ACCUMULEE EN REPONSE A LA SOMME DES VALEURS DES GRANDEURS DE CRETE SUR UN INTERVALLE SENSIBLEMENT D'AU MOINS UNE TRAME, UN MOYEN 30 DE CALCUL DU GAIN DEVELOPPANT UN SIGNAL DE REGLAGE DU GAIN QUI A UNE VALEUR RELATIVEMENT IMPORTANTE POUR DES VALEURS ACCUMULEES INFERIEURES A UNE PREMIERE VALEUR, UNE VALEUR SENSIBLEMENT MOINDRE POUR DES VALEURS ACCUMULEES SUPERIEURES A UNE SECONDE VALEUR ET UNE VALEUR INVERSEMENT PROPORTIONNELLE A LA VALEUR ACCUMULEE POUR DES VALEURS ACCUMULEES ENTRE LES DEUX VALEURS PREDETERMINEES, ET UN MOYEN DETERMINANT LE SIGNAL VIDEO FILTRE EN REPONSE AU SIGNAL DE REGLAGE DU GAIN. L'INVENTION S'APPLIQUE NOTAMMENT A LA TELEVISION.

Description

1. La présente invention se rapporte à un appareil pour améliorer la
réponse à haute fréquence de signaux vidéo dans un système de traitement de signaux vidéo numériques. Une image reproduite développée en réponse à des signaux vidéo traités par un récepteur de télévision peut être améliorée ou accentuée de manière subjective en
augmentant la pente ou la raideur des transitions d'ampli-
tude du signal vidéo. Des améliorations de ce type sont
couramment appelées accentuation du signal et sont généra-
lement associées aux composantes à plus haute fréquence
du signal vidéo.
Le brevet US N 4 399 460 révèle un système d'accen-
tuation de signaux vidéo analogiques comprenant un amplifi-
cateur à gain réglé qui amplifie sélectivement le signal
vidéo dans la gamme des fréquences de 0,9Mz à 2,7 MHz.
Le signal de cet amplificateur est réajouté au signal vidéo sur bande large pour effectuer une accentuation du signal dans la plage des fréquences de 0,9 à 2,7 MHz. Le signal combiné est détecté en crête pour développer le signal de réglage du gain pour régler l'amplificateur à fréquence sélective. Le signal de réglage du gain donne une haute amplification pour les signaux combinés de basse amplitude et une plus faible amplification pour les signaux de plus forte amplitude. Entre environ 35 et 55% de
l'amplitude maximale du signal combiné, le gain de l'ampli-
ficateur à fréquence sélective est réduit à zéro.
Le brevet US N 4 110 790 révèle un autre circuit automatique d'accentuation analogique comprenant un circuit
à gain à fréquence sélective et un détecteur de crête.
Dans cet agencement, l'amplitude des crêtes du signal vidéo du circuit à gain à fréquence sélective est détectée pour développer un signal de réglage qui est réappliqué en circuit fermé pour régler le gain du circuit. Un signal vidéo à la sortie du circuit est réappliqué au signal vidéo
sur bande large pour produire un signal vidéo accentué.
Le brevet US N 4 081 836 révèle un appareil d'accentuation de signaux vidéo o le signal de luminance peut être accentué ou désaccentué pour augmenter ou
diminuer respectivement la pente des transitions du signal.
Dans cet appareil, le signal de luminance est filtré dans un filtre passebande et est amplifié en fonction de la tension de réglage automatique du gain. Le signal filtré dans le filtre passe-bande et amplifié est ensuite combiné au signal de luminance sur bande large pour former un
signal accentué à fréquence sélective.
Un système d'accentuation pour un signal vidéo numérique selon la présente invention comprend un filtre pour laisser sélectivement passer une partie du spectre des fréquences du signal vidéo numérique, et un moyen pour détecter la grandeur des crêtes du signal filtré. Des moyens supplémentaires, comprenant un accumulateur relié audit moyen de détection de crête, sont prévus pour développer une valeur accumulée en réponse à la somme des valeurs des grandeurs de crête sur un intervalle qui est sensiblement au moins un intervalle de trame. Des moyens
de calcul du gain sont reliés à l'accumulateur pour déve-
lopper un signal de réglage du gain. La réponse à la valeur accumulée est de manière souhaitable telle que: (1) le
signal de réglage du gain ait une valeur donnée relative-
ment importante pour des valeurs accumulées inférieures à une première valeur prédéterminée; (2) le signal de réglage du gain ait une valeur donnée sensiblement moindre pour des valeurs accumulées supérieures à une seconde valeur prédéterminée; et le signal de réglage du gain ait
une valeur inversement proportionnelle à la valeur accumu-
lée pour des valeurs accumulées entre lesdites première et seconde valeurs prédéterminées. Un signal vidéo de sortie est produit par d'autres moyens, comprenant un moyen de calibrage, relié audit filtre et auxdits moyens de calcul du gain, pour calibrer le signal vidéo filtré en
réponse au signal de réglage du gain.
L'invention sera mieux comprise, et d'autres buts, caractéristiques, détails et avantages de celle-ci
apparaîtront plus clairement au cours de la description
explicative.qui va suivre faite en référence aux dessins schématiques annexés donnés uniquement à titre d'exemple illustrant un mode de réalisation de l'invention et dans lesquels: - la figure 1 donne un schéma-bloc d'un système d'accentuation/désaccentuation d'un signal vidéo numérique selon la présente invention; - la figure 2 donne un schéma-bloc d'un circuit de détection de crête que l'on peut employer dans le système de la figure 1; - la figure 3 donne un schéma-bloc d'un élément de réglage du gain que l'on peut employer dans le système de la figure 1; - la figure 4 est un graphique du gain en fonction de la grandeur de crête accumulée de l'élément de réglage du gain de la figure 3; et - la figure 5 est une forme d'onde de potentiels
en divers points du circuit de la figure 2.
Sur les figures, les flèches larges interconnectant
des éléments de circuit représentent des bus multiconduc-
teurs pour des échantillons numériques à bits en parallèle.
Les flèches étroites représentent des connexions à un seul conducteur.
En se référant à la figure 1, un signal vidéo numéri-
que sur bande large, tel qu'un signal de luminance d'un séparateur de chrominance/luminance dans un récepteur de télévision, est appliqué au bus d'entrée 10. Ce signal est appliqué à un élément à gain 16 o il est amplifié (multiplié) par un facteur de gain G1 d'une source du facteur de gain 14. Le signal vidéo amplifié sur bande large à la sortie de l'élément 16 est appliqué à un
orifice d'entrée d'un additionneur de signaux 20.
Le signal vidéo sur bande large au bus 10 est égale-
ment appliqué à l'orifice d'entrée d'un filtre passe-bande 12. Le filtre passe-bande 12 laisse sélectivement passer le signal dans une bande prédéterminée de fréquences, comme 2-4,2 MHz. Le signal vidéo filtré à la sortie du filtre passe-bande 12 est appliqué à un élément à gain 18 o il est calibré par un signal'de gain/atténuation produit
au bus 31. Le signal vidéo filtré dans le filtre passe-
bande à la sortie de l'élément à gain 18 est appliqué à un second orifice d'entrée de l'additionneur de signaux 20 o il est combiné au signal vidéo sur bande large. Le signal à la sortie de l'additionneur 20 est un signal vidéo sur bande large ayant des composantes dans la bande passante des fréquences du filtre passe-bande 12 qui sont sélectivement amplifiées ou atténuées relativement aux
composantes des fréquences en dehors de la bande.
Le signal de gain/atténuation au bus 31 est dévelop-
pé en réponse aux crêtes des excursions du signal vidéo filtré à la sortie du filtre passe-bande 12. Les échantillons du signal vidéo à la sortie du filtre passe-bande 12 sont appliqués à un détecteur de crête 22. Le détecteur de crête 22 produit des valeurs de grandeur s'approchant des crêtes des excursions du signal et des valeurs nulles pendant les
intervalles du signal entre les crêtes positive et néga-
tive du signal.
Les valeurs des grandeurs de crête et nulles à la sortie du détecteur 22 sont appliquées à un accumulateur (ACC) 24. L'accumulateur, 24 additionne les valeurs nulles et des grandeurs de crête du détecteur de crête 22 par exemple sur une période de trame. Statistiquement, on a déterminé que pour un signal vidéo échantillonné à quatre fois la fréquence de sous- porteuse couleur et converti en mots codés
numériques à 8 bits, un accumulateur de 21 bits était suffi-
sant pour additionner les grandeurs de crête d'une trame
du signal vidéo filtré dans le filtre passe-bande. A l'ex-
trémité de chaque trame active de l'information vidéo, l'accumulateur 24 est remis à zéro,par exemple par une
impulsion de synchronisation verticale Vsync.
Sur une période d'une trame, il y a environ 120.000 crêtes ou pics possibles du signal. Le nombre réel
de crêtes est considérablement plus faible que ce nombre.
Pour le mode de réalisation illustré, on suppose qu'une seule crête se produit pendant une période de 16 crêtes possibles. Par ailleurs, la valeur de grandeur de crête accumulée n'est pas le paramètre d'intérêt mais au contraire la valeur de crête moyenne. Pour produire la
valeur de grandeur de crête moyenne, la sortie de l'accu-
mulateur est divisée par un facteur de 213. La division est accomplie simplement en utilisant les 8 bits de poids
fort (MSB) de la sortie de l'accumulateur à 21 bits.
Les 8 MSB à la sortie de l'accumulateur 24 sont appliqués à un calculateur du gain 30 qui peut être un microprocesseur ou une table de consultation à mémoire morte. A la fin de chaque période de trame, les 8 MSB de la valeur accumulée sont verrouillés dans le calculateur de gain par l'impulsion Vsync. Cette valeur est utilisée pour déterminer le facteur de gain produit au bus 31 pour l'intervalle de trame suivant (pour certaines applications,
il peut être souhaitable de filtrer la sortie de l'accumu-
lateur dans un filtre passe-bas avant application au
calculateur du gain).
Deux valeurs de seuil, TH1 et TH2, sont appliquées au calculateur du gain 30. Les valeurs de seuil peuvent être des constantes fixées dans le matériel ou bien elles peuvent
être variables sous le contrôle de l'utilisateur.
Le signal de réglage du gain développé au bus 31 par le calculateur du gain 30 dépend de la valeur des 8 MSB à la sortie de l'accumulateur. La fonction de gain est illustrée sur la figure 4 o l'axe des ordonnées représente la valeur relative du gain et l'axe des abscisses représente la valeur à 8 bits à la sortie de l'accumulateur. Pour des valeurs faibles à la sortie de l'accumulateur, c'est-à-dire inférieures à TH., le gain est une valeur relativement importante et constante Gmax. Pour des valeurs à la sortie de l'accumulateur entre TH1 et TH2, la valeur du gain suit la courbe Gmax(1-(ACC-TH1)/ACC). La courbe du gain dans cette région est choisie pour maintenir l'amplitude du signal ayant passé par le filtre passe-bande relativement
constante. Enfin, pour des valeurs à la sortie de l'accumula-
teur supérieures à TH2, la valeur du gain est de nouveau
constante et à une valeur inférieure désignée par Gmax-G5.
Le gain, G, sur le spectre des fréquences ayant passé par le filtre 12, développé à la sortie de l'additionneur de signaux 20, est la somme des valeurs de gains développées
au bus 31 et de la valeur de gain G1 de la source 14.
Ainsi, le gain G est: G = Gmax + G1 pour ACC plus faible que TH1; G = G1 + Gmax (l-ACC-TH1)/ACC) pour TH1< ACC< TH2;
et G = G1 + (Gmax-G3) pour ACC plus important que TH2.
I1 faut noter que si l'on choisit G3 à une valeur égale à Gmax, alors le gain total, G, est égal à G1 pour une valeur de ACC supérieure à TH2. Si la valeur de G3 est choisie pour être supérieure à Gmax, le gain total, G, est inférieur à G1 et le spectre du signal dans la bande passante du filtre 12 sera désaccentué ou atténué relativement au signal vidéo sur bande large. Cette dernière valeur du gain est celle préférée pour une utilisation avec cette invention et est représentée par la ligne en pointillé sur la figure 4. D'autres fonctions de gain peuvent être substituées en phase de la fonction décrite selon ce qui est requis pour une réponse
particulière d'accentuation / désaccentuation.
La figure 2 est un exemple d'un détecteur de crête numérique qui sera décrit en se référant aux formes d'onde de la figure 5. Sur la figure 2, la sortie du filtre passe-bande 12, disponible au bus 13, est appliquée à un élément 32 de retard de l'échantillon et en tant qu'entrée du diminuende du soustracteur 34. La sortie retardée de l'élément 32 est appliquée comme entrée de diminuteur du soustracteur 34. Seul le bit de signe, c'est-à-dire l'indication de polarité, est utilisé du soustracteur 34 et appliqué à une entrée d'une porte OU exclusif (XOR) 38 et à un élément de retard d'une période d'un échantillon 36. La sortie de l'élément 36 est appliquée à la seconde entrée de XOR 38. Il faut noter que XOR 38 développe un un logique à sa sortie uniquement pour des valeurs logiques inégales se présentant à ses deux
connexions d'entrée.
La sortie de XOR 38 est appliquée aux bornes d'entrée de commande de verrouillages 40 et 42 qui ont des orifices respectifs d'entrée de donnée qui sont reliés à l'élément retardateur 32 et au bus 13. Les orifices de sortie des verrouillages 40 et 42 sont appliqués aux orifices respectifs d'entrée de l'additionneur 44. La sortie de l'additionneur 44 est reliée à un détecteur de grandeur 46, dont la sortie est reliée à un circuit porte 48 qui à son tour est commandé par le signal à la sortie
de XOR 38.
En se référant à la figure 5, la forme d'onde (a) illustre l'horloge d'échantillon qui définit la fréquence de présence et le positionnement des échantillons du signal
au bus 13. La forme d'onde (b) illustre la valeur d'ampli-
tude d'un exemple de séquence d'échantillons d'entrée.
Les échantillons sont illustrés sous la forme,d'impulsions pour la clarté mais en fait, chaque valeur d'échantillon
a une durée d'environ une période d'horloge d'échantillon.
On considère que l'échantillon S2 est couramment disponible au bus 13. Pendant ce temps, l'échantillon S1 est disponible à la sortie de l'élément retardateur 32. Le soustracteur 34 soustrait la valeur d'amplitude de l'échantillon S1 de la valeur d'amplitude de S2. Comme l'échantillon S2 est plus important que S1, le bit de signe du soustracteur 34 est un zéro logique indiquant un résultat positif et est illustré par la forme d'onde (c). Lorsque l'échantillon S3
se produit au bus.13, l'échantillon S2 est émis par l'élé-
ment retardateur 32. Comme l'échantillon S3 est plus important que l'échantillon S2, la différence S3-S2 est une valeur positive et-le bit de signe du soustracteur 34 est de nouveau un zéro logique. Lorsque des échantillons S4 et S3 sont respectivement disponibles au bus 13 et à la sortie de l'élément retardateur 32, le soustracteur 34 développe une valeur du bit de signe de un logique indiquant un résultat négatif car l'échantillon S4 est plus faible que l'échantillon S3. Les différences des échantillons successifs de l'échantillon S4 à l'échantillon S8 seront toutes.négatives. Ainsi, le bit de signe du soustracteur 34 restera à l'état de un logique jusqu'à la présence de l'échantillon S9. L'échantillon S9 est plus important que l'échantillon S8 et chaque échantillon suivant de l'échan- tillon S8 à l'échantillon S16 est plus important que l'échantillon respectif précédent. Le soustracteur 34 développe par conséquent à sa sortie un bit de signe zéro logique de l'échantillon S9 à l'échantillon S16 indiquant
des différences positives.
Les transitions de la sortie du bit de signe (forme d'onde c)indiquent un changement de la pente de l'enveloppe
des échantillons d'entrée.
La forme d'onde (d) illustre le bit de signe retardé à la sortie de l'élément retardateur 36. Les formes d'onde
(c) et (d) sont les signaux logiques à l'entrée de XOR 38.
Aux moments o les formes d'onde (c) et (d) diffèrent, c'est-à-dire entre les échantillons S4-S5 et S9-S10, XOR 38 développe un signal de sortie un logique comme cela est
indiqué par la forme d'onde (e).
Aux transitions positives à la sortie de XOR 38, les échantillons respectifs aux orifices d'entrée de donnée
des verrouillages 40 et 42 sont introduits dans les ver-
rouillages. Ainsi, lorsque la forme d'onde (e) devient haute à l'échantillon S4, ce dernier est stocké dans le verrouillage 42 et l'échantillon S3 est stocké dans le verrouillage 40. Ces valeurs d'échantillon sont retenues dans les verrouillages jusqu'à l'échantillon S9, moment auquel la forme d'onde (e) devient de nouveau haute et les
échantillons S9 et S8 sont stockés dans les verrouillages.
Les paires d'échantillons stockés dans les verrouil-
lages 40 et 42 sont additionnées dans l'additionneur 44 pour produire une somme à N bits. Seuls les N-1 MSB de l'additionneur,44 sont émis pour effectuer la moyenne des deux valeurs d'échantillon. Les valeurs moyennes sont appliquées au détecteur de grandeur 46 qui convertit toutes les moyennes respectives en une seule polarité. Les grandeurs sont appliquées à l'orifice de sortie 23 du détecteur de crête par les portes 48. Le signal de sortie
produit au bus 23 est illustré par la forme d'onde (f).
Chaque moyenne de crête est extraite pendant une période d'horloge d'échantillon et une valeur nulle est extraite
entre les crêtes.
Un autre mode de réalisation du détecteur de crête
permet de supprimer le verrouillage 42 et l'additionneur 44.
Dans cet agencement, les échantillons du verrouillage 40
sont appliqués directement au détecteur de grandeur 46.
La figure 3 montre un exemple d'un circuit calcula-
teur du gain. Le signal de réglage du gain est produit par le soustracteur 66 qui soustrait l'un des trois signaux d'une valeur de gain maximum-fournie par la source 68. Le
signal particulier parmi les trois signaux, qui est sous-
trait de la valeur de gain maximum dépend des signaux
logiques à la sortie des comparateurs 54 et 56.
Les 8 MSB des sommes de grandeurs de crête de l'accumulateur 24 sont stockés dans le verrouillage 49
sous le contrôle de l'impulsion de synchronisation verti-
cale Vsync à la fin de chaque période de trame. La valeur stockée est appliquée aux deux comparateurs 54 et 56. La valeur de seuil TH1 de la source 50 est appliquée à un second orifice d'entrée du comparateur 54 qui développe un signal un logique de sortie uniquement lorsque la valeur stockée est inférieure à TH1. La valeur de seuil TH2 d'une source 52 est appliquée à un second orifice d'entrée du comparateur 56 qui développe un signal de sortie un logique uniquement lorsque la valeur stockée dépasse la valeur
de TH2.
Les signaux à la sortie des comparateurs 54 et 56 sont appliqués à la porte NON-OU 58 qui produit un un logique uniquement si ses deux entrées sont basses, ce qui se produit lorsque la valeur dans le verrouillage 49 est supérieure à TH mais inférieure à TH2. Lorsque cette condition est satisfaite, la valeur fournie par le verrouillage 49 ou une partie de celle-ci est applique par la porte 60 au soustracteur 66. Dans ce cas, la valeur du gain de sortie correspond à un point sur
courbe de la figure 4 entre TH1 et TH2.
Si la valeur stockée dans le verrouillage 49 est plus faible que TH1, la sortie du comparateur 54 est un un logique. Cela conditionne la porte 61 pour qu'elle applique un signal de valeur nulle de la source 59 au soustracteur 66. Dans ce cas, la valeur du signal de gain
produit par le soustracteur 66 est Gmax.
Enfin, si la valeur stockée,dans le verrouillage 49 est supérieure à TH2, le comparateur 56 produit un un
logique de sortie qui conditionne la porte 62 pour appli-
quer un signal G3 de la source 64 au soustracteur 66.
Dans ce cas, la valeur du gain à la sortie du soustracteur
- 66 est Gmax-G3.
On notera que les valeurs dans les sources 59, 64 et 68 peuvent toutes être conçues en matériel ou bien
elles peuvent être produites par un réglage de l'utilisa-
teur pour établir la performance la plus souhaitable du
système selon la préférence de l'utilisateur.
Il peut paraître inapproprié de faire la moyenne des grandeurs de crête sur un intervalle de trame. Par exemple, si la scène se compose d'une image relativement non détaillée mais contient plusieurs grandes transitions de l'image, la valeur de crête accumulée peut être plus
faible que pour une image encombrée avec peu de transitions.
Le facteur résultant de gain d'accentuation pour l'image non détaillée aura tendance à être important, bien plus important en fait que pour une image avec de nombreuses, grandes crêtes du signal. On peut s'attendre à ce que le gain important affecte de manière non souhaitable l'image reproduite. Au contraire, le gain important appliqué, lorsqu'il y a moins de grandes crêtes,a tendance à améliorer l'image. On considère que l'image est un gros
plan d'une personne portant des bijoux. Le signal repré-
sentant les bijoux contiendra des crêtes relativement importantes. Lorsque ces crêtes sont amplifiées avec le gain inhabituellement important, les bijoux sont reproduits avec un éclat supplémentaire. En général, le signal de gain d'accentuation développé sur toute l'image et appliqué à la période d'image suivante a tendance à produire des images plus souhaitables qu'un signal de gain d'accentuation développé et appliqué sur
une base instantanée ou échantillon par échantillon.

Claims (8)

R E V E N D I C A T I 0 N S
1.- Appareil pour accentuer une partie du spectre des fréquences d'un signal vidéo numérique, o ledit signal vidéo numérique se présente par segments de trame, caractérisé par un orifice d'entrée (10) pour recevoir ledit signal vidéo numérique; un filtre (12) relié audit orifice d'entrée pour laisser sélectivement passer ladite partie du spectre des fréquences dudit signal vidéo numérique; un moyen (22) relié audit filtre pour détecter la grandeur des crêtes du signal vidéo filtré; un moyen (24) comprenant un accumulateur relié audit moyen détecteur de crête pour développer une valeur accumulée en réponse à la somme des valeurs des grandeurs de crête sur un intervalle qui est sensiblement d'au moins un intervalle d'une trame; un moyen de calcul du gain (30) relié audit accumulateur, pour développer un signal de réglage du gain, ledit signal de réglage du gain ayant une valeur donnée relativement importante pour des valeurs accumulées inférieures à une première valeur prédéterminée, ayant une valeur donnée sensiblement moindre pour des valeurs accumulées supérieures à une seconde valeur prédéterminée et ayant une valeur inversement proportionnelle à ladite valeur accumulée pour des valeurs accumulées entre lesdites première et seconde valeurs prédéterminées; et un moyen, comprenant un moyen de calibrage relié audit filtre et audit moyen de calcul du gain,pour calibrer ledit signal vidéo filtré en réponse audit signal de
réglage du gain, pour produire un signal vidéo de sortie.
2.- Appareil selon la revendication 1, caractérisé en ce que le moyen précité de production du signal de sortie comprend de plus un additionneur de signaux (20) ayant un premier orifice d'entrée relié audit orifice d'entrée pour recevoir ledit signal vidéo numérique, un second orifice d'entrée relié à la sortie dudit moyen de calibrage et un orifice de sortie auquel est développé
ledit signal vidéo de sortie.
3.- Appareil selon la revendication 1, caractérisé en ce que le moyen précité pour détecter les crêtes comprend: un bus d'entrée (13); un élément retardateur (32) relié audit bus d'entrée; un soustracteur (34) ayant des premier et second orifices d'entrée reliés respectivement audit bus d'entrée et audit élément retardateur, et ayant une borne de sortie à laquelle est disponible un signal représentant la polarité des différences d'échantillon; un moyen (38), relié à la borne de sortie dudit soustracteur pour produire, à une sortie, une impulsion de commande lorsque la polarité des différences d'échantillon change; un verrouillage (40) relié audit élément retardateur ou audit bus d'entrée et répondant à ladite impulsion de commande pour stocker un échantillon vidéo lorsque la polarité des différences d'échantillon change; et un moyen, comprenant un détecteur de grandeur
(46) relié audit verrouillage, pour convertir les échan-
tillons qui lui sont appliqués en échantillons d'une polarité, et développant, à une sortie, lesdites grandeurs
de crête.
4.- Appareil selon la revendication 3, caractérisé en ce que le moyen précité de conversion comprend de plus un moyen formant porte (48) relié en série au détecteur de grandeur précité et répondant à l'impulsion de commande précitée pour laisser passer les valeurs de crête et pour produire des valeurs nulles en l'absence de ladite impulsion
de commande.
5.- Appareil selon la revendication 1, caractérisé en ce que le moyen précité de calcul du gain comprend un
microprocesseur (30).
6.- Appareil selon la revendication 1, caractérisé en ce que le moyen précité de calcul du gain comprend: des premier et second comparateurs (54, 56) ayant des orifices d'entrée reliés à l'accumulateur précité, ledit premier comparateur développant un signal de sortie quand la valeur accumulée est inférieure à ladite première valeur prédéterminée, ledit second comparateur développant un signal de sortie quand la valeur accumulée dépasse ladite seconde valeur prédéterminée; des première, seconde et troisième sources de valeurs de gain (59, 64, 68); un soustracteur (66) ayant un orifice d'entrée de diminuande relié à ladite troisième source de valeurs de gain, ayant un orifice d'entrée de diminuteur et ayant un orifice de sortie auquel est produit ledit signal de réglage du gain; un moyen formant porte (58) répondant au signal dudit premier comparateur pour relier ladite première
source de valeurs du gain audit orifice d'entrée de diminu-
teur, répondant au signal dudit second comparateur pour relier ladite source de valeurs du gain audit orifice d'entrée de diminuteur et répondant à l'absence de signaux développés par lesdits premier et second comparateurs pour relier ledit accumulateur audit orifice d'entrée de
diminuteur.
7.- Appareil selon la revendication 6, caractérisé en ce que la seconde valeur précitée du gain de la seconde source précitée dépasse la troisième valeur précitée du gain de la troisième source précitée, donc le signal de réglage du gain produit par le soustracteur précité est négatif.
8.Appareil selon la revendication 6-, caractérisé en ce que le moyen précité pour détecter les crêtes comprend: un bus d'entrée; un élément retardateur relié audit bus d'entrée; un soustracteur ayant des premier et second orifices d'entrée reliés respectivement audit bus d'entrée et audit élément retardateur, et ayant une borne de sortie à laquelle est disponible un signal représentant la polarité des différences d'échantillon; un moyen, relié à ladite borne de sortie du soustracteur, pour produire, à une borne de sortie, une impulsion de commande lorsque la polarité des différences d'échantillon change; un verrouillage relié audit élément retardateur ou audit bus d'entrée et répondant à ladite impulsion de commande pour stocker un échantillon vidéo lorsque la polarité des différences d'échantillon change; et un moyen, comprenant un détecteur de grandeur relié audit verrouillage,pour convertir les échantillons qui lui sont appliqués en échantillons d'une polarité et
développer, à une sortie, lesdites grandeurs de crête.
FR868602169A 1985-02-19 1986-02-18 Circuit d'accentuation de signaux video Expired - Fee Related FR2577735B1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/702,618 US4623924A (en) 1985-02-19 1985-02-19 Video signal auto peaking circuitry

Publications (2)

Publication Number Publication Date
FR2577735A1 true FR2577735A1 (fr) 1986-08-22
FR2577735B1 FR2577735B1 (fr) 1990-08-31

Family

ID=24821962

Family Applications (1)

Application Number Title Priority Date Filing Date
FR868602169A Expired - Fee Related FR2577735B1 (fr) 1985-02-19 1986-02-18 Circuit d'accentuation de signaux video

Country Status (7)

Country Link
US (1) US4623924A (fr)
JP (1) JPH0831974B2 (fr)
KR (1) KR950011820B1 (fr)
DE (1) DE3605283C2 (fr)
FR (1) FR2577735B1 (fr)
GB (1) GB2171273B (fr)
HK (1) HK90593A (fr)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4757373A (en) * 1985-11-14 1988-07-12 U.S. Philips Corporation Amplifier circuit operative with an adaptive signal compression
US4916526A (en) * 1986-01-31 1990-04-10 Yves C. Faroudja Bandwidth control for chrominance and luminance paths in quadrature modulated color television system
MY105210A (en) * 1989-03-07 1994-08-30 Sony Corp Television image display apparatus.
US5146319A (en) * 1989-07-13 1992-09-08 Zenith Electronics Corporation Digital luminance signal transient improver and peaker
JPH0436373U (fr) * 1990-07-25 1992-03-26
US5121209A (en) * 1990-10-01 1992-06-09 Rca Licensing Corporation Sharpness control for a television image
US5187567A (en) * 1991-10-03 1993-02-16 Zenith Electronics Corporation Automatic video peaking system
DE4203717A1 (de) * 1992-02-08 1993-08-12 Philips Patentverwaltung Schaltung zur adaptiven weisskompression von videosignalen
DE4319834C2 (de) * 1993-06-17 1996-11-28 Loewe Opta Gmbh Fernsehempfangsgerät mit digitaler Signalverarbeitung des Videosignals
JP3477871B2 (ja) * 1994-12-28 2003-12-10 ソニー株式会社 映像信号処理装置
KR100206319B1 (ko) * 1995-12-13 1999-07-01 윤종용 비디오 신호의 로컬 콘트라스트 개선을 위한 방법및장치
EP2198603A1 (fr) 2007-10-01 2010-06-23 Nxp B.V. Traitement de pixel

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2142501A (en) * 1983-06-24 1985-01-16 Rca Corp Digital signal processing apparatus

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4081836A (en) * 1976-11-30 1978-03-28 The Magnavox Company Luminance signal processor for providing signal enhancement
US4110790A (en) * 1977-01-19 1978-08-29 Gte Sylvania Incorporated Video processing system providing gain control, aperture control, and black level control
US4231065A (en) * 1979-01-11 1980-10-28 Honeywell Inc. Local area contrast enhancement device
US4351003A (en) * 1981-04-20 1982-09-21 Rca Corporation Automatic video signal peaking control
US4399460A (en) * 1981-10-09 1983-08-16 Rca Corporation Video signal peaking control system with provision for automatic and manual control
JPS6030277A (ja) * 1983-07-29 1985-02-15 Hitachi Ltd ビデオカメラの信号処理回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2142501A (en) * 1983-06-24 1985-01-16 Rca Corp Digital signal processing apparatus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN *

Also Published As

Publication number Publication date
US4623924A (en) 1986-11-18
DE3605283A1 (de) 1986-08-21
JPH0831974B2 (ja) 1996-03-27
GB2171273A (en) 1986-08-20
JPS61201576A (ja) 1986-09-06
HK90593A (en) 1993-09-10
KR950011820B1 (ko) 1995-10-10
FR2577735B1 (fr) 1990-08-31
GB8604012D0 (en) 1986-03-26
KR860006903A (ko) 1986-09-15
DE3605283C2 (de) 1995-04-20
GB2171273B (en) 1988-07-20

Similar Documents

Publication Publication Date Title
JP2771879B2 (ja) フォトダイオードアレイのノイズ低減装置
FR2577735A1 (fr) Circuit d&#39;accentuation de signaux video
EP0067083B1 (fr) Dispositif de correction des informations couleur fournies par une caméra de télévision, en vue d&#39;améliorer la perception des images
FR2579395A1 (fr) Appareil pour controler de maniere adaptive un filtre recursif de signaux video
FR2549316A1 (fr) Dispositif de creusement de signaux numeriques avec niveau reglable du seuil de creusement
FR2599580A1 (fr) Dispositif de reduction du bruit de fond dans une chaine electroacoustique.
FR2673793A1 (fr) Procede et dispositif permettant d&#39;obtenir une information de profondeur dans le champ vu par un dispositif de prise de vue.
EP0762145B1 (fr) Système de traitement d&#39;impulsions provenant de l&#39;interaction d&#39;une particule gamma avec un détecteur de rayonnement CdTe
JPS62500756A (ja) デイジタル画像処理方法
EP0114559B1 (fr) Procédé de correction permanente de couleur applicable à la prise de vues vidéo et système mettant en oeuvre ce procédé
FR2532504A1 (fr) Dispositif pour ameliorer le rapport signal-bruit du canal de couleur dans un recepteur de television numerique
FR2549315A1 (fr) Dispositif d&#39;accentuation de signaux numeriques avec un niveau reglable d&#39;accentuation
FR2557410A1 (fr) Circuit de traitement de signaux
JPS6053938B2 (ja) アナログ信号のサンプリング方法
EP0714088B1 (fr) Détection d&#39;activité vocale
FR2563068A1 (fr) Dispositif de reglage de l&#39;amplitude d&#39;un signal numerique
FR2533785A1 (fr) Circuit adaptatif de creusement de signaux numeriques
FR2563069A1 (fr) Dispositif de traitement lineaire parcellaire de signaux video numeriques
FR2462832A1 (fr) Circuit de commande automatique du niveau de chrominance
FR2562366A1 (fr) Reglage du gain dans un dispositif de traitement de signaux video numeriques
EP0358145B1 (fr) Dispositif de mesure des tensions d&#39;une installation triphasée, notamment de type blindé
FR2651390A1 (fr) Circuit electronique de correction pour annuler les reponses non lineaires dependant peu du gain d&#39;un dispositif.
FR2585843A1 (fr) Detecteur de la largeur d&#39;impulsions numeriques
EP0263730B1 (fr) Installation de radiologie à caméra de télévision à élément de prise de vues de faible rémanence
EP0872960A1 (fr) Dispositif d&#39;alignement numérique.

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse